JP5768027B2 - 窒化物半導体層の形成方法 - Google Patents
窒化物半導体層の形成方法 Download PDFInfo
- Publication number
- JP5768027B2 JP5768027B2 JP2012207626A JP2012207626A JP5768027B2 JP 5768027 B2 JP5768027 B2 JP 5768027B2 JP 2012207626 A JP2012207626 A JP 2012207626A JP 2012207626 A JP2012207626 A JP 2012207626A JP 5768027 B2 JP5768027 B2 JP 5768027B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- nitride semiconductor
- concentration
- thickness
- temperature
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02538—Group 13/15 materials
- H01L21/0254—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02455—Group 13/15 materials
- H01L21/02458—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02494—Structure
- H01L21/02496—Layer structure
- H01L21/02505—Layer structure consisting of more than two layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/0257—Doping during depositing
- H01L21/02573—Conductivity type
- H01L21/02576—N-type
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/02636—Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
- H01L21/02639—Preparation of substrate for selective deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/02636—Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
- H01L21/02647—Lateral overgrowth
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/60—Impurity distributions or concentrations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/852—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs being Group III-V materials comprising three or more elements, e.g. AlGaN or InAsSbP
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/854—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs further characterised by the dopants
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F71/00—Manufacture or treatment of devices covered by this subclass
- H10F71/127—The active layers comprising only Group III-V materials, e.g. GaAs or InP
- H10F71/1272—The active layers comprising only Group III-V materials, e.g. GaAs or InP comprising at least three elements, e.g. GaAlAs or InGaAsP
- H10F71/1274—The active layers comprising only Group III-V materials, e.g. GaAs or InP comprising at least three elements, e.g. GaAlAs or InGaAsP comprising nitrides, e.g. InGaN or InGaAlN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F71/00—Manufacture or treatment of devices covered by this subclass
- H10F71/127—The active layers comprising only Group III-V materials, e.g. GaAs or InP
- H10F71/1278—The active layers comprising only Group III-V materials, e.g. GaAs or InP comprising nitrides, e.g. GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/011—Manufacture or treatment of bodies, e.g. forming semiconductor layers
- H10H20/013—Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials
- H10H20/0137—Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials the light-emitting regions comprising nitride materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/811—Bodies having quantum effect structures or superlattices, e.g. tunnel junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/815—Bodies having stress relaxation structures, e.g. buffer layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/822—Materials of the light-emitting regions
- H10H20/824—Materials of the light-emitting regions comprising only Group III-V materials, e.g. GaP
- H10H20/825—Materials of the light-emitting regions comprising only Group III-V materials, e.g. GaP containing nitrogen, e.g. GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/822—Materials of the light-emitting regions
- H10H20/824—Materials of the light-emitting regions comprising only Group III-V materials, e.g. GaP
- H10H20/825—Materials of the light-emitting regions comprising only Group III-V materials, e.g. GaP containing nitrogen, e.g. GaN
- H10H20/8252—Materials of the light-emitting regions comprising only Group III-V materials, e.g. GaP containing nitrogen, e.g. GaN characterised by the dopants
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Led Devices (AREA)
- Junction Field-Effect Transistors (AREA)
- Semiconductor Lasers (AREA)
- Light Receiving Elements (AREA)
- Chemical Vapour Deposition (AREA)
Description
なお、図面は模式的または概念的なものであり、各部分の厚みと幅との関係、部分間の大きさの比率などは、必ずしも現実のものと同一とは限らない。また、同じ部分を表す場合であっても、図面により互いの寸法や比率が異なって表される場合もある。
なお、本願明細書と各図において、既出の図に関して前述したものと同様の要素には同一の符号を付して詳細な説明は適宜省略する。
第1の実施形態は、窒化物半導体ウェーハに係る。窒化物半導体ウェーハには、例えば、半導体素子の少なくとも一部、または、半導体素子の少なくとも一部となる部分が設けられる。この半導体素子は、例えば、半導体発光素子、半導体受光素子、及び、電子デバイスなどを含む。半導体発光素子は、例えば、発光ダイオード(LED)及びレーザダイオード(LD)などを含む。半導体受光素子は、フォトダイオード(PD)などを含む。電子デバイスは、例えば、高電子移動度トランジスタ(HEMT)、ヘテロ接合バイポーラトランジスタ(HBT)、電界トランジスタ(FET)及びショットキーバリアダイオード(SBD)などを含む。
図1に表したように、本実施形態に係る窒化物半導体ウェーハ110は、基板50と、窒化物半導体層55と、を含む。窒化物半導体層55は、第1積層体SL1を含む。
図2は、窒化物半導体ウェーハ110が、半導体発光素子に応用される場合における機能層40の構成を例示している。
これらの図は、窒化物半導体層55(第1積層体SL1)におけるSi濃度のプロファイルの測定結果を例示している。図3(a)は、本実施形態に係る窒化物半導体ウェーハ110(及び半導体素子210)に対応する。図3(b)は、参考例の窒化物半導体ウェーハ119に対応する。参考例の窒化物半導体ウェーハ119においては、第1積層体SL1に第1下層LA1と第1上層LC1とが設けられ、第1中層LB1が設けられていない。これらの図の横軸は、Z軸方向の位置(深さD(nm))である。縦軸は、Si濃度C(Si)である。これらの例は、下地層51が設けられている例である。
本製造方法は、基板50の主面50aの上に、第1積層体SL1を含む窒化物半導体層55を形成する処理(ステップS101)を含む。さらに、機能層40を形成する処理(ステップS210)が設けられても良い。第1積層体SL1は、上記の第1下層LA1、第1中層LB1及び第1上層LC1を含む。
図5(a)は、窒化物半導体ウェーハ110(及び半導体素子210)の構成を例示する模式的断面図である。
図5(b)〜図5(f)は、窒化物半導体層55の形成条件を例示するグラフ図である。これらの図の横軸は、時間tを表している。時間tは、図5(a)に例示した各層の形成位置(Z軸方向における位置)に実質的に対応する。
図5(b)の縦軸は、供給するSiを含むガスの流量F(Si)を、規格化して表している。
図5(c)の縦軸は、供給するV族元素を含むガスの流量F(V)を、規格化して表している。
図5(d)の縦軸は、供給するIII族元素を含むガスの流量F(III)を、規格化して表している。
図5(e)の縦軸は、供給するガスにおけるV/III比R(V/III)を表している。
図5(f)の縦軸は、成膜温度Tを表している。
これらの図は、窒化物半導体ウェーハ110(及び半導体素子210)の構成を工程順に例示している。
すなわち、図6(d)に表したように、第2膜Lbfの形成の後に、第3膜Lcfを形成する。第3膜Lcfは、第1膜Lafを覆うように成長する。
図7は、窒化物半導体ウェーハ110(及び半導体素子210)の断面TEM(Transmission Electron Microscope)像を例示している。
図7から分かるように、第1中層LB1中において、転位DIが、縦方向(Z軸方向に沿う方向)から横方向(主面50aに沿う方向)に折れ曲がっている。これにより、転位密度が減少する。第1中層LB1よりも上側の層において、転位の少ない高品位の窒化物半導体層が得られる。
これらの図は、窒化物半導体層55の形成途中の結晶の表面のSEM(Scanning Electron Microscope)像を例示している。図8(a)は、実施形態に係る窒化物半導体ウェーハ110(及び半導体素子210)に対応する。図8(b)は、参考例に対応する。参考例においては、第2膜Lbf及び第3膜Lcfを形成しない。
図9は、第2の実施形態に係る窒化物半導体ウェーハの構成を例示する模式的断面図である。
図9は、本実施形態に係る半導体素子211の構成も例示している。
図9に表したように、本実施形態に係る窒化物半導体ウェーハ111(及び半導体素子211)においても、基板50と、窒化物半導体層55と、が設けられる。本実施形態においては、窒化物半導体層55は、第1積層体SL1に加えて、第2積層体SL2をさらに含む。このように、窒化物半導体層55に複数の積層体が設けられる。これ以外の構成は、第1の実施形態と同様なので説明を省略する。
図10は、本実施形態に係る半導体素子211の構成も例示している。
図10に表したように、本実施形態に係る窒化物半導体ウェーハ111(及び半導体素子211)において、設けられる機能層40は、窒化物半導体の発光層30と、窒化物半導体のp形半導体層20と、を含む。この例では、発光層30は、窒化物半導体層55と接する。
第3の実施形態は、半導体素子に係る。
実施形態に係る半導体素子は、例えば、半導体発光素子、半導体受光素子、及び、電子デバイスなどを含む。実施形態に係る半導体素子は、第1の実施形態及び第2の実施形態に係るウェーハを基に製造される。
図11に表したように、本実施形態に係る半導体素子212は、上記の実施形態に係る窒化物半導体層55と、機能層40と、を含む。機能層40は、窒化物半導体層55の上に形成されている。すなわち、この例では、窒化物半導体層55及び機能層40が形成された後に、基板50(及び下地層51)が除去されている。
図12に表したように、本実施形態に係る半導体素子213において、n形半導体層10は、第1部分11と、第2部分12と、を有している。第2部分12は、Z軸方向に対して垂直な方向に沿って、第1部分11と並ぶ。第2部分12の上に、発光層30が設けられている。発光層30の上に、p形半導体層20が設けられている。
図13に表したように、本実施形態に係る半導体素子214においては、機能層40において、n形半導体層10が省略されている。窒化物半導体層55が、n形半導体層として機能する。
図14に表したように、本実施形態に係る半導体素子220においては、機能層40として、n形半導体層71と、アンドープ半導体層71aと、上側半導体層72と、が設けられる。さらに、半導体素子220は、ソース電極73、ドレイン電極74、及び、ゲート電極75をさらに含む。
本実施形態は、窒化物半導体層の形成方法に係る。
本製造方法においては、例えば、図4、図5(a)〜図5(f)、及び、図6(a)〜図6(e)に関して説明した処理が行われる。
第2積層体SL2は、窒化物半導体の第2下層LA2と、窒化物半導体の第2中層LB2と、窒化物半導体の第2上層LC2と、を含む。第2下層LA2は、第1上層LC1の上に設けられる。第2下層LA2は、第4濃度でSiを含有し第4厚さt4を有する。第2中層LB2は、第2下層LA2の上に第2下層LA2に接して設けられる。第2中層LB2は、第4濃度よりも低い第5濃度でSiを含有し、第4厚さt4よりも厚い第5厚さt5を有する。第2上層LC2は、第2中層LB2の上に第2中層LB2に接して設けられる。第2上層LC2は、第5濃度よりも低い第6濃度でSiを含有し、第6厚さt6を有する。
Claims (5)
- シリコン基板の主面の上に設けられたAlN及びAlGaNの少なくともいずれかを含む下地層の上に、直接、第1積層体を含む窒化物半導体層を形成する工程を備え、
前記第1積層体は、第1濃度でSiを含有し第1厚さを有する、窒化物半導体の第1下層と、前記第1下層の上に前記第1下層に接して設けられ前記第1濃度よりも低い第2濃度でSiを含有し前記第1厚さよりも厚い第2厚さを有する、窒化物半導体の第1中層と、前記第1中層の上に前記第1中層に接して設けられ前記第2濃度よりも低い第3濃度でSiを含有し第3厚さを有する、窒化物半導体の第1上層と、を含み、前記第1厚さが、10ナノメートル以上350ナノメートル未満であり、前記第2厚さが、200ナノメートル以上800ナノメートル以下であり前記第1厚さよりも厚く、前記第3厚さが、100ナノメートル以上800ナノメートル以下であり前記第2厚さよりも薄く、前記第1濃度が、1×1019cm−3以上1×1022cm−3未満であり、前記第2濃度が、2×1017cm−3以上1×1019cm−3未満であり、前記第3濃度が、2×1017cm−3未満であって、
前記窒化物半導体層の前記形成は、
前記第1下層の少なくとも一部を第1のV/III比と第1の温度とで形成する工程と、
前記第1下層の上に前記第1下層に接して前記第1中層の一部を、前記第1のV/III比よりも低い第2のV/III比と、前記第1の温度以上の第2の温度と、で形成する工程と、
前記第1中層の前記一部の上に前記一部に接して前記第1中層の他部を、前記第1のV/III比よりも低く前記第2のV/III比よりも高い第3のV/III比と、前記第2の温度と、で形成する工程と、
前記第1中層の前記他部の上に前記他部に接して前記第1上層を、前記第3のV/III比と、前記第2の温度よりも高い第3の温度と、で形成する工程と、
を含み、
前記第1下層の前記少なくとも一部の前記形成は、
前記下地層の上に、直接、前記第1下層の前記少なくとも一部となるSiを含む第1膜を不連続な島状に成長させることを含み、
前記第1中層の前記一部の前記形成は、
前記第1膜の成長に引き続いて、前記不連続な島状の前記第1膜で覆われていない前記下地層の上に、窒化物半導体の第2膜を成長させることを含み、
前記第1中層の前記他部の前記形成は、
前記第2膜の上において、前記主面に対して平行な方向に、窒化物半導体の第3膜を成長させて前記第1膜を前記第3膜で覆うことを含む窒化物半導体層の形成方法。 - 前記第1上層における転位密度は、前記第1下層における転位密度よりも低い請求項1記載の半導体素子。
- 前記第1中層の前記他部の前記形成は、前記他部に含まれる転位の少なくとも一部を、下から上に向かって、前記主面に対して垂直な方向に沿う方向から前記主面に沿う方向に曲げることを含む請求項1または2に記載の窒化物半導体層の形成方法。
- 前記窒化物半導体層は、前記第1積層体の上に設けられた第2積層体をさらに含み、
前記第2積層体は、前記第1上層の上に設けられ第4濃度でSiを含有し第4厚さを有する、窒化物半導体の第2下層と、前記第2下層の上に前記第2下層に接して設けられ前記第4濃度よりも低い第5濃度でSiを含有し前記第4厚さよりも厚い第5厚さを有する、窒化物半導体の第2中層と、前記第2中層の上に前記第2中層に接して設けられ前記第5濃度よりも低い第6濃度でSiを含有し第6厚さを有する、窒化物半導体の第2上層と、を含み、
前記窒化物半導体層の前記形成は、
前記第2下層の少なくとも一部を第4のV/III比と第4の温度とで形成する工程と、
前記第2下層の上に前記第2下層に接して前記第2中層の一部を、前記第4のV/III比よりも低い第5のV/III比と、前記第4の温度以上の第5の温度と、で形成することを含む工程と、
前記第2中層の前記一部の上に前記一部に接して前記第2中層の他部を、前記第4のV/III比よりも低く前記第5のV/III比よりも高い第6のV/III比と、前記第5の温度と、で形成する工程と、
前記第2中層の前記他部の上に前記他部に接して前記第2上層を、前記第6のV/III比と、前記第5の温度よりも高い第6の温度と、で形成することを含む工程と、
を含む請求項1〜3のいずれか1つに記載の窒化物半導体層の形成方法。 - 前記第1上層の格子定数は、前記第1中層の格子定数よりも大きく、
前記第1中層の前記格子定数は、前記第1下層の格子定数よりも大きい請求項1〜4のいずれか1つに記載の窒化物半導体層の形成方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012207626A JP5768027B2 (ja) | 2012-09-20 | 2012-09-20 | 窒化物半導体層の形成方法 |
US13/780,374 US9123831B2 (en) | 2012-09-20 | 2013-02-28 | Semiconductor device, nitride semiconductor wafer, and method for forming nitride semiconductor layer |
US14/744,153 US9305773B2 (en) | 2012-09-20 | 2015-06-19 | Semiconductor device, nitride semiconductor wafer, and method for forming nitride semiconductor layer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012207626A JP5768027B2 (ja) | 2012-09-20 | 2012-09-20 | 窒化物半導体層の形成方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014081768A Division JP5837642B2 (ja) | 2014-04-11 | 2014-04-11 | 半導体素子、及び、窒化物半導体ウェーハ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014096396A JP2014096396A (ja) | 2014-05-22 |
JP5768027B2 true JP5768027B2 (ja) | 2015-08-26 |
Family
ID=50273563
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012207626A Active JP5768027B2 (ja) | 2012-09-20 | 2012-09-20 | 窒化物半導体層の形成方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US9123831B2 (ja) |
JP (1) | JP5768027B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102013006624B3 (de) * | 2013-04-18 | 2014-05-28 | Forschungszentrum Jülich GmbH | Hochfrequenzleiter mit verbesserter Leitfähigkeit und Verfahren seiner Herstellung |
JP6270536B2 (ja) | 2013-06-27 | 2018-01-31 | 株式会社東芝 | 窒化物半導体素子、窒化物半導体ウェーハ及び窒化物半導体層の形成方法 |
JP2016171196A (ja) * | 2015-03-12 | 2016-09-23 | 株式会社東芝 | 半導体装置の製造方法 |
CN104701432A (zh) * | 2015-03-20 | 2015-06-10 | 映瑞光电科技(上海)有限公司 | GaN 基LED 外延结构及其制备方法 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08264901A (ja) * | 1995-03-27 | 1996-10-11 | Sumitomo Electric Ind Ltd | エピタキシャルウェハおよびそれを用いた半導体レーザ素子ならびにその製造方法 |
JP3292083B2 (ja) * | 1997-03-11 | 2002-06-17 | 日亜化学工業株式会社 | 窒化物半導体基板の製造方法及び窒化物半導体素子の製造方法 |
JPH11191657A (ja) * | 1997-04-11 | 1999-07-13 | Nichia Chem Ind Ltd | 窒化物半導体の成長方法及び窒化物半導体素子 |
JP2000349338A (ja) * | 1998-09-30 | 2000-12-15 | Nec Corp | GaN結晶膜、III族元素窒化物半導体ウェーハ及びその製造方法 |
JP4618836B2 (ja) * | 2000-01-04 | 2011-01-26 | シャープ株式会社 | 窒化物系化合物半導体基板およびその製造方法 |
JP3645233B2 (ja) * | 2001-06-07 | 2005-05-11 | 日本電信電話株式会社 | 半導体素子 |
JP4734786B2 (ja) | 2001-07-04 | 2011-07-27 | 日亜化学工業株式会社 | 窒化ガリウム系化合物半導体基板、及びその製造方法 |
JP2003174194A (ja) * | 2001-12-07 | 2003-06-20 | Sharp Corp | 窒化物系半導体発光素子とその製造方法 |
JP3968566B2 (ja) * | 2002-03-26 | 2007-08-29 | 日立電線株式会社 | 窒化物半導体結晶の製造方法及び窒化物半導体ウエハ並びに窒化物半導体デバイス |
JP2004047764A (ja) * | 2002-07-12 | 2004-02-12 | Hitachi Cable Ltd | 窒化物半導体の製造方法および半導体ウェハならびに半導体デバイス |
JP2004179452A (ja) * | 2002-11-28 | 2004-06-24 | Shin Etsu Handotai Co Ltd | ヘテロエピタキシャルウエーハ |
US7592634B2 (en) * | 2004-05-06 | 2009-09-22 | Cree, Inc. | LED fabrication via ion implant isolation |
JP4622466B2 (ja) | 2004-11-12 | 2011-02-02 | 日亜化学工業株式会社 | 窒化物半導体素子 |
JP2007059719A (ja) * | 2005-08-25 | 2007-03-08 | Nippon Telegr & Teleph Corp <Ntt> | 窒化物半導体 |
JP4592742B2 (ja) * | 2007-12-27 | 2010-12-08 | Dowaエレクトロニクス株式会社 | 半導体材料、半導体材料の製造方法及び半導体素子 |
JP5672015B2 (ja) * | 2010-01-12 | 2015-02-18 | 東レ株式会社 | 二軸配向多孔性フィルムおよび蓄電デバイス |
US20110220190A1 (en) * | 2010-03-12 | 2011-09-15 | Lee Rong-Ren | Solar cell having a graded buffer layer |
CN103403886B (zh) | 2010-12-29 | 2017-05-10 | 夏普株式会社 | 氮化物半导体结构、发光元件、晶体管元件及其制造方法 |
US8633468B2 (en) * | 2011-02-11 | 2014-01-21 | Sensor Electronic Technology, Inc. | Light emitting device with dislocation bending structure |
US9123851B2 (en) * | 2011-07-26 | 2015-09-01 | Nichia Corporation | Semiconductor light emitting element |
US20130140525A1 (en) * | 2011-12-01 | 2013-06-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Gallium nitride growth method on silicon substrate |
KR20130128931A (ko) * | 2012-05-18 | 2013-11-27 | 삼성전자주식회사 | N형 알루미늄 갈륨 나이트라이드 박막 및 자외선 발광소자 |
-
2012
- 2012-09-20 JP JP2012207626A patent/JP5768027B2/ja active Active
-
2013
- 2013-02-28 US US13/780,374 patent/US9123831B2/en active Active
-
2015
- 2015-06-19 US US14/744,153 patent/US9305773B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9123831B2 (en) | 2015-09-01 |
US20140077239A1 (en) | 2014-03-20 |
US9305773B2 (en) | 2016-04-05 |
US20150287589A1 (en) | 2015-10-08 |
JP2014096396A (ja) | 2014-05-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5117609B1 (ja) | 窒化物半導体ウェーハ、窒化物半導体装置及び窒化物半導体結晶の成長方法 | |
TWI476947B (zh) | An epitaxial wafer, a gallium nitride-based semiconductor device, a gallium nitride-based semiconductor device, and a gallium oxide wafer | |
US20130140525A1 (en) | Gallium nitride growth method on silicon substrate | |
JP5023230B1 (ja) | 窒化物半導体素子、窒化物半導体ウェーハ及び窒化物半導体層の製造方法 | |
JP5296255B1 (ja) | 窒化物半導体素子、窒化物半導体ウェーハ及び窒化物半導体層の形成方法 | |
JP5425284B1 (ja) | 半導体ウェーハ、半導体素子及び窒化物半導体層の製造方法 | |
US20230006092A1 (en) | Light-emitting structure, method for producing the light-emitting structure, and light-emitting device | |
JP5768027B2 (ja) | 窒化物半導体層の形成方法 | |
JP2006060164A (ja) | 窒化物半導体デバイスおよび窒化物半導体結晶成長方法 | |
JP5460751B2 (ja) | 半導体装置 | |
JP5313816B2 (ja) | 窒化物系半導体素子、及び窒化物系半導体素子を作製する方法 | |
JP6117010B2 (ja) | 窒化物半導体素子、窒化物半導体ウェーハ及び窒化物半導体層の形成方法 | |
JP2012204540A (ja) | 半導体装置およびその製造方法 | |
JP2015216311A (ja) | 半導体基板、半導体基板の製造方法および半導体装置 | |
JP5837642B2 (ja) | 半導体素子、及び、窒化物半導体ウェーハ | |
JP5705179B2 (ja) | 窒化物半導体ウェーハ、窒化物半導体装置及び窒化物半導体結晶の成長方法 | |
JP5059205B2 (ja) | ウェーハ及び結晶成長方法 | |
JP2010021360A (ja) | Iii族窒化物発光素子を製造する方法、及びiii族窒化物発光素子 | |
JP6437083B2 (ja) | 半導体ウェーハ及び半導体素子 | |
JP6264628B2 (ja) | 半導体ウェーハ、半導体素子及び窒化物半導体層の製造方法 | |
JP2016207734A (ja) | 窒化物半導体発光素子及びその製造方法 | |
JP2014063988A (ja) | 半導体ウェーハ、半導体素子及び窒化物半導体層の製造方法 | |
JP5337272B2 (ja) | 窒化物半導体素子、窒化物半導体ウェーハ及び窒化物半導体層の製造方法 | |
JP2005294867A (ja) | 窒化物半導体素子の製造方法及び窒化物半導体素子 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140411 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20140421 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20140530 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150420 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150622 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5768027 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |