JP5618224B2 - スピン注入型メモリセル構造および方法 - Google Patents

スピン注入型メモリセル構造および方法 Download PDF

Info

Publication number
JP5618224B2
JP5618224B2 JP2013529121A JP2013529121A JP5618224B2 JP 5618224 B2 JP5618224 B2 JP 5618224B2 JP 2013529121 A JP2013529121 A JP 2013529121A JP 2013529121 A JP2013529121 A JP 2013529121A JP 5618224 B2 JP5618224 B2 JP 5618224B2
Authority
JP
Japan
Prior art keywords
electrode
ferromagnetic
multiferroic
memory cell
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2013529121A
Other languages
English (en)
Other versions
JP2013539222A (ja
Inventor
ジェイ. クレイマー,スティーブン
ジェイ. クレイマー,スティーブン
エス. サンデュ,ガーテ
エス. サンデュ,ガーテ
Original Assignee
マイクロン テクノロジー,インク.
マイクロン テクノロジー, インク.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by マイクロン テクノロジー,インク., マイクロン テクノロジー, インク. filed Critical マイクロン テクノロジー,インク.
Publication of JP2013539222A publication Critical patent/JP2013539222A/ja
Application granted granted Critical
Publication of JP5618224B2 publication Critical patent/JP5618224B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/82Types of semiconductor device ; Multistep manufacturing processes therefor controllable by variation of the magnetic field applied to the device
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5607Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using magnetic storage elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Description

本開示は、一般に、半導体メモリデバイス、方法、およびシステムに関し、より詳しくは、スピン注入型(STT:スピン・トルク・トランスファ)メモリセル構造および方法に関する。
典型的に、メモリデバイスは、コンピュータまたは他の電子機器において、内部半体集積回路として提供される。多くの異なる種類のメモリがあり、そのようなメモリには、とりわけ、ランダムアクセスメモリ(RAM)、リードオンリーメモリ(ROM)、ダイナミックランダムアクセスメモリ(DRAM)、同期ダイナミックランダムアクセスメモリ(SDRAM)、フラッシュメモリ、相変化ランダムアクセスメモリ(PCRAM)や抵抗ランダムアクセスメモリ(RRAM(登録商標))等の抵抗可変メモリ、およびスピン注入型ランダムアクセスメモリ(STT RAM)等の磁気ランダムアクセスメモリ(MRAM)が含まれる。
MRAMデバイスは、磁気モーメントの異なる相対配向(例えば、平行と逆平行)のためマルチ状態抵抗として見ることができる磁気トンネル接合(MTJ)を使用することができ、デバイスを通過する電流の大きさを変更することができる。書込みプロセスにおいて、導電線(例えば、ワード線およびビット線)を通過する電流に起因する磁界は、MTJの「フリー」材料の磁気モーメント方向をスイッチングするために使用することができ、高い、もしくは低い抵抗状態にデバイスを置くことができる。次いで、セルの状態を判断するために読出しプロセスを使用することができる。
MRAMセルのサイズが減少するにつれ、隣接するセル間の距離もまた減少し、磁気モーメント方向をスイッチングするために使用される電流搬送線に起因するセル攪乱の増加をもたらす可能性がある。一例として、MRAMデバイスと関連づけられた書込み電流は約10mAとすることができる。MRAMセルと電流搬送線のサイズが減少するにつれて困難になる可能性がある。例えば、線幅がより小さいと、必要なスイッチング磁界を生成するためにより大きな電流を必要とする可能性があり、消費電力が増加する。
STTデバイスは、以前のMTJセルの動作特徴のいくつかを共有するが、フリー材料の磁気モーメントのスイッチング(例えば、書込みプロセス)は、スピン分極電流それ自体の通過によって生成することが可能である。例えば、その磁気モーメントが所与の方向に向けられている第1の磁気材料(例えば、「ピンド(pinned:固定された)」材料)を通過する非分極伝導電子は、材料内での分極束縛電子との量子力学的交換相互作用によりその材料を通過することによって優先的に分極される。そのような分極は、磁化材料の表面から反射する伝導電子、ならびに磁化材料の表面を通過する伝導電子に発生する可能性がある。そのような分極プロセスの効率は、材料の結晶構造に左右される可能性がある。その後、分極方向が空間内に固定されない第2の磁気材料(例えば、「フリー(free:固定されていない)」材料)をかかる分極伝導電子の流れが通過する場合、分極伝導電子は、磁気材料内の束縛電子にトルクを及ぼし、十分であれば、束縛電子の分極を反転することができ、それにより、磁気材料の磁気モーメントを反転することができる。
磁気モーメントの反転を引き起こすためにセルの内部に電流を使用すると、モーメントスイッチングを生成するために(例えば、隣接する電流搬送線から)外部磁界を生成するのに要する電流よりも小さい電流(例えば、約200マイクロアンペア)で済む。しかしながら、STT RAMセルにおける磁気モーメントスイッチングを生成するために使用される電流をさらに低減すると、そのようなセルと関連づけられた材料におけるエネルギー消費と熱プロファイルのさらなる減少等の利点をもたらすことができ、他の利点の中でも、セルの完全性および信頼性を向上することができる。
本開示の1つまたは複数の実施形態による、STTメモリセル構造を示す。 本開示の1つまたは複数の実施形態による、STTメモリセル構造を示す。 本開示の1つまたは複数の実施形態による、STTメモリセル構造を示す。 本開示の1つまたは複数の実施形態による、STTメモリセル構造を示す。 本開示の1つまたは複数の実施形態による、STTメモリセル構造を示す。 本開示の1つまたは複数の実施形態による、STTメモリセル構造を示す。 本開示の1つまたは複数の実施形態による、STTメモリセル構造を示す。 本開示の実施形態による、1つまたは複数のSTTメモリセル構造を有するメモリアレイの一部を示す。
スピン注入型(STT)メモリセル構造および方法が、本明細書に記載される。1つまたは複数のSTTメモリセル構造は、強磁性記憶材料と、反強磁性材料と接するピンド強磁性材料との間に位置づけられたトンネルバリア材料を含む。トンネルバリア材料はマルチフェロイック材料であり、反強磁性材料、強磁性記憶材料、およびピンド強磁性材料は、第1の電極と第2の電極との間に位置づけられる。
本開示の実施形態は、(例えば、セルと関連づけられた強磁性記憶材料と接するマルチフェロイックトンネルバリア材料の間での交換結合のため)印加された電界を介してSTTメモリセル内の磁気スイッチングをもたらす等の様々な利点をもたらす。実施形態は、以前のSTTメモリセルと比較して、プログラミング電流の減少をもたらすことができる。実施形態はまた、他の利点の中でも、(例えば、熱誘起磁気スイッチングを防ぐことによって)スイッチング時のデータの信頼性および/または安定性の追加、マルチビットSTTメモリセル機能、および以前のSTTメモリセルと比較した物理的な設置面積の減少等の利点をもたらすことができる。
本明細書の図は、最初の1桁または複数桁は図面番号に対応し、残りの桁は図面内の要素または部品を識別する、番号付け規則に従う。異なる図の間で同様の要素または部品は、同様の桁を使用することによって識別される場合がある。例えば、104は、図1における要素「04」を言及する場合があり、同様の要素は、図2では204として言及する場合がある。理解されるであろうように、本明細書の様々な実施形態に示す要素は、本開示の多くの追加実施形態を提供するように、追加、交換、および/または除去することができる。さらに、理解されるであろうように、図内に提供される要素の比率および相対的な大きさは、本発明の実施形態を図示することを意図しており、限定的な意味に解釈されるべきではない。
図1Aは、本開示の1つまたは複数の実施形態による、STTメモリセル構造100−1を示す。メモリセル構造100−1は、強磁性記憶材料106と、反強磁性材料112と接するピンド強磁性材料110との間に位置づけられたトンネルバリア材料108を含むスタック構造を備える。材料106、108、110、および112は、磁気トンネル接合(MTJ)素子を構成し、第1の電極104(例えば、上部電極)と第2の電極114(例えば、底部電極)との間に位置づけられる。本開示の様々な実施例において、MTJ素子のトンネルバリア材料108は、マルチフェロイック材料108である。マルチフェロイック材料108は、結合された強誘電性および強磁性ならびに/もしくは反強磁性を示すことができる。例として、マルチフェロイック材料108は、他のマルチフェロイック材料の中でも、BiFeO3(BFO)、TbMn2O5、TbMnO3、BiFeTiO12、またはNiBiとすることができる。
ピンド強磁性材料110内に図示した矢印は、材料110内の磁化の向きを示す。矢印105は、構造100−1の強磁性記憶材料106内における磁化のどちらかの方向を示す(例えば、磁化方向105は、材料110の磁化方向と比較して、平行または逆平行方向の間でスイッチング可能である)。当業者は理解するであろうように、(例えば、電極104と114との間の平面配置に垂直な電流で)スピン分極電流をメモリ構造100−1に印加することができ、臨界スイッチング電流密度(Jc)を超えた場合、強磁性記憶材料106の磁化方向をスイッチングすることができる。磁化105の異なる方向は、STT RAMセルの特定のデータ状態に対応することができる。
本開示の1つまたは複数の実施形態において、STTメモリセル内の「フリー」磁気材料の磁気分極(例えば、強磁性記憶材料106の磁化方向105)は、電界の印加を介して変え、かつ/または制御することができ、これにより、利点の中でも特に、セル内の磁気分極スイッチングを達成するために使用されるプログラミング電流の減少等の利点をもたらすことが可能である。1つまたは複数の実施形態は、STTメモリセルと関連づけられたMTJ素子のトンネル接合材料として機能するマルチフェロイック材料(例えば、強誘電性反強磁性マルチフェロイック材料および/または強誘電性強磁性マルチフェロイック材料)を含む。
マルチフェロイックトンネルバリア材料(例えば、108)への電界の印加は、(例えば、マルチフェロイック材料内の強磁性秩序および/または反強磁性秩序に結合された強誘電性秩序を変更することによって)マルチフェロイック内の反強磁性秩序および/または強磁性秩序を操作する(例えば、回転する)ために使用することができる。一例として、構造100−1を通って流れる電流116(例えば、プログラミング電流)は、スタック構造を通る電界115(例えば、上部電極104と底部電極114との間に生成された電界)を生成することができる。電界115は、マルチフェロイックトンネルバリア材料108内の強誘電性分極を回転し、プログラミング動作の間、平行から逆平行、またはその逆へ、(例えば、ピンド強磁性材料110の磁化方向に対して)磁化105のスイッチングを引き起こすのに要する電流を減少することができる。マルチフェロイックトンネル材料108は、様々な実施例において、約1ナノメートル(nm)以下の厚さを有することが可能である。しかしながら、材料108の厚さはそれに限定されない。例えば、材料108の厚さは、スピン分極するトンネル材料として機能するために適切な様々な厚さとすることが可能である。
さらに以下に記載するように、様々な実施例において、(例えば、電界が印加された結果として)マルチフェロイックトンネルバリア材料108内の強誘電性分極変化は、マルチフェロイック材料108の反強磁性秩序および/または強磁性秩序を変更することができる。マルチフェロイック材料108と強磁性記憶材料106との間の交換結合の結果として、マルチフェロイック材料の反強磁性秩序および/または強磁性秩序は、強磁性記憶材料106の磁気分極105に影響する。したがって、マルチフェロイック材料(例えば、108)内のフェロイック秩序パラメータ(例えば、強磁性秩序パラメータと反強磁性秩序パラメータのいずれかもしくは両方と結合する強誘電性秩序パラメータ)の固有結合は、それに結合する強磁性材料(例えば、106)の磁気分極(例えば、105)を操作する(例えば、スイッチングする)ために使用することができる。
様々な実施形態において、上部電極104と底部電極114に加えて1つまたは複数の電極を、電界をマルチフェロイック材料108にもたらし、強磁性記憶材料106の磁化方向105を変えるために使用することができる。以下に記載されるように、追加電極は、STTスタック構造100−1の外部にあることが可能である。1つまたは複数の実施形態において、追加電極は、STTスタック100−1に結合されたアクセスデバイス(例えば、垂直アクセスデバイス)のゲート電極とすることができる。
場合によっては、マルチフェロイックトンネルバリア108と強磁性記憶材料106との間の交換結合は、(例えば、ピンド材料110の磁化方向に平行もしくは逆平行から、逆平行もしくは平行に)記憶材料106の磁化方向105をスイッチングするために十分である場合がある。マルチフェロイック材料108と記憶材料106との間の交換結合が、記憶材料106の磁化方向105の完全なスイッチングを引き起こすために不十分である場合、「磁気トルク」を引き起こすことができ、STTメモリセル内で十分なスイッチングを引き起こすのに要する電流を減少することができる。さらに、引き起こされた磁気トルクが、(例えば、熱誘起磁気スイッチングを防ぐことによって)スイッチング時にデータの信頼性および/または安定性の追加をもたらすことができる。
一例として、図1Bに示したSTTメモリセル構造100−2は、上部電極104および底部電極114に加えて、電極119−1および119−2を含む。電極119−1および119−2は、図1Aに示すSTTスタック構造100−1の外部にある。この実施例において、電極119−1および119−2は、(例えば、電極119−1と119−2との間の印加電圧差のため)電界120をマルチフェロイックトンネルバリア材料108にもたらすよう構成される。電界120は、マルチフェロイック材料108の反強磁性秩序に影響し、上記のように、強磁性記憶材料106のスイッチング可能な磁化方向105を変更することができる。矢印117は、マルチフェロイックトンネルバリア材料108のスイッチング可能な強誘電性分極方向を示す。
STT構造100−2は、電極119−1と、マルチフェロイック材料108の外縁部との間に位置づけられた誘電体材料123−1、および電極119−2と、マルチフェロイック材料108の反対側の外縁部との間に位置づけられた誘電体材料123−2を含む。誘電体材料123−1および123−2は、酸化物材料もしくは他の誘電体材料とすることができ、マルチフェロイックトンネルバリア材料108への損傷を防ぐことができる。
いくつかの実施形態において、電界は、電極119−1/119−2の一方と電極104/114の一方との間の印加電圧に応じて、マルチフェロイック材料108に印加することができる。様々な実施形態において、そのような電界は、(例えば、マルチフェロイック108において引き起こされた分極変化による、マルチフェロイックと材料106との間の交換結合のため)材料106の磁化方向105を変えるのに十分である可能性がある。
図1Cから図1Eは、本開示の1つまたは複数の実施形態による、STTメモリセル構造100−3を示す。メモリ構造100−3は、アクセスデバイス125に結合した、図1Aに示すSTTスタック構造100−1を含む。この実施例において、アクセスデバイスは、基板101から、または基板101上に形成された縦型電界効果トランジスタ(VFET)125である。基板は、とりわけ、シリコン基板、シリコンオンインシュレータ(SOI)基板、またはシリコンオンサファイア(SOS)基板とすることができる。
図1Aおよび図1Bと関連して記載したように、STT構造100−3は、上部電極104と底部電極114との間に位置づけられたMTJ素子を含む。MTJのトンネルバリア材料108は、マルチフェロイック材料である。この実施例において、マルチフェロイックトンネルバリア材料108は、垂直アクセスデバイス125の第1のゲート電極118−1と第2のゲート電極118−2との間に設置される。マルチフェロイックトンネルバリア材料108は、強磁性記憶材料106およびピンド強磁性材料110と接する。マルチフェロイック材料108の第1の縁部は、強磁性記憶材料106の第1の縁部と整合し、マルチフェロイック材料108の第2の縁部は、強磁性記憶材料106の第2の縁部と整合する。
ゲート電極118−1および118−2は、STTメモリセルで実行されたプログラミング操作に伴って、電界120をマルチフェロイック材料108にもたらすよう構成される。この実施例において、VFET125に対応するゲート酸化物122−1/122−2は、ゲート電極118−1/118−2のそれぞれからマルチフェロイックトンネルバリア材料108を絶縁する。上記のように、磁化方向105は、(例えば、ピンド材料110の磁化方向に対し、平行方向と逆平行方向との間で)スイッチング可能である。電界120の向きは、マルチフェロイック材料108の強誘電性分極方向117に影響し、マルチフェロイック108と強磁性材料106との間で反強磁性交換結合を引き起こすことができ、それにより、材料106の磁化方向105を変えることができる。
例えば、図1Dの実施形態は、ゲート電極118−1と118−2との間の印加電圧差を介してSTT構造100−3にもたらされる電界120−1を示す。矢印117−1は、印加された電界120−1のため、マルチフェロイックトンネルバリア材料108内で引き起こされた強誘電性分極方向を示す。矢印105−1は、MTJの強磁性記憶材料106に対応する磁化方向を示す(例えば、この実施例において、ピンド強磁性材料110の磁化方向に平行である)。材料108内で引き起こされた強誘電性分極117−1は、マルチフェロイック材料108の反強磁性秩序に影響し、次に、強磁性記憶材料106の磁化方向105−1に影響する。矢印117−1および105−1は例であり、それぞれ材料内の実際の秩序パラメータ方向を示さない場合もある。
図1Eに示す実施形態は、ゲート電極118−1と118−2との間の印加電圧差を介してSTT構造100−3にもたらされる電界120−2を示す。矢印117−2は、印加された電界120−2のため、マルチフェロイックトンネルバリア材料108内で引き起こされた強誘電性分極方向を示す。矢印105−2は、MTJの強磁性記憶材料106に対応する磁化方向を示す(例えば、ピンド強磁性材料110の磁化方向に逆平行である)。この実施例において、電界120−2によりマルチフェロイック108と記憶材料106との間で引き起こされた交換結合は、(例えば、図1Dに示す平行方向105−1から、図1Eに示す逆平行方向105−2に)記憶材料106の磁化方向105をスイッチングするために十分である。矢印105−1および105−2は例であり、材料それぞれの内の実際の秩序パラメータ方向を示さない場合もある。
上記のように、1つまたは複数の実施形態において、電極(例えば、118−1と118−2)の間の電界(例えば、120−2)は、強磁性記憶材料106の磁化105を完全にスイッチングするために十分でない場合がある。しかしながら、そのような場合、残留磁気トルクを記憶材料106内で引き起こすことができ、STTメモリセルにおけるスイッチングに対するバリアを減少することができる。例えば、磁化のスイッチングを(例えば、方向105−1から105−2に)引き起こすために必要とされるプログラミング電流密度は、印加された電界120−2の下で、マルチフェロイックトンネルバリア材料108と記憶材料106との間の交換結合のため減少する。
1つまたは複数の実施形態において、ゲート電極118−1/118−2は、「サラウンドゲート」構造を形成することができる。例えば、電極118−1/118−2は、アクセスデバイス125の周囲に巻き付けることができる。いくつかのそのような実施形態において、電極118−1/118−2は単一のゲート電極とすることができ、アクセスデバイス125および/またはマルチフェロイック材料(例えば、108)を取り囲むことができる。
図2Aは、本開示の1つまたは複数の実施形態による、STTメモリセル構造200−1を示す。メモリセル構造200−1は、第1の強磁性記憶材料206−1と第1のピンド強磁性材料210−1との間に位置づけられた第1のマルチフェロイックトンネルバリア材料208−1を含むスタック構造を備えるマルチビット構造である。構造200−1は、第2の強磁性記憶材料206−2と第2のピンド強磁性材料210−2との間に位置づけられた第2のマルチフェロイックトンネルバリア材料208−2を含む。反強磁性材料212は、ピンド強磁性材料210−1と210−2との間に配置される。したがって、材料206−1、208−1、210−1、および212は、上部電極204と底部電極214との間に位置づけられた第1のMTJ素子を形成する。同様に、材料206−2、208−2、210−2、および212は、上部電極204と底部電極214との間に位置づけられた第2のMTJ素子を形成する。この実施例において、第1の強磁性記憶材料206−1は上部電極204と接し、第2の強磁性記憶材料206−2は底部電極214と接する。
ピンド強磁性材料210−1および210−2内に図示した矢印は、それぞれ材料210−1および210−2内の磁化の向きを示す。矢印205−1および205−2は、構造200−1の強磁性記憶材料206−1および206−2それぞれの内の磁化の代替方向を示す(例えば、磁化方向205−1および205−2は、それぞれピンド材料210−1および210−2の磁化方向と比較して、平行方向もしくは逆平行方向の間でスイッチング可能である)。
電流216は、(例えば、電極204と214との間の平面配置に垂直な電流で)メモリ構造200−1に印加されたスピン分極電流を示すことができる。電流216は、マルチフェロイックトンネルバリア材料208−1および208−2の強誘電性分極を回転する電界215を生成し、強磁性記憶材料506−1および506−2それぞれの磁化方向205−1および205−2のスイッチングを引き起こすのに要する臨界電流密度(Jc)の大きさを減少することができる。
上記のように、マルチフェロイック材料208−1/208−2と強磁性記憶材料206−1/206−2の間の交換結合は、印加された電界に応じて、強磁性記憶材料206−1/206−2の磁気分極205−1//205−2に影響する可能性がある。一例として、図2Bに示したSTT構造200−2は、垂直アクセスデバイス225に結合された構造200−1等のスタック構造を含む。強磁性記憶材料206−1の磁化方向205−1を変え、かつ/または強磁性記憶材料206−2の磁化方向205−2を変えるために、VFET225のゲート電極218−1および218−2は、電界(例えば220)をマルチフェロイックトンネルバリア材料208−1および208−2にもたらすよう構成される。ゲート酸化物材料222−1/222−3は、ゲート電極218−1/218−2から、第1および第2のMTJ素子を絶縁する。
図2Bに示した実施例において、もたらされた電界220により、磁化方向205−1および205−2が、ピンド強磁性材料210−1および210−2の磁化に対し逆平行構成を有する結果となる。矢印217−1および217−2は、印加された電界220のため、マルチフェロイック材料208−1および208−2それぞれの、引き起こされた強誘電性分極方向を示す。上記のように、引き起こされた分極217−1および217−2は、マルチフェロイックトンネルバリア材料208−1/208−2とそれぞれの強磁性記憶材料206−2/206−2との間の交換結合のため、磁化方向205−1および205−2に寄与する(例えば、影響する)可能性がある。矢印217−1、217−2、205−1、および205−2は例であり、それぞれの材料内の実際の秩序パラメータ方向を示さない場合もある。
様々な実施例において、第1のマルチフェロイックトンネルバリア材料208−1は、第2のマルチフェロイックトンネルバリア材料208−2とは異なる強誘電性分極率を有する可能性がある。マルチフェロイック材料208−1/208−2の間の強誘電性分極率が異なることは、特定のマルチフェロイック材料と関連づけられた異なる電圧要件に繋がる可能性がある。したがって、マルチフェロイック材料(例えば、208−1および208−2)内の反強磁性秩序および/または強磁性秩序を回転するために十分な電界(例えば、220)を生成するのに要する、ゲート電極218−1と218−2との間の印加された電圧差は、マルチフェロイック材料の種類に応じて変えることができる。一例として、第1のマルチフェロイックトンネルバリア材料208−1はBiFeO3(BFO)であってもよく、第2のマルチフェロイックトンネルバリア材料208−2はTbMn2O5であってもよく、または、マルチフェロイック材料208−1のものとは異なる強誘電性分極率を有する他のマルチフェロイック材料であってもよい。いくつかのそのような実施形態において、スタック構造200−2にもたらされた特定の電界(例えば、220)は、第1および第2の強磁性記憶材料206−1/206−2の一方の磁化方向をスイッチングするためには十分かもしれないが、それと同時に、もう一方の強磁性記憶材料5206−1/206−2の磁化方向をスイッチングするためには不十分かもしれない。したがって、磁化方向205−1および205−2の相対配向は、印加された電界(例えば、220)を介して制御することができる。
磁化方向205−1および205−2の異なる相対配向は、スタック構造200−2の異なる抵抗値に対応することができ、次に、複数の異なるデータ状態に対応することができる。例えば、(例えば、図3に記載したようなビット線およびソース線を介して)スタック200−2を通る読出し電流をもたらし、さらに(例えば、ビット線とソース線との間で感知された電圧差を介して)それと関連づけられた抵抗レベルを判断することによって、読出し操作を実行することができる。一実施例として、磁化205−1および205−2がどちらも、(例えば、図2Bに示すように)ピンド強磁性材料210−1および210−2の磁化に逆平行である場合の構造200−2の抵抗レベルは、第1のマルチビットデータ状態(例えば、”11”)に対応することが可能である。この実施例において、磁化205−1が材料210−1に逆平行であり、磁化205−2が材料210−2に平行である場合の構造200−2の抵抗レベルは、第2のマルチビットデータ状態(例えば、”10”)に対応することが可能であり、磁化205−1が材料210−1に平行であり、磁化205−2が材料210−2に逆平行である場合の構造200−2の抵抗レベルは、第3のマルチビットデータ状態(例えば、”01”)に対応することが可能であり、磁化205−1および205−2がどちらも材料210−1および210−2に平行である場合の構造200−2の抵抗レベルは、第4のマルチビットデータ状態(例えば、”00”)に対応することが可能である。
本明細書に記載した電極(例えば、104、114、118−1、118−2、119−1、119−2、204、214、218−1、218−2)は、様々な導電材料もしくは複合構造物で作ることができ、そのような導電材料もしくは複合構造物は、これらに限定されないが、例えば、チタン(Ti)、TiN(窒化チタン)、TaN(窒化タンタル)、銅、イリジウム、プラチナ、ルテニウム、タンタル、および/またはタングステンを含む。一例として、1つまたは複数の実施形態において、底部電極(例えば、114、214)はシード材料を含むことができ、または、シード材料/導電材料/キャッピング材料複合構成を含むことができる。
実施形態は特定の材料に限定されないが、強磁性記憶材料(例えば、106、206−1、206−2)は、例えば、CoFeB、NiFe、または、CoFeB/Ru/CoFeB等の反強磁性的に結合された材料とすることができる。トンネルバリア材料(例えば、108、208−1、208−2)は、例えば、MgO、Al2O3、または他の磁気絶縁体とすることができる。ピンド強磁性材料(例えば、110、210−1、210−2)は、例えば、Fe、FeNi、Co、FeB、CoFeB、または、CoFe/Ru/CoFeもしくはCoFe/Ru/CoFeB等の様々な合成反強磁性(SAF)構造とすることができる。反強磁性材料(例えば、112、212)は、例えば、NiO、CoO、FeMn、PtMn、IrMn、またはNiMnとすることができる。マルチフェロイックトンネルバリア材料(例えば、108、208−1、208−2)は、例えば、BiFeO3(BFO)、TbMn2O5、TbMnO3、BiFeTiO12、またはNiBiとすることができる。
図3は、本開示の実施形態による、1つまたは複数のSTTメモリセル構造を有するメモリアレイ350の一部を示す。STT RAMセルは、アクセストランジスタ325に結合されたSTTメモリセル構造(例えば、上記した構造100−1、100−2、100−3、200−1、および200−2等)を含むことができる。アクセストランジスタ325は、図1Aから図1Cおよび図2Bに示すもの等の垂直FETとすることができる。
この実施例において、アレイ350は、ビット線352、ワード線354、ソース線356、読出し/書込み回路360、ビット線基準器366、および感知増幅器362を含む。STTメモリ構造300は、1つまたは複数のMTJ素子を含むことができる。上記のように、STTメモリ構造300のMTJ素子は、マルチフェロイック材料であるトンネルバリア材料(例えば、108、208−1、208−2)を含むことができる。
操作において、STTメモリセル構造300は、プログラムされるよう選択することができる。構造300のマルチフェロイックトンネルバリア材料内で磁気分極変化を引き起こすために、構造300に対応する電極(例えば、電極118−1、118−2、119−1、119−2、218−1、218−2)間に印加された電圧差を介して電界を提供することができ、これは構造300の強磁性記憶材料内で対応する磁化変化をもたらす。様々な場合において、印加された電界は、(例えば、セルに追加のプログラミング電流を与えることなく)記憶材料の磁化方向をスイッチングするために十分である可能性がある。
印加された電界が、強磁性記憶材料の磁化完全なスイッチング引き起こすのに十分ではない場合、プログラミング電流をセルに印加することができ、電流は、セル構造300のピンド強磁性材料によってスピン分極され、トルク(例えば、記憶材料と、それと接する1つまたは複数のマルチフェロイック材料との間の交換結合のために、強磁性記憶材料内の磁気モーメントにもたらされたトルクに加えるトルク)を強磁性記憶材料(例えば、強磁性記憶材料106、206−1、206−2)に及ぼすことができ、強磁性記憶材料の磁化をスイッチングして、セルをプログラムする(例えば、セルに書き込む)ことができる。このような方法で、電界の印加は、STTメモリセルの強磁性記憶材料内の磁化方向をスイッチングするのに要するプログラミング電流(例えば、臨界スイッチング電流)を減少するために使用することができる。
プログラミング電流が使われるプログラミング操作において、読出し/書込み回路360は、ビット線352およびソース線356にプログラミング電流を生成してもよい。プログラミング電流のスピン極性により、強磁性記憶材料がひとたび磁化されると、プログラムされた状態がSTT RAMセルに書き込まれる。
STT RAMセルを読み出すために、読出し/書込み回路360は、構造300およびトランジスタ325を通じてビット線352およびソース線356に読出し電流を生成する。STT RAMセルのプログラムされた状態は、構造300間の抵抗に依存し、これはビット線352とソース線356との間の電圧差によって判断されてもよい。1つまたは複数の実施形態において、電圧差は、基準366と比較され、感知増幅器362によって増幅されてもよい。
本開示の1つまたは複数の実施形態は、印加された電界を介して、STT RAMセル内で磁化スイッチングを引き起こすことができ、様々な利点をもたらすことができる。例えば、実施形態は、STT RAMセル内で磁化スイッチングを引き起こすのに要する電流密度を減少することができる。実施形態はまた、熱誘起磁化スイッチングを防ぐことを助けることができ、これは他の利点の中でも、STT RAMセルと関連づけられたさらなる信頼性および/または安定性をもたらすことができる。実施形態は、他の利点の中でも、プログラミングのための電流密度要件を減らしたマルチビットSTTメモリセル構造を含むことができ、以前のSTTメモリセルと比較して、物理的な設置面積を減らすことができる。
スピン注入型(STT)メモリセル構造および方法が、本明細書に記載される。1つまたは複数のSTTメモリセル構造は、強磁性記憶材料と、反強磁性材料と接するピンド強磁性材料との間に位置づけられたトンネルバリア材料を含む。トンネルバリア材料は、マルチフェロイック材料であり、反強磁性材料、強磁性記憶材料、およびピンド強磁性材料は、第1の電極と第2の電極との間に位置づけられる。
特定の実施形態が本明細書に図示され、記載されてきたが、当業者は、同じ結果を達成するために計算された構成が、示されている特定の実施形態に代替可能であることを理解するであろう。本開示は、本開示の様々な実施形態の適応または変形をカバーすることが意図されている。上述は、例示としてなされており、限定的なものではないことが理解されよう。上の実施形態の組み合わせ、および本明細書に具体的には記述されていない他の実施形態は、上の記述を考察すれば当業者には明らかであろう。本開示の様々な実施形態の範囲は、上の構造および方法が使用される他の用途を含む。したがって、本開示の様々実施形態の範囲は、添付の特許請求の範囲を参照して、そのような特許請求の範囲が享受する均等物の全領域とともに決定されるべきである。
上記の発明を実施するための形態では、様々な特徴は、開示を簡素化する目的で、単一の実施形態にまとめられている。この開示の方法は、本開示の開示された実施形態が、各請求項に明示的に列挙された特徴より多くの特徴を使用しなければならないという意図を反映したものと解釈されるべきではない。むしろ、以下の請求項が反映するように、発明の主題は単一の開示された実施形態の全特徴より少ないところにある。したがって、以下の特許請求の範囲は、本明細書により発明を実施するための形態に組み込まれ、各請求項は、個別の実施形態として独立している。

Claims (15)

  1. 強磁性記憶材料と、反強磁性材料に接触するピンド強磁性材料との間に位置づけられたトンネルバリア材料を備え、
    前記トンネルバリア材料はマルチフェロイック材料であり、前記反強磁性材料、前記強磁性記憶材料、および前記ピンド強磁性材料は、第1の電極と第2の電極との間に位置づけられており、
    第3の電極を更に含み、前記第3の電極は、前記第3の電極と、前記第1の電極および前記第2の電極のうちの少なくとも一方との間に印加された電圧に応じて、前記マルチフェロイック材料に電界をもたらすよう構成される、スピン注入型(STT)メモリセル構造。
  2. 前記マルチフェロイック材料にもたらされた前記電界は、
    前記マルチフェロイック材料の反強磁性秩序および/または強磁性秩序に変化を引き起こし、かつ、
    前記強磁性記憶材料の磁化が変化するように、前記マルチフェロイック材料と前記強磁性記憶材料との間に反強磁性交換結合および/または強磁性交換結合をもたらす
    のに十分である、請求項に記載のメモリセル構造。
  3. 前記第3の電極は、垂直アクセスデバイスのゲートである、請求項に記載のメモリセル構造。
  4. 4の電極を更に含み、前記第4の電極は、前記第3の電極と前記第4の電極との間に印加された電圧に応じて、前記マルチフェロイック材料に電界をもたらすよう構成される、請求項1からのいずれか一項に記載のメモリセル構造。
  5. 前記第3の電極および前記第4の電極のうちの少なくとも一方は、垂直アクセスデバイスのゲートである、請求項に記載のメモリセル構造。
  6. 誘電体材料が、前記マルチフェロイック材料と、前記第3の電極および前記第4の電極との間に位置づけられる、請求項に記載のメモリセル構造。
  7. 前記マルチフェロイック材料が、前記強磁性記憶材料および前記ピンド強磁性材料と接触する、請求項1からのいずれか一項に記載のメモリセル構造。
  8. 前記マルチフェロイック材料が、厚さ約1ナノメートル(nm)以下である、請求項1からのいずれか一項に記載のメモリセル構造。
  9. スタック構造であって、
    上部電極と底部電極との間に位置づけられた第1の磁気トンネル接合(MTJ)素子であって前記第1のMTJのトンネルバリア材料が第1のマルチフェロイック材料である、第1のMJ素子と、
    前記上部電極と前記底部電極との間に位置づけられた第2のMTJ素子であって、前記第2のMTJのトンネルバリア材料が第2のマルチフェロイック材料である、第2のMTJ素子と
    を含むスタック構造と、
    前記スタック構造に結合されたアクセスデバイスであって、前記アクセスデバイスは垂直アクセスデバイスであり、前記第1のマルチフェロイック材料および前記第2のマルチフェロイック材料は、前記垂直アクセスデバイスの第1のゲート電極と第2のゲート電極との間に配置されている、アクセスデバイスと、
    を備えるスピン注入型(STT)メモリセル。
  10. 前記第1のゲート電極及び前記第2のゲート電極は、前記STTメモリセルで実行されたプログラミング操作に伴って、前記第1のMTJおよび前記第2のMTJの前記トンネルバリア材料に電界をもたらすよう構成される、請求項に記載のメモリセル。
  11. 前記第1のマルチフェロイック材料は、前記第1のMTJ素子と関連づけられた第1の強磁性記憶材料と第1のピンド強磁性材料との間に位置づけられ、
    前記第2のマルチフェロイック材料は、前記第2のMTJ素子と関連づけられた第2の強磁性記憶材料と第2のピンド強磁性材料との間に位置づけられる、請求項10に記載のメモリセル。
  12. 前記スタック構造は、前記第1のピンド強磁性材料と前記第2のピンド強磁性材料との間に位置づけられた反強磁性材料を含む、請求項11に記載のメモリセル。
  13. 前記第1の強磁性記憶材料は前記上部電極と接触し、前記第2の強磁性記憶材料は前記底部電極と接触する、請求項11に記載のメモリセル。
  14. 前記第1のマルチフェロイック材料および前記第2のマルチフェロイック材料は、異なる強誘電性分極率を有する、請求項から13のいずれか一項に記載のメモリセル。
  15. 強磁性記憶材料と、反強磁性材料に接触するピンド強磁性材料との間に位置づけられたトンネルバリア材料であって、前記トンネルバリア材料はマルチフェロイック材料であり、前記反強磁性材料、前記強磁性記憶材料、および前記ピンド強磁性材料は、第1の電極と第2の電極との間に位置づけられている、トンネルバリア材料と、
    第3の電極であって、前記第3の電極と、前記第1の電極、前記第2の電極、および第4の電極のうちの少なくとも1つとの間に印加された電圧に応じて、前記マルチフェロイック材料に電界をもたらすよう構成された、第3の電極と
    を備え、
    誘電体材料が、前記マルチフェロイック材料と、前記第3の電極および前記第4の電極のうちの少なくとも1つとの間に位置づけられる、スピン注入型(STT)メモリセル構造。
JP2013529121A 2010-09-17 2011-09-13 スピン注入型メモリセル構造および方法 Active JP5618224B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/885,100 2010-09-17
US12/885,100 US8300454B2 (en) 2010-09-17 2010-09-17 Spin torque transfer memory cell structures and methods
PCT/US2011/001585 WO2012036734A2 (en) 2010-09-17 2011-09-13 Spin torque transfer memory cell structures and methods

Publications (2)

Publication Number Publication Date
JP2013539222A JP2013539222A (ja) 2013-10-17
JP5618224B2 true JP5618224B2 (ja) 2014-11-05

Family

ID=45817654

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013529121A Active JP5618224B2 (ja) 2010-09-17 2011-09-13 スピン注入型メモリセル構造および方法

Country Status (8)

Country Link
US (3) US8300454B2 (ja)
EP (1) EP2617037B1 (ja)
JP (1) JP5618224B2 (ja)
KR (1) KR101496064B1 (ja)
CN (1) CN103119653B (ja)
SG (1) SG188975A1 (ja)
TW (1) TWI509787B (ja)
WO (1) WO2012036734A2 (ja)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8300454B2 (en) * 2010-09-17 2012-10-30 Micron Technology, Inc. Spin torque transfer memory cell structures and methods
CN102544049B (zh) * 2010-12-22 2014-04-16 中国科学院微电子研究所 三维半导体存储器件及其制备方法
KR20130017267A (ko) * 2011-08-10 2013-02-20 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
CN103515426A (zh) * 2012-06-20 2014-01-15 中国科学院物理研究所 基于多铁或铁电材料的自旋晶体管
JP2014038894A (ja) * 2012-08-11 2014-02-27 Tohoku Univ マルチフェロイック薄膜及びそれを用いたデバイス
JP6244617B2 (ja) * 2012-09-28 2017-12-13 ソニー株式会社 記憶素子、記憶装置、磁気ヘッド
US9166150B2 (en) * 2012-12-21 2015-10-20 Intel Corporation Electric field enhanced spin transfer torque memory (STTM) device
JP6161026B2 (ja) * 2013-03-14 2017-07-12 株式会社東芝 磁気メモリ
US8901529B2 (en) * 2013-03-15 2014-12-02 International Business Machines Corporation Memory array with self-aligned epitaxially grown memory elements and annular FET
US9478736B2 (en) 2013-03-15 2016-10-25 International Business Machines Corporation Structure and fabrication of memory array with epitaxially grown memory elements and line-space patterns
US9019754B1 (en) 2013-12-17 2015-04-28 Micron Technology, Inc. State determination in resistance variable memory
US9871193B2 (en) * 2014-08-08 2018-01-16 California State University, Northridge Methods of producing and controlling tunneling electroresistance and tunneling magnetoresistance in a multiferroic tunnel junction
JP2016111102A (ja) * 2014-12-03 2016-06-20 国立大学法人東北大学 マルチフェロイック素子
US9373783B1 (en) 2015-02-20 2016-06-21 International Business Machines Corporation Spin torque transfer MRAM device formed on silicon stud grown by selective epitaxy
US10319903B2 (en) * 2016-11-29 2019-06-11 Micron Technology, Inc. Multiferroic magnetic tunnel junction devices
CN108666339B (zh) * 2017-03-28 2020-11-13 中芯国际集成电路制造(上海)有限公司 磁性随机存储器及其存储单元的制造方法
JP2018206854A (ja) * 2017-05-31 2018-12-27 Tdk株式会社 積層構造体及びスピン変調素子
US10446606B2 (en) 2017-07-19 2019-10-15 International Business Machines Corporation Back-side memory element with local memory select transistor
US11250899B2 (en) * 2017-09-29 2022-02-15 Intel Corporation 1S-1T ferroelectric memory
CN107946454B (zh) * 2017-11-17 2020-09-18 南方科技大学 一种磁随机存储器及其写入方法、读取方法和制备方法
CN111384233B (zh) * 2017-12-25 2022-02-22 中国科学院物理研究所 巨磁致电阻器件、磁子场效应晶体管和磁子隧道结
KR101977866B1 (ko) 2018-04-16 2019-05-13 단국대학교 산학협력단 병렬 tlc stt mram 기반 대용량 llc 및 이의 동작 제어 방법
WO2019213663A1 (en) * 2018-05-04 2019-11-07 Arizona Board Of Regents On Behalf Of The University Of Arizona Magnetic tunneling junctions with a magnetic barrier
WO2020018624A1 (en) * 2018-07-17 2020-01-23 Northwestern University Electric-field-induced switching of antiferromagnetic memory devices
US11581417B2 (en) * 2018-09-13 2023-02-14 Intel Corporation Improper ferroelectric active and passive devices
US11069741B2 (en) 2019-11-18 2021-07-20 Western Digital Technologies, Inc. Electric field controllable spin filter tunnel junction magnetoresistive memory devices and methods of making the same
US10964748B1 (en) * 2019-11-18 2021-03-30 Western Digital Technologies, Inc. Electric field controllable spin filter tunnel junction magnetoresistive memory devices and methods of making the same
WO2021101582A1 (en) * 2019-11-18 2021-05-27 Western Digital Technologies, Inc. Electric field controllable spin filter tunnel junction magnetoresistive memory devices and methods of making the same
US11222920B2 (en) * 2020-02-04 2022-01-11 Western Digital Technologies, Inc. Magnetic device including multiferroic regions and methods of forming the same
US11411048B2 (en) 2020-02-21 2022-08-09 International Business Machines Corporation Magnetoresistive random-access memory device structure

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6156611A (en) 1998-07-20 2000-12-05 Motorola, Inc. Method of fabricating vertical FET with sidewall gate electrode
JP2001156357A (ja) * 1999-09-16 2001-06-08 Toshiba Corp 磁気抵抗効果素子および磁気記録素子
US6714444B2 (en) * 2002-08-06 2004-03-30 Grandis, Inc. Magnetic element utilizing spin transfer and an MRAM device using the magnetic element
JP2004179219A (ja) * 2002-11-25 2004-06-24 Matsushita Electric Ind Co Ltd 磁気デバイスおよびこれを用いた磁気メモリ
US7006375B2 (en) 2003-06-06 2006-02-28 Seagate Technology Llc Hybrid write mechanism for high speed and high density magnetic random access memory
US6956764B2 (en) 2003-08-25 2005-10-18 Freescale Semiconductor, Inc. Method of writing to a multi-state magnetic random access memory cell
US6985385B2 (en) * 2003-08-26 2006-01-10 Grandis, Inc. Magnetic memory element utilizing spin transfer switching and storing multiple bits
US7161829B2 (en) * 2003-09-19 2007-01-09 Grandis, Inc. Current confined pass layer for magnetic elements utilizing spin-transfer and an MRAM device using such magnetic elements
US7109539B2 (en) * 2004-03-09 2006-09-19 International Business Machines Corporation Multiple-bit magnetic random access memory cell employing adiabatic switching
KR100648143B1 (ko) 2004-11-03 2006-11-24 한국과학기술연구원 전류 인가 자기 저항 소자
US7579615B2 (en) 2005-08-09 2009-08-25 Micron Technology, Inc. Access transistor for memory device
GB0603985D0 (en) 2006-02-28 2006-04-05 Univ Cambridge Tech Multi-bit memory cell structures and devices
JP5076361B2 (ja) * 2006-05-18 2012-11-21 株式会社日立製作所 半導体装置
WO2007135817A1 (ja) * 2006-05-24 2007-11-29 Japan Science And Technology Agency マルチフェロイック素子
US7598579B2 (en) 2007-01-30 2009-10-06 Magic Technologies, Inc. Magnetic tunnel junction (MTJ) to reduce spin transfer magnetization switching current
JP5143444B2 (ja) * 2007-02-13 2013-02-13 株式会社日立製作所 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ
JP2008252018A (ja) 2007-03-30 2008-10-16 Toshiba Corp 磁気抵抗効果素子およびそれを用いた磁気ランダムアクセスメモリ
US7742328B2 (en) * 2007-06-15 2010-06-22 Grandis, Inc. Method and system for providing spin transfer tunneling magnetic memories utilizing non-planar transistors
WO2009010595A1 (es) 2007-07-13 2009-01-22 Consejo Superior De Investigaciones Científicas Dispositivo magnetoeléctrico y método para escribir información no volátil en dicho dispositivo
KR100866973B1 (ko) 2007-07-13 2008-11-05 이화여자대학교 산학협력단 자기 메모리 셀
US7750421B2 (en) 2007-07-23 2010-07-06 Magic Technologies, Inc. High performance MTJ element for STT-RAM and method for making the same
US7932571B2 (en) 2007-10-11 2011-04-26 Everspin Technologies, Inc. Magnetic element having reduced current density
US20090121266A1 (en) 2007-11-13 2009-05-14 Freescale Semiconductor, Inc. Methods and structures for exchange-coupled magnetic multi-layer structure with improved operating temperature behavior
US7948044B2 (en) 2008-04-09 2011-05-24 Magic Technologies, Inc. Low switching current MTJ element for ultra-high STT-RAM and a method for making the same
US7791152B2 (en) * 2008-05-12 2010-09-07 International Business Machines Corporation Magnetic tunnel junction transistor
US20090303779A1 (en) 2008-06-05 2009-12-10 Young-Shying Chen Spin Torque Transfer MTJ Devices with High Thermal Stability and Low Write Currents
US8138561B2 (en) 2008-09-18 2012-03-20 Magic Technologies, Inc. Structure and method to fabricate high performance MTJ devices for spin-transfer torque (STT)-RAM
WO2010032574A1 (ja) 2008-09-22 2010-03-25 株式会社日立製作所 磁気記録素子、磁気メモリセル及び磁気ランダムアクセスメモリ
US8310861B2 (en) * 2008-09-30 2012-11-13 Micron Technology, Inc. STT-MRAM cell structure incorporating piezoelectric stress material
US8102700B2 (en) 2008-09-30 2012-01-24 Micron Technology, Inc. Unidirectional spin torque transfer magnetic memory cell structure
JP2010098259A (ja) 2008-10-20 2010-04-30 Institute Of Physical & Chemical Research メモリセル、ならびに、磁気メモリ素子
JP2010114143A (ja) * 2008-11-04 2010-05-20 Toshiba Corp 半導体記憶装置および半導体記憶装置の製造方法
US7944738B2 (en) 2008-11-05 2011-05-17 Micron Technology, Inc. Spin torque transfer cell structure utilizing field-induced antiferromagnetic or ferromagnetic coupling
US9368716B2 (en) 2009-02-02 2016-06-14 Qualcomm Incorporated Magnetic tunnel junction (MTJ) storage element and spin transfer torque magnetoresistive random access memory (STT-MRAM) cells having an MTJ
US8587993B2 (en) 2009-03-02 2013-11-19 Qualcomm Incorporated Reducing source loading effect in spin torque transfer magnetoresisitive random access memory (STT-MRAM)
JP5166600B2 (ja) * 2009-03-06 2013-03-21 株式会社日立製作所 トンネル磁気記録素子、磁気メモリセル及び磁気ランダムアクセスメモリ
WO2010103257A1 (en) 2009-03-13 2010-09-16 Yogesh Kumar Kanhye Mobile phone including a sliding portion and a folding portion
US8300454B2 (en) * 2010-09-17 2012-10-30 Micron Technology, Inc. Spin torque transfer memory cell structures and methods

Also Published As

Publication number Publication date
EP2617037B1 (en) 2017-08-09
US20130286722A1 (en) 2013-10-31
US8472244B2 (en) 2013-06-25
SG188975A1 (en) 2013-06-28
KR20130089255A (ko) 2013-08-09
EP2617037A2 (en) 2013-07-24
TW201214692A (en) 2012-04-01
CN103119653B (zh) 2016-02-24
JP2013539222A (ja) 2013-10-17
TWI509787B (zh) 2015-11-21
WO2012036734A2 (en) 2012-03-22
US20130077378A1 (en) 2013-03-28
KR101496064B1 (ko) 2015-02-25
CN103119653A (zh) 2013-05-22
EP2617037A4 (en) 2015-04-15
WO2012036734A3 (en) 2012-06-07
US20120069648A1 (en) 2012-03-22
US8804414B2 (en) 2014-08-12
US8300454B2 (en) 2012-10-30

Similar Documents

Publication Publication Date Title
JP5618224B2 (ja) スピン注入型メモリセル構造および方法
US8310868B2 (en) Spin torque transfer memory cell structures and methods
CN110224058B (zh) 磁性器件以及对磁性器件的磁性结进行写入的方法
KR101506822B1 (ko) 스핀 토크 전달 메모리 셀 구조들 및 방법들
US8963222B2 (en) Spin hall effect magnetic-RAM
US7378698B2 (en) Magnetic tunnel junction and memory device including the same
EP2436009A1 (en) Disturbance-free reading of smt mram reference cell pair
US9666639B2 (en) Spin torque transfer memory cell structures and methods
US20090261435A1 (en) Magnetic memory element and magnetic memory device
JP2009295775A (ja) 磁気記憶素子及び磁気記憶装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140417

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140430

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140707

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20140707

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140805

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140904

R150 Certificate of patent or registration of utility model

Ref document number: 5618224

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250