JP5554900B2 - チップの実装方法 - Google Patents

チップの実装方法 Download PDF

Info

Publication number
JP5554900B2
JP5554900B2 JP2008114634A JP2008114634A JP5554900B2 JP 5554900 B2 JP5554900 B2 JP 5554900B2 JP 2008114634 A JP2008114634 A JP 2008114634A JP 2008114634 A JP2008114634 A JP 2008114634A JP 5554900 B2 JP5554900 B2 JP 5554900B2
Authority
JP
Japan
Prior art keywords
chip
layer
led chip
substrate
solder layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2008114634A
Other languages
English (en)
Other versions
JP2009267069A (ja
Inventor
威 中筋
佳治 佐名川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2008114634A priority Critical patent/JP5554900B2/ja
Publication of JP2009267069A publication Critical patent/JP2009267069A/ja
Application granted granted Critical
Publication of JP5554900B2 publication Critical patent/JP5554900B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83193Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/146Mixed devices
    • H01L2924/1461MEMS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Description

本発明は、チップの実装方法に関するものである。
従来から、LEDチップとLEDチップから放射された光によって励起されてLEDチップとは異なる発光色の光を放射する波長変換材料としての蛍光材料とを組み合わせてLEDチップの発光色とは異なる色合いの混色光を出す発光装置の研究開発が各所で行われている。なお、この種の発光装置としては、例えば、青色光あるいは紫外光を放射するLEDチップと蛍光体とを組み合わせて白色の光(白色光の発光スペクトル)を得ることができるものが知られている。
また、この種の発光装置の応用例として、白色光が得られる発光装置を複数個用いた照明器具なども提供されている。しかしながら、この種の照明器具では、複数個の発光装置を回路基板に実装して器具本体に収納する必要があるので、LEDチップの発光部から器具本体までの熱抵抗が大きくなり、LEDチップのジャンクション温度が最大ジャンクション温度を超えないようにLEDチップへの入力電力を制限する必要があるから、光出力の高出力化が制限されてしまう。
ここにおいて、LEDチップを利用した発光装置において、光出力の高出力化を図るには、LEDチップを熱伝導率の高い被搭載部材に搭載して放熱性を高める必要があり、この種の被搭載部材としては、例えば、伝熱板に固着されLEDチップと伝熱板との線膨張率差に起因してLEDチップに働く応力を緩和するサブマウント部材や、セラミック基板などがある。
ところで、被搭載部材へのLEDチップなどのチップの実装方法として、実装面側(裏面側)に組成比が80wt%Au、20wt%SnのAuSn層からなるはんだ層を設けたチップと表面側の部位がAuにより形成された導体パターンを設けた被搭載部材とを共晶接合させる方法が開示されている(例えば、特許文献1参照)。
ここで、上記特許文献1に開示されたチップの実装方法では、チップのAuSn層および被搭載部材それぞれをフラックスで濡らした後でリフロー装置を利用してチップを被搭載部材に実装しているが、その他に、ダイボンド装置を利用して、チップを吸着するチップ吸着ツールによりチップの表面側からチップを共晶温度以上の温度に加熱した状態でチップを被搭載部材の導体パターンに近づけて共晶接合させる技術が知られている。
特開2007−149976号公報
しかしながら、上記特許文献1に開示されたチップの実装方法では、フラックスを用いる必要があるので、被搭載部材上に残渣が残ってしまう恐れがある。
一方、上述のダイボンド装置を用いたチップの実装方法では、図10(a)に示すようにチップたるLEDチップ1の裏面と組成比が70at%Au、30at%SnのAuSn層からなるはんだ層12a’との間に密着性改善などのためにAu層からなる下地層11が形成されている場合、LEDチップ1をチップ吸着ツール(コレット)100により吸着してLEDチップ1の表面側からヒータ(図示せず)により加熱して下地層11とはんだ層12aとを溶融させた状態でLEDチップ1とステージ110上の被搭載部材200とを近づけてLEDチップ1と被搭載部材200とを接合させると、LEDチップ1側の下地層11とはんだ層12a’との反応が優先的に起こるので、よりAuリッチのはんだ層12c’(例えば、組成比が90at%Au、10at%SnのAuSn層)が形成され、図10(b)に示すようにLEDチップ1側のはんだ層12c’と被搭載部材200においてLEDチップ1を搭載する部位においてAuにより形成された導体パターン201との反応が阻害されチップ1と被搭載部材200との接合強度が低いという問題があった。なお、LEDチップ1としてGaN系の青色LEDチップを用いた場合、LEDチップ1の耐熱温度は400℃程度であるが、LEDチップ1側のはんだ層12a’と下地層11とが反応して共晶組成よりもAuリッチの状態に組成比が変化すると、組成比が変化したはんだ層12c’を溶融させるための温度が高くなるので、LEDチップ1に熱ダメージを与えてしまう恐れがあった。
本発明は上記事由に鑑みて為されたものであり、その目的は、フラックスを用いる必要がなく且つチップの耐熱温度以下の加熱によりチップと被搭載部材との接合強度を高めることが可能なチップの実装方法を提供することにある。
請求項1の発明は、実装面側にAuSn層からなるはんだ層を設けたチップと当該チップを搭載する部位にAuにより形成された導体パターンを設けた被搭載部材とを接合させるチップの実装方法であって、前記チップの前記実装面側にAu層からなる下地層を形成する下地層形成工程と、前記下地層形成工程の後で前記下地層上にAuSn層からなるはんだ層を形成するはんだ層形成工程と、前記はんだ層形成工程の後で前記チップ側から加熱して前記チップと前記被搭載部材とを接合させる接合工程とを備え、前記はんだ層形成工程では、前記はんだ層として、70at%Au、30at%Snである共晶組成よりもAuの組成比が小さく且つ前記チップの耐熱温度以下で溶融する組成比のAuSn層を形成するようにし、前記接合工程では、前記チップ側からの加熱により前記はんだ層を溶融させてAuの組成が増加した組成比のはんだ層を形成した状態で前記チップと前記被搭載部材とを近づけて接合させるようにし、前記はんだ層形成工程では、前記接合工程において前記はんだ層を溶融させた状態において前記チップの耐熱温度以下で溶融する組成比のAuSn層が形成されるように前記はんだ層形成工程において形成するAuSn層の組成比を設定することを特徴とする。
この発明によれば、チップの実装面側にAu層からなる下地層を形成した後、下地層上にAuSn層からなるはんだ層を形成し、その後、チップ側から加熱してチップと被搭載部材とを接合させるようにしているので、フラックスが不要であり、しかも、はんだ層を形成するはんだ層形成工程では、はんだ層として、共晶組成よりもAuの組成が小さく且つチップの耐熱温度以下で溶融する組成比のAuSn層を形成するので、チップの耐熱温度以下の加熱によりチップと被搭載部材との接合強度を高めることができる。
この発明によれば、はんだ層と下地層とを先に溶融させてもチップの耐熱温度以下の加熱によりチップと被搭載部材との接合強度を高めることができる。
本願の別の発明は、実装面側にAuSn層からなるはんだ層を設けたチップと当該チップを搭載する部位にAuにより形成された導体パターンを設けた被搭載部材とを接合させるチップの実装方法であって、前記チップの前記実装面側にAu層からなる下地層を形成する下地層形成工程と、前記下地層形成工程の後で前記下地層上にAuSn層からなるはんだ層を形成するはんだ層形成工程と、前記はんだ層形成工程の後で前記チップ側から加熱して前記チップと前記被搭載部材とを接合させる接合工程とを備え、前記はんだ層形成工程では、前記はんだ層として、70at%Au、30at%Snである共晶組成よりもAuの組成比が小さく且つ前記チップの耐熱温度以下で溶融する組成比のAuSn層を形成するようにし、前記接合工程では、前記チップの前記実装面側の前記はんだ層と前記被搭載部材の前記導体パターンとを接触させた状態で前記チップ側から加熱して前記チップと前記被搭載部材とを接合させることを特徴とする。
上記別の発明によれば、前記チップの前記実装面側にAu層からなる下地層を形成した後、前記下地層上にAuSn層からなるはんだ層を形成し、その後、前記チップ側から加熱して前記チップと被搭載部材とを接合させるようにしているので、フラックスが不要であり、しかも、前記はんだ層を形成するはんだ層形成工程では、前記はんだ層として、70at%Au、30at%Snである共晶組成よりもAuの組成が小さく且つ前記チップの耐熱温度以下で溶融する組成比のAuSn層を形成するので、前記チップの耐熱温度以下の加熱により前記チップと前記被搭載部材との接合強度を高めることができる。また、上記別の発明によれば、前記接合工程を窒素雰囲気中や真空雰囲気中で行わなくても前記チップの前記実装面側の前記はんだ層の酸化を防止することができる。
請求項1の発明では、フラックスを用いる必要がなく且つチップの耐熱温度以下の加熱によりチップと被搭載部材との接合強度を高めることが可能になるという効果がある。
(実施形態1)
以下では、本実施形態の実装方法を適用して製造するデバイスの一例であってチップ1としてLEDチップを備えた発光装置について図4〜図8に基づいて説明し、その後、本実施形態のチップ1の実装方法について図1〜3に基づいて説明する。
発光装置は、LEDチップ1と、LEDチップ1を収納する収納凹所2aが一表面に形成され収納凹所2aの内底面にLEDチップ1が実装された実装基板2と、実装基板2の上記一表面側において収納凹所2aを閉塞する形で実装基板2に固着された透光性部材3と、実装基板2に設けられLEDチップ1から放射された光を検出する光検出素子4と、実装基板2に設けられ光検出素子4の温度を検出する温度検出素子5と、実装基板2の収納凹所2aに充填された透光性材料(例えば、シリコーン樹脂、アクリル樹脂、エポキシ樹脂、ポリカーボネート樹脂、ガラスなど)からなりLEDチップ1および当該LEDチップ1に電気的に接続されたボンディングワイヤ14を封止した封止部6と備えている。ここで、実装基板2は、上記一表面側において収納凹所2aの周部から内方へ突出した庇状の突出部2cを有しており、当該突出部2cに光検出素子4が設けられている。なお、この発光装置は、実装基板2と透光性部材3とで、LEDチップ1が収納されたパッケージ10を構成しているが、透光性部材3は、必ずしも設けなくてもよく、必要に応じて適宜設ければよい。
実装基板2は、LEDチップ1が一表面側に実装される矩形板状のベース基板20と、ベース基板20の上記一表面側に対向配置され円形状の光取出窓41が形成されるとともに光検出素子4および温度検出素子5が形成された素子形成基板40と、ベース基板20と素子形成基板40との間に介在し光取出窓41に連通する矩形状の開口窓31が形成された中間層基板30とで構成されており、ベース基板20と中間層基板30と素子形成基板40とで囲まれた空間が上記収納凹所2aを構成している。ここにおいて、ベース基板20、中間層基板30および素子形成基板40の外周形状は矩形状であり、中間層基板30および素子形成基板40はベース基板20と同じ外形寸法に形成されている。また、素子形成基板40の厚み寸法はベース基板20および中間層基板30の厚み寸法に比べて小さく設定されている。なお、上述の発光装置は、素子形成基板40において中間層基板30の開口窓31上に張り出した部位が、上述の突出部2cを構成している。
上述のベース基板20、中間層基板30、素子形成基板40は、それぞれ、導電形がn形で主表面が(100)面のシリコン基板20a,30a,40aを用いて形成してあり、中間層基板30の開口窓31の内側面が、アルカリ系溶液(例えば、TMAH溶液、KOH溶液など)を用いた異方性エッチングにより形成された(111)面により構成されており(つまり、中間層基板30は、開口窓31の開口面積がベース基板20から離れるにつれて徐々に大きくなっており)、LEDチップ1から放射された光を前方へ反射するミラー2dを構成している。要するに、上述の発光装置では、中間層基板30がLEDチップ1から側方へ放射された光を前方へ反射させる枠状のリフレクタを兼ねている。
ベース基板20は、図4〜図6に示すように、シリコン基板20aの一表面側(図4における上面側)の中央部に、LEDチップ1がダイボンディングされた矩形状のダイパッド部25aaおよびLEDチップ1の両電極(図示せず)それぞれと電気的に接続される2つの矩形状の導体パターン25a,25aが形成されている。また、ベース基板20は、シリコン基板20aの上記一表面側の4つの角部のうちの2箇所に、中間層基板30に形成された貫通孔配線34b,34bを介して光検出素子4と電気的に接続される導体パターン25b,25bが形成され、他の2箇所に、中間層基板30に形成された貫通孔配線34c,34cを介して温度検出素子5と電気的に接続される導体パターン25c,25cが形成されており、各導体パターン25a,25a,25b,25b,25c,25cとシリコン基板20aの他表面側(図4における下面側)に形成された6つの外部接続用電極27a,27a,27b,27b,27c,27cとがそれぞれ貫通孔配線24を介して電気的に接続されている。また、ベース基板20は、シリコン基板20aの上記一表面側に、中間層基板30と接合するための4つの接合用金属層29がシリコン基板20aの外周縁の各辺に沿って形成されている。
LEDチップ1は、厚み方向の一表面側に上記両電極が形成された青色LEDチップであるが、青色LEDチップに限らず、例えば、赤色LEDチップ、緑色LEDチップ、黄色LEDチップ、紫色LEDチップ、紫外LEDチップなどを用いてもよい。ここにおいて、LEDチップ1は、ダイパッド部25aaにダイボンディングされており、各電極がそれぞれボンディングワイヤ14,14を介して導体パターン25a,25aと電気的に接続されている。
また、ベース基板20は、シリコン基板(以下、第1のシリコン基板と称する)20aの上記他表面側の中央部に、第1のシリコン基板20aよりも熱伝導率の高い金属材料からなる矩形状の放熱用パッド部28が形成され、ダイパッド部25aaと放熱用パッド部28とが第1のシリコン基板20aよりも熱伝導率の高い金属材料(例えば、Cuなど)からなる複数(本実施形態では、9つ)の円柱状のサーマルビア26を介して熱的に結合されており、LEDチップ1で発生した熱が各サーマルビア26および放熱用パッド部28を介して放熱されるようになっている。
ところで、ベース基板20は、第1のシリコン基板20aに、上述の6つの貫通孔配線24それぞれが内側に形成される4つの貫通孔22aと、上述の9つのサーマルビア26それぞれが内側に形成される9つの貫通孔22bとが厚み方向に貫設され、第1のシリコン基板20aの上記一表面と上記他表面と各貫通孔22a,22bの内面とに跨って熱酸化膜(シリコン酸化膜)からなる絶縁膜(以下、第1の絶縁膜と称する)23が形成されており、各導体パターン25a,25a,25b,25b,25c,25c、各接合用金属層29、各外部接続用電極27a,27a,27b,27b,27c,27c、放熱用パッド部28、各貫通孔配線24および各サーマルビア26が第1のシリコン基板20aと電気的に絶縁されている。
ここにおいて、各導体パターン25a,25a,25b,25b,25c,25c、各接合用金属層29、各外部接続用電極27a,27a,27b,27b,27c,27c、放熱用パッド部28は、第1の絶縁膜23上に形成されたTi膜と当該Ti膜上に形成されたAu膜との積層膜により構成されている。ここで、ベース基板20は、第1のシリコン基板20aの上記一表面側の各導体パターン25a,25a,25b,25b,25c,25cと各接合用金属層29とを同時に形成し、第1のシリコン基板20aの上記他表面側の各外部接続用電極27a,27a,27b,27b,27c,27cと放熱用パッド部28とを同時に形成してある。なお、ベース基板20は、第1の絶縁膜23上のTi膜の膜厚を15〜50nm、Ti膜上のAu膜の膜厚を200nmに設定してあるが、これらの数値は一例であって特に限定するものではない。また、各Au膜の材料は、純金に限らず不純物を添加したものでもよい。また、各Au膜と第1の絶縁膜23との間に密着性改善用の密着層としてTi膜を介在させてあるが、密着層の材料はTiに限らず、例えば、Cr、Nb、Zr、TiN、TaNなどでもよい。また、貫通孔配線24およびサーマルビア26の材料としては、Cuを採用しているが、Cuに限らず、例えば、Ni、Alなどを採用してもよい。
また、ダイパッド部25aaは、第1の絶縁膜23上に形成されたTi膜により形成されており、AuSn層からなるはんだ層12cを介してLEDチップ1と接合されている。ここにおいて、LEDチップ1とダイパッド部25aaとを接合しているはんだ層12cを構成しているAuSn層の組成は、90at%Au、10at%Snとなっている。
中間層基板30は、図4、図5および図7に示すように、シリコン基板(以下、第2のシリコン基板と称する)30aの一表面側(図4における下面側)に、ベース基板20の4つの導体パターン27b,27b,27c,27cと接合されて電気的に接続される4つの導体パターン35b,35b,35c,35cが形成されるとともに、ベース基板20の4つの接合用金属層29と接合される4つの接合用金属層36が形成されている。また、中間層基板30は、第2のシリコン基板30aの他表面側(図4における上面側)に、貫通孔配線34b,34b,34c,34cを介して導体パターン35b,35b,35c,35cと電気的に接続される導体パターン37b,37b,37c,37cが形成されるとともに、素子形成基板40と接合するための接合用金属層38が形成されている。
また、中間層基板30は、上述の貫通孔配線34b,34b,34c,34cそれぞれが内側に形成される4つの貫通孔32が第2のシリコン基板30aの厚み方向に貫設され、第2のシリコン基板30aの上記一表面と上記他表面と各貫通孔32の内面とに跨って熱酸化膜(シリコン酸化膜)からなる絶縁膜(以下、第2の絶縁膜と称する)33が形成されており、各導体パターン35b,35b,35c,35c,37b,37b,37c,37cおよび各接合用金属層36,38が第2のシリコン基板30aと電気的に絶縁されている。各導体パターン35b,35b,35c,35c,37b,37b,37c,37cおよび各接合用金属層36,38は、第2の絶縁膜33上に形成されたTi膜と当該Ti膜上に形成されたAu膜との積層膜により構成されている。
ここにおいて、中間層基板30は、第2のシリコン基板30aの上記一表面側の各導体パターン35b,35b,35c,35cと各接合用金属層36とを同時に形成し、第2のシリコン基板30aの上記他表面側の各導体パターン37b,37b,37c,37cと各接合用金属層38とを同時に形成してある。なお、中間層基板30は、第2の絶縁膜33上のTi膜の膜厚を15〜50nm、Ti膜上のAu膜の膜厚を200nmに設定してあるが、これらの数値は一例であって特に限定するものではない。ここで、各Au膜の材料は、純金に限らず不純物を添加したものでもよい。また、各Au膜と第2の絶縁膜33との間に密着性改善用の密着層としてTi膜を介在させてあるが、密着層の材料はTiに限らず、例えば、Cr、Nb、Zr、TiN、TaNなどでもよい。また、貫通孔配線34b,34b,34c,34cの材料としては、Cuを採用しているが、Cuに限らず、例えば、Ni、Alなどを採用してもよい。
素子形成基板40は、図4、図5および図8に示すように、シリコン基板(以下、第3のシリコン基板と称する)40aの一表面側(図4における下面側)に、中間層基板30の4つの導体パターン37b,37b,37c,37cと接合されて電気的に接続される4つの導体パターン47b,47b,47c,47cが形成されるとともに、中間層基板30の各接合用金属層38と接合される4つの接合用金属層48が形成されている。
ここにおいて、光検出素子4は、フォトダイオードにより構成されており、当該フォトダイオードのp形領域4bが導体パターン47bと電気的に接続され、n形領域4b(シリコン基板40a)が導体パターン47bと電気的に接続されている。また、温度検出素子5は、上記フォトダイオードと同じダイオード構造を有し且つ当該ダイオード構造への光入射を阻止する遮光構造を有するダイオードにより構成されており、p形領域5cが導体パターン47cと電気的に接続され、n形領域5c(シリコン基板40a)が導体パターン47cと電気的に接続されている。ここで、光検出素子4と温度検出素子5とは、p形領域4b,5cが同時に且つ同じサイズに形成され、不純物濃度が同じとなっており、絶縁分離部(図示せず)によって電気的に絶縁されている。また、温度検出素子5は、上記遮光構造として、第3のシリコン基板40aの上記一表面側に形成されLEDチップ1からの光入射を阻止する第1の金属膜(例えば、Al膜など)からなる第1の遮光膜45と、第3のシリコン基板40aの上記他表面側に形成され外部からの光入射を阻止する第2の金属膜(例えば、Al膜など)からなる第2の遮光膜46とを備えている。なお、第1の遮光膜45は、第3のシリコン基板40aの上記一表面側において当該第1の遮光膜45の直下に形成されたシリコン酸化膜からなる絶縁膜(以下、第3の絶縁膜と称する)44により導体パターン47cと電気的に絶縁され、第2の遮光膜46は、第3のシリコン基板40aの上記他表面側に形成されたシリコン酸化膜からなる絶縁膜(以下、第4の絶縁膜と称する)49により第3のシリコン基板40aと電気的に絶縁されている。
また、素子形成基板40は、第3のシリコン基板40aの上記一表面側にシリコン酸化膜からなる(以下、第5の絶縁膜と称する)絶縁膜43が形成されており、当該第5の絶縁膜43が上記フォトダイオードの反射防止膜を兼ねている。また、素子形成基板40の光検出素子4は、上述の導体パターン47b,47bが、第5の絶縁膜43に形成したコンタクトホールを通してp形領域4b、n形領域4bと電気的に接続され、温度検出素子5は、上述の導体パターン47c,47cが、第5の絶縁膜43に形成したコンタクトホールを通してp形領域5c、n形領域5cと電気的に接続されている。ここにおいて、各導体パターン47b,47b,47c,47cおよび各接合用金属層48は、第5の絶縁膜43上に形成されたTi膜と当該Ti膜上に形成されたAu膜との積層膜により構成されており、同時に形成してある。なお、素子形成基板40は、第5の絶縁膜43上のTi膜の膜厚を15〜50nm、Ti膜上のAu膜の膜厚を200nmに設定してあるが、これらの数値は一例であって特に限定するものではない。ここで、各Au膜の材料は、純金に限らず不純物を添加したものでもよい。また、各Au膜と第5の絶縁膜43との間に密着性改善用の密着層としてTi膜を介在させてあるが、密着層の材料はTiに限らず、例えば、Cr、Nb、Zr、TiN、TaNなどでもよい。
上述の実装基板2の形成にあたっては、例えば、光検出素子4、温度検出素子5、第5の絶縁膜43、各導体パターン47b,47b,47c,47c、および各接合用金属層48が形成された第3のシリコン基板40aと中間層基板30とを接合する第1の接合工程を行った後、第3のシリコン基板40aを所望の厚みまで研磨する研磨工程を行い、その後、誘導結合プラズマ(ICP)型のドライエッチング装置などを用いて第3のシリコン基板40aに光取出窓41を形成する光取出窓形成工程を行うことで素子形成基板40を完成させてから、LEDチップ1が実装されたベース基板20(ここでは、LEDチップ1がダイパッド部25aaに搭載されボンディングワイヤ14の結線が行われたベース基板20)と中間層基板30とを接合する第2の接合工程を行うようにすればよい。ここで、第1の接合工程および第2の接合工程では、接合前に互いの接合表面へアルゴンのプラズマ若しくはイオンビーム若しくは原子ビームを真空中で照射して各接合表面の清浄化・活性化を行ってから、接合表面同士を接触させ、常温下で直接接合する常温接合法を採用している。
上述の第1の接合工程では、第3のシリコン基板40aの上記一表面側の各接合用金属層48と中間層基板30の各接合用金属層38とが接合されるとともに、第3のシリコン基板40aの上記一表面側の導体パターン47b,47b,47c,47cと中間層基板30の導体パターン37b,37b,37c,37cとが接合され電気的に接続される。ここで、導体パターン47b,47b,47c,47cと導体パターン37b,37b,37c,37cとの接合部位は、貫通孔配線34b,34b,34c,34cに重なる領域からずらしてあるので、導体パターン47b,47b,47c,47cと導体パターン37b,37b,37c,37cとの互いの接合表面の平坦度を高めることができ、特に常温接合法により接合する場合の接合歩留まりを高めることができるとともに接合信頼性を高めることができる。また、第2の接合工程では、ベース基板20の各接合用金属層29と中間層基板30の各接合用金属層36とが接合されるとともに、ベース基板20の4つの角部の導体パターン25b,25b,25c,25cと中間層基板30の導体パターン35b,35b,35c,35cとが接合され電気的に接続される。ここで、導体パターン25b,25b,25c,25cと導体パターン35b,35b,35c,35cとの接合部位は、貫通孔配線24に重なる領域および貫通孔配線34b,34b,34c,34cに重なる領域からずらしてあるので、導体パターン25b,25b,25c,25cと導体パターン35b,35b,35c,35cとの互いの接合表面の平坦度を高めることができ、常温接合法により接合する場合の接合歩留まりを高めることができるとともに接合信頼性を高めることができる。また、上述のように第1の接合工程および第2の接合工程で採用している常温接合法では、各接合表面の清浄化・活性化を行ってから、常温下で適宜の荷重を印加しいているが、常温下に限らず、例えば、第1の接合工程では光検出素子4および温度検出素子5へ熱ダメージが生じない温度、第2の接合工程ではLEDチップ1へ熱ダメージが生じない温度であれば、加熱条件下(例えば、80℃〜100℃程度に加熱した条件下)において適宜の荷重を印加するようにしてもよく、加熱条件下において適宜の荷重を印加して接合することで接合信頼性をより一層高めることが可能となる。
また、上述の透光性部材3は、透光性材料(例えば、ガラス、シリコーン樹脂、アクリル樹脂、エポキシ樹脂、ポリカーボネート樹脂、ガラスなど)からなる透光性基板を用いて形成してある。ここで、透光性部材3は、実装基板2と同じ外周形状の矩形板状に形成されており、実装基板2側とは反対の光取り出し面に、LEDチップ1から放射された光の全反射を抑制する微細凹凸構造が形成されている。ここにおいて、透光性部材3の光取り出し面に形成する微細凹凸構造は、多数の微細な凹部が2次元周期構造を有するように形成されている。なお、上述の微細凹凸構造は、例えば、レーザ加工技術やエッチング技術やインプリントリソグラフィ技術などを利用して形成すればよい。また、微細凹凸構造の周期は、LEDチップ1の発光ピーク波長の1/4〜100倍程度の範囲で適宜設定すればよい。
以上説明した発光装置では、LEDチップ1が収納されたパッケージ10に、LEDチップ1から放射される光を検出する光検出素子4と、光検出素子4の温度を検出する温度検出素子5とが設けられ、光検出素子4が、上記フォトダイオードにより構成され、温度検出素子5が、上記フォトダイオードと同じダイオード構造を有し且つ当該ダイオード構造への光入射を阻止する遮光構造を有するダイオードにより構成されているので、光検出素子4の出力から温度検出素子5の出力を減算することにより、光検出素子4の出力信号から当該光検出素子4の温度に起因したノイズを除去することができ、S/N比が高くなるから、光検出素子4の検出精度を高めることが可能となる。
上述の発光装置の製造にあたっては、上述の各シリコン基板20a,30a,40aとして、それぞれベース基板20、中間層基板30、素子形成基板40を多数形成可能なシリコンウェハを用いるとともに、上述の透光性基板として透光性部材3を多数形成可能なウェハ状のもの(透光性ウェハ)を用い、上述の第1の接合工程、研磨工程、光取出窓形成工程、第2の接合工程、実装基板2の収納凹所2aに封止用の透光性材料を充填して封止部6を形成する封止部形成工程、封止部形成工程の後で実装基板2と透光性部材3とを接合する第3の接合工程などの各工程をウェハレベルで行うことでウェハレベルパッケージ構造体を形成してから、ダイシング工程により実装基板2のサイズに分割されている。したがって、ベース基板20と中間層基板30と素子形成基板40と透光性部材3とが同じ外形サイズとなり、小型のパッケージ10を実現できるとともに、製造が容易になる。また、中間層基板30におけるミラー2dと素子形成基板40における光検出素子4との相対的な位置精度を高めることができ、LEDチップ1から側方へ放射された光がミラー2dにより反射されて光検出素子4へ導かれる。
以下、本実施形態のチップの実装方法について図1〜図3を参照しながら説明する。
本実施形態のチップの実装方法は、実装面側(図1における下面側)にAuSn層からなるはんだ層12aを設けたLEDチップ1と当該LEDチップ1を搭載する部位であるダイパッド部25aaにAuにより形成された導体パターン201(図1(a)、図6(a)参照)を設けた被搭載部材たるベース基板20とを接合させるLEDチップ1の実装方法であって、LEDチップ1の実装面側にAu層からなる下地層11を形成する下地層形成工程を行い、その後、下地層11上にAuSn層からなるはんだ層12aを形成するはんだ層形成工程を行い、はんだ層形成工程の後で、LEDチップ1をダイボンド装置のチップ吸着ツール(コレット)100により吸着してLEDチップ1の実装面側のはんだ層12aと上記ダイボンド装置のステージ110の上面側に配置されたベース基板20の導体パターン201とを対向させる(図1(a)参照)。ここにおいて、下地層形成工程では、スパッタ法により下地層11を形成しているが、下地層11の成膜方法はスパッタ法に限らず、例えば、蒸着法などを採用してもよい。また、はんだ層形成工程では、スパッタ法によりはんだ層12aを形成しているが、はんだ層12aの成膜方法はスパッタ法に限らず蒸着法などを採用してもよい。ここにおいて、はんだ層形成工程では、はんだ層12aとして、共晶組成(70at%Au、30at%Sn)よりもAuの組成比が小さく且つLEDチップ1の耐熱温度(例えば、400℃)以下で溶融する組成比(例えば、60at%Au、40at%Sn)のAuSn層を形成するようにしている。なお、チップ吸着ツール100には、吸着孔101bが貫設されている。
上述の図1(a)のようにチップ吸着ツール100により吸着したLEDチップ1の実装面側のはんだ層12aとベース基板20の導体パターン201とを対向させた後、LEDチップ1側(例えば、LEDチップ1の表面側)から上記ダイボンド装置の図示しない加熱源(例えば、ヒータなど)により加熱してLEDチップ1と被搭載部材であるベース基板20とを接合させる接合工程(以下、チップ接合工程と称する)を行うことで、LEDチップ1とベース基板20のダイパッド部25aaとがはんだ層12cを介して接合される(図1(c))。
ここにおいて、チップ接合工程では、LEDチップ1側(例えば、LEDチップ1の表面側)からの加熱により下地層11とはんだ層12aとを溶融させてAuの組成が増加した組成比(例えば、70at%Au、30at%Sn)のAuSn層からなるはんだ層12bを形成した状態(図1(b)参照)でLEDチップ1とベース基板20とを近づけて上述の加熱の他に適宜の荷重(例えば、2〜50kg/cm)を規定時間(例えば、10秒程度)だけ印加することで接合させるようにしており、LEDチップ1とベース基板20とを接合しているはんだ層12cは、はんだ層12bよりもAuリッチの組成比(例えば、90at%Au、10at%Sn)となっている。なお、チップ接合工程は、はんだ層12cの酸化防止のためにNガス雰囲気中で行っているが、真空雰囲気中で行うようにしてもよい。また、チップ接合工程では、ベース基板20をステージ110側に適宜設けたヒータにより、LEDチップ1の加熱温度よりも低い温度で加熱するようにしてもよい。
上述のはんだ層形成工程では、チップ接合工程において下地層11とはんだ層12aとを溶融させた状態においてLEDチップ1の耐熱温度以下で溶融する組成比のAuSn層が形成されるように当該はんだ層形成工程において形成するAuSn層の組成比および膜厚を設定している。はんだ層形成工程においてはんだ層12aとして形成するAuSn層に関して、LEDチップ1の耐熱温度を400℃とすれば、LEDチップ1の耐熱温度以下で溶融する組成比は、図2に示したAu−Sn系はんだの状態図から明らかなように、76at%Au−24at%Sn〜56at%Au−44at%Snであるから、Auの組成比を56at%以上70%未満とすればよい。なお、はんだ層12aの溶融温度をより低くする上では、Auの組成比が共晶組成付近の組成比であるほうがよく、例えばAuの組成比が68at%〜69at%であれば溶融温度が300℃以下となり、LEDチップ1の温度が耐熱温度を超えるのをより確実に防止することが可能となるとともに、耐熱温度が400℃よりも低いLEDチップ1にも対応可能になる。
以上説明した本実施形態のLEDチップ1の実装方法によれば、LEDチップ1の実装面側にAu層からなる下地層11を形成した後、下地層11上にAuSn層からなるはんだ層12aを形成し、その後、LEDチップ1側から加熱してLEDチップ1と被搭載部材たるベース基板20とを接合させるようにしているので、フラックスが不要であり、しかも、はんだ層12aを形成するはんだ層形成工程では、はんだ層12aとして、共晶組成よりもAuの組成比が小さく且つLEDチップ1の耐熱温度以下で溶融する組成比のAuSn層を形成するので、LEDチップ1の耐熱温度以下の加熱によりLEDチップ1とベース基板20との接合強度を高めることができる。なお、接合強度については、シェア強度により評価している。
また、本実施形態のLEDチップ1の実装方法によれば、チップ接合工程では、LEDチップ1側からの加熱により下地層11とはんだ層12aとを溶融させた状態でLEDチップ1とベース基板20とを近づけて接合させるようにし、チップ接合工程以前のはんだ層形成工程では、チップ接合工程において下地層11とはんだ層12aとを溶融させた状態においてLEDチップ1の耐熱温度以下で溶融する組成比のAuSn層からなるはんだ層12bが形成されるように当該はんだ層形成工程において形成するAuSn層からなるはんだ層12aの組成比を設定しているので、はんだ層12aと下地層11とを先に溶融させてもLEDチップ1の耐熱温度以下の加熱によりLEDチップ1とベース基板20との接合強度を高めることができる。
ここで、上述のようにベース基板20を多数形成したシリコンウェハからなるウェハ20Aにおいて各ベース基板20それぞれのダイパッド部25aaに複数個のLEDチップ1を実装する実装方法について図3を参照して説明する。
本実施形態における実装方法では、ウェハ20AにおけるLEDチップ1の接合予定領域とステージ110との間に断熱層113が介在する形でウェハ20Aをステージ110の上面側に載置する。ここで、本実施形態では、ウェハ20Aにおける上記接合予定領域と断熱層113との間に断熱板130が介在する形でウェハ20Aをステージ110の上面側に載置するようにしている。
断熱板130は、熱伝導率が0.22W/m・Kのマイカ系材料により矩形板状に形成されている。ここで、断熱板130は、厚みを1mmに設定してあるが、この厚みは特に限定するものではなく、例えば、0.2〜1mm程度の範囲で適宜設定すればよい。なお、断熱板130の材料は、マイカ系材料に限定するものではなく、高断熱性を有する材料であればよい。
また、ウェハ20Aは、直径が150mm、厚みが525μmのシリコンウェハを用いて形成されており、ウェハ20Aにおける各LEDチップ1それぞれの接合予定領域(搭載位置)には、上述のダイパッド部25aaが形成され、ダイパッド部25aaにAuにより形成された導体パターン201が設けられている。なお、本実施形態では、ダイパッド部25aaをTi膜により構成してあるが、ダイパッド部25aaの材料は、Tiに限らず、例えば、Cr、Nb、Zr、TiN、TaNなどでもよい。また、ウェハ20Aとして、直径が150mm、厚みが525μmのシリコンウェハを用いて形成したウェハを例示したが、シリコンウェハのサイズや厚みは特に限定するものではなく、例えば、直径が50〜150mm、厚みが200〜525μm程度のシリコンウェハを用いればよい。
また、ステージ110は、上面側にウェハ20Aの直径よりも内径が小さな円形状の凹部111が形成されており、凹部111内の空気層が上述の断熱層113となる。ここで、凹部111の内径は140mm、深さを2mmに設定してある。なお、ステージ110の凹部111の内径や深さは特に限定するものではなく、上述のウェハ20Aのサイズに応じて、例えば、内径が40〜140mm、深さが1〜2mm程度の範囲で適宜設定すればよい。
また、上述のステージ110には、上記表面側に載置される対象物を吸着するための複数の吸気孔114が凹部111の周部に形成されており、断熱板130がステージ110の上面に吸着されるようになっている。また、断熱板130は、ウェハ20Aの載置予定領域内に、一部の吸気孔114に連通する吸気孔134が形成されており、ウェハ20Aが断熱板130に吸着されるようになっている。
また、ウェハ20Aをステージ110の上面側に載置する際には、ステージ110の凹部111の内底面と断熱板130との間に、チップ接合工程時のウェハ20Aの撓みを抑制するための複数の柱状のスペーサ120を介在させるようにしている。ここにおいて、スペーサ120の数や配置は特に限定するものではないが、断熱板130上に載置されるウェハ20Aの上記接合予定領域に重ならず、チップ接合工程においてLEDチップ1側からの熱が伝熱されにくい位置に配置することが好ましい。また、スペーサ120は、ガラスやセラミックのような断熱性の高い材料により形成することが望ましい。
下地層形成工程およびはんだ層形成工程については、上述の通りであるが、LEDチップ1を多数形成したウェハから個々のLEDチップ1に分割する以前と以後とのいずれでもよい。
チップ接合工程では、ダイボンド装置のヘッド(ボンディングヘッド)140に設けられた上述のチップ吸着ツール00によりLEDチップ1を吸着保持してヘッド140のヒータ(図示せず)によりチップ吸着ツール100を介してLEDチップ1を加熱したはんだ層12bを形成した状態で、LEDチップ1とベース基板20とを近づけて上述の加熱の他に適宜の荷重(例えば、2〜50kg/cm)を規定時間(例えば、10秒程度)だけ印加することで接合させる過程をウェハ20Aに実装するLEDチップ1の個数に応じて繰り返し行えばよい。
上述の実装方法によれば、ウェハ20Aにおける上記接合予定領域と断熱層113との間に断熱板130が介在する形でウェハ20Aをステージ110の上面側に載置するので、断熱板130を介在させないでウェハ20Aをステージ110の上面側に載置してある場合に比べて、チップ接合工程においてLEDチップ1に印加される圧力によりウェハ20Aに生じる応力を低減でき、ウェハ20Aが撓むことによる実装性の低下、ウェハ20AやLEDチップ1への残留応力の発生、ウェハ20Aの破損などを防止することができる。
また、上述の実装方法によれば、ステージ110の凹部111の内底面と断熱板130との間に、チップ接合工程時のウェハ20Aの撓みを抑制するための複数の柱状のスペーサ120を介在させているので、スペーサ120を介在させていない場合に比べて、チップ接合工程においてLEDチップ1に印加される圧力によりウェハ20Aに生じる応力を低減でき、ウェハ20Aが撓むことによる実装性の低下、ウェハ20AやLEDチップ1への残留応力の発生、ウェハ20Aの破損などを防止することができる。
(実施形態2)
本実施形態のチップの実装方法は実施形態1と略同じであって、図9(a)に示すようにチップ吸着ツール100により吸着したLEDチップ1の実装面側のはんだ層12aとベース基板20の導体パターン201とを対向させるまでは同じで、LEDチップ1の実装面側のはんだ層12aと被搭載部材たるベース基板20の導体パターン201とを接触させた状態でLEDチップ1側(例えば、LEDチップ1の表面側)から加熱してLEDチップ1とベース基板20とを接合させるチップ接合工程を行うことで、LEDチップ1とベース基板20のダイパッド部25aaとがはんだ層12cを介して接合される(図9(c))。なお、各はんだ層12a,12cそれぞれの組成比は実施形態1と同様である。
しかして、本実施形態では、チップ接合工程を窒素雰囲気中や真空雰囲気中で行わなくてもLEDチップ1の実装面側のはんだ層12cの酸化を防止することができる。
ところで、上述の各実施形態では、チップとして、チップサイズが0.3mm□のLEDチップ1を例示したが、チップサイズが1mm□のLEDチップ1を用いてもよい。また、上述のチップは、LEDチップ1に限らず、例えば、レーザダイオードチップ、フォトダイオードチップ、MEMSチップ(例えば、加速度センサチップ、圧力センサチップなど)、赤外線センサチップ、半導体チップ(例えば、ICチップなど)などでもよく、チップサイズも特に限定するものではなく、例えば0.2mm□〜5mm□程度のものを用いればよい。また、チップの厚みも特に限定するものではなく、例えば0.1〜0.5mm程度のものを用いればよい。また、被搭載部材は、ベース基板20に限らず、サブマウント部材に限らず、例えば、サブマウント部材や、セラミック基板などでもよい。
実施形態1の実装方法の説明図である。 同上の説明図である。 同上の実装方法の説明図である。 同上における発光装置の概略断面図である。 同上における発光装置の概略分解斜視図である。 同上におけるベース基板を示し、(a)は概略平面図、(b)は概略下面図である。 同上における中間層基板を示し、(a)は概略平面図、(b)は概略下面図である。 同上における素子形成基板を示し、(a)は概略平面図、(b)は概略下面図、(c)は(b)のA−B−C概略断面図である。 実施形態2の実装方法の説明図である。 従来の実装方法の説明図である。
符号の説明
1 LEDチップ(チップ)
11 下地層
12a はんだ層
12b はんだ層
12c はんだ層
20 ベース基板(被搭載部材)
25aa ダイパッド部
100 チップ吸着ツール
201 導体パターン

Claims (1)

  1. 実装面側にAuSn層からなるはんだ層を設けたチップと当該チップを搭載する部位にAuにより形成された導体パターンを設けた被搭載部材とを接合させるチップの実装方法であって、前記チップの前記実装面側にAu層からなる下地層を形成する下地層形成工程と、前記下地層形成工程の後で前記下地層上にAuSn層からなるはんだ層を形成するはんだ層形成工程と、前記はんだ層形成工程の後で前記チップ側から加熱して前記チップと前記被搭載部材とを接合させる接合工程とを備え、前記はんだ層形成工程では、前記はんだ層として、70at%Au、30at%Snである共晶組成よりもAuの組成比が小さく且つ前記チップの耐熱温度以下で溶融する組成比のAuSn層を形成するようにし、前記接合工程では、前記チップ側からの加熱により前記はんだ層を溶融させてAuの組成が増加した組成比のはんだ層を形成した状態で前記チップと前記被搭載部材とを近づけて接合させるようにし、前記はんだ層形成工程では、前記接合工程において前記はんだ層を溶融させた状態において前記チップの耐熱温度以下で溶融する組成比のAuSn層が形成されるように前記はんだ層形成工程において形成するAuSn層の組成比を設定することを特徴とするチップの実装方法。
JP2008114634A 2008-04-24 2008-04-24 チップの実装方法 Expired - Fee Related JP5554900B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008114634A JP5554900B2 (ja) 2008-04-24 2008-04-24 チップの実装方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008114634A JP5554900B2 (ja) 2008-04-24 2008-04-24 チップの実装方法

Publications (2)

Publication Number Publication Date
JP2009267069A JP2009267069A (ja) 2009-11-12
JP5554900B2 true JP5554900B2 (ja) 2014-07-23

Family

ID=41392541

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008114634A Expired - Fee Related JP5554900B2 (ja) 2008-04-24 2008-04-24 チップの実装方法

Country Status (1)

Country Link
JP (1) JP5554900B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6104518B2 (ja) * 2012-04-27 2017-03-29 日産自動車株式会社 半導体装置の製造方法、断熱荷重治具及び断熱荷重治具の設置方法
KR20150066405A (ko) * 2013-12-06 2015-06-16 일진엘이디(주) 다층 본딩패드를 가진 발광 다이오드

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4514400B2 (ja) * 2001-09-27 2010-07-28 古河電気工業株式会社 部材の接合方法、その方法で得られた接合部材

Also Published As

Publication number Publication date
JP2009267069A (ja) 2009-11-12

Similar Documents

Publication Publication Date Title
JP5243806B2 (ja) 紫外光発光装置
JP2013522877A (ja) 自己整合特徴を有する発光ダイオードのウェハレベルパッケージ
JP4114557B2 (ja) 発光装置
JP5010203B2 (ja) 発光装置
JP5010366B2 (ja) 発光装置
JP5554900B2 (ja) チップの実装方法
JP5536980B2 (ja) 実装方法
JP5314269B2 (ja) 実装方法およびダイボンド装置
JP4877239B2 (ja) 発光装置の製造方法
JP5390938B2 (ja) 発光装置
JP5010199B2 (ja) 発光装置
JP5102652B2 (ja) 発光装置
JP5351624B2 (ja) Ledモジュール
JP5102805B2 (ja) 実装方法
JP5285465B2 (ja) 実装方法および吸着コレット
WO2013021518A1 (ja) 発光装置
JP5102605B2 (ja) 発光装置およびその製造方法
JP5192847B2 (ja) 発光装置
JP2009267068A (ja) チップの実装方法
JP2009289835A (ja) 構造体の製造方法、発光装置の製造方法
JP2009289834A (ja) 構造体の製造方法、発光装置の製造方法
JP2009158506A (ja) 発光装置
JP5475954B2 (ja) 発光装置
JP5351620B2 (ja) 発光装置
JP2009177100A (ja) 発光装置

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20100811

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110121

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20120112

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120626

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20121127

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130910

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140507

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140530

R151 Written notification of patent or utility model registration

Ref document number: 5554900

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

LAPS Cancellation because of no payment of annual fees