JP5476367B2 - 半導体発光素子 - Google Patents

半導体発光素子 Download PDF

Info

Publication number
JP5476367B2
JP5476367B2 JP2011504918A JP2011504918A JP5476367B2 JP 5476367 B2 JP5476367 B2 JP 5476367B2 JP 2011504918 A JP2011504918 A JP 2011504918A JP 2011504918 A JP2011504918 A JP 2011504918A JP 5476367 B2 JP5476367 B2 JP 5476367B2
Authority
JP
Japan
Prior art keywords
layer
conductive
light emitting
semiconductor layer
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011504918A
Other languages
English (en)
Other versions
JP2011518438A (ja
Inventor
ジョン,ワンヒ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Innotek Co Ltd
Original Assignee
LG Innotek Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Innotek Co Ltd filed Critical LG Innotek Co Ltd
Publication of JP2011518438A publication Critical patent/JP2011518438A/ja
Application granted granted Critical
Publication of JP5476367B2 publication Critical patent/JP5476367B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/387Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape with a plurality of electrode regions in direct contact with the semiconductor body and being electrically interconnected by another electrode layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/42Transparent materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Description

本発明は半導体発光素子に関するものである。
III-V族窒化物半導体は青色/緑色発光ダイオード(LED)といった光素子、MOSFET(Metal Semiconductor Field Effect Transistor)、HEMT(Hetero junction Field Effect Transistors)等の高速スイッチング素子、照明、または表示装置の光源等として幅広く用いられている。特にIII族窒化物半導体を利用した発光素子は、可視光線から紫外線までの領域に対応する直接遷移型バンドギャップを有し、高効率の光放出を実現することができる。
前記窒化物半導体は主にLED(Light Emitting Diode)、またはレーザーダイオード(LD)として活用されており、製造工程や光効率を改善するための研究が続いている。
本発明は化合物半導体層と第2電極層の間の外側に透光性伝導層を含む半導体発光素子を提供する。
また、本発明は化合物半導体層と第2電極層の間の内側にオーミック接触層を含む半導体発光素子を提供する。
また、本発明は化合物半導体層と第2電極層の間に複数個のパターンに形成されたオーミック接触層を含む半導体発光素子を提供する。
本発明の半導体発光素子は第1導電型半導体層と、前記第1導電型半導体層の下に活性層と、前記活性層の下に第2導電型半導体層と、前記第2導電型半導体層の下に第2電極層と、前記第2導電型半導体層と前記第2電極層の間の少なくとも一部に透光性伝導層を含む。
本発明の半導体発光素子は第1導電型半導体層、活性層及び第2導電型半導体層を含む発光構造物と、前記第2導電型半導体層の下に第2電極層と、前記第2電極層上の外側領域に透光性伝導層を含む。
本発明は化合物半導体層と第2電極層の外側界面に透光性伝導層を形成させることで、発光効率を改善することができる。
また、本発明は化合物半導体層と第2電極層の間の接着力を改善できる効果がある。
また、本発明は化合物半導体層のチャネル領域に透光性伝導層を配置することで、LEDチップの電気的信頼性を高めることができる。
また、本発明は化合物半導体層にオーミック接触層とショットキー接触された第2電極層を形成させることで、第2電極層に供給される電流を分散させることができる。
また、本発明は半導体発光素子の信頼性を高めることができる。
本発明の半導体発光素子を示す側断面図である。 本発明の半導体発光素子の製造過程を示す図面である。 本発明の半導体発光素子の製造過程を示す図面である。 本発明の半導体発光素子の製造過程を示す図面である。 本発明の半導体発光素子の製造過程を示す図面である。 本発明の半導体発光素子の製造過程を示す図面である。 本発明の半導体発光素子の製造過程を示す図面である。 本発明の半導体発光素子の製造過程を示す図面である。 本発明の半導体発光素子の製造過程を示す図面である。
以下、本発明の半導体発光素子に対し添付された図面を参照して説明する。なお、実施例の説明において、各層の上又は下に対する基準は図面を参照するものであり、また、各層の厚さは一例であり、図面の厚さを限定するものではない。実施例において、各層/膜、領域、パターン又は構造物が基板、各層/膜、領域、パッド又はパターンの「上」に又は「下」に形成されると記載される場合、「上」と「下」は直接又は他の層を介在して形成されるものも含む。
図1は本発明の半導体発光素子を示す側断面図である。図1に示すように、半導体発光素子100は第1導電型半導体層110、活性層120、第2導電型半導体層130、透光性伝導層151、オーミック接触層153、第2電極層155、伝導性支持部材160、第1電極170を含む。
前記半導体発光素子100はIII-V族化合物半導体からなるLEDチップを含み、前記LEDチップは青色、緑色、または赤色等の光を放出する有色LEDやUV-LEDからなることができる。前記LEDチップの放出光は、本発明の技術範囲内で多様に具現することができる。
前記第1導電型半導体層110は第1導電型ドーパントがドーピングされたIII-V族元素の化合物半導体、例えばGaN、AlN、AlGaN、InGaN、InN、InAlGaN、AlInN、AlGaAs、GaP、GaAs、GaAsP等から選択することができる。
前記第1導電型半導体層110がN型半導体層の場合、前記第1導電型ドーパントはSi、Ge、Sn、Se、Te等のN型ドーパントを含む。前記第1導電型半導体層110は電極接触層として機能し、単層、または多層からなることができるが、これに限定されるものではない。
前記第1導電型半導体層110の上には第1電極170が形成され、前記第1電極170には第1極性の電源が供給される。ここで、前記第1導電型半導体層110の表面には所定形状のラフネス(凹凸部)が形成され、このような凹凸部は、本発明の技術範囲内で追加又は変更することができる。
前記第1導電型半導体層110の下には活性層120が形成され、前記活性層120は単一量子井戸構造、または多重量子井戸構造からなることができる。前記活性層120はIII-V族元素の化合物半導体材料を用いて井戸層と障壁層の周期、例えばInGaN井戸層/GaN障壁層の周期またはAlGaN井戸層/GaN障壁層の周期をなすことができる。
前記活性層120は、発光させる光の波長に応じたバンドギャップエネルギーを有する材料から選択することができる。前記活性層120は青色波長の光、赤色波長の光、緑色波長の光等の有色光を発光する材料を含むことができ、これに限定されるものではない。前記活性層120の上または/及び下には導電型クラッド層が形成され、前記導電型クラッド層はAlGaN層からなることができる。
前記活性層120の下には少なくとも1つの第2導電型半導体層130が形成される。前記第2導電型半導体層130は第2導電型ドーパントがドーピングされたIII-V族元素の化合物半導体、例えばGaN、AlN、AlGaN、InGaN、InN、InAlGaN、AlInN、AlGaAs、GaP、GaAs、GaAsP等から選択することができる。前記第2導電型半導体層130がP型半導体層の場合、前記第2導電型ドーパントはMg、Ze等のP型ドーパントを含む。前記第2導電型半導体層130は電極接触層として機能することができるが、これに限定されるものではない。
ここで、前記第1導電型半導体層110、前記活性層120、前記第2導電型半導体層130は発光構造物140として定義することができる。また、前記第1導電型半導体層110はP型半導体層、および前記第2導電型半導体層130はN型半導体層からなることができる。前記第2導電型半導体層130の下には第3導電型半導体層、例えばN型半導体層、またはP型半導体層が形成される。これによって、前記発光構造物140はN-P接合、P-N接合、N-P-N接合、P-N-P接合構造の少なくとも1つを含むことができる。
前記第2導電型半導体層130の下には前記透光性伝導層151、前記オーミック接触層153、前記第2電極層155が形成される。
前記透光性伝導層151の内側部151Bは前記第2導電型半導体層130と前記第2電極層155の外側界面に形成され、発光領域A1の有効面積を広めて発光効率を改善することができる。前記透光性伝導層151の外側部151Aは前記発光構造物140の外側チャネル領域145に形成される。ここで、前記チャネル領域145は前記発光構造物140の外壁がエッチングされたフォーム(形)として定義することができる。
前記透光性伝導層151の外側部151Aは非発光領域A2またはチャネル領域145に配置され、前記発光構造物140の外壁における電気的信頼性を高めることができる。前記透光性伝導層151は前記第2導電型半導体層130の外側周りに沿ってリング形状、フレーム形状、または帯形状からなることができる。
前記透光性伝導層151はITO(Indium Tin Oxide)、IZO(Indium zinc oxide)、AZO(Aluminum Zinc Oxide)、IZTO(indium zinc tin oxide)、IAZO(indium aluminum zinc oxide)、IGZO(indium gallium zinc oxide)、IGTO(indium gallium tin oxide)、ATO(antimony tin oxide)等の材料の少なくとも1つを含む。
前記透光性伝導層151は透光性と伝導性の特性を有する非金属材料、または金属酸化物から形成されることで、前記第2電極層155が前記発光構造物140に影響を及ぼすことを遮断することができる。また、透光性伝導層151はチップの製造過程(例えば、メサエッチング過程)で照射されるレーザー光が透過されることで、前記発光構造物140のチャネル領域145に前記第2電極層155が露出されることを防止することができる。
ここで、前記発光構造物140のチャネル領域145に透光性伝導層151ではなく絶縁層(例えば、Si0)が形成された場合、レーザーによってエッチングされる問題が発生し、前記第2電極層155が露出されて前記発光構造物140の各層110、120、130がショートする問題が発生することがある。このような問題は前記透光性伝導層151によって遮断することができる。
また、前記透光性伝導層151の内側部151Bは前記第2導電型半導体層130とオーミック接触するので、絶縁層に比べて電気的特性及び発光効率を改善することができる。
前記第2導電型半導体層130の下面内側にはオーミック接触層153が形成される。前記オーミック接触層153は複数個のパターンに形成される。前記オーミック接触層153は十字型、多角形、円形等の形状のパターンがマトリックス形状に配置され、このようなパターン形状や配置形態は、本発明の技術範囲内で多様に変更することができる。
前記オーミック接触層153はITO、IZO、AZO、IZTO、IAZO、IGZO、IGTO、ATO等のオーミック材料から選択的に形成される。
前記透光性伝導層151の厚さは前記第2電極層155の厚さよりは薄く形成され、前記オーミック接触層153の厚さは前記透光性伝導層151の厚さと同一、または薄く形成される。前記透光性伝導層151の厚さは、例えば1000〜8000Åに形成される。前記オーミック接触層153の厚さは、例えば10〜2000Åに形成される。
ここで、前記オーミック接触層153は前記透光性伝導層151と同一または異なるオーミック材料からなることができる。前記オーミック接触層153は前記第2導電型半導体層130の下にパターン形態に形成されることで、前記第2導電型半導体層130と前記第2電極層155の間の接着力を改善することができる。前記第2電極層155は前記第2導電型半導体層130、前記透光性伝導層151、及び前記オーミック接触層153の下に形成される。
前記第2電極層155はAg、Ni、Al、Rh、Pd、Ir、Ru、Mg、Zn、Pt、Au、Hf及びこれらの選択的な組合により構成された物質からなることができる。前記第2電極層155は前記第2導電型半導体層130にショットキー接触することができる。前記第2電極層155は第2極性の電源を前記発光構造物140に安定的に供給する電極として機能し、前記第2導電型半導体層130、前記オーミック接触層153、前記透光性伝導層151を介在して入射された光を反射させる。
ここで、前記第2電極層155は前記第2導電型半導体層130にショットキー接触し、前記オーミック接触層153は前記第2導電型半導体層130にオーミック接触する。これによって、前記第2電極層155及び前記オーミック接触層153は電気的特性が異なるので、前記第2導電型半導体層130に供給される電流を分散させることができる。
ここで、前記オーミック接触層153は透光性材料ではなく、金属酸化物からなることができる。前記第2電極層155がオーミック及び反射特性を有する場合、前記オーミック接触層153は除去することができる。
前記第2電極層155の下には前記伝導性支持部材160が形成される。前記伝導性支持部材160は銅(Cu)、金(Au)、ニッケル(Ni)、モリブデン(Mo)、銅タングステン及びキャリアウェハ(例えば、Si、Ge、GaAs、ZnO、Sic等)等から具現することができる。前記第2電極層155及び前記伝導性支持部材160は前記発光構造物140に第2極性の電源を供給する第2電極部材として用いることができる。
図2乃至図9は本発明の半導体発光素子の製造過程を示す図面である。図2に示すように、基板101の上には複数の化合物半導体層が積層された発光構造物140が形成される。前記発光構造物140は第1導電型半導体層110、活性層120、及び第2導電型半導体層130の順に積層することができる。
前記基板101はサファイア基板(Al)、GaN、SiC、ZnO、Si、GaP、InP、そしてGaAs等からなる群から選択することができる。
前記基板101の上にはIII-V族化合物半導体が成長され、その成長装備は電子ビーム蒸着器、PVD(physical vapor deposition)、CVD(chemical vapor deposition)、PLD(plasma laser deposition)、二重型熱蒸着器(dual-type thermal evaporator)、スパッタリング、MOCVD(metal organic chemical vapor deposition)等によって形成することができ、このような装備に限定されない。
前記基板101の上にはバッファ層(図示しない)または/及びUndoped半導体層(図示しない)が形成される。前記バッファ層(図示しない)は単結晶バッファ層またはIII-V族化合物半導体からなり、前記基板101との格子定数差を減少させる。前記Undoped半導体層はGaN系からなることができる。
前記基板101の上には少なくとも1つの第1導電型半導体層110が形成される。前記第1導電型半導体層110は第1導電型ドーパントがドーピングされたIII-V族元素の化合物半導体、例えばGaN、AlN、AlGaN、InGaN、InN、InAlGaN、AlInN、AlGaAs、GaP、GaAs、GaAsP等から選択することができる。前記第1導電型半導体層110がN型半導体層の場合、前記第1導電型ドーパントはSi、Ge、Sn、Se、Te等のN型ドーパントを含む。
前記活性層120は前記第1導電型半導体層110の上に形成され、単一量子井戸構造、または多重量子井戸構造からなることができる。前記活性層120は青色波長の光、赤色波長の光、緑色波長の光等の有色光を発光する材料を用いることができる。前記活性層120の上または/及び下には導電型クラッド層が形成され、前記導電型クラッド層はAlGaN層からなることができる。
前記第2導電型半導体層130は前記活性層120の上に形成され、第2導電型ドーパントがドーピングされたIII-V族元素の化合物半導体、例えばGaN、AlN、AlGaN、InGaN、InN、InAlGaN、AlInN、AlGaAs、GaP、GaAs、GaAsP等から選択することができる。前記第2導電型半導体層130がP型半導体層の場合、前記第2導電型ドーパントはMg、Ze等のP型ドーパントを含む。
前記第2導電型半導体層130の上には第3導電型半導体層、例えばN型半導体層、またはP型半導体層が形成される。これによって、前記発光構造物140はN-P接合、P-N接合、N-P-N接合、P-N-P接合構造の少なくとも1つを含むことができる。
図3に示すように、前記第2導電型半導体層130の外側上面には透光性伝導層151が形成される。前記透光性伝導層151は前記第2導電型半導体層130の外側周りに沿ってリング形状、フレーム形状、または帯形状からなることができる。
ここで、前記透光性伝導層151の形成過程は、前記第2導電型半導体層130の上にマスク層を形成し、前記透光性伝導層151が形成される領域をエッチングした後、スパッタリングによって前記透光性伝導層151を形成することができる。このような透光性伝導層151の形成過程は一例であり、本発明の技術範囲内で変更することができる。
前記透光性伝導層151はITO(Indium Tin Oxide)、IZO(Indium zinc oxide)、AZO(Aluminum Zinc Oxide)、IZTO(indium zinc tin oxide)、IAZO(indium aluminum zinc oxide)、IGZO(indium gallium zinc oxide)、IGTO(indium gallium tin oxide)、ATO(antimony tin oxide)等の材料の少なくとも1つを含む。
前記透光性伝導層151の厚さT1は1000〜8000Åに形成され、このような厚さT1は第2電極層の厚さと同一または薄く形成される。前記透光性伝導層151の内側部は前記第2導電型半導体層130とオーミック接触し、発光構造物140の発光効率を改善させることができる。
図4に示すように、前記第2導電型半導体層130の上面内側にはオーミック接触層153が形成される。前記オーミック接触層153は複数個のパターンにより前記第2導電型半導体層130にオーミック接触する。
ここで、前記オーミック接触層153の形成過程は、前記第2導電型半導体層130及び前記透光性伝導層151の上にマスク層を形成し、前記オーミック接触層が形成される領域をエッチングした後、スパッタリングによって前記オーミック接触層153を形成することができる。このようなオーミック接触層153の形成過程は一例であり、本発明の技術範囲内で変更することができる。
前記オーミック接触層153は十字型、多角形、円形等のパターンがマトリックス形状に配置され、このようなパターンや配置形態は、本発明の技術範囲内で多様に変更することができる。
前記オーミック接触層153はITO、IZO、AZO、IZTO、IAZO、IGZO、IGTO、ATO等のオーミック材料、または金属酸化物から選択的に形成される。ここで、前記オーミック接触層153は透光性材料ではなく、オーミック特性の金属からなることができる。
前記オーミック接触層153の厚さT2は10〜2000Åに形成され、このような厚さT2は前記透光性伝導層151の厚さ(図3のT1)と同一または薄く形成される。前記オーミック接触層153は前記第2導電型半導体層130の上面にパターン形態に形成されることで、前記第2導電型半導体層130と第2電極層の間の接着力を改善することができる。また、前記オーミック接触層153がパターン形態で形成されることで、電流を分散させることができる。
ここで、前記オーミック接触層153は前記透光性伝導層151と同一または異なるオーミック材料からなることができる。また、前記透光性伝導層151と前記オーミック接触層153の形成順序は相互変更することができる。
図5は本発明に係わる基板の上に複数個のチップ領域を示す平面図である。図3及び図5に示すように、前記透光性伝導層151は各チップを基準として第2導電型半導体層130の外側周りに形成される。前記透光性伝導層151はチップとチップの間の境界領域L1からチップの発光領域の一部まで延長される。
図4及び図5に示すように、前記オーミック接触層153は各チップにおいて前記第2導電型半導体層130の内側上面に複数個のパターンに形成され、前記オーミック接触層153が形成されない領域には前記第2導電型半導体層130が露出される。ここで、図5のA-A線の断面図は図4と同一である。
図6に示すように、前記第2導電型半導体層130、透光性伝導層151及びオーミック接触層153の上には第2電極層155が形成され、前記第2電極層155の上には伝導性支持部材160が形成される。
前記第2電極層155はAg、Ni、Al、Rh、Pd、Ir、Ru、Mg、Zn、Pt、Au、Hf及びこれらの選択的な組合により構成された物質からなることができる。前記第2電極層155は前記第2導電型半導体層130にショットキー接触することができる。前記第2電極層155は前記第2導電型半導体層130、前記オーミック接触層153、前記透光性伝導層151を介在して入射された光を反射させる。
前記第2電極層155は第2極性の電源を前記発光構造物140に安定的に供給する電極として機能する。ここで、前記第2電極層155は前記第2導電型半導体層130にショットキー接触し、前記オーミック接触層153は前記第2導電型半導体層130にオーミック接触する。これによって、前記第2電極層155及び前記オーミック接触層153は電気的抵抗が異なるので、前記第2導電型半導体層130に供給される電流を分散させることができる。
ここで、前記オーミック接触層153は金属酸化物またはオーミック特性を有する金属材料からなることができる。前記第2電極層155がオーミック及び反射特性を有する場合、前記オーミック接触層153は除去することができる。
前記第2電極層155の下には前記伝導性支持部材160が形成される。前記伝導性支持部材160は銅(Cu)、金(Au)、ニッケル(Ni)、モリブデン(Mo)、銅タングステン及びキャリアウェハ(例えば、Si、Ge、GaAs、ZnO、Sic等)等から具現することができる。ここで、前記第2電極層155は、例えばスパッタリングによって形成され、前記伝導性支持部材160は、例えばメッキによって形成され、このような形成方法は、本発明の技術範囲内で変更することができる。
図6及び図7に示すように、前記基板101が上方に向くように回転させると、前記伝導性支持部材160はベースに配置される。そして、前記基板101を除去する。
前記基板101は、例えばレーザーリフトオフ(LLO)によって除去することができる。前記レーザーリフトオフ過程は、前記基板101に一定領域の波長を有するレーザーを照射すると、前記基板101と前記第1導電型半導体層110の間の界面に熱エネルギーが集中し、前記基板101が前記第1導電型半導体層110から分離される。
ここで、前記オーミック層153は、前記基板101の除去工程によって前記第2導電型半導体層130と第2電極層155の間に伝わる衝撃を減少させる。
前記基板101が除去されると、前記第1導電型半導体層110の表面に対してICP/RIE(Inductively coupLED Plasma/Reactive Ion Etching)による研磨工程を行うことができるが、これに限定されるものではない。
図7及び図8に示すように、前記第1導電型半導体層110の上のチャネル領域145に対してメサエッチングを行う。ここで、前記チャネル領域145は図5のL1領域の1/2領域となる。即ち、チップとチップの間の境界領域L1をエッチングすることで、各チップのチャネル領域145、または非発光領域A2が形成される。
前記メサエッチングは前記第1導電型半導体層110から前記透光性伝導層151が露出する深さ、または前記第2導電型半導体層130が露出する深さに形成される。前記メサエッチングはドライエッチングまたは/及び湿式エッチングを用いることができる。
ここで、前記メサエッチングはドライエッチングにより行われ、前記ドライエッチングのために照射された光は前記チップの境界領域(図5のL1)に照射される。前記照射された光によって前記第1導電型半導体層110、前記活性層120、前記第2導電型半導体層130がエッチングされ、前記透光性伝導層151が露出される。
ここで、前記ドライエッチングによって照射された光は前記透光性伝導層151を透過して前記第2電極層155に伝達され、この場合、前記第2電極層155に別途の金属破片が発生しなくなる。即ち、前記透光性伝導層151がエッチングされないために前記第2電極層155に光が照射されても特に影響は与えない。これによって、前記発光構造物140の層間ショート問題を解決することができる。
ここで、前記透光性伝導層151がSiO層の場合、レーザー光が照射され、前記SiO層がエッチングされて第2電極層が露出された場合、前記第2電極層が溶けて前記発光構造物140の層間をショートさせる問題が発生する場合ができる。
前記透光性伝導層151は非金属材料または金属酸化物から形成されることで、前記レーザー光を透過させ、前記発光構造物140の層間ショート問題を解決することができる。これによって、チップ製造過程で発生するショート問題を解決して製造収率を改善し、素子の電気的信頼性を向上させることができる。
また、前記オーミック接触層153は前記第2導電型半導体層130と前記第2電極層155の間に伝わる衝撃を減少させることができる。
図8及び図9に示すように、前記第1導電型半導体層110の上に第1電極170を形成する。前記第1電極170は所定のパターンに形成されるが、これに限定されるものではない。また、前記第1導電型半導体層110の上面に凹凸部を形成することができ、前記凹凸部は入射される光の臨界角を変化させ、外部量子効率を改善することができる。
ここで、前記第1電極170の形成過程と前記メサエッチング過程の順序は変更することができ、これに限定されるものではない。
以上、本発明を実施例を中心に説明したが、これらの実施例は例示であり、本発明を限定するものではない。本発明の精神と範囲を遺脱することなく、多様な変形と応用が可能であることは、当業者にとって自明である。例えば、本発明の実施例に具体的に示された各構成要素は変形して実施することができるものであり、このような変形と応用に係る差異点も、添付の特許請求の範囲で規定する本発明の範囲に含まれる。
本発明はLEDのような半導体発光素子を提供することができる。また、本発明は半導体発光素子の電気的信頼性を高めることができる。また、本発明は半導体発光素子をパッケージングした光源を照明、指示、表示分野等に適用することができる。

Claims (14)

  1. 第1導電型半導体層と、前記第1導電型半導体層の下に活性層と、前記活性層の下に第2導電型半導体層と、前記第2導電型半導体層の下に第2電極層と、前記第2導電型半導体層と前記第2電極層の間の少なくとも一部に透光性伝導層と、前記第2電極層の下に支持部材と、前記第1導電型半導体層の上に第1電極と、を含み、
    前記第2電極層は、前記第2導電型半導体層と重なる第1領域と、前記第1領域を除いた第2領域とを含み、
    前記第2電極層の前記第1領域の一部領域は、前記第2導電型半導体層と接触し、
    前記透光性伝導層は、前記第2導電型半導体層と前記第2電極層の前記第1領域の他の領域との間に配置される内側部と、前記第2電極層の第2領域の上に配置される外側部とを含む、半導体発光素子。
  2. 前記透光性伝導層は前記第2電極層の外側上面に沿ってリング形状、フレーム形状、または帯形状に形成される請求項1に記載の半導体発光素子。
  3. 前記透光性伝導層は、前記第2導電型半導体層にオーミック接触し、前記第2電極層は前記第2導電型半導体層にショットキー接触する請求項1または2に記載の半導体発光素子。
  4. 前記透光性伝導層の厚さは第2電極層の厚さより薄く形成される請求項1〜3のいずれかに記載の半導体発光素子。
  5. 前記第1導電型半導体層はN型半導体層で、前記第2導電型半導体層はP型半導体層である請求項1〜4のいずれかに記載の半導体発光素子。
  6. 第1導電型半導体層、活性層及び第2導電型半導体層を含む発光構造物と、前記第2導電型半導体層の下に第2電極層と、前記第2電極層上の外側領域に透光性伝導層と、前記第2電極層の下に支持部材と、前記第1導電型半導体層の上に第1電極と、を含み、
    前記第2電極層は、前記第2導電型半導体層と重なる第1領域と、前記第1領域を除いた第2領域とを含み、
    前記第2電極層の前記第1領域の一部領域は、前記第2導電型半導体層と接触し、
    前記透光性伝導層は、前記第2導電型半導体層と前記第2電極層の前記第1領域の他の領域との間に配置される内側部と、前記第2電極層の第2領域の上に配置される外側部とを含む、半導体発光素子。
  7. 前記透光性伝導層の外側部は、前記発光構造物が形成されない外側チャネル領域に露出される請求項6に記載の半導体発光素子。
  8. 前記第2電極層は反射金属を含む、請求項6または7に記載の半導体発光素子。
  9. 前記透光性伝導層の厚さは1000〜8000Åに形成される請求項8に記載の半導体発光素子。
  10. 前記透光性伝導層の内側部は、前記第2導電型半導体層の下面と接触する請求項1に記載の半導体発光素子。
  11. 前記第2電極層は、前記第2導電型半導体層および前記透光性伝導層の下に配置される請求項1に記載の半導体発光素子。
  12. 前記第2電極層はAgを含む請求項1に記載の半導体発光素子。
  13. 前記第2電極層は前記第2導電型半導体層より大きい面積を有する請求項1に記載の半導体発光素子。
  14. 前記透光性伝導層の外側部は前記第2導電型半導体層と重ならない請求項1に記載の半導体発光素子。
JP2011504918A 2008-04-21 2009-04-08 半導体発光素子 Active JP5476367B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR10-2008-0036876 2008-04-21
KR1020080036876A KR101007099B1 (ko) 2008-04-21 2008-04-21 반도체 발광소자 및 그 제조방법
PCT/KR2009/001806 WO2009131319A2 (ko) 2008-04-21 2009-04-08 반도체 발광소자

Publications (2)

Publication Number Publication Date
JP2011518438A JP2011518438A (ja) 2011-06-23
JP5476367B2 true JP5476367B2 (ja) 2014-04-23

Family

ID=41200377

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011504918A Active JP5476367B2 (ja) 2008-04-21 2009-04-08 半導体発光素子

Country Status (6)

Country Link
US (5) US7947997B2 (ja)
EP (2) EP2270880B1 (ja)
JP (1) JP5476367B2 (ja)
KR (1) KR101007099B1 (ja)
CN (2) CN103400917B (ja)
WO (1) WO2009131319A2 (ja)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8928022B2 (en) * 2006-10-17 2015-01-06 Epistar Corporation Light-emitting device
KR101007099B1 (ko) * 2008-04-21 2011-01-10 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR101064091B1 (ko) * 2009-02-23 2011-09-08 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR101081278B1 (ko) 2009-10-28 2011-11-08 엘지이노텍 주식회사 발광 소자 및 그 제조방법
KR101020945B1 (ko) 2009-12-21 2011-03-09 엘지이노텍 주식회사 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법
KR101039946B1 (ko) * 2009-12-21 2011-06-09 엘지이노텍 주식회사 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법
KR101039904B1 (ko) * 2010-01-15 2011-06-09 엘지이노텍 주식회사 발광 소자, 발광 소자 패키지 및 발광 소자 제조방법
JP5573206B2 (ja) * 2010-02-01 2014-08-20 宇部興産株式会社 ポリウレタン樹脂、及びポリウレタン樹脂組成物
KR100974787B1 (ko) 2010-02-04 2010-08-06 엘지이노텍 주식회사 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR100986523B1 (ko) * 2010-02-08 2010-10-07 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR100986318B1 (ko) * 2010-02-09 2010-10-08 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
KR101667815B1 (ko) * 2010-02-18 2016-10-19 엘지이노텍 주식회사 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR20110096680A (ko) * 2010-02-23 2011-08-31 엘지이노텍 주식회사 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR101020963B1 (ko) * 2010-04-23 2011-03-09 엘지이노텍 주식회사 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지
KR101182920B1 (ko) * 2010-07-05 2012-09-13 엘지이노텍 주식회사 발광 소자 및 그 제조방법
EP2445019B1 (en) * 2010-10-25 2018-01-24 LG Innotek Co., Ltd. Electrode configuration for a light emitting diode
KR101189081B1 (ko) * 2010-12-16 2012-10-10 엘지이노텍 주식회사 웨이퍼 기판 접합 구조, 이를 포함하는 발광 소자 및 그 제조 방법
US20130187122A1 (en) * 2012-01-19 2013-07-25 Taiwan Semicondutor Manufacturing Company, Ltd. Photonic device having embedded nano-scale structures
KR102008276B1 (ko) * 2012-06-14 2019-08-07 엘지이노텍 주식회사 발광 소자 및 그 제조방법
KR20140027836A (ko) * 2012-08-27 2014-03-07 엘지이노텍 주식회사 발광 소자
JP2014060294A (ja) * 2012-09-18 2014-04-03 Ushio Inc Led素子及びその製造方法
JP6063220B2 (ja) * 2012-11-21 2017-01-18 スタンレー電気株式会社 発光素子
TWI610462B (zh) * 2013-07-02 2018-01-01 晶元光電股份有限公司 發光元件
KR20160023158A (ko) 2014-08-21 2016-03-03 삼성전자주식회사 광 이용 효율이 향상된 이미지 센서 및 그 제조방법
JP6824501B2 (ja) * 2017-02-08 2021-02-03 ウシオ電機株式会社 半導体発光素子
CN107507920B (zh) * 2017-09-22 2024-05-24 京东方科技集团股份有限公司 有机电致发光二极管、显示基板及其制作方法、显示装置
CN110034206B (zh) * 2019-04-26 2020-07-10 潮州市亿加光电科技有限公司 一种具有碱金属复合层的cigs太阳能电池及其制备方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0650781B2 (ja) * 1984-06-29 1994-06-29 三洋電機株式会社 半導体装置の製造方法
JPS61170077A (ja) * 1985-01-23 1986-07-31 Fuji Electric Co Ltd 薄膜太陽電池の製造方法
KR20020026619A (ko) * 2000-10-02 2002-04-12 추후제출 발광 화합물 반도체 장치 및 그 제조 방법
JP4207781B2 (ja) * 2002-01-28 2009-01-14 日亜化学工業株式会社 支持基板を有する窒化物半導体素子及びその製造方法
JP4121551B2 (ja) * 2002-10-23 2008-07-23 信越半導体株式会社 発光素子の製造方法及び発光素子
JP4325232B2 (ja) * 2003-03-18 2009-09-02 日亜化学工業株式会社 窒化物半導体素子
KR100571818B1 (ko) * 2003-10-08 2006-04-17 삼성전자주식회사 질화물계 발광소자 및 그 제조방법
WO2005050748A1 (ja) * 2003-11-19 2005-06-02 Nichia Corporation 半導体素子及びその製造方法
KR100634503B1 (ko) * 2004-03-12 2006-10-16 삼성전자주식회사 질화물계 발광소자 및 그 제조방법
JP2006013034A (ja) * 2004-06-24 2006-01-12 Toyoda Gosei Co Ltd Iii族窒化物系化合物半導体発光素子及び半導体発光素子の製造方法
JP2006073619A (ja) * 2004-08-31 2006-03-16 Sharp Corp 窒化物系化合物半導体発光素子
JP4999696B2 (ja) * 2004-10-22 2012-08-15 ソウル オプト デバイス カンパニー リミテッド GaN系化合物半導体発光素子及びその製造方法
JP4367348B2 (ja) 2005-01-21 2009-11-18 住友電気工業株式会社 ウエハおよび発光装置の製造方法
JP2006253298A (ja) 2005-03-09 2006-09-21 Toshiba Corp 半導体発光素子及び半導体発光装置
KR100753152B1 (ko) * 2005-08-12 2007-08-30 삼성전자주식회사 질화물계 발광소자 및 그 제조방법
JP4920249B2 (ja) * 2005-12-06 2012-04-18 豊田合成株式会社 Iii族窒化物系化合物半導体発光素子
KR100794305B1 (ko) * 2005-12-27 2008-01-11 삼성전자주식회사 광학 소자 및 그 제조 방법
WO2007074969A1 (en) * 2005-12-27 2007-07-05 Samsung Electronics Co., Ltd. Group-iii nitride-based light emitting device
JP2007214384A (ja) * 2006-02-09 2007-08-23 Rohm Co Ltd 窒化物半導体素子
KR20070081482A (ko) * 2006-02-13 2007-08-17 오인모 가장자리 엔형 오믹접촉 전극 구조를 갖는 차세대 피사이드다운 구조의 수직형 발광소자
JP4302720B2 (ja) * 2006-06-28 2009-07-29 株式会社沖データ 半導体装置、ledヘッド及び画像形成装置
KR100812736B1 (ko) * 2006-06-29 2008-03-12 삼성전기주식회사 고휘도 질화물계 반도체 발광소자
JP2008053685A (ja) * 2006-08-23 2008-03-06 Samsung Electro Mech Co Ltd 垂直構造窒化ガリウム系発光ダイオード素子及びその製造方法
KR100975659B1 (ko) * 2007-12-18 2010-08-17 포항공과대학교 산학협력단 발광 소자 및 그 제조 방법
KR101007099B1 (ko) * 2008-04-21 2011-01-10 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법

Also Published As

Publication number Publication date
US8022428B2 (en) 2011-09-20
WO2009131319A2 (ko) 2009-10-29
CN103400917A (zh) 2013-11-20
EP2637223B1 (en) 2019-03-20
US20120112233A1 (en) 2012-05-10
CN102017196B (zh) 2013-11-20
US7947997B2 (en) 2011-05-24
JP2011518438A (ja) 2011-06-23
EP2637223A2 (en) 2013-09-11
EP2637223A3 (en) 2013-11-20
EP2270880A2 (en) 2011-01-05
US8120053B2 (en) 2012-02-21
EP2270880A4 (en) 2011-11-30
US20110121343A1 (en) 2011-05-26
CN102017196A (zh) 2011-04-13
US8466485B2 (en) 2013-06-18
KR20090111225A (ko) 2009-10-26
US20130056771A1 (en) 2013-03-07
US20090261370A1 (en) 2009-10-22
US8319244B2 (en) 2012-11-27
KR101007099B1 (ko) 2011-01-10
US20110140158A1 (en) 2011-06-16
WO2009131319A3 (ko) 2010-01-14
CN103400917B (zh) 2016-02-17
EP2270880B1 (en) 2013-08-28

Similar Documents

Publication Publication Date Title
JP5476367B2 (ja) 半導体発光素子
JP5437171B2 (ja) 半導体発光素子
KR100986318B1 (ko) 반도체 발광소자 및 그 제조방법
US7973329B2 (en) Semiconductor light emitting device
US8471286B2 (en) Semiconductor light emitting device
US8766308B2 (en) Semiconductor light-emitting device
JP2011086910A (ja) 半導体発光素子
KR101064049B1 (ko) 반도체 발광소자 및 그 제조방법, 발광소자 패키지
US9577145B2 (en) Semiconductor light emitting device
KR101500027B1 (ko) 반도체 발광소자
KR20110101425A (ko) 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20111014

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130307

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130312

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130611

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20130704

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130917

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131217

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140121

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140207

R150 Certificate of patent or registration of utility model

Ref document number: 5476367

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250