JP5079392B2 - Tft−lcdアレイ基板構造及びその製造方法 - Google Patents

Tft−lcdアレイ基板構造及びその製造方法 Download PDF

Info

Publication number
JP5079392B2
JP5079392B2 JP2007135912A JP2007135912A JP5079392B2 JP 5079392 B2 JP5079392 B2 JP 5079392B2 JP 2007135912 A JP2007135912 A JP 2007135912A JP 2007135912 A JP2007135912 A JP 2007135912A JP 5079392 B2 JP5079392 B2 JP 5079392B2
Authority
JP
Japan
Prior art keywords
layer
substrate
gate
ohmic contact
tft
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007135912A
Other languages
English (en)
Other versions
JP2007318144A (ja
Inventor
朝勇 ▲デン▼
承武 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing BOE Optoelectronics Technology Co Ltd
Original Assignee
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing BOE Optoelectronics Technology Co Ltd filed Critical Beijing BOE Optoelectronics Technology Co Ltd
Publication of JP2007318144A publication Critical patent/JP2007318144A/ja
Application granted granted Critical
Publication of JP5079392B2 publication Critical patent/JP5079392B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

本発明は、薄膜トランジスタ液晶ディスプレー装置(TFT−LCD)のアレイ基板構造及びその製造方法に関し、特に、3回のフォトリソグラフィー工程で製造されたTFT−LCDアレイ基板構造及びその製造方法に関する。
近年、TFT−LCDを代表とする液晶ディスプレーは、重要なプレートディスプレー方式の一つとして、飛躍的に発展され、広く注目を集めている。各メーカー間の激しい競争とTFT−LCD製造技術の絶え間ない進歩により、ディスプレーの質が良好で、より安価な液晶ディスプレーが頻繁に市場に出されている。従って、より進歩した製造技術を採用することにより、生産工程の簡素化及び生産コストの削減を実現するのは、TFT−LCDメーカーが激しい競争の中で生き残るための重要な保障となっている。
TFT−LCDアレイ基板の製造技術は、7マスク技術(7 mask、毎回のフォトリソグラフィーに一枚のマスクを使用する)から現在の5マスク技術(5 mask)に発展している。5マスク技術は、現在、TFT−LCDアレイ基板を製造する主流的技術となっている。
4マスク技術(4 mask)の開発を始めているメーカーもある。4マスク技術とは、5マスク技術を基にして、グレートンマスク法(Gray Tone Mask)で、活性層マスク(Active Mask)とソース・ドレイン電極マスク(S/D Mask)とを一枚のマスクに合併し、エッチング工程を調整することで、一回のマスキングでそもそも活性層マスクとソース・ドレイン電極マスクの機能を実現する。すなわち、一回のマスキング工程により二回のマスキング工程の効果を奏する。
グレートンマスク(Gray Tone Mask)技術とは、マスク上にスリット(slit)を有するパターンが形成され、光の干渉及び回折により、マスク上に完全な透光部分と不透光部分以外に、半透明のパターン領域(グレートン領域)を形成するものである。露光する際に、光線の一部分のみが半透明領域を透過する。露光量をコントロールすることで、光線がマスク上のグレートン領域を通過した後にフォトレジストに照射され、この部分のフォトレジストが部分的に露光される。マスクの完全透光部分に対応したその他のフォトレジストは完全に露光され、マスクの不透光部分に対応したフォトレジストは、光が照射されていないためそのまま残される。現像した後、完全に露光された領域にはフォトレジストがなくなり、部分的に露光された領域のフォトレジストの厚さが完全に露光されていない領域より小さくなるため、フォトレジストに三次元の立体構造が形成される。グレートン領域の光透過率をコントロールすることで、すなわち、スリット領域と空白領域との負荷係数(duty factor)をコントロールことで、フォトレジストの部分的に露光された領域における現像した後の厚さをコントロールできる。この半透明パターン領域が形成されたマスクを用いることで、フォトレジストに厚さが異なる三次元パターンを形成する方法は一般にグレートンマスク技術と称する。
5マスク技術は5回のフォトリソグラフィー工程を含む、それぞれゲート電極マスク(Gate Mask)、活性層マスク(Active Mask)、ソース・ドレイン電極マスク(S/D Mask)、ビアーホールマスク(Via Hole Mask)、画素電極マスク(Pixel Mask)である。いずれかの工程においても、それぞれ一回又は複数回の薄膜堆積(Thin Film Deposition)工程、マスキング工程及びエッチング工程(ドライエッチングとウェットエッチングとを含む)を含むため、5マスク技術は、5回の薄膜の堆積→マスキング→エッチングのサイクルで構成される。具体的なフローチャートは図2に示される。
図1には上記5マスク技術により得られたTFT−LCDアレイ基板の代表的な画素ユニットが示される。
現在の5マスク又は4マスク技術は従来の7マスク技術と比較して、工程は大幅に簡略化され、設備の利用可能度または生産能力も大幅に向上されたものの、依然として工程は複雑で、生産能力と設備の利用可能度は不十分であるという問題点を有する。
本発明は、当該技術分野における技術発展の動向を鑑み、マスクの枚数を減少することにより、製造工程の簡素化、生産能力の向上、及びコストの削減を実現することを図り、更に、設備の利用可能度の向上、製造時間の短縮及び生産効率の改善が実現できるTFT−LCDアレイ基板及びその製造方法を提供することを目的とする。
上記目的を実現するため、本発明では、基板と前記基板に合った画素アレイとを含むTFT−LCDアレイ基板であって、前記画素のいずれかは、前記基板に形成されたゲートライン及びゲート電極と、前記ゲートライン及びゲート電極に形成されたゲート絶縁層と、前記ゲート電極上のゲート絶縁層に形成された半導体層と、互いに離間して前記半導体層の両側にそれぞれ形成された両部分を有するオーム接触層と、前記半導体層が形成された部分を除いて前記基板及び前記ゲート絶縁層を覆う隔離絶縁媒体層と、前記隔離絶縁媒体層及び前記半導体層上のオーム接触層に形成された画素電極と、前記オーム接触層の上方の画素電極にそれぞれ形成されたソース・ドレイン電極と、少なくとも前記半導体層を覆うように形成されたパッシベーション層と、を備えることを特徴とするTFT−LCDアレイ基板が提供される。
ここで、前記オーム接触層は、微結晶シリコン材料層である。前記ソース・ドレイン電極と一体構造になるデータラインを更に備える。前記ゲートラインとゲート電極は、AlNd、Al、Cu、Mo、MoW又はCrの単層膜、或いはAlNd、Al、Cu、Mo、MoW又はCrの任意組み合わせで形成された積層膜からなる。前記ゲート絶縁層また隔離絶縁媒体層は、SiNx、SiOx又はSiOxNyの単層膜、或いはSiNx、SiOx又はSiOxNyの任意組み合わせで形成された積層膜からなる。前記ソース・ドレイン電極層又はデータラインは、Mo、MoW、Crの単層膜、或いはMo、MoW、Crの任意組み合わせで形成された積層膜からなる。
本発明は、さらに、基板上に、ゲート金属層、ゲート絶縁媒体層、半導体材料層及びオーム接触材料層を順次堆積し、第一のグレートンマスク及びフォトレジストでパターニングを行うことにより、ゲートライン及びゲート電極、ゲート絶縁層、半導体層とオーム接触層を形成し、且つ前記オーム接触層上のフォトレジストを剥離しない工程Aと、前記工程Aが完了して得られた基板に、隔離絶縁媒体層を堆積し、前記フォトレジストを剥離することにより、前記オーム接触層上の隔離絶縁媒体層を剥離する工程Bと、前記工程Bが完了して得られた基板に、画素電極層とソース・ドレイン金属層を堆積し、第二のグレートンマスク及びフォトレジストでパターニングを行うことにより、画素電極、ソース・ドレイン電極、データライン、前記オーム接触層部分を除去することにより前記半導体層の一部分を露出させる工程Cと、前記工程Cが完了して得られた基板に、パッシベーション層を堆積することにより、少なくとも前記半導体層を覆う工程Dと、を含むTFT−LCDアレイ基板構造の製造方法を提供する。
ここで、前記工程Aにおいて堆積したオーム接触層は、微結晶シリコン材料層からなる。前記工程Aにおいて第一のグレートンマスクでパターニングを行うとき、前記グレートンマスクの半透光部分、不透光部分又は完全透光部分のそれぞれを、前記基板のゲートライン及びゲート電極が形成すべき部分、薄膜トランジスタの半導体層及びオーム接触層が形成すべき部分又はその他の部分に対応させる。前記工程Cにおいて第二のグレートンマスクでパターニングを行うとき、前記グレートンマスクの半透光部分、不透光部分又は完全透光部分のそれぞれを、前記基板の画素電極が形成すべき部分、ソース・ドレイン電極及びデータラインが形成すべき部分又はその他の部分に対応させる。前記工程Cにおいて、画素電極層及びソース・トレイン電極金属層を、同一又は異なる装置で連続的に堆積する。
本発明の前記TFT−LCDアレイ基板を製造する3マスク技術は、従来の5マスク技術と比較して、主な下記の効果を奏する。
1.従来の5マスク技術と4マスク技術とを区別できる斬新なTFT−LCDアレイ基板構造及びその製造方法を提供できる。
2.従来の5マスク技術を3マスク技術に簡略化し、2回のマスキング工程を減少することにより、製造工程の簡素化、生産効率の向上、及び生産コストの削減の目的を実現できる。
3.ゲート電極マスキングと活性層マスキングとを合併することにより、ゲート金属層を堆積した後直接ゲート絶縁層と薄膜トランジスタの多層薄膜の堆積を行うことができる。ソース・ドレイン電極マスキングと画素電極マスキングとを合併することにより、ソース・ドレイン電極金属層と画素電極層とは同一又は異なるスパッタ装置で連続的に堆積でき、スパッタ装置の利用可能度を向上できる。これにより、処理時間は大幅に減縮するため、生産効率が向上し、生産能力を向上して生産コストを削減する目的を実現できる。
以下、本発明の最良の実施形態を示す図面を参照しながら、本発明をより全面的に説明する。しかし、本発明は、様々な実施形態により実現できるのであって、本発明を完全に公開するため、かつ当業者に本発明の精神を伝えるためにここで例示されたものに限定されることがない。
図3に示すように、本発明にかかるTFT−LCDアレイ基板の製造方法は下記の工程を含む。
工程Aにおいて、例えば、スパッタ法で基板にゲート金属層を堆積し、続いて、例えば、化学気相蒸着法でゲート絶縁媒体層と、半導体材料層と、オーム接触材料層とを順次堆積する。ここで、オーム接触材料層は後に得られた半導体層と画素電極とのオーム接触を実現できる材料から構成される。次に、得られた基板にフォトレジストを塗布し、マスクの半透光部分を基板のゲートライン及びゲート電極が形成する部分に、マスクの不透光部分を薄膜トランジスタの半導体層とオーム接触層が形成する部分に、マスクの完全透光部分を基板のその他の部分にそれぞれ対応するように、グレートンマスクでマスキングをし、更に露光、現像及びエッチングなどを行い、パターニングでゲートライン、ゲート電極、ゲート絶縁層及び薄膜トランジスタの半導体層とオーム接触層を形成する。この工程において、エッチングした後フォトレジストの剥離を行わない。すなわち、基板上に形成されたフォトレジストパターンを剥離しない。
この工程で堆積して得られたゲート金属層は、AlNd、Al、Cu、Mo、MoW又はCrの単層膜であってもよく、AlNd、Al、Cu、Mo、MoW又はCrの任意組み合わせで形成された積層膜あっても良い。堆積されたゲート絶縁媒体層は、SiNx、SiOx又はSiOxNyの単層膜であってもよく、SiNx、SiOx又はSiOxNyの任意組み合わせで形成された積層膜であっても良い。
工程Bにおいて、工程Aが完了して得られた基板に、例えば、化学気相蒸着法でゲート隔離絶縁媒体層を堆積し、フォトレジストを剥離することにより、フォトレジストとフォトレジストにある隔離絶縁媒体層を剥離して薄膜トランジスタ部分にあるオーム接触層を露出させ、次の工程で画素電極、即ちソース・ドレイン電極と半導体層とのオーム接触するための準備を整える。
ここで、本発明の隔離絶縁媒体層は、SiNx、SiOx又はSiOxNyの単層膜であってもよく、SiNx、SiOx又はSiOxNyの任意組み合わせで形成された積層膜であっても良い。
工程Cにおいて、工程Bが完了して得られた基板に、例えば、スパッタ法で画素電極層とソース・ドレイン金属層を堆積し、得られた基板にフォトレジストを塗布し、マスクの半透光部分を基板の画素電極が形成する部分に、マスクの不透光部分をソース・ドレイン電極とデータラインが形成する部分に、マスクの完全透光部分を基板のその他の部分にそれぞれ対応するように、グレートンマスクでマスキングをし、更に露光、現像及びエッチングなどを行い、パターニングで画素電極、ソース・ドレイン電極、データラインと薄膜トランジスタのチャンネル部分を形成する。ここで、ソース・ドレイン電極とデータラインとは一体に接続する。
この工程において堆積されたソース・ドレイン電極層は、Mo、MoW、Crの単層膜からなってもよく、Mo、MoW、Crの任意組み合わせで形成された積層膜からなっても良い。
工程Dにおいて、工程Cが完了して得られた基板に、例えば化学気相蒸着法でパッシベーション層を堆積し、マスキングを行い、続いて露光、現像及びエッチングをすることにより、前記パッシべーション層をパターニングし、ゲートライン及びデータラインの一部分を露出させることによりパッド部分を形成すると共に、半導体層上にパッシべーション層を形成することによりチャネル部分を保護する。これにより、3マスク技術でTFT−LCDアレイ基板が完成する。
図4に上述工程により完成したTFT−LCDアレイ基板構造が示される。図5はそのA−A線に沿う断面図であり、図6はそのB−B線に沿う断面図である。これら図面において、基板1、ゲートライン及びゲート電極2、ゲート絶縁層3、半導体層4、オーム接触層5が示されている。ここで、前記基板1、ゲート電極及びゲート絶縁層3の積層上に、薄膜トランジスタの半導体層4とオーム接触層5が形成された部分を除いて、隔離絶縁媒体層6が覆うように形成され、画素電極7はこの隔離絶縁媒体層6と薄膜トランジスタのオーム接触層5の上方に形成し、ソース・トレイン電極8は画素電極7の上方に形成する。なお、データラインとソース・ドレイン電極とは一体構造になっている。ここで、オーム接触層5は微結晶シリコン材料層である。ゲートラインとゲート電極2は、AlNd、Al、Cu、Mo、MoW又はCrの単層膜であってもよく、或いはAlNd、Al、Cu、Mo、MoW又はCrの任意組み合わせで形成された積層膜であってもよい。ゲート絶縁層3また隔離絶縁媒体層6は、具体的に、SiNx、SiOx又はSiOxNyの単層膜であって、或いはSiNx、SiOx又はSiOxNyの任意組み合わせで形成された積層膜である。ソース・ドレイン電極層又はデータライン8は、具体的に、Mo、MoW、Crの単層膜であって、或いはMo、MoW、Crの任意組み合わせで形成された積層膜である。
以下、添付図面を参照しながら本発明を実現する好適な実施形態を詳細に説明する。
工程Aにおいて、基板(ガラス又は石英基板など)1に、マグネトロンスパッター蒸着法で、ゲート金属層であるMo/AlNd/Mo(400Å/4000Å/600Å)を順次堆積する。そして、プラズマ化学気相蒸着法により、ゲート絶縁媒体層、半導体材料層、オーム接触材料層SiNx/a−Si/μc−Si(5000Å/2000Å/500Å)を順次堆積する。次に、得られた基板1の表面にフォトレジスト10を塗布し、ゲートライン及びゲート電極2に対応するフォトレジストは部分的に露光し、薄膜トランジスタのa−Si部分(半導体部分4)とμc−Si部分(オーム接触層5)に対応するフォトレジストは完全に露光せず、基板のその他の部分に対応するフォトレジストは完全に露光するように、一回目のグレートンマスクでマスキング及び露光を行う。現像してフォトレジストパターンが得られた後、反応イオンエッチング(RIE)などの方法により、前記堆積された各層をパターニングすることにより、ゲートライン及びゲート電極2、ゲート絶縁層3、薄膜トランジスタの半導体層4とオーム接触層5を形成する。図7に示すように、ゲートライン及びゲート電極2はゲート絶縁層3で覆われている。図8は図7のC−C線の断面を示している。この工程において、エッチングした後フォトレジストの剥離を行わない。
工程Bにおいて、工程Aが完了して得られた基板に、プラズマ化学気相蒸着法で一層の隔離絶縁媒体層6、SiNx(500Å)を堆積し、フォトレジストの剥離処理(Lift Off)により、薄膜トランジスタの半導体層4とオーム接触層5に合ったフォトレジスト10とフォトレジストに不要となった隔離絶縁媒体層6を剥離し、オーム接触層を露出し、図9に示すように、次の工程で画素電極7とソース・ドレイン電極に、オーム接触層5を介して半導体層とのオーム接触をさせるための準備を整える。
工程Cにおいて、工程Bが完了して得られた基板に、スパッタ法(Sputter)で同一又は異なる装置で、画素電極層ITO(500Å)と,ソース・ドレイン電極金属層であるMo(Cr又はW、あるいはそれらの合金)(3000Å)金属層を堆積し、得られた基板にフォトレジストを塗布し、画素電極7に対応するフォトレジストは部分的に露光し、ソース・ドレイン電極とデータラインに対応するフォトレジストは露光せず、基板のその他の部分のフォトレジストは完全に露光するように、二回目のグレートンマスクでマスキングと露光をし、現像及びエッチングなどを行い、前記画素電極層とソース・ドレイン電極金属層をパターニングすることにより、図10に示すように、画素電極7、ソース・ドレイン電極、データライン8を形成する。ここで、ソース・ドレイン電極とデータライン8とは一体に接続する。図11は図10のD−D線の断面図である。
工程Dにおいて、工程Cが完了して得られた基板に、プラズマ化学気相蒸着法でパッシベーション層9、SiNx(2000Å)を堆積し、フォトレジストを塗布してビアーホールのマスキング、露光及びエッチングをすることにより、ゲートライン及びデータラインの一部分を露出してパッド部分を露出させると共に、半導体層上を覆うパッシべーション層はチャネルに対する保護となる。これで、図4,5,6に示すように、TFT−LCDアレイ基板が完成する。
上述したように、3マスク技術を採用することにより、TFTアレイ基板が製造でき、工程の簡素化、生産コストの削減及び生産率の向上を実現すると共に、スパッタ装置の生産率及び利用可能度も向上でき、従来の5マスク技術及び4マスク技術と区別できる斬新なTFTアレイ基板構造の製造方法が提供される。
本実施例は、本発明を実現する実施形態の一つを例示するものであり、本実施例の内容と、本実施例におけるデバイスの構造やプロセス条件などは変更することができる。
例えば、本発明の各リソグラフィー工程において、ポジレジスト又はネガレジストを採用できる。堆積された各層の構造又は厚さを変更できる。その他の成膜方法、例えば、蒸発()、電子ビーム蒸発法又はプラズマスプレー法()などの物理気相蒸着の蒸着方法、又は常圧CVDなどの化学蒸着方法を利用することができる。プラズマエッチング、反応イオンエッチング(RIE)のドライエッチングを使用することができる。これら方法の具体的な処理条件は、液晶ディスプレーの製造工程の具体的な要求に応じて変更する。または、オーム接触層としては、上述したμc−Si以外にドープした(例えばリンドープした)μc−Si、あるいはその他の適宜な材料を利用することができる。
しかし、これらの変更は、グレートンマスク技術を採用し、ゲート電極とTFTの半導体部分が同一なマスクで形成され、画素電極層とソース・ドレイン電極層とが連続的に堆積され、グレートンマスク技術により同一なマスクで形成される本発明の要旨及び範囲を逸脱するものとはみなさない。
図1は従来のTFT−LCDアレイ基板における代表的な画素ユニットの模式的平面図である。 図2は従来の5マスク工程のフローチャートである。 図3は本発明の第1の実施形態のフローチャートである。 図4は本発明により得られたTFT−LCDアレイ基板における代表的な画素ユニットの模式的平面図である。 図5は図4のA―A断面図である。 図6は図4のB―B断面図である。 図7は本発明の第1回のグレートンマスクでマスキング及びエッチングなどの工程を行った後に得られた基板の平面図である。 図8は図7のC―C断面図である。 図9は本発明のフォトレジストを剥離する前の剥離絶縁媒体層の断面図である。 図10は本発明第2回のグレートンマスクでマスキング及びエッチングなどの工程を行った後に得られた基板の平面図である。 図11は図10のD―D断面図である。
符号の説明
1 基板
2 ゲートライン及びゲート電極
3 ゲート絶縁層
4 半導体層
5 オーム接触層
6 隔離絶縁媒体層画素電極
7 画素電極
8 データライン
9 パッシベーション層

Claims (12)

  1. 基板と前記基板に合った画素アレイとを含むTFT−LCDアレイ基板であって、
    前記画素のいずれかは、
    前記基板に形成されたゲートライン及びゲート電極と、
    前記ゲートライン及びゲート電極に形成されたゲート絶縁層と、
    前記ゲート電極上のゲート絶縁層に形成された半導体層と、
    互いに離間して前記半導体層の両側にそれぞれ形成された両部分を有し、前記半導体層の側辺と合わされ、且つ前記側辺から前記ゲート絶縁層を露出させるオーム接触層と、
    前記半導体層が形成された部分を除いて前記基板及び前記ゲート絶縁層を覆う隔離絶縁媒体層と、
    前記隔離絶縁媒体層及び前記半導体層上のオーム接触層に形成された画素電極と、
    画素電極を形成するための材料層を介してそれぞれ前記オーム接触層の上方に形成されたソース・ドレイン電極と、
    少なくとも前記半導体層を覆うように形成されたパッシベーション層と、
    を備えることを特徴とするTFT−LCDアレイ基板。
  2. 前記オーム接触層は、微結晶シリコン材料層であることを特徴とする請求項1に記載のTFT−LCDアレイ基板。
  3. 前記いずれかの画素は、前記ソース・ドレイン電極と一体構造になるデータラインを更に備えることを特徴とする請求項1に記載のTFT−LCDアレイ基板。
  4. 前記ゲートラインとゲート電極は、AlNd、Al、Cu、Mo、MoW又はCrの単層膜、或いはAlNd、Al、Cu、Mo、MoW又はCrの任意組み合わせで形成された積層膜からなることを特徴とする請求項1に記載のTFT−LCDアレイ基板。
  5. 前記ゲート絶縁層また隔離絶縁媒体層は、SiNx、SiOx又はSiOxNyの単層膜、或いはSiNx、SiOx又はSiOxNyの任意組み合わせで形成された積層膜からなることを特徴とする請求項1に記載のTFT−LCDアレイ基板。
  6. 前記ソース・ドレイン電極層は、Mo、MoW、Crの単層膜、或いはMo、MoW、Crの任意組み合わせで形成された積層膜からなることを特徴とする請求項1に記載のTFT−LCDアレイ基板。
  7. 基板上に、ゲート金属層、ゲート絶縁媒体層、半導体材料層及びオーム接触材料層を順次堆積し、第一のグレートンマスク及びフォトレジストでパターニングを行うことにより、ゲートライン及びゲート電極、ゲート絶縁層、半導体層、当該半導体層の側辺と合わされ、且つ前記側辺から前記ゲート絶縁層を露出させるオーム接触層を形成し、且つ前記オーム接触層上のフォトレジストを剥離しない工程Aと、
    前記工程Aが完了して得られた基板に、隔離絶縁媒体層を堆積し、前記フォトレジストを剥離することにより、前記オーム接触層上の隔離絶縁媒体層を剥離する工程Bと、
    前記工程Bが完了して得られた基板に、画素電極層とソース・ドレイン金属層を順次堆積し、第二のグレートンマスクを使用してフォトレジストでパターニングを行うことにより、画素電極、ソース・ドレイン電極、データラインを形成し、前記オーム接触層部分を除去することにより前記半導体層の一部分を露出させる工程Cと、ここで、前記画素電極は、前記隔離絶縁媒体層及び前記半導体層上の前記オーム接触層上に形成され、前記ソース・ドレイン電極はそれぞれ前記画素電極層を介して前記オーム接触層上に形成され、
    前記工程Cが完了して得られた基板に、パッシベーション層を堆積することにより、少なくとも前記半導体層を覆う工程Dと、
    を含むTFT−LCDアレイ基板構造の製造方法。
  8. 前記工程Aにおいて堆積したオーム接触層は、微結晶シリコン材料層からなることを特徴とすることを特徴とする請求項7に記載の製造方法。
  9. 前記工程Aにおいて第一のグレートンマスクでパターニングを行うとき、前記グレートンマスクの半透光部分、不透光部分又は完全透光部分のそれぞれを、前記基板のゲートライン及びゲート電極が形成すべき部分、薄膜トランジスタの半導体層及びオーム接触層が形成すべき部分又はその他の部分に対応させることを特徴とする請求項7に記載の製造方法。
  10. 前記工程Cにおいて第二のグレートンマスクでパターニングを行うとき、前記グレートンマスクの半透光部分、不透光部分又は完全透光部分のそれぞれを、前記基板の画素電極が形成すべき部分、ソース・ドレイン電極及びデータラインが形成すべき部分又はその他の部分に対応させることを特徴とする請求項7に記載の製造方法。
  11. 前記工程Cにおいて、画素電極層及びソース・トレイン電極金属層を、同一の装置で連続的に堆積することを特徴とする請求項7に記載の製造方法。
  12. 前記工程Dにおいて、前記基板にパッシベーション層を堆積したあと、前記パッシベーション層をパターニングすることで前記ゲートライン及びデータラインの一部分を露出させることにより、パッド部分を形成することを特徴とする請求項7に記載の製造方法。
JP2007135912A 2006-05-23 2007-05-22 Tft−lcdアレイ基板構造及びその製造方法 Expired - Fee Related JP5079392B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN200610080640.3 2006-05-23
CNB2006100806403A CN100483232C (zh) 2006-05-23 2006-05-23 一种tft lcd阵列基板结构及其制造方法

Publications (2)

Publication Number Publication Date
JP2007318144A JP2007318144A (ja) 2007-12-06
JP5079392B2 true JP5079392B2 (ja) 2012-11-21

Family

ID=38748717

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007135912A Expired - Fee Related JP5079392B2 (ja) 2006-05-23 2007-05-22 Tft−lcdアレイ基板構造及びその製造方法

Country Status (4)

Country Link
US (2) US7635616B2 (ja)
JP (1) JP5079392B2 (ja)
KR (1) KR100845699B1 (ja)
CN (1) CN100483232C (ja)

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7952099B2 (en) 2006-04-21 2011-05-31 Beijing Boe Optoelectronics Technology Co., Ltd. Thin film transistor liquid crystal display array substrate
KR100846974B1 (ko) 2006-06-23 2008-07-17 베이징 보에 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 Tft lcd 어레이 기판 및 그 제조 방법
JP4740203B2 (ja) 2006-08-04 2011-08-03 北京京東方光電科技有限公司 薄膜トランジスタlcd画素ユニットおよびその製造方法
JP4823989B2 (ja) 2006-09-11 2011-11-24 北京京東方光電科技有限公司 Tft―lcdアレイ基板及びその製造方法
CN100423082C (zh) 2006-11-03 2008-10-01 北京京东方光电科技有限公司 一种平板显示器系统内接口单元
CN100461432C (zh) 2006-11-03 2009-02-11 北京京东方光电科技有限公司 一种薄膜晶体管沟道结构
KR100917654B1 (ko) 2006-11-10 2009-09-17 베이징 보에 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 박막트랜지스터 액정 디스플레이 화소 구조 및 그 제조방법
CN100442132C (zh) 2006-11-17 2008-12-10 北京京东方光电科技有限公司 一种tft lcd阵列基板结构及其制造方法
US9052550B2 (en) 2006-11-29 2015-06-09 Beijing Boe Optoelectronics Technology Co., Ltd Thin film transistor liquid crystal display
CN100462795C (zh) 2006-11-29 2009-02-18 北京京东方光电科技有限公司 取向液和隔垫物的制备方法
CN100432770C (zh) * 2006-11-29 2008-11-12 北京京东方光电科技有限公司 一种液晶显示器装置
CN1996133A (zh) 2006-12-13 2007-07-11 京东方科技集团股份有限公司 一种薄膜晶体管液晶显示器及其制造方法
CN100524781C (zh) 2006-12-13 2009-08-05 北京京东方光电科技有限公司 一种薄膜晶体管液晶显示器像素结构及其制造方法
CN100461433C (zh) 2007-01-04 2009-02-11 北京京东方光电科技有限公司 一种tft阵列结构及其制造方法
CN101561604B (zh) * 2008-04-17 2011-07-06 北京京东方光电科技有限公司 薄膜晶体管液晶显示器阵列基板结构及制造方法
KR20100028367A (ko) * 2008-09-04 2010-03-12 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조 방법
CN101819363B (zh) * 2009-02-27 2011-12-28 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法
TWI469356B (zh) * 2010-03-03 2015-01-11 Au Optronics Corp 薄膜電晶體及其製造方法
CN101794713A (zh) * 2010-03-18 2010-08-04 友达光电股份有限公司 薄膜晶体管及其制造方法
CN101980368A (zh) * 2010-09-09 2011-02-23 中国科学院深圳先进技术研究院 铜铟镓硒薄膜电池及其制备方法
TWI450398B (zh) * 2011-12-30 2014-08-21 Hon Hai Prec Ind Co Ltd 薄膜電晶體
CN102544029A (zh) * 2012-02-07 2012-07-04 深圳市华星光电技术有限公司 一种薄膜晶体管阵列基板及其制作方法
CN102709237B (zh) 2012-03-05 2014-06-25 京东方科技集团股份有限公司 薄膜场效应晶体管阵列基板及其制造方法、电子器件
CN102651343B (zh) * 2012-03-16 2014-12-24 京东方科技集团股份有限公司 一种阵列基板的制作方法、阵列基板及显示装置
CN102683277A (zh) * 2012-05-08 2012-09-19 深圳市华星光电技术有限公司 一种薄膜晶体管阵列基板及其制作方法
CN102723359B (zh) * 2012-06-13 2015-04-29 京东方科技集团股份有限公司 薄膜晶体管及其制作方法、阵列基板、显示装置
CN102723269B (zh) * 2012-06-21 2015-04-01 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
KR102094847B1 (ko) * 2013-07-03 2020-03-31 삼성디스플레이 주식회사 박막 트랜지스터를 포함하는 표시 기판 및 이의 제조 방법
US9530808B2 (en) 2013-09-12 2016-12-27 Boe Technology Group Co., Ltd. TFT array substrate, manufacturing method thereof, and display device
CN103474399B (zh) * 2013-09-12 2015-12-02 北京京东方光电科技有限公司 Tft阵列基板制作方法及tft阵列基板、显示设备
KR101640192B1 (ko) * 2014-08-05 2016-07-18 삼성디스플레이 주식회사 디스플레이 장치
CN104332476B (zh) * 2014-09-18 2017-05-31 京东方科技集团股份有限公司 单元像素、阵列基板、显示装置及其制造方法
CN104850279B (zh) 2015-05-29 2017-11-28 京东方科技集团股份有限公司 一种声波触控装置及电子设备
CN105632382B (zh) 2016-01-04 2018-05-18 京东方科技集团股份有限公司 显示装置及其检测绑定区域绑定情况的方法
CN105609563B (zh) * 2016-03-10 2018-11-23 深圳市华星光电技术有限公司 薄膜晶体管及其制造方法
CN106057736B (zh) * 2016-08-02 2022-12-27 信利半导体有限公司 一种tft基板的制备方法及tft基板
CN109119428B (zh) * 2018-07-18 2020-07-28 深圳市华星光电技术有限公司 Tft基板的制作方法
CN109742158A (zh) 2019-01-31 2019-05-10 京东方科技集团股份有限公司 低温多晶硅薄膜晶体管、阵列基板及制备方法、显示装置
US11908911B2 (en) * 2019-05-16 2024-02-20 Intel Corporation Thin film transistors with raised source and drain contacts and process for forming such
CN110690167A (zh) * 2019-08-28 2020-01-14 晟光科技股份有限公司 一种基于tft阵列基板的制作方法
KR20210107204A (ko) * 2020-02-21 2021-09-01 삼성디스플레이 주식회사 표시 장치 및 그 제조방법
CN115986019A (zh) * 2022-12-12 2023-04-18 淮安澳洋顺昌光电技术有限公司 复合衬底及制备方法以及包含该衬底的外延结构和芯片

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6459216A (en) * 1987-08-31 1989-03-06 Toshiba Corp Thin film transistor array for liquid crystal display and its manufacture
JPH01248137A (ja) * 1988-03-30 1989-10-03 Toshiba Corp 液晶表示用薄膜トランジスタアレイの製造方法
JP2715521B2 (ja) * 1989-02-15 1998-02-18 カシオ計算機株式会社 薄膜トランジスタの製造方法
JPH06314789A (ja) 1993-04-30 1994-11-08 Sharp Corp 薄膜トランジスタ
JP3784478B2 (ja) * 1995-11-24 2006-06-14 株式会社半導体エネルギー研究所 表示装置及び表示装置の作製方法
US5976734A (en) * 1997-06-02 1999-11-02 Canon Kabushiki Kaisha Preparation process of color liquid crystal display device
TW413949B (en) * 1998-12-12 2000-12-01 Samsung Electronics Co Ltd Thin film transistor array panels for liquid crystal displays and methods of manufacturing the same
KR100333978B1 (ko) * 1998-12-28 2003-06-02 삼성전자 주식회사 액정표시장치용박막트랜지스터기판의제조방법
KR100315914B1 (ko) * 1998-12-12 2002-12-26 삼성전자 주식회사 4장의마스크를이용한액정표시장치용박막트랜지스터기판의제조방법및액정표시장치용박막트랜지스터기판
US6838696B2 (en) * 2000-03-15 2005-01-04 Advanced Display Inc. Liquid crystal display
JP4137454B2 (ja) * 2001-01-17 2008-08-20 株式会社半導体エネルギー研究所 発光装置、電子機器及び発光装置の作製方法
JP2002368011A (ja) * 2001-06-06 2002-12-20 Matsushita Electric Ind Co Ltd 絶縁ゲート型トランジスタと液晶表示装置
KR100476366B1 (ko) * 2002-04-17 2005-03-16 엘지.필립스 엘시디 주식회사 박막 트랜지스터 어레이 기판 및 그 제조 방법
TW560076B (en) * 2002-09-27 2003-11-01 Chi Mei Optoelectronics Corp Structure and manufacturing method of thin film transistor
KR100789090B1 (ko) * 2002-12-30 2007-12-26 엘지.필립스 엘시디 주식회사 액정표시장치 제조방법
JP4538218B2 (ja) * 2003-11-27 2010-09-08 エーユー オプトロニクス コーポレイション 液晶表示装置とその製造方法
KR100531486B1 (ko) * 2004-02-09 2005-11-28 엘지.필립스 엘시디 주식회사 박막트랜지스터 어레이 기판의 제조방법용 마스크
TWI268615B (en) * 2005-04-08 2006-12-11 Au Optronics Corp Methods for fabricating array substrate and thin film transistor array substrate
US7952099B2 (en) 2006-04-21 2011-05-31 Beijing Boe Optoelectronics Technology Co., Ltd. Thin film transistor liquid crystal display array substrate
KR100846974B1 (ko) 2006-06-23 2008-07-17 베이징 보에 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 Tft lcd 어레이 기판 및 그 제조 방법
JP4740203B2 (ja) 2006-08-04 2011-08-03 北京京東方光電科技有限公司 薄膜トランジスタlcd画素ユニットおよびその製造方法
JP4823989B2 (ja) 2006-09-11 2011-11-24 北京京東方光電科技有限公司 Tft―lcdアレイ基板及びその製造方法
CN100499138C (zh) 2006-10-27 2009-06-10 北京京东方光电科技有限公司 一种tft lcd阵列基板结构及其制造方法
CN100463193C (zh) 2006-11-03 2009-02-18 北京京东方光电科技有限公司 一种tft阵列结构及其制造方法
CN100461432C (zh) 2006-11-03 2009-02-11 北京京东方光电科技有限公司 一种薄膜晶体管沟道结构
CN1959508A (zh) 2006-11-10 2007-05-09 京东方科技集团股份有限公司 一种tft lcd阵列基板结构和制造方法
KR100917654B1 (ko) 2006-11-10 2009-09-17 베이징 보에 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 박막트랜지스터 액정 디스플레이 화소 구조 및 그 제조방법
CN100442132C (zh) 2006-11-17 2008-12-10 北京京东方光电科技有限公司 一种tft lcd阵列基板结构及其制造方法
US9052550B2 (en) 2006-11-29 2015-06-09 Beijing Boe Optoelectronics Technology Co., Ltd Thin film transistor liquid crystal display
CN100432770C (zh) 2006-11-29 2008-11-12 北京京东方光电科技有限公司 一种液晶显示器装置
CN1996133A (zh) 2006-12-13 2007-07-11 京东方科技集团股份有限公司 一种薄膜晶体管液晶显示器及其制造方法
CN100524781C (zh) 2006-12-13 2009-08-05 北京京东方光电科技有限公司 一种薄膜晶体管液晶显示器像素结构及其制造方法

Also Published As

Publication number Publication date
US8269232B2 (en) 2012-09-18
KR100845699B1 (ko) 2008-07-11
CN100483232C (zh) 2009-04-29
JP2007318144A (ja) 2007-12-06
US7635616B2 (en) 2009-12-22
KR20070113160A (ko) 2007-11-28
US20100157187A1 (en) 2010-06-24
CN101078842A (zh) 2007-11-28
US20070272926A1 (en) 2007-11-29

Similar Documents

Publication Publication Date Title
JP5079392B2 (ja) Tft−lcdアレイ基板構造及びその製造方法
JP5564464B2 (ja) Tft−lcdアレー基板及びその製造方法
US8236628B2 (en) Array substrate and manufacturing method
US9523895B2 (en) TFT-LCD array substrate and manufacturing method thereof
US8040452B2 (en) Manufacturing method for a thin film transistor-liquid crystal display having an insulating layer exposing portions of a gate island
JP4994014B2 (ja) フラットパネルディスプレイに使用される薄膜トランジスタの製造方法
US8294153B2 (en) TFT-LCD pixel unit and method for manufacturing the same
US7892897B2 (en) TFT-LCD pixel unit and method for manufacturing the same
KR101212554B1 (ko) Tft-lcd 어레이 기판 및 그 제조 방법
US9372378B2 (en) TFT-LCD array substrate and method of manufacturing the same
WO2013026375A1 (zh) 薄膜晶体管阵列基板及其制造方法和电子器件
TWI424507B (zh) 薄膜電晶體陣列基板的製造方法
TW201322340A (zh) 畫素結構及其製作方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110106

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110405

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110705

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120214

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120614

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20120627

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120731

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120829

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150907

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5079392

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313114

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313114

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees