CN102683277A - 一种薄膜晶体管阵列基板及其制作方法 - Google Patents

一种薄膜晶体管阵列基板及其制作方法 Download PDF

Info

Publication number
CN102683277A
CN102683277A CN2012101401467A CN201210140146A CN102683277A CN 102683277 A CN102683277 A CN 102683277A CN 2012101401467 A CN2012101401467 A CN 2012101401467A CN 201210140146 A CN201210140146 A CN 201210140146A CN 102683277 A CN102683277 A CN 102683277A
Authority
CN
China
Prior art keywords
layer
film transistor
thin
transistor array
array base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012101401467A
Other languages
English (en)
Inventor
黄华
贾沛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN2012101401467A priority Critical patent/CN102683277A/zh
Priority to US13/574,564 priority patent/US20130299838A1/en
Priority to PCT/CN2012/075241 priority patent/WO2013166668A1/zh
Publication of CN102683277A publication Critical patent/CN102683277A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133553Reflecting elements
    • G02F1/133555Transflectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/456Ohmic electrodes on silicon
    • H01L29/458Ohmic electrodes on silicon for thin film silicon, e.g. source or drain electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells

Abstract

本发明公开了一种薄膜晶体管阵列基板及其制作方法,在基板上沉积第一金属层,并利用第一光罩对第一金属层进行图案化形成栅极;在基板上依次沉积栅绝缘层和半导体层,利用第二光罩对半导体层进行图案化,保留位于栅极上方的半导体层;在基板上依次沉积透明导电层和第二金属层,利用多段式调整光罩来图案化所述透明导电层和第二金属层,在半导体层上形成包括透明导电层和第二金属层的源极及漏极,在栅绝缘层上由透明导电层形成共通电极,在共通电极上由第二金属层形成反射层。本发明简化了工艺制程,降低了薄膜晶体管阵列基板的制作难度以及成本。

Description

一种薄膜晶体管阵列基板及其制作方法
【技术领域】
本发明涉及液晶生产技术领域,特别涉及一种薄膜晶体管阵列基板的制作方法。
【背景技术】
随着液晶显示器的不断推广和普及,对液晶显示器的显示性能提出了很高的要求。以半穿半反型液晶显示器为例,由于半穿半反型液晶显示器在日光直射的户外环境下仍能够提供清晰的图像显示效果,因此被越来越多地应用在液晶显示领域。
在半穿半反型液晶显示器的薄膜晶体管(Thin Film Transistor,TFT) 阵列基板制程中,需使用多道光罩来进行光刻制程(Photo-lithography),尤其是在形成透明的像素电极之后,需要额外的制程形成反射层,但是光罩次数越多则薄膜晶体管制程所需的成本越高,且增加制程时间及复杂度。
因此,现有技术中,由于需要专门增加一光罩制程形成反射层,使得半穿半反型液晶显示器的薄膜晶体管阵列基板的工艺制程较为复杂,制作难度和制作成本较高,增加了液晶显示器的生产难度。
【发明内容】
本发明的一个目的在于提供一种薄膜晶体管阵列基板的制作方法,以解决现有技术中由于需要专门增加一光罩制程形成反射层,使得半穿半反型液晶显示器的薄膜晶体管阵列基板的工艺制程较为复杂,制作难度和制作成本较高,增加了液晶显示器的生产难度的技术问题。
为解决上述问题,本发明提供了一种薄膜晶体管阵列基板的制作方法,所述方法包括以下步骤:
提供基板;
在所述基板上沉积第一金属层,并利用第一光罩对所述第一金属层进行图案化,形成栅极;
在所述基板上依次沉积栅绝缘层和半导体层,利用第二光罩对所述半导体层进行图案化,保留位于所述栅极上方的半导体层;
在所述基板上依次沉积透明导电层和第二金属层,利用多段式调整光罩来图案化所述透明导电层和第二金属层,在半导体层上形成包括所述透明导电层和第二金属层的源极及漏极,在栅绝缘层上由所述透明导电层形成共通电极,在所述共通电极上由所述第二金属层形成反射层。
在本发明的薄膜晶体管阵列基板的制作方法中,所述反射层连接所述漏极。
在本发明的薄膜晶体管阵列基板的制作方法中,所述反射层和所述漏极间隔设置。
在本发明的薄膜晶体管阵列基板的制作方法中,在形成所述源极、漏极、共通电极和反射层后,所述方法还包括以下步骤:
在所述共通电极,反射层、以及构成薄膜晶体管的所述源极、漏极和半导体层上沉积一平坦化层,所述平坦化层由透明绝缘材质形成。
在本发明的薄膜晶体管阵列基板的制作方法中,所述多段式调整光罩为灰阶色调光罩、堆栈图层光罩或半色调光罩。
在本发明的薄膜晶体管阵列基板的制作方法中,所述第一金属层依次由第一铝金属层和第一钼金属层组合形成,所述第二金属层依次由第二钼金属层、第二铝金属层以及第三钼金属层组合形成。
在本发明的薄膜晶体管阵列基板的制作方法中,利用第一光罩对所述第一金属层进行图案化形成栅极的过程中,使用硝酸、磷酸以及醋酸的混合液对所述第一金属层进行湿法刻蚀。
在本发明的薄膜晶体管阵列基板的制作方法中,利用第一光罩对所述半导体层进行图案化,保留位于所述栅极上方的半导体层,使用反应离子刻蚀方法。
在本发明的薄膜晶体管阵列基板的制作方法中,利用多段式调整光罩在半导体层上形成反射层、以及包括所述透明导电层和第二金属层的源极及漏极的过程中,使用硝酸、磷酸以及醋酸的混合液对所述第二金属层进行湿法刻蚀,使用反应离子刻蚀方法对所述透明导电层进行干法刻蚀;
利用多段式调整光罩在栅绝缘层上由所述透明导电层形成共通电极的过程中,使用反应离子刻蚀方法对所述透明导电层进行干法刻蚀。
本发明的另一个目的在于提供一种薄膜晶体管阵列基板,以解决现有技术中由于需要专门增加一光罩制程形成反射层,使得半穿半反型液晶显示器的薄膜晶体管阵列基板的工艺制程较为复杂,制作难度和制作成本较高,增加了液晶显示器的生产难度的技术问题。
为解决上述问题,本发明提供了一种薄膜晶体管阵列基板,所述薄膜晶体管阵列基板包括:
基板;
多个薄膜晶体管,设置于所述基板上,其中每一所述薄膜晶体管包括栅极、栅绝缘层、半导体层、源极及漏极,所述栅极、所述栅绝缘层、所述半导体层及所述源极及漏极是依序形成于所述基板上,所述源极及所述漏极包括透明导电层和金属层;
共通电极,形成于所述栅绝缘层上;
反射层,由所述共通电极上的所述第二金属层形成。
本发明相对于现有技术,通过所述基板上沉积第一金属层后进行第一光罩制程形成栅极,在所述基板上继续沉积栅绝缘层和半导体层后进行第二光罩制程,在所述基板上继续沉积透明导电层和第二金属层后进行多段式调整光罩形成源极、漏极、共通电极以及反射层,进而形成半穿半反型液晶显示器的薄膜晶体管阵列基板,本发明简化了工艺程序,降低了制作难度以及制作成本,提高了液晶显示器的产量。
为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:
【附图说明】
图1为本发明一较佳实施例的显示面板与背光模块的剖面示意图;
图2A-2C为本发明一较佳实施例的显示面板的薄膜晶体管阵列基板的制程剖面示意图;
图2D为本发明另一较佳实施例的显示面板的薄膜晶体管阵列基板的制程剖面示意图。
【具体实施方式】
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
在图中,结构相似的单元是以相同标号表示。
请参照图1,图1为本发明的一较佳实施例的显示面板与背光模块的剖面示意图。
其中,本实施例的薄膜晶体管(TFT)阵列基板的制作方法可应用于显示面板100(譬如液晶显示面板)的制造过程中,以制造晶体管的保护层。当应用本实施例的显示面板100来制造一液晶显示装置时,可设置液晶显示面板100于背光模块200上,因而形成液晶显示装置。此显示面板100可包括第一基板110、第二基板120、液晶层130、第一偏光片140及第二偏光片150。第一基板110和第二基板120的基板材料可为玻璃基板或可挠性塑料基板,在本实施例中,第一基板110可例如为薄膜晶体管阵列基板,而第二基板120可例如为彩色滤光片(Color Filter,CF)基板。值得注意的是,在一些实施例中,彩色滤光片和薄膜晶体管阵列基板亦可配置在同一基板上。
如图1所示,液晶层130是形成于第一基板110与第二基板120之间。第一偏光片140是设置第一基板110的一侧,并相对于液晶层130(即第一基板110的入光侧),第二偏光片150是设置第二基板120的一侧,并相对于液晶层130(即第二基板120的出光侧)。
请参照图2A至图2C,其显示依照本发明的一较佳实施例的显示面板的薄膜晶体管阵列基板的制程剖面示意图。
在图2A中,提供基板111,在所述基板111上依次沉积第一金属层。利用第一光罩对所述第一金属层进行刻蚀处理,在所述第一金属层形成栅极112,形成图2A所示的结构。
其中,所述第一金属层优选由第一铝金属层和第一钼金属层组合构成,当然也可以使用其它材料,譬如银(Ag)、铜(Cu)、铬(Cr)、钨(W)、钽(Ta)、钛(Ti)、氮化金属或上述任意组合的合金,亦可为具有耐热金属薄膜和低电阻率薄膜的多层结构。
在具体实施过程中,优选采用溅射法在基板111形成所述第一金属层。之后通过第一光罩的光刻程序和蚀刻程序对所述第一金属层进行图案化处理形成所述栅极112。其中,利用第一光罩在所述第一金属层形成所述栅极112的过程中,优选使用硝酸、磷酸以及醋酸的混合液对所述第一金属层进行湿法刻蚀。
请继续参阅图2B,继续在所述基板111上依次沉积栅绝缘层113和半导体层114,利用第二光罩对所述半导体层114进行图案化,保留位于所述栅极112上方的半导体层114,形成图2B所示的结构。
本发明优选使用化学气相沉积法沉积所述栅绝缘层113和所述半导体层114,譬如等离子体增强化学气相沉积(Plasma Enhanced ChemicalVapor Deposition, PECVD)方式,当然还可以通过其它方式沉积所述栅绝缘层113和所述半导体层114,此处不一一列举。
所述栅绝缘层113的材料例如为氮化硅(SiNx)或氧化硅(SiOx),所述半导体层114的材料优选为多晶硅(Poly-Silicon)。在本实施例中,所述半导体层114可先沉积一非晶硅(a-Si)层,接着,对该非晶硅层进行快速热退火(Rapid thermal annealing, RTA)步骤,藉以使该非晶硅层再结晶成一多晶硅层。
请参阅图2C, 继续在所述基板111上通过溅射法依次沉积形成透明导电层和第二金属层,所述透明导电层的厚度优选是等于或小于100μm。并利用多段式调整光罩对所述透明导电层和第二金属层进行图案化,在半导体层114上形成包括所述透明导电层和第二金属层的源极116及漏极117,在栅绝缘层上由所述透明导电层形成共通电极115,在所述共通电极115上由所述第二金属层形成反射层118。
所述透明导电层优选使用透明导电金属形成,譬如铟锡氧化物(ITO)、锡氧化物(TO)、铟锌氧化物(IZO)以及铟锡锌氧化物(ITZO)。
优选的,所述第二金属层依次由第二钼金属层、第二铝金属层以及第三钼金属层组合形成,当然也可以使用其它材料,譬如银(Ag)、铜(Cu)、铬(Cr)、钨(W)、钽(Ta)、钛(Ti)、氮化金属或上述任意组合的合金,亦可为具有耐热金属薄膜和低电阻率薄膜的多层结构。
在具体实施过程中,所述多段式调整光罩采用一多段式调整光掩膜,所述多段式调整光掩膜可例如为灰阶色调光掩膜(Gray Tone Mask,GTM)、堆栈图层光掩膜(Stacked Layer Mask,SLM)或半色调光掩膜(Half Tone Mask,HTM)等。所述多段式调整光掩膜可包括曝光区域、部分曝光区域以及未曝光区域等,籍以在所述透明导电层和第二金属层形成所述源极116和漏极117,在栅绝缘层上由所述透明导电层形成共通电极115,在所述共通电极115上由所述第二金属层形成反射层118。其中,所述反射层118连接所述漏极117。
其中,通过多段式调整光罩在所述透明导电层和第二金属层形成所述源极116、漏极117以及反射层118过程中,优选使用硝酸、磷酸以及醋酸的混合液对所述第二金属层进行湿法刻蚀,采用RIE(Reactive Ion Etching:反应离子刻蚀)等刻蚀方法对所述透明导电层进行干法刻蚀;通过多段式调整光罩来图案化所述透明导电层形成共通电极115过程中,优选采用RIE刻蚀方法对所述透明导电层进行干法刻蚀。
在一实施例中,在形成图2C所示结构后,可在共通电极115,反射层118、半导体层114以及构成薄膜晶体管的源极116和漏极117上沉积一平坦化层(图未示出),以达到平坦化及保护组件的功效。优选的,所述平坦化层由透明绝缘材质形成,当然也可以为其它材质,此处不一一列举。
在另一实施例中,请参阅图2D,在利用多段式调整光罩对所述透明导电层和第二金属层进行图案化,在半导体层上形成源极116及漏极117,在栅绝缘层上形成共通电极115,在所述共通电极115上由所述第二金属层形成反射层118时,使得所述反射层118和所述漏极117间隔设置,即断开连接。当然,在形成图2D所示结构后,仍可在共通电极115,反射层118、半导体层114以及构成薄膜晶体管的源极116和漏极117上沉积一平坦化层。
本发明还提供一薄膜晶体管阵列基板,所述薄膜晶体管阵列基板包括基板111以及设置在所述基板111上的多个薄膜晶体管。
所述薄膜晶体管包括栅极112、栅绝缘层113、半导体层114、源极116和漏极117。所述栅极112、所述栅绝缘层113、所述半导体层114是依序形成于所述基板111上,栅极112由沉积在基板111上的第一金属层形成。所述源极116及所述漏极117是位于半导体层114上,由依次沉积在所述半导体层114上的透明导电层和第二金属层形成。
所述薄膜晶体管阵列基板还包括共通电极115和反射层118。所述共通电极115由沉积在所述栅绝缘层113上的透明导电层形成,所述反射层118由共通电极115上的第二金属层形成。
本发明的薄膜晶体管矩阵基板及显示面板的制造方法仅需三道光掩膜来完成半穿半反型液晶显示器的薄膜晶体管阵列基板,无需专门的制程制作反射层,因而可减少制程所需的光掩膜数,进而减少制程成本及时间。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

Claims (10)

1.一种薄膜晶体管阵列基板的制作方法,其特征在于,所述方法包括以下步骤:
提供基板;
在所述基板上沉积第一金属层,并利用第一光罩对所述第一金属层进行图案化,形成栅极;
在所述基板上依次沉积栅绝缘层和半导体层,利用第二光罩对所述半导体层进行图案化,保留位于所述栅极上方的半导体层;
在所述基板上依次沉积透明导电层和第二金属层,利用多段式调整光罩来图案化所述透明导电层和第二金属层,在半导体层上形成包括所述透明导电层和第二金属层的源极及漏极,在栅绝缘层上由所述透明导电层形成共通电极,在所述共通电极上由所述第二金属层形成反射层。
2.根据权利要求1所述的薄膜晶体管阵列基板的制作方法,其特征在于,所述反射层连接所述漏极。
3.根据权利要求1所述的薄膜晶体管阵列基板的制作方法,其特征在于,所述反射层和所述漏极间隔设置。
4.根据权利要求1所述的薄膜晶体管阵列基板的制作方法,其特征在于,在形成所述源极、漏极、共通电极和反射层后,所述方法还包括以下步骤:
在所述共通电极,反射层、以及构成薄膜晶体管的所述源极、漏极和半导体层上沉积一平坦化层,所述平坦化层由透明绝缘材质形成。
5.根据权利要求1所述的薄膜晶体管阵列基板的制作方法,其特征在于,所述多段式调整光罩为灰阶色调光罩、堆栈图层光罩或半色调光罩。
6.根据权利要求1所述的薄膜晶体管阵列基板的制作方法,其特征在于,所述第一金属层依次由第一铝金属层和第一钼金属层组合形成,所述第二金属层依次由第二钼金属层、第二铝金属层以及第三钼金属层组合形成。
7.根据权利要求1所述的薄膜晶体管阵列基板的制作方法,其特征在于,利用第一光罩对所述第一金属层进行图案化形成栅极的过程中,使用硝酸、磷酸以及醋酸的混合液对所述第一金属层进行湿法刻蚀。
8.根据权利要求1所述的薄膜晶体管阵列基板的制作方法,其特征在于,利用第一光罩对所述半导体层进行图案化,保留位于所述栅极上方的半导体层,使用反应离子刻蚀方法。
9.根据权利要求1所述的薄膜晶体管阵列基板的制作方法,其特征在于,利用多段式调整光罩在半导体层上形成反射层、以及包括所述透明导电层和第二金属层的源极及漏极的过程中,使用硝酸、磷酸以及醋酸的混合液对所述第二金属层进行湿法刻蚀,使用反应离子刻蚀方法对所述透明导电层进行干法刻蚀;
利用多段式调整光罩在栅绝缘层上由所述透明导电层形成共通电极的过程中,使用反应离子刻蚀方法对所述透明导电层进行干法刻蚀。
10.一种薄膜晶体管阵列基板,其特征在于,所述薄膜晶体管阵列基板包括:
基板;
多个薄膜晶体管,设置于所述基板上,其中每一所述薄膜晶体管包括栅极、栅绝缘层、半导体层、源极及漏极,所述栅极、所述栅绝缘层、所述半导体层及所述源极及漏极是依序形成于所述基板上,所述源极及所述漏极包括透明导电层和金属层;
共通电极,形成于所述栅绝缘层上;
反射层,由所述共通电极上的所述第二金属层形成。
CN2012101401467A 2012-05-08 2012-05-08 一种薄膜晶体管阵列基板及其制作方法 Pending CN102683277A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN2012101401467A CN102683277A (zh) 2012-05-08 2012-05-08 一种薄膜晶体管阵列基板及其制作方法
US13/574,564 US20130299838A1 (en) 2012-05-08 2012-05-09 Thin-film transistor array substrate and manufacturing method for the same
PCT/CN2012/075241 WO2013166668A1 (zh) 2012-05-08 2012-05-09 一种薄膜晶体管阵列基板及其制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2012101401467A CN102683277A (zh) 2012-05-08 2012-05-08 一种薄膜晶体管阵列基板及其制作方法

Publications (1)

Publication Number Publication Date
CN102683277A true CN102683277A (zh) 2012-09-19

Family

ID=46814991

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012101401467A Pending CN102683277A (zh) 2012-05-08 2012-05-08 一种薄膜晶体管阵列基板及其制作方法

Country Status (2)

Country Link
CN (1) CN102683277A (zh)
WO (1) WO2013166668A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103811099A (zh) * 2012-11-14 2014-05-21 罗门哈斯电子材料有限公司 制造图案化的透明导体的方法
WO2017152450A1 (zh) * 2016-03-11 2017-09-14 深圳市华星光电技术有限公司 Ffs模式的阵列基板及制作方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113219749B (zh) * 2016-02-17 2023-01-10 群创光电股份有限公司 主动元件阵列基板以及显示面板
TW202141132A (zh) * 2020-04-21 2021-11-01 虹曜電紙技術股份有限公司 膽固醇液晶顯示器

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07245404A (ja) * 1994-03-04 1995-09-19 Matsushita Electric Ind Co Ltd 薄膜トランジスタおよびその電気的接続構造と薄膜トランジスタ型液晶表示装置
CN1573445A (zh) * 2003-06-20 2005-02-02 Lg.飞利浦Lcd有限公司 液晶显示器件及其制造方法
CN1794076A (zh) * 2004-12-24 2006-06-28 Lg.菲利浦Lcd株式会社 水平电场施加型薄膜晶体管基板及其制造方法
CN1992290A (zh) * 2005-12-26 2007-07-04 群康科技(深圳)有限公司 薄膜晶体管基板及其制造方法
US20070272926A1 (en) * 2006-05-23 2007-11-29 Chaoyong Deng Tft lcd array substrate and manufacturing method thereof
CN101105615A (zh) * 2006-06-29 2008-01-16 Lg.菲利浦Lcd株式会社 液晶显示器件及其制造方法
CN101621039A (zh) * 2008-07-01 2010-01-06 中华映管股份有限公司 像素结构的制作方法以及像素结构
US20110031498A1 (en) * 2009-08-07 2011-02-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN102148195A (zh) * 2010-04-26 2011-08-10 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法
US20120064648A1 (en) * 2004-10-01 2012-03-15 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of the same

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100456098C (zh) * 2006-10-20 2009-01-28 友达光电股份有限公司 像素结构及其制造方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07245404A (ja) * 1994-03-04 1995-09-19 Matsushita Electric Ind Co Ltd 薄膜トランジスタおよびその電気的接続構造と薄膜トランジスタ型液晶表示装置
CN1573445A (zh) * 2003-06-20 2005-02-02 Lg.飞利浦Lcd有限公司 液晶显示器件及其制造方法
US20120064648A1 (en) * 2004-10-01 2012-03-15 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of the same
CN1794076A (zh) * 2004-12-24 2006-06-28 Lg.菲利浦Lcd株式会社 水平电场施加型薄膜晶体管基板及其制造方法
CN1992290A (zh) * 2005-12-26 2007-07-04 群康科技(深圳)有限公司 薄膜晶体管基板及其制造方法
US20070272926A1 (en) * 2006-05-23 2007-11-29 Chaoyong Deng Tft lcd array substrate and manufacturing method thereof
CN101105615A (zh) * 2006-06-29 2008-01-16 Lg.菲利浦Lcd株式会社 液晶显示器件及其制造方法
CN101621039A (zh) * 2008-07-01 2010-01-06 中华映管股份有限公司 像素结构的制作方法以及像素结构
US20110031498A1 (en) * 2009-08-07 2011-02-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN102148195A (zh) * 2010-04-26 2011-08-10 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103811099A (zh) * 2012-11-14 2014-05-21 罗门哈斯电子材料有限公司 制造图案化的透明导体的方法
WO2017152450A1 (zh) * 2016-03-11 2017-09-14 深圳市华星光电技术有限公司 Ffs模式的阵列基板及制作方法

Also Published As

Publication number Publication date
WO2013166668A1 (zh) 2013-11-14

Similar Documents

Publication Publication Date Title
CN102543864B (zh) 一种薄膜晶体管阵列基板及其制作方法
CN102543863A (zh) 一种薄膜晶体管阵列基板及其制作方法
US11222908B2 (en) Array substrate and preparation method thereof, touch display panel
CN102709239B (zh) 显示装置、阵列基板及其制造方法
US10192904B2 (en) Array substrate and manufacturing method thereof, display device
US7951631B2 (en) Halftone mask, method of manufacturing the same, and method of manufacturing an array substrate using the same
CN102280408A (zh) 薄膜晶体管矩阵基板及显示面板的制造方法
CN102544029A (zh) 一种薄膜晶体管阵列基板及其制作方法
US7612836B2 (en) Liquid crystal display device and fabrication method thereof
US8895334B2 (en) Thin film transistor array substrate and method for manufacturing the same and electronic device
US10192907B2 (en) Array substrate and manufacturing method thereof, display panel and display device
CN202473925U (zh) 一种顶栅型tft阵列基板及显示装置
CN103474396B (zh) Tft-lcd阵列基板的制造方法
US10403761B2 (en) Array substrate and manufacturing method thereof, and display device
EP2819155B1 (en) Thin film transistor array substrate and producing method thereof
CN102254861B (zh) 薄膜晶体管矩阵基板及显示面板的制造方法
CN102683277A (zh) 一种薄膜晶体管阵列基板及其制作方法
CN102637637B (zh) 一种薄膜晶体管阵列基板及其制作方法
CN102637638B (zh) 一种薄膜晶体管阵列基板及其制作方法
US8563341B2 (en) Thin film transistor array substrate and manufacturing method for the same
CN102610564A (zh) Tft阵列基板的制作方法
CN102569188B (zh) 一种薄膜晶体管阵列基板及其制作方法
US8018545B2 (en) Method of fabricating a liquid crystal display device
CN101320714A (zh) 薄膜晶体管矩阵基板的制造方法
KR101055201B1 (ko) Cot형 액정표시소자의 제조방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20120919