JP4927171B2 - プログラマブル利得増幅器用の利得調節 - Google Patents
プログラマブル利得増幅器用の利得調節 Download PDFInfo
- Publication number
- JP4927171B2 JP4927171B2 JP2009527597A JP2009527597A JP4927171B2 JP 4927171 B2 JP4927171 B2 JP 4927171B2 JP 2009527597 A JP2009527597 A JP 2009527597A JP 2009527597 A JP2009527597 A JP 2009527597A JP 4927171 B2 JP4927171 B2 JP 4927171B2
- Authority
- JP
- Japan
- Prior art keywords
- gain
- circuit
- terminal
- coupled
- gain setting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000004044 response Effects 0.000 claims description 33
- 238000000034 method Methods 0.000 claims description 19
- 230000001419 dependent effect Effects 0.000 claims description 18
- 238000009966 trimming Methods 0.000 claims description 16
- 239000000203 mixture Substances 0.000 claims description 11
- 230000008859 change Effects 0.000 claims description 7
- 230000008878 coupling Effects 0.000 claims description 7
- 238000010168 coupling process Methods 0.000 claims description 7
- 238000005859 coupling reaction Methods 0.000 claims description 7
- 238000003491 array Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 26
- 238000012545 processing Methods 0.000 description 15
- 239000003990 capacitor Substances 0.000 description 13
- 238000012360 testing method Methods 0.000 description 11
- 230000007423 decrease Effects 0.000 description 10
- 230000006870 function Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 238000003860 storage Methods 0.000 description 4
- 230000003247 decreasing effect Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000005520 cutting process Methods 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 238000004377 microelectronic Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- 239000004593 Epoxy Substances 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005496 eutectics Effects 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000000135 prohibitive effect Effects 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 230000026676 system process Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G1/00—Details of arrangements for controlling amplification
- H03G1/0005—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
- H03G1/0088—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/02—Manually-operated control
- H03G3/04—Manually-operated control in untuned amplifiers
- H03G3/10—Manually-operated control in untuned amplifiers having semiconductor devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G1/00—Details of arrangements for controlling amplification
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45136—One differential amplifier in IC-block form being shown
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45522—Indexing scheme relating to differential amplifiers the FBC comprising one or more potentiometers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45526—Indexing scheme relating to differential amplifiers the FBC comprising a resistor-capacitor combination and being coupled between the LC and the IC
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45534—Indexing scheme relating to differential amplifiers the FBC comprising multiple switches and being coupled between the LC and the IC
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Control Of Amplification And Gain Control (AREA)
- Amplifiers (AREA)
Description
図1Aは、本開示の少なくとも一つの側面に従って構成されている例示的プログラマブル利得増幅器回路(100)を例示する概略図である。プログラマブル利得増幅器回路100は、利得調節回路(X1)、利得選択回路(X2)、オペアンプ(AMP,X3)、抵抗(RSPAN,X4)、制御回路(X5)、及びオプションのルックアップテーブル(X6)を包含している。幾つかの実現例においては、抵抗X4は実効的に0Ωの抵抗であるワイヤで置換させることが可能である。
図2は本開示の少なくとも一つの側面に従って構成されている別の例示的プログラマブル利得増幅器回路における例示的調節可能抵抗トポロジー(200)を例示した概略図である。調節可能抵抗トポロジー200は、N直列結合型抵抗(RS1−RSN)のアレイと、マルチプレクサ回路(MUX,X21)とを包含している。例示的ラッチ回路(X22),ルックアップテーブル(X23)及び制御回路(X24)も図2中に例示されている。
図5Aは本開示の少なくとも一つの側面に従う変調トポロジーを使用する別の例示的プログラマブル利得増幅器回路(500)を例示した概略図である。プログラマブル利得増幅器回路500は、第1及び第2利得設定回路(X51、X52)、スイッチング回路(SW,X53)、制御論理回路(X54)、オプションのルックアップテーブル(X55)、オプションのセンサー回路(X56)、オプションの抵抗(R)、及びオペアンプ回路(X59)を包含している。該センサー回路は、これらに制限されるものではないが、温度センサー(X57)、電圧センサー(X58)等の任意の多様なセンサーのものとすることが可能である。
図7は、本開示の少なくとも一つの側面に従って構成されたプログラマブル利得増幅器回路における利得調節を識別及び/又は設定するフローチャート(700)である。該プログラマブル利得増幅器回路は上の図1−6に記載したような及びそれと同様に構成されているその他の回路に対応している。
Claims (20)
- 入力信号を受け取り且つユーザが開始させた利得設定に対応する調節可能な利得で出力信号を供給するプログラマブル利得増幅器回路において、
該入力信号を受け取る形態とされている非反転入力端子と、フィードバック信号を受け取る形態とされている反転入力端子と、該出力信号を供給する形態とされている出力端子とを包含しているオペアンプ回路、
該出力端子と基準端子との間に第2インピーダンスへ直列結合されている第1インピーダンスを包含している第1利得設定回路であって、該第1インピーダンスと該第2インピーダンスとの間の第1共通点が第1中間ノードへ結合されており、該第1利得設定回路と関連する第1利得が該第1インピーダンスと該第2インピーダンスとの比によって決定される第1利得設定回路、
該出力端子と該基準端子との間に第4インピーダンスへ直列結合されている第3インピーダンスを包含している第2利得設定回路であって、該第3インピーダンスと該第4インピーダンスとの間の第2共通点が第2中間ノードへ結合されており、該第2利得設定回路と関連する第2利得が該第3インピーダンス及び該第4インピーダンスに対する値の比によって決定され且つ該第2利得が該第1利得とは異なる第2利得設定回路、
該オペアンプ回路の反転入力へ結合されている第1スイッチング端子と、該第1中間ノードへ結合されている第2スイッチング端子と、該第2中間ノードへ結合されている第3スイッチング端子とを包含しているスイッチング回路であって、第1位置において該第1スイッチング端子を該第2スイッチング端子へ結合させる構成とされており、第2位置において該第1スイッチング端子を該第3スイッチング端子へ結合させる構成とされており、且つ利得制御信号に応答して該第1位置及び該第2位置の内の一つを選択するスイッチング回路、及び
該ユーザにより開始される利得設定に応答して該利得制御信号を供給する構成とされている制御回路であって、該ユーザにより開始される利得設定に割り当てられているデューティサイクルに従って該第1位置と該第2位置との間で該スイッチング回路が振動するように該利得制御信号が変調され、該プログラマブル利得増幅器回路の利得が該第1及び第2利得のブレンドであるように該デューティサイクルが該第1利得設定回路及び該第2利得設定回路の間の時間平均した変調に対応している制御回路、
を有しているプログラマブル利得増幅器回路。 - 請求項1において、該第1スイッチ端子が抵抗回路を介して該反転入力端子へ結合されているプログラマブル利得増幅器回路。
- 請求項1において、該第1利得設定回路が該出力端子と該基準端子との間に結合されている第1デジタル制御型ポテンシオメータを有しており、該第1デジタル制御型ポテンシオメータに対する第1ワイパーが該第1共通点に対応しており、且つ該第1利得が該第1インピーダンス及び該第2インピーダンスの比が変化するように該第1ワイパーを移動させることによって変化されるプログラマブル利得増幅器回路。
- 請求項3において、該第2利得設定回路が該出力端子と該基準端子との間に結合されている第2デジタル制御型ポテンシオメータを有しており、該第2デジタル制御型ポテンシオメータに対する第2ワイパーが該第2共通点に対応しており、且つ該第2利得が該第3インピーダンス及び該第4インピーダンスの比が変化するように該第2ワイパーを移動させることによって変化されるプログラマブル利得増幅器回路。
- 請求項3において、該第1デジタル制御型ポテンシオメータが該出力端子と該基準端子との間に結合されている直列結合されたタップ型抵抗アレイを有しており、該直列結合されたタップ型抵抗アレイはタップ点のアレイ間に直列結合されている抵抗値のアレイを持っており、該タップ点のアレイの内の一つが選択され且つ該第1中間ノードへ結合されるプログラマブル利得増幅器回路。
- 請求項5において、該直列結合されたタップ型抵抗アレイは、等しい値の抵抗からなるアレイ、二進重み付け型アレイ、線形スケール型アレイ、対数スケール型アレイ、任意重み付け型アレイの内の一つとして構成されているプログラマブル利得増幅器回路。
- 請求項5において、該第1デジタル制御型ポテンシオメータは、更に、各々が該タップ点のアレイの内の対応する一つに結合されている複数個のマルチプレクサ入力端子と、該第1中間ノードへ結合されているマルチプレクサ出力端子と、を具備しているマルチプレクサ回路を有しており、該マルチプレクサ回路は該複数個のマルチプレクサ入力端子の内の一つを該マルチプレクサ出力端子へ結合させる構成とされているプログラマブル利得増幅器回路。
- 請求項1において、該第1利得設定回路が抵抗の並列アレイを有しており、該抵抗の並列アレイにおける各抵抗が、該第1中間ノードへ結合されている第1抵抗端子と、該基準端子及び該出力端子の内の一つへ選択的に結合される第2抵抗端子と、を包含しているプログラマブル利得増幅器回路。
- 請求項8において、該並列アレイにおける抵抗が、等しい値の抵抗からなるアレイ、二進重み付け型アレイ、線形スケール型アレイ、対数スケール型アレイ、任意重み付け型アレイ、の内の一つとして構成されているプログラマブル利得増幅器回路。
- 請求項8において、該第1利得設定回路が、更に、複数個のスイッチ回路を有しており、各スイッチ回路は、該基準端子へ結合されている第1スイッチ端子と、該出力端子へ結合されている第2スイッチ端子と、該抵抗の並列アレイにおける抵抗の内の対応する一つの第2抵抗端子へ結合されている第3スイッチ端子と、を包含しており、各スイッチ回路の該第3スイッチ端子は該第1スイッチ端子及び該第2スイッチ端子の内の一つへ選択的に結合されるプログラマブル利得増幅器回路。
- 請求項1において、該第1利得設定回路がR−2R抵抗ラダー構成であり、それは該基準端子及び該出力端子の内の一つを該R−2Rラダー回路の夫々の入力へ選択的に結合させる構成とされているプログラマブル利得増幅器回路。
- 請求項1において、該制御回路は、更に、該変調が固定デューティサイクル変調、可変デューティサイクル変調、又はデルタ・シグマ変調の内の一つに対応するように、構成されているプログラマブル利得増幅器回路。
- 請求項1において、該利得制御信号が、該制御論理回路及びルックアップテーブルの共同的動作によって決定されるデューティサイクルを持っており、該ルックアップテーブルが該選択された利得制御信号に対するデューティサイクル設定を記述するプログラマブル利得増幅器回路。
- 請求項1において、更に、該プログラマブル利得増幅器回路と関連する動作条件における変化に応答して該利得制御信号のデューティサイクルを変化させる構成とされているセンサー回路を有しており、該動作条件が電圧、電流、動作温度の内の一つに対応しているプログラマブル利得増幅器回路。
- 請求項1において、更に、
該出力端子と該基準端子との間において第6インピーダンスに直列結合されている第5インピーダンスを包含している第3利得設定回路であって、該第5インピーダンスと該第6インピーダンスとの間の第3共通点が第3中間ノードへ結合されており、該第3利得設定回路と関連する第3利得が該第5インピーダンス及び該第6インピーダンスの比によって決定される第3利得設定回路、
該出力端子と該基準端子との間において第8インピーダンスへ直列結合されている第7インピーダンスを包含している第4利得設定回路であって、該第7インピーダンスと該第8インピーダンスとの間の第4共通点が第4中間ノードへ結合されており、該第4利得設定回路と関連する第4利得が該第7インピーダンス及び該第8インピーダンスの比によって決定され、該第4利得が該第3利得とは異なる第4利得設定回路、
該オペアンプ回路の反転入力へ結合されている第4スイッチング端子と、該第3中間ノードへ結合されている第5スイッチング端子と、該第4中間ノードへ結合されている第6スイッチング端子と、を包含している第2スイッチング回路であって、該第1及び第2利得設定回路の第1結合利得(GAIN1)が該第1及び第2利得設定回路間で変調させることにより達成されるように該利得制御信号に応答して該第2及び第3スイッチング端子の内の選択した一つへ該第1スイッチング端子を結合させる構成とされており、該第3及び第4利得設定回路の第2結合利得(GAIN2)が該第3及び第4利得設定回路間で変調させることにより達成されるように該利得制御信号に応答して該第5及び第6スイッチング端子の内の選択した一つへ該第4スイッチング端子を結合させる構成とされており、且つ該プログラマブル利得増幅器回路と関連する全体的な利得が該利得制御信号によってGAIN1とGAIN2との間に調節される第2スイッチング回路、
を有しているプログラマブル利得増幅器回路。 - 請求項1において、更に、
該出力端子と該基準端子との間において第6インピーダンスに直列結合されている第5インピーダンスを包含している第3利得設定回路であって、該第5インピーダンスと該第6インピーダンスとの間の第3共通点が第3インピーダンスノードへ結合されており、該第3利得設定回路と関連する第3利得が該第5インピーダンス及び該第6インピーダンスの比によって決定される第3利得設定回路、
該出力端子と該基準端子との間において第8インピーダンスへ直列結合されている第7インピーダンスを包含する第4利得設定回路であって、該第7インピーダンスと該第8インピーダンスとの間の第4共通点が第4インピーダンスノードへ結合されており、該第4利得設定回路と関連する第4利得が該第7インピーダンス及び該第8インピーダンスの比によって決定され、該第4利得は該第3利得とは異なるものである第3利得設定回路、
を有しており、
該スイッチング回路が、更に、該第3中間ノードへ結合されている第4スイッチング端子と、該第4中間ノードへ結合されている第5スイッチング端子と、を包含しており、該スイッチング回路は、時間平均型変調スキームに従って第1、第2、第3、第4利得設定回路の利得設定の間での変調によって該プログラマブル利得増幅器回路の利得が変化されるように該利得制御信号に応答して、該第2、第3、第4、第5スイッチング端子の内の選択した一つへ該第1スイッチング端子を結合させるように構成されている、
プログラマブル利得増幅器回路。 - 入力信号を受け取り且つユーザにより開始される利得設定に対応する調節可能な利得で出力信号を供給するプログラマブル利得増幅器回路において、
該入力信号を受け取る形態とされている非反転入力端子と、フィードバック信号を受け取る形態とされている反転入力端子と、該出力信号を供給する形態とされている出力端子とを包含しているオペアンプ回路、
該出力端子と第1中間ノードとの間に結合されている第1利得設定手段であって、該オペアンプ回路でのフィードバックループの形態とされた場合に第1利得設定を与える構成とされており、第1周波数依存性利得特性を持っている第1利得設定手段、
該出力端子と第1中間ノードとの間に結合されている第2利得設定手段であって、該オペアンプ回路でのフィードバック形態とされた場合に該第1利得設定とは異なる第2利得設定を与える構成とされており、第2周波数依存性利得特定を持っている第2利得設定手段、
該オペアンプ回路の該反転入力へ結合されている第1スイッチング端子と、該第1中間ノードへ結合されている第2スイッチング端子と、該第2中間端子へ結合されている第3スイッチング端子とを包含しているスイッチング手段であって、該スイッチング手段の動作を介して該第1利得設定手段及び該第2利得設定手段の内の一つが該オペアンプ回路でのフィードバックループ内の形態とされるように利得制御信号に応答して該第2スイッチング端子及び該第3スイッチング端子の内の一つへ該第1スイッチング端子を結合させる構成とされているスイッチング手段、及び
該ユーザにより開始される利得設定に対して割り当てられているデューティサイクルの関数として該プログラマブル利得増幅器回路の利得が変化するように利得選択制御信号を介して該利得設定手段間での選択を変調させる構成とされており、該プログラマブル利得増幅器回路の利得が利得設定の間のブレンドであるように該デューティサイクルが該第1利得設定手段及び該第2利得設定手段の間の時間平均した変調に対応している制御回路、
を有しているプログラマブル利得増幅器回路。 - 請求項17において、更に、
該出力端子と第3中間ノードとの間に結合されている第3利得設定手段であって、該オペアンプ回路でのフィードバックループ内の形態とされた場合に第3利得設定を与える構成とされている第3利得設定手段、
該出力端子と第4中間ノードとの間に結合されている第4利得設定手段であって、該オペアンプ回路でのフィードバックループ内の形態とされた場合に該第3利得設定とは異なる第4利得設定を与える構成とされている第4利得設定手段、及び
該オペアンプ回路の該反転入力へ結合されている第4スイッチング端子と、該第3中間ノードへ結合されている第5スイッチング端子と、該第4中間ノードへ結合されている第6スイッチング端子とを包含している第2スイッチング手段であって、該第3利得設定手段及び該第4利得設定手段の内の一つが該第2スイッチング手段の動作を介して該オペアンプ回路でのフィードバックループ内の形態とされるように該利得制御信号に応答して該第5スイッチング端子及び該第6スイッチング端子の内の一つへ該第4スイッチング端子を結合させる構成とされている第2スイッチング手段、
を有しているプログラマブル利得増幅器回路。 - 請求項17において、更に、
該出力端子と第3中間ノードとの間に結合されている第3利得設定手段であって、該オペアンプ回路でのフィードバックループ内の形態とされた場合に第3利得設定を与える構成とされており、第3周波数依存性利得特性を持っている第3利得設定手段、
該出力端子と第4中間ノードと間に結合されている第4利得設定手段であって、該オペアンプ回路でのフィードバックループ内の形態とされた場合に該第3利得設定とは異なる第4利得設定を与える構成とされており、第4周波数依存性利得特性を持っている第4利得設定手段、
を有しており、
該スイッチング手段は、更に、該第3中間ノードへ結合されている第4スイッチング端子と、該第4中間ノードへ結合されている第5スイッチング端子と、を包含しており、該スイッチング手段は、更に、該第1利得設定手段、該第2利得設定手段、該第3利得設定手段、該第4利得設定手段の内の一つが該スイッチング手段の動作を介して該オペアンプ回路でのフィードバックループ内の形態とされるように利得制御信号に応答して該第2スイッチング端子、該第3スイッチング端子、該第4スイッチング端子、該第5スイッチング端子の内の一つへ該第1スイッチング端子を結合させる構成とされている、
プログラマブル利得増幅器回路。 - 入力信号を受け取り且つそれに応答して出力信号を供給し、ユーザにより開始される利得設定に対応する調節可能な利得を持っているプログラマブル利得増幅器回路における利得調節をトリミングする方法において、
該プログラマブル利得増幅器回路に対するユーザが開始した利得設定に応答してルックアップテーブルからデューティサイクル設定を検索し、
該入力信号をオペアンプ回路の非反転入力へ結合させ、
第1周波数依存性利得特性を持っている第1利得設定回路を該オペアンプ回路の出力と第1スイッチング端子との間に結合させ、
該第1周波数依存性利得特性とは異なる第2周波数依存性利得特性を持っている第2利得設定回路を該オペアンプの出力と第2スイッチング端子との間に結合させ、
スイッチング回路が利得制御信号に応答して第1位置にある場合に該第1スイッチング端子を選択的に第3スイッチング端子へ結合させ、
該スイッチング回路が該利得制御信号に応答して第2位置にある場合に該第2スイッチング端子を選択的に該第3スイッチング端子へ結合させ、
該ユーザにより開始される利得設定に対して検索されたデューティサイクル設定に従って該第1位置と該第2位置との間において該スイッチング回路が変調するように該利得制御信号を動的に調節し、該デューティサイクル設定は、該プログラマブル利得増幅器回路の利得が該周波数依存性利得特性のブレンドであるように、該第1位置と該第2位置と間における時間平均した変調に対応している、
ことを包含している方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US84330806P | 2006-09-07 | 2006-09-07 | |
US60/843,308 | 2006-09-07 | ||
PCT/US2007/077939 WO2008031073A1 (en) | 2006-09-07 | 2007-09-07 | Gain adjustment for programmable gain amplifiers |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010503346A JP2010503346A (ja) | 2010-01-28 |
JP4927171B2 true JP4927171B2 (ja) | 2012-05-09 |
Family
ID=38698744
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009527596A Active JP4927170B2 (ja) | 2006-09-07 | 2007-09-07 | プログラマブル利得増幅器用の利得調節 |
JP2009527599A Active JP5190457B2 (ja) | 2006-09-07 | 2007-09-07 | プログラマブル利得増幅器用の利得調節 |
JP2009527597A Active JP4927171B2 (ja) | 2006-09-07 | 2007-09-07 | プログラマブル利得増幅器用の利得調節 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009527596A Active JP4927170B2 (ja) | 2006-09-07 | 2007-09-07 | プログラマブル利得増幅器用の利得調節 |
JP2009527599A Active JP5190457B2 (ja) | 2006-09-07 | 2007-09-07 | プログラマブル利得増幅器用の利得調節 |
Country Status (5)
Country | Link |
---|---|
US (3) | US7545209B2 (ja) |
JP (3) | JP4927170B2 (ja) |
KR (3) | KR20090058549A (ja) |
TW (3) | TWI426707B (ja) |
WO (3) | WO2008031073A1 (ja) |
Families Citing this family (38)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050038819A1 (en) * | 2000-04-21 | 2005-02-17 | Hicken Wendell T. | Music Recommendation system and method |
PT1442404E (pt) * | 2001-09-24 | 2014-03-06 | E2Interactive Inc | Sistema e método para fornecer um serviço de comunicação |
US8116054B2 (en) * | 2006-12-29 | 2012-02-14 | General Electric Company | Universal rating plug for electronic trip unit |
US7639082B2 (en) * | 2007-07-24 | 2009-12-29 | Texas Instruments Incorporated | System and method for amplifier gain measurement and compensation |
US7602239B2 (en) * | 2007-09-06 | 2009-10-13 | Mediatek Inc. | Variable gain amplifier circuits |
US7719362B2 (en) * | 2007-10-03 | 2010-05-18 | Analog Devices, Inc. | Programmable-gain amplifier systems to facilitate low-noise, low-distortion volume control |
JP2009100120A (ja) * | 2007-10-15 | 2009-05-07 | Denso Corp | 差動増幅回路およびその製造方法 |
US20090206886A1 (en) * | 2008-02-20 | 2009-08-20 | Micrel, Incorporated | Line Driver With Tuned On-Chip Termination |
DE102008057892B4 (de) * | 2008-11-18 | 2015-05-13 | Texas Instruments Deutschland Gmbh | Elektronische Vorrichtung und Verfahren zur Ansteuerung von Anzeigen |
JP4996589B2 (ja) * | 2008-12-17 | 2012-08-08 | 旭化成エレクトロニクス株式会社 | 感度調整回路 |
CN102577111B (zh) * | 2009-08-14 | 2015-01-07 | 塔特公司 | 用于低失真可编程增益放大器的动态开关驱动器 |
JP5365474B2 (ja) * | 2009-11-06 | 2013-12-11 | 株式会社リコー | プログラマブル可変利得増幅器及び無線通信装置 |
TWI423583B (zh) * | 2010-06-23 | 2014-01-11 | Univ Feng Chia | 現場可程式化的類比信號處理裝置 |
US8422969B2 (en) * | 2010-08-20 | 2013-04-16 | Microelectronics Technology Inc. | Radio frequency transceiver |
KR20120059023A (ko) * | 2010-11-30 | 2012-06-08 | 삼성전자주식회사 | 저항 소자 및 이를 이용한 디지털-아날로그 컨버터 |
EP2498400A1 (en) | 2011-03-11 | 2012-09-12 | Dialog Semiconductor GmbH | A delta-sigma modulator approach to increased amplifier gain resolution |
EP2592751B1 (en) | 2011-11-14 | 2017-05-31 | Dialog Semiconductor GmbH | A sigma-delta modulator for increased volume resolution in audio output stages |
US8729944B2 (en) * | 2011-12-21 | 2014-05-20 | Advanced Micro Devices, Inc. | Clock generator with integrated phase offset programmability |
JP2014027141A (ja) | 2012-07-27 | 2014-02-06 | Ricoh Co Ltd | トリミング回路及びトリミング方法、並びに電源装置、 |
CN103780303B (zh) * | 2012-10-24 | 2017-07-25 | 华为技术有限公司 | 光模块及其检测电路 |
CN103219962B (zh) * | 2013-04-15 | 2016-03-30 | 鞍钢集团矿业公司 | 可编程增益隔离放大电路及其实现方法 |
US9065400B2 (en) | 2013-09-20 | 2015-06-23 | Honeywell International Inc. | Programmable-gain instrumentation amplifier |
DK178680B1 (en) * | 2015-04-10 | 2016-11-07 | Pr Electronics As | Zero drift, limitless and adjustable reference voltage generation |
US10568530B2 (en) | 2015-06-27 | 2020-02-25 | Intel Corporation | Apparatus and method for tracking and cancelling DC offset to acquire small AC signal |
US10541652B2 (en) * | 2015-06-27 | 2020-01-21 | Intel Corporation | Apparatus and method for filter settling calibration to improve speed of tracking and cancelling of DC offset |
US9692378B2 (en) | 2015-11-20 | 2017-06-27 | Texas Instruments Incorporated | Programmable gain amplifier with analog gain trim using interpolation |
US10231632B2 (en) | 2016-02-22 | 2019-03-19 | Intel Corporation | Apparatus and method for tracking and cancelling DC offset to acquire small AC signal using dual feedback loops |
US9941987B2 (en) | 2016-06-03 | 2018-04-10 | Crestron Electronics, Inc. | Single knob pre-amplifier gain-trim and fader |
US10291207B2 (en) | 2016-07-07 | 2019-05-14 | Analog Devices, Inc. | Wide range programmable resistor for discrete logarithmic control, and tuning circuit for variable gain active filter using same |
CN116915257A (zh) * | 2017-09-21 | 2023-10-20 | 德克萨斯仪器股份有限公司 | 可编程增益放大器和包含pga的δς模数转换器 |
US10720895B2 (en) * | 2018-09-24 | 2020-07-21 | Harman International Industries, Incorported | Fully-differential programmable gain amplifier |
US10763809B2 (en) | 2018-12-27 | 2020-09-01 | Nxp B.V. | Voltage detection circuit |
CN109714007B (zh) * | 2019-03-06 | 2024-03-22 | 深圳市万微半导体有限公司 | 一种用于消除电阻工艺误差的动态匹配电压放大器 |
CN110380692B (zh) * | 2019-06-28 | 2020-11-24 | 上海类比半导体技术有限公司 | 一种差分放大器的修调电路 |
US11022629B2 (en) | 2019-07-29 | 2021-06-01 | Analog Devices, Inc. | Low-glitch range change techniques |
TWI774196B (zh) * | 2021-01-18 | 2022-08-11 | 瑞昱半導體股份有限公司 | 可動態調整增益的類比前端電路 |
TWI783808B (zh) * | 2021-12-02 | 2022-11-11 | 瑞昱半導體股份有限公司 | 訊號接收裝置及其具有模式切換機制的可程式化增益放大器 |
CN114221627A (zh) * | 2021-12-20 | 2022-03-22 | 上海迦美信芯通讯技术有限公司 | 采用负载可控阵列提升多增益档低噪声放大器线性度电路 |
Family Cites Families (65)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS548249B2 (ja) * | 1972-08-03 | 1979-04-13 | ||
US3795825A (en) | 1973-02-28 | 1974-03-05 | Du Pont | Automatic gain compensation circuit |
JPS5136053A (ja) * | 1974-09-20 | 1976-03-26 | Hokushin Electric Works | Kahenritokuzofukuki |
JPS55147816A (en) * | 1979-05-09 | 1980-11-18 | Hitachi Ltd | Variable gain amplifier |
JPS57125507A (en) | 1981-01-28 | 1982-08-04 | Advantest Corp | Direct current amplifier |
US4574249A (en) * | 1981-09-08 | 1986-03-04 | At&T Bell Laboratories | Nonintegrating lightwave receiver |
JPS58124310A (ja) | 1982-01-20 | 1983-07-23 | Hitachi Ltd | 可変利得増幅器 |
NL8201376A (nl) | 1982-04-01 | 1983-11-01 | Philips Nv | Schakeling voor het versterken en/of verzwakken van een signaal. |
JPS60137110A (ja) * | 1984-11-27 | 1985-07-20 | Hitachi Ltd | 利得制御回路 |
JPS62122162A (ja) * | 1985-11-21 | 1987-06-03 | Toshiba Corp | トリミング回路 |
JPS62150915A (ja) * | 1985-12-25 | 1987-07-04 | Hitachi Ltd | ゲイン調整回路 |
JPS62173809A (ja) * | 1986-01-28 | 1987-07-30 | Fujitsu Ltd | 増幅装置 |
JPS62230107A (ja) * | 1986-03-31 | 1987-10-08 | Toshiba Corp | プログラマブルゲインコントロ−ルアンプ |
JPS63110805A (ja) * | 1986-10-28 | 1988-05-16 | Yamatake Honeywell Co Ltd | プログラマブル・ゲイン・アンプ |
JPS63132510A (ja) | 1986-11-25 | 1988-06-04 | Toshiba Corp | プログラマブルゲインコントロ−ルアンプ |
JPH01318307A (ja) * | 1988-06-20 | 1989-12-22 | Toshiba Corp | 電子アッテネータ |
JPH02181525A (ja) * | 1989-01-05 | 1990-07-16 | Mitsubishi Electric Corp | 温度補償型利得設定制御装置 |
EP0495280A1 (en) * | 1991-01-18 | 1992-07-22 | International Business Machines Corporation | Analog to digital convertor with drift compensation |
IE913900A1 (en) | 1990-12-28 | 1992-07-01 | Eaton Corp | Sure chip plus |
JPH04326806A (ja) * | 1991-04-26 | 1992-11-16 | Shimadzu Corp | プログラマブルゲインアンプ |
JPH04369108A (ja) * | 1991-06-18 | 1992-12-21 | Toyota Autom Loom Works Ltd | 利得可変型増幅回路 |
US5189421A (en) * | 1991-12-23 | 1993-02-23 | National Semiconductor Corporation | Microcontroller based analog-to-digital converter using variable pulse width modulation |
US5233309A (en) * | 1992-01-09 | 1993-08-03 | Analog Devices, Inc. | Programmable gain amplifier |
US5325073A (en) * | 1992-04-09 | 1994-06-28 | Alps Electric Co., Ltd. | Amplifying apparatus with ac/dc feedback circuit |
EP0866548B1 (en) | 1992-04-30 | 2001-01-03 | Hewlett-Packard Company | Differential integrating amplifier with switched capacitor circuit for precision input resistors |
JPH05347520A (ja) * | 1992-06-12 | 1993-12-27 | Toshiba Corp | 増幅率可変アナログ増幅装置 |
JPH0661766A (ja) * | 1992-08-04 | 1994-03-04 | Nec Corp | 出力バッファアンプ回路 |
JPH07176964A (ja) * | 1993-12-16 | 1995-07-14 | Canon Inc | 利得制御装置 |
US5481225A (en) | 1994-06-03 | 1996-01-02 | Sony Electronics Inc. | Variable gain differential amplifier circuit |
US5512859A (en) | 1994-11-16 | 1996-04-30 | National Semiconductor Corporation | Amplifier stage having compensation for NPN, PNP beta mismatch and improved slew rate |
FR2749453B1 (fr) * | 1996-05-31 | 1998-09-04 | Sgs Thomson Microelectronics | Filtre audio analogique pour frequences aigues |
JPH1022752A (ja) * | 1996-07-01 | 1998-01-23 | Sony Corp | 増幅回路 |
DE19630393C2 (de) | 1996-07-26 | 2000-05-11 | Sgs Thomson Microelectronics | Elektrische Signalverarbeitungsschaltung |
US5877612A (en) * | 1997-03-24 | 1999-03-02 | The United States Of America As Represented By The Secretary Of The Navy | Amplification of signals from high impedance sources |
JPH10322152A (ja) * | 1997-05-19 | 1998-12-04 | Fujitsu Ltd | デジタルagc回路 |
JP3653171B2 (ja) | 1998-03-09 | 2005-05-25 | 株式会社リコー | 可変ゲイン増幅装置 |
US6060950A (en) | 1998-06-05 | 2000-05-09 | Nokia Mobile Phones Limited | Control of a variable gain amplifier with a delta sigma modulator D/A converter |
DE19828399C1 (de) * | 1998-06-25 | 1999-11-11 | Siemens Ag | Einrichtung zur schnellen D/A-Wandlung von PWM-Signalen |
US6031421A (en) * | 1998-07-22 | 2000-02-29 | Mcewan; Thomas E. | Controlled gain amplifier with variable control exponent |
US6127893A (en) * | 1998-09-18 | 2000-10-03 | Tripath Technology, Inc. | Method and apparatus for controlling an audio signal level |
US6020785A (en) * | 1998-10-23 | 2000-02-01 | Maxim Integrated Products, Inc. | Fixed gain operational amplifiers |
DE19851998A1 (de) | 1998-11-11 | 2000-05-18 | Philips Corp Intellectual Pty | Schaltungsanordnung zum Erzeugen eines Ausgangssignals |
JP3171247B2 (ja) * | 1998-12-01 | 2001-05-28 | 日本電気株式会社 | 多機能演算回路 |
JP2002016460A (ja) * | 2000-06-27 | 2002-01-18 | Mitsubishi Electric Corp | ゲインコントロール回路 |
JP2002094346A (ja) * | 2000-09-14 | 2002-03-29 | Mitsubishi Electric Corp | 可変利得増幅器を備えた受信機及びその制御方法 |
US6294958B1 (en) * | 2000-10-31 | 2001-09-25 | National Semiconductor Corporation | Apparatus and method for a class AB output stage having a stable quiescent current and improved cross over behavior |
US6674383B2 (en) * | 2000-11-01 | 2004-01-06 | Onix Microsystems, Inc. | PWM-based measurement interface for a micro-machined electrostatic actuator |
JP4708604B2 (ja) * | 2001-06-21 | 2011-06-22 | 旭化成エレクトロニクス株式会社 | 可変利得増幅器 |
US6979105B2 (en) * | 2002-01-18 | 2005-12-27 | Leysath Joseph A | Light device with photonic band pass filter |
KR100464446B1 (ko) * | 2003-02-28 | 2005-01-03 | 삼성전자주식회사 | 임피던스 스케일링에 의한 주파수 응답 제어 장치 |
US7141617B2 (en) * | 2003-06-17 | 2006-11-28 | The Board Of Trustees Of The University Of Illinois | Directed assembly of three-dimensional structures with micron-scale features |
KR100545711B1 (ko) * | 2003-07-29 | 2006-01-24 | 주식회사 하이닉스반도체 | 퓨즈트리밍을 이용하여 다양한 레벨의 기준전압을 출력할수 있는 기준전압 발생회로 |
US7102441B2 (en) * | 2003-12-31 | 2006-09-05 | Realtek Semiconductor Corp. | Variable gain amplifying circuit |
US7315200B2 (en) * | 2004-03-31 | 2008-01-01 | Silicon Labs Cp, Inc. | Gain control for delta sigma analog-to-digital converter |
TWI283513B (en) * | 2004-04-30 | 2007-07-01 | Ind Tech Res Inst | Programmable/tunable active RC filter |
US7102440B2 (en) | 2004-05-28 | 2006-09-05 | Texas Instruments Incorporated | High output current wideband output stage/buffer amplifier |
US7154331B2 (en) | 2004-06-29 | 2006-12-26 | Intel Corporation | Adapting operational amplifier frequency response respective to closed loop gain |
FI20045263A (fi) * | 2004-07-02 | 2006-01-03 | Nokia Corp | Luokan DE ajovahvistin pietsosähköisiä toimilaitteita varten |
JP2006020244A (ja) * | 2004-07-05 | 2006-01-19 | Sanyo Electric Co Ltd | 無線通信装置 |
US7078697B2 (en) * | 2004-10-07 | 2006-07-18 | Raytheon Company | Thermally powered terahertz radiation source using photonic crystals |
JP4152374B2 (ja) | 2004-10-28 | 2008-09-17 | 松下電器産業株式会社 | スピーカ駆動用増幅装置および音声出力装置 |
US7085038B1 (en) * | 2005-01-28 | 2006-08-01 | Hewlett-Packard Development Company, L.P. | Apparatus having a photonic crystal |
KR100698319B1 (ko) | 2005-02-17 | 2007-03-23 | 삼성전자주식회사 | 이득 제어 증폭기 및 이에 기초한 캐스코드 이득 제어 증폭기 |
US7352242B1 (en) * | 2005-09-30 | 2008-04-01 | National Semiconductor Corporation | Programmable gain trim circuit |
US7625515B2 (en) * | 2006-06-19 | 2009-12-01 | Iowa State University Research Foundation, Inc. | Fabrication of layer-by-layer photonic crystals using two polymer microtransfer molding |
-
2007
- 2007-05-24 US US11/753,383 patent/US7545209B2/en active Active
- 2007-05-24 US US11/753,416 patent/US7605659B2/en active Active
- 2007-05-24 US US11/753,405 patent/US7545210B2/en active Active
- 2007-09-07 JP JP2009527596A patent/JP4927170B2/ja active Active
- 2007-09-07 JP JP2009527599A patent/JP5190457B2/ja active Active
- 2007-09-07 KR KR1020097007077A patent/KR20090058549A/ko not_active Application Discontinuation
- 2007-09-07 KR KR1020097007083A patent/KR20090058551A/ko not_active Application Discontinuation
- 2007-09-07 JP JP2009527597A patent/JP4927171B2/ja active Active
- 2007-09-07 KR KR1020097007082A patent/KR20090058550A/ko not_active Application Discontinuation
- 2007-09-07 TW TW096133390A patent/TWI426707B/zh active
- 2007-09-07 TW TW096133391A patent/TWI442698B/zh active
- 2007-09-07 WO PCT/US2007/077939 patent/WO2008031073A1/en active Application Filing
- 2007-09-07 WO PCT/US2007/077937 patent/WO2008031072A1/en active Application Filing
- 2007-09-07 TW TW096133389A patent/TWI430566B/zh active
- 2007-09-07 WO PCT/US2007/077941 patent/WO2008031075A2/en active Application Filing
Also Published As
Publication number | Publication date |
---|---|
TWI430566B (zh) | 2014-03-11 |
US20080061872A1 (en) | 2008-03-13 |
KR20090058549A (ko) | 2009-06-09 |
US20080252378A1 (en) | 2008-10-16 |
TW200818698A (en) | 2008-04-16 |
JP4927170B2 (ja) | 2012-05-09 |
WO2008031075A2 (en) | 2008-03-13 |
US7545210B2 (en) | 2009-06-09 |
WO2008031075A3 (en) | 2008-06-19 |
WO2008031072A1 (en) | 2008-03-13 |
WO2008031075A9 (en) | 2008-05-02 |
KR20090058550A (ko) | 2009-06-09 |
TWI426707B (zh) | 2014-02-11 |
WO2008031073A1 (en) | 2008-03-13 |
TWI442698B (zh) | 2014-06-21 |
TW200822547A (en) | 2008-05-16 |
JP5190457B2 (ja) | 2013-04-24 |
US7605659B2 (en) | 2009-10-20 |
US7545209B2 (en) | 2009-06-09 |
JP2010503347A (ja) | 2010-01-28 |
TW200822548A (en) | 2008-05-16 |
US20080061873A1 (en) | 2008-03-13 |
JP2010503345A (ja) | 2010-01-28 |
KR20090058551A (ko) | 2009-06-09 |
JP2010503346A (ja) | 2010-01-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4927171B2 (ja) | プログラマブル利得増幅器用の利得調節 | |
US7332904B1 (en) | On-chip resistor calibration apparatus and method | |
US8026761B2 (en) | Instrumentation amplifier calibration method, system and apparatus | |
US11916518B2 (en) | Analog bias control of RF amplifiers | |
US7352242B1 (en) | Programmable gain trim circuit | |
JPWO2007043122A1 (ja) | 可変利得増幅器及びその制御方法 | |
US6750797B1 (en) | Programmable precision current controlling apparatus | |
US7205799B2 (en) | Input buffer having a stabilized operating point and an associated method | |
US8289073B2 (en) | Semiconductor device having voltage regulator | |
CN113358919B (zh) | 具有自我校准功能的电流感测电路 | |
JP2009071376A (ja) | 可変利得増幅回路および信号切替え用半導体集積回路 | |
US20200127624A1 (en) | Amplifier systems for measuring a wide range of current | |
US20240230815A1 (en) | Circuit with dynamic current sense calibration | |
US20240230737A1 (en) | Resistor drift calibration | |
JP3580409B2 (ja) | オフセット調整回路 | |
CN118294714A (zh) | 具有动态电流感测校准的电路 | |
JP2003204266A (ja) | 電流セル型daコンバータ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100831 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110713 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110726 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20111026 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20111102 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111128 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120110 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120208 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150217 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4927171 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |