JP4730727B2 - 液晶表示装置の駆動回路 - Google Patents

液晶表示装置の駆動回路 Download PDF

Info

Publication number
JP4730727B2
JP4730727B2 JP2004269007A JP2004269007A JP4730727B2 JP 4730727 B2 JP4730727 B2 JP 4730727B2 JP 2004269007 A JP2004269007 A JP 2004269007A JP 2004269007 A JP2004269007 A JP 2004269007A JP 4730727 B2 JP4730727 B2 JP 4730727B2
Authority
JP
Japan
Prior art keywords
signal
level
clock
start pulse
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2004269007A
Other languages
English (en)
Other versions
JP2005196123A (ja
Inventor
承 元 諸葛
Original Assignee
ハイディス テクノロジー カンパニー リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ハイディス テクノロジー カンパニー リミテッド filed Critical ハイディス テクノロジー カンパニー リミテッド
Publication of JP2005196123A publication Critical patent/JP2005196123A/ja
Application granted granted Critical
Publication of JP4730727B2 publication Critical patent/JP4730727B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Description

本発明は、液晶表示装置に関し、特にコンパクトな設計と費用の低減のために、液晶パネル上にドライバICを集積化することにより、パネル特性に合う信号レベルを自由に調整することができる液晶表示装置の駆動回路に関する。
一般に、ディスプレイ装置中の1つであるCRT(Cathode Ray Tube)は、テレビを始めとして各種計測機器、情報端末機等のモニタに主に用いられて来たが、CRT自分の重量と大きさにより電子製品のコンパクト化、軽量化の要求に積極対応することができなかった。
ここで、CRTに取り替えるために、軽薄、短小化の長所を有している液晶表示装置が活発に開発されて来て、近来には平板形表示装置としての役目を十分遂行できる程度で開発されて、その需要が増加している傾向にある。
このような液晶表示装置は、2枚のガラス基板とその間に封入された液晶層からなる平板形ディスプレイ装置であって、下部基板には画素領域を定義するゲートラインとデータラインとが相互交叉配置され、各画素領域には画素電極と前記ゲートラインの駆動信号によりスイッチングされ、データラインの信号を画素電極に印加する薄膜トランジスタが配置され、上部基板には画素電極を除いた領域に光が透過されることを遮断するためのブラックマトリックスが形成され、前記ブラックマトリックスを介して各画素領域毎にカラーフィルタ層が形成され、全面には共通電極が形成される。
図1は、液晶表示装置の基本構成を示す構成図であって、複数のゲートラインとデータラインとが交叉配置され、各ゲートラインとデータラインとが交叉する部位に薄膜トランジスタが配置され、画像をディスプレイする液晶パネル11と、前記液晶パネル11のデータラインを駆動するための駆動電圧を印加するソースドライバIC13と、前記液晶パネル11のゲートラインを駆動するための駆動電圧を印加するゲートドライバIC15とからなる。
そして、図示してはいないが、前記ソースドライバIC13及びゲートドライバIC15に各種コントロール信号を提供する周辺回路を含むが、前記周辺回路にはLVDS部、タイミングコントローラー等がある。
前記ゲートドライバIC15の動作は図2のようなタイミング図で説明することができる。
即ち、図2に示すように、ゲートドライバICにはクロック(Clock)として作用する3.3VレベルのCPV信号が入力され、このようなレベルのスタートパルス(Start Pulse)として作用するSTV信号が入力されると、前記STV信号がハイレベルである時、前記CPV信号が立ち上がる(Rising)時点で出力1(Out1)が選択され、次のラインにシフト(Shift)され、これが次のラインのスタートパルスとして作用して前記CPV信号が立ち上がる時点で出力が選択される構造で動作する。
このように、次のラインにシフトされながら選択されたゲート出力は図3に示すように、チップの内部のシフトレジスタ部15a、レベルシフト部15b及びバッファ15cを経て液晶パネル11に印加される。その際、前記液晶パネル11に印加される電圧は液晶を駆動するための電圧であるゲートオン/オフ電圧レベルである。
しかし、前記のような液晶表示装置は、IC単一チップからなる、外部回路で液晶セルが駆動することができる電圧を作って印加するので、液晶表示装置の見掛け仕様の自由度が劣る短所があった。
ここで、前記の短所を補うため、図4のようなシフトレジスタと図5のようなレベルシフタが提案されたところがある(特許文献1)。
即ち、図4に示すシフトレジスタは、m×n画素アレイ(Pixel Array)を駆動するために、スタートパルス入力ラインに従属接続されたn個のステージ等121ないし12nと、n個のステージ等の出力ライン等と従属されたn個のレベルシフタ等131ないし13nとを備える。これらのn個のレベルシフタ等131ないし13nと出力ライン等141ないし14nは、画素アレイに含まれたn個のローライン等ROW1ないしROWnに各々接続される。
第1ステージ121はスタートパルスSP及び4個のクロック信号C1ないしC4の中、2つのクロック信号により制御され、1つのクロック信号を次のステージ122及び第1レベルシフタ131に出力し、第1レベルシフタ131は第1ステージ121から出力される4個のクロック信号の中、第1ステージに入力されない1つのクロック信号が入力される。次に、第1レベルシフタ131は入力されるクロック信号により制御され画素列に接続されたローライン等ROWiを選択することになる。
一方、図5に図示されたレベルシフタは、各ステージ等121ないし12nは以前のステージ12i−1の第4ノードP4i及びステージ12iの第1ノードP1との間に接続された第1NMOSトランジスタT1と、第1ノードP1、第2ノードP2及び基底電圧ライン10間に接続された第2NMOSトランジスタT2と、供給ライン8、第2クロック信号ライン6c及び第2ノードP2間に接続された第3NMOSトランジスタT3と、第2ノードP2及び基底電圧ライン10間に接続された第4NMOSトランジスタT4と、第3ノードP3及び基底電圧ライン10間に接続された第1キャパシタCgdと、第1ノードP1、第1クロック信号ライン6a及び第3ノードP3間に接続された第5NMOSトランジスタT5と、第2ノードP2、第3ノードP3及び基底電圧ライン10間に接続された第6NMOSトランジスタT6を備える。
そして、各レベルシフタは、第2クロック信号ライン6b、第5ノードP5及び第6ノードP6間に接続された第7NMOSトランジスタT7と、第5ノードP5、ハイ供給電圧ライン11及び第6ノードP6間に接続された第8NMOSトランジスタT8と、第6ノードP6及び出力ライン14i間に接続された第2キャパシタCLSと、出力ライン14i、ハイ供給ライン11及び第8NMOSトランジスタT8のソース電極間に接続された第9NMOSトランジスタT9と、出力ライン14i、基底電圧ライン10及び第7NMOSトランジスタT7のゲート電極間に接続された第10NMOSトランジスタT10とを備える。
しかし、前記のような構造のレベルシフタを内蔵すると、内部ゲートラインの遅延に対する対策がなく、前記レベルシフタを液晶パネルに内蔵することにより正確なレベルの調整が困難であるのみならず、それによって、シフトレジスタが駆動できない問題があった。
特開2002−311903号公報
本発明は、前記の従来の技術の問題を解決するために案出したものであって、液晶パネルにはシフトレジスタを内蔵し、その外部にDCレベルは勿論、ACレベル調整可能なインタフェース回路を構成して前記レベル調整された信号をシフトレジスタに入力することにより、素子による損失補償と共に、内蔵されたシフトレジスタの抵抗素子による損失を補償することができる液晶表示装置の駆動回路を提供することを目的とする。
前記の目的の達成のための本発明に係る液晶表示装置の駆動回路は、ゲートドライバICに内蔵されたシフトレジスタに信号を印加するための液晶表示装置の駆動回路において、
ゲートクロック信号とスタートパルスとを入力とし、ゲートドライバICのクロック信号である第1クロック信号と前記第1クロック信号の反転信号である第2クロック信号及びスタートパルス入力信号を出力するクロック発生部と、
前記クロック発生部から出力される前記第1、第2クロック信号及びスタートパルス入力信号を増幅する信号増幅部と、前記第1、第2クロック信号及びスタートパルス入力信号のDC及びACレベルを調整した後、増幅して前記シフトレジスタに出力するDC及びACレベル調整部を含み、前記DC及びACレベル調整部において、DCレベル調整部によりレベル調整された前記第1、第2クロック信号及びスタートパルス入力信号は増幅部のそれぞれのノンインバート端子に入力され、増幅部のそれぞれのOUT A端子から出力された前記第1、第2クロック信号及びスタートパルス入力信号は前記ACレベル調整部によりレベル調整され、増幅部のインバート端子は抵抗R0を通じてGNDに連結され、ノンインバート端子に入力される信号と端子OUT_Aから出力される信号間の増幅度において、前記抵抗R0は利得関数として作用し、前記DC及びACレベル調整部は、ゲートオンプルアップ及びゲートオフプルダウン電圧を可変抵抗で利得調整することによりDCレベルを調整するDCレベル調整部と、可変抵抗を用いた利得調整を通じて前記DCレベルが調整された前記第1、第2クロック信号及びスタートパルス入力信号のACレベルを調整するACレベル調整部と、差動増幅器を用いて、前記DC及びACレベルが調整された前記第1、第2クロック信号及びスタートパルス入力信号をバッファリングする前記バッファ部を含んでなることを特徴とする。
ここで、前記クロック発生部は、前記第2クロック信号を反転させて第1クロック信号に出力するインバータと、前記インバータの出力信号及びハイレベルを入力とし、スタートパルスを選択信号とするMUXと、前記MUXの出力信号が入力端子に入力され、垂直同期信号である前記ゲートクロック信号をクロック信号として前記第2クロック信号を出力する第1フリップフロップと、前記スタートパルスが入力端子に入力され、前記ゲートクロック信号をクロック信号として前記スタートパルス入力信号を出力する第2フリップフロップを含んでなる。
その際、前記クロック発生部に入力される前記ゲートクロック信号及び前記スタートパルスと比べて、前記レベル調整部に入力される前記第1、第2クロック信号及び前記スタートパルス入力信号は2倍の周期になることを特徴とする。
また、前記DC及びACレベル調整部における、前記DCレベルは、前記ゲートオン電圧とゲートオフ電圧との間のレベルに調整されることが望ましい。
本発明によれば、液晶表示装置の駆動回路は、次のような効果が得られる。
シフトレジスタを内蔵した液晶表示装置の駆動回路において、前記シフトレジスタに入力される信号はDCレベルのみならず、ACレベルが調整された値が入力されるので、素子による損失を補償することができ、液晶表示装置に内蔵されたシフトレジスタの抵抗素子による損失をも補償することができ、外部回路に対する自由度が増加する効果が得られる。
以下、本発明による液晶表示装置の駆動回路を実施するための最良の形態について図を参照して説明する。
図6は、本発明の実施の形態に係る液晶表示装置の構成ブロック図であり、図7ないし図8は、図6の部分的回路構成図である。参考に、図7は図6に図示されたクロック発生部の回路構成図であり、図8は図6に図示されたDA及びACレベル調整部及びバッファ部の回路的構成図である。
先ず、図6に示すように、本発明に係る液晶表示装置の駆動回路は、CPV信号とSTV信号とを入力としてゲートドライバICのクロック信号である第1クロック信号CLK1と、前記第1クロック信号CLK1の反転信号である第2クロック信号CLK2及びスタートパルス入力信号INPUTを出力するクロック発生部61と、前記クロック発生部61から出力される信号を増幅する信号増幅部63と、前記信号増幅部63から出力される信号のDCレベル及びACレベルを調整するDC/ACレベル調整部65と、前記レベルが調整された信号をバッファリングした後、シフトレジスタ部に出力するバッファ部67とからなる。
このような駆動回路は、DC及びACレベルが調整された信号がシフトレジスタに入力されてゲートにシフトされることにより、ゲートラインを順次駆動するための回路であって、前記クロック発生部61は図7に示すように、インバータ61aと、MUX61bと、第1、第2フリップフロップ61c、61dとからなる。
その際、前記第1、第2フリップフロップ61c、61dは、Dフリップフロップ(Flip/Flop)からなることが望ましい。
以下、図7のように構成されたクロック発生部の動作を説明する。
第2クロック信号CLK2がインバータ61aを通過することになると、反転されて第1クロック信号CLK1となり、前記インバータ61aから出力される第1クロック信号CLK1は選択信号をSTV信号とするMUX61bに入力される。
前記MUX61bの出力信号は、クロック信号としてCPV信号が入力される第1フリップフロップ61cのD端子に入力され、前記第1フリップフロップ61cはクロック発生部61の出力信号となる第2クロック信号CLK2を出力することになる。
一方、クロック信号としてCPV信号が入力される第2フリップフロップ61dのD端子にはSTV信号が入力され、前記第2フリップフロップ61dは前記クロック発生部61の出力信号となるスタートパルス入力信号INPUTを出力することになる。
その際、クロック発生部61から出力される第1クロック信号CLK1は前記インバータ61aから出力される信号となる。
このような過程を通じてクロック発生部61から出力される第1クロック信号CLK1、第2クロック信号CLK2及びスタートパルス入力信号INPUTは、DC/ACレベルが調整された後、シフトレジスタに入力される。
これを図8を参照して、より具体的に説明する。参考に、説明の理解を容易にするために、信号増幅部に入力される第1クロック信号をSLK1とし、第2クロック信号をSCLK2とし、スタートパルス入力信号をSINPUTと定義して説明する。そして、前記SCLK1、SCLK2及びSINPUTの各々は、CLK1、CLK2及びINPUTと波形は同じであるが、レベルが0Vから3.3Vの信号である。
即ち、図8に示すように、SCLK1が増幅部のノンインバート(Non−invert)端子(+IN_A)に入力され、インバート(−IN_A)は抵抗R0を通じてGNDに連結されるが、前記抵抗R0は増幅度の利得関数として作用する。
また、電源として、+端子(V+)にはゲートオン電圧であるVONが入力され、−端子(V−)にはゲートオフ電圧であるVSSが入力される。また、VON電圧とVSS電圧をプル−アップ、プル−ダウン電圧に連結し、その入力をSCLK1に連結するとDCレベル調整部“A”が構成される。
前記DCレベル調整部“A”から出力されるCLK01は、バッファを通じて最終的にCLK1に出力される。
このような方法で、SCLK2を入力すると、最終的にCLK2が出力され、SINPUTを入力すると、最終的にINPUTが出力される。
このように、第1フリップフロップ61cのD端子にMUX61bの出力信号が入力され、前記第1フリップフロップ61cのクロック信号でCPV信号が入力されるが、前記MUX61bの出力信号がハイレベルの場合は、CPV信号の立ち上がりの際、ハイに出力し、その他の場合はその出力のインバージング信号が出力されるが、その出力は図9のCLK2のような波形であるSCLK2が出力される。これは、図9において、CPV信号入力の2分周された波形で出力されることが分る。
また、前記SCLK2がインバータを通過してその波形がSCLK2と反対の波形を有するSCLK1が出力されるが、これは図9のCLK1とは波形が同じ、レベルのみ異なるSCLK1が出力される。
また、第2フリップフロップ61dは、クロック信号にCPV信号を使用し、入力端子であるD端子にはSTV信号が入力され、CPV信号の立ち上がりエッジでハイレベルとなり、その以外にはローレベルに出力されるSINPUTとなるが、これは、図9のINPUTの波形と同じ、レベルのみ異なる出力となる。
前記のSINPUT、SCLK1及びSCLK2のレベルは上述べのように、一例として3.3Vの波形であり、図9のINPUT、CLK1及びCLK2とレベルのみ異なり、周波数は同じ波形である。
従って、SCLK1が増幅部のノンインバート端子(+IN_A)に入り、この入力端子からVONのプル−アップ、VSSにプル−ダウンに接続されたSCLK1はVR301によりそのDCレベルが調整される。このレベルの調整範囲はVONが+18V、VSSが−15Vの場合、前記のVONとVSSレベルとの間でDCレベルの調整が可能となる。
このような過程を通じて、DCレベルが調整された信号は増幅部でACレベル調整部“B”のセッティング値により増幅することになる。その際、図8において、ACレベル調整部はVR300により利得(Gain)が調整されて増幅がなされる。
このように、DCレベルとACレベルとが調整された信号は図9に示すCLK1、CLK2及びINPUTのように出力され、前記増幅された信号はIC300を通じてバッファを経てシフトレジスタに入力される。
以上で本発明に関する好ましい実施例を説明したが、本発明は前記実施例に限定されず、その技術的範囲内において、本発明の実施例から当該発明が属する技術分野で通常の知識を有する者により容易に変更され得るであろう。
液晶表示装置の基本構成を示す構成図である。 従来のゲートドライバICの動作タイミング図である。 従来のゲートドライバICの構成図である。 従来の技術に係るシフトレジスタの構成図である。 従来の技術に係るレベルシフタの構成図である。 本発明の液晶表示装置の駆動回路のブロック構成図である。 図6のクロック発生部のブロック構成図である。 図6のDC及びACレベル調整部とバッファ部の回路的構成図である。 本発明の液晶表示装置の駆動回路の動作タイミング図である。
符号の説明
61 クロック発生部
61a インバータ
61b MUX
61c、61d 第1、第2フリップフロップ
63 信号増幅部
65 DC及びACレベル調整部
67 バッファ部

Claims (4)

  1. ゲートドライバICに内蔵されたシフトレジスタに信号を印加するための液晶表示装置
    の駆動回路において、
    ゲートクロック信号とスタートパルスとを入力とし、ゲートドライバICのクロック信号である第1クロック信号と前記第1クロック信号の反転信号である第2クロック信号及びスタートパルス入力信号を出力するクロック発生部と、
    前記クロック発生部から出力される前記第1、第2クロック信号及びスタートパルス入力信号を増幅する信号増幅部と、
    前記第1、第2クロック信号及びスタートパルス入力信号のDC及びACレベルを調整
    した後、増幅して前記シフトレジスタに出力するDC及びACレベル調整部を含み、
    前記DC及びACレベル調整部において、DCレベル調整部によりレベル調整された前記第1、第2クロック信号及びスタートパルス入力信号は増幅部のそれぞれのノンインバート端子に入力され、増幅部のそれぞれのOUT A端子から出力された前記第1、第2クロック信号及びスタートパルス入力信号は前記ACレベル調整部によりレベル調整され、
    増幅部のインバート端子は抵抗R0を通じてGNDに連結され、ノンインバート端子に入力される信号と端子OUT_Aから出力される信号間の増幅度において、前記抵抗R0は利得関数として作用し、
    前記DC及びACレベル調整部は、ゲートオンプルアップ及びゲートオフプルダウン電圧を可変抵抗で利得調整することによりDCレベルを調整するDCレベル調整部と、
    可変抵抗を用いた利得調整を通じて前記DCレベルが調整された前記第1、第2クロッ
    ク信号及びスタートパルス入力信号のACレベルを調整するACレベル調整部と、
    差動増幅器を用いて、前記DC及びACレベルが調整された前記第1、第2クロック信
    号及びスタートパルス入力信号をバッファリングする前記バッファ部を含んでなることを特徴とする液晶表示装置の駆動回路。
  2. 前記クロック発生部は、前記第2クロック信号を反転させて第1クロック信号に出力するインバータと、
    前記インバータの出力信号及びハイレベルを入力とし、スタートパルスを選択信号とするMUXと、
    前記MUXの出力信号が入力端子に入力され、垂直同期信号である前記ゲートクロック信号をクロック信号として前記第2クロック信号を出力する第1フリップフロップと、
    前記スタートパルスが入力端子に入力され、前記ゲートクロック信号をクロック信号として前記スタートパルス入力信号を出力する第2フリップフロップを含んでなることを特徴とする請求項1記載の液晶表示装置の駆動回路。
  3. 前記クロック発生部に入力される前記ゲートクロック信号及び前記スタートパルスと比べて、前記レベル調整部に入力される前記第1、第2クロック信号及び前記スタートパルス入力信号は2倍の周期になることを特徴とする請求項1記載の液晶表示装置の駆動回路。
  4. 前記DCレベルは、前記ゲートオン電圧とゲートオフ電圧との間のレベルに調整される
    ことを特徴とする請求項1記載の液晶表示装置の駆動回路。
JP2004269007A 2003-12-30 2004-09-15 液晶表示装置の駆動回路 Expired - Lifetime JP4730727B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020030100227A KR20050068608A (ko) 2003-12-30 2003-12-30 액정표시장치의 구동회로
KR2003-100227 2003-12-30

Publications (2)

Publication Number Publication Date
JP2005196123A JP2005196123A (ja) 2005-07-21
JP4730727B2 true JP4730727B2 (ja) 2011-07-20

Family

ID=34737928

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004269007A Expired - Lifetime JP4730727B2 (ja) 2003-12-30 2004-09-15 液晶表示装置の駆動回路

Country Status (5)

Country Link
US (1) US7342576B2 (ja)
JP (1) JP4730727B2 (ja)
KR (1) KR20050068608A (ja)
CN (1) CN100377199C (ja)
TW (1) TWI268471B (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070040789A1 (en) * 2005-08-17 2007-02-22 Samsung Electronics Co., Ltd. Protection device for gate integrated circuit, gate driver, liquid crystal display including the same and method of protecting a gate IC in a display
JP2007178784A (ja) * 2005-12-28 2007-07-12 Oki Electric Ind Co Ltd 駆動装置
KR101219043B1 (ko) 2006-01-26 2013-01-07 삼성디스플레이 주식회사 표시 장치 및 그 구동 장치
KR100748321B1 (ko) * 2006-04-06 2007-08-09 삼성에스디아이 주식회사 주사 구동회로와 이를 이용한 유기 전계발광 표시장치
KR101344835B1 (ko) * 2006-12-11 2013-12-26 삼성디스플레이 주식회사 게이트 구동 신호 지연을 감소시키는 방법 및 액정 표시장치
US20080211760A1 (en) * 2006-12-11 2008-09-04 Seung-Soo Baek Liquid Crystal Display and Gate Driving Circuit Thereof
TWI400676B (zh) * 2008-10-28 2013-07-01 Hannstar Display Corp 顯示器及用於顯示器的閘極波型產生方法與電路
KR101542506B1 (ko) * 2009-03-02 2015-08-06 삼성디스플레이 주식회사 액정 표시 장치
CN101819744B (zh) * 2010-04-28 2012-08-29 友达光电股份有限公司 栅极驱动器及其所应用的液晶显示器
TWI469150B (zh) * 2011-09-02 2015-01-11 Au Optronics Corp 移位暫存器電路
KR101340197B1 (ko) * 2011-09-23 2013-12-10 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
CN103489484B (zh) 2013-09-22 2015-03-25 京东方科技集团股份有限公司 一种移位寄存器单元及栅极驱动电路
KR102114155B1 (ko) * 2013-10-01 2020-05-25 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN104008717B (zh) * 2014-05-19 2016-05-04 华南理工大学 平板显示器的栅极驱动电路及其低功耗输出模块
CN104992673B (zh) 2015-07-23 2017-09-22 京东方科技集团股份有限公司 一种反相器、栅极驱动电路和显示装置
CN108573681B (zh) * 2017-03-13 2020-12-15 群创光电股份有限公司 显示装置及其驱动方法
CN108806583B (zh) * 2018-07-05 2020-12-01 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、移位寄存器和显示装置
CN109639259B (zh) * 2018-12-05 2022-07-22 惠科股份有限公司 扩展频谱的方法、芯片、显示面板及可读存储介质

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4277676A (en) * 1979-05-07 1981-07-07 Pileco, Inc. Apparatus for measuring the fall height of a pile driver ram
JPS63198407A (ja) * 1987-02-13 1988-08-17 Hitachi Shonan Denshi Kk オフセツト調整回路
JP2729057B2 (ja) * 1988-08-10 1998-03-18 日本電気アイシーマイコンシステム株式会社 電力増幅装置
JPH08110508A (ja) * 1994-10-11 1996-04-30 Casio Comput Co Ltd 液晶駆動方法
JP3679873B2 (ja) * 1995-10-16 2005-08-03 株式会社東芝 表示装置
JPH09130215A (ja) * 1995-11-06 1997-05-16 Sumitomo Metal Ind Ltd 交流波形のレベルシフト回路
KR100242244B1 (ko) * 1997-08-09 2000-02-01 구본준 스캐닝 회로
US6437766B1 (en) * 1998-03-30 2002-08-20 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals
JP3680601B2 (ja) * 1998-05-14 2005-08-10 カシオ計算機株式会社 シフトレジスタ、表示装置、撮像素子駆動装置及び撮像装置
JP3602343B2 (ja) * 1998-09-02 2004-12-15 アルプス電気株式会社 表示装置
TW567363B (en) * 1999-05-14 2003-12-21 Seiko Epson Corp Method for driving electrooptical device, drive circuit, electrooptical device, and electronic device
JP3588020B2 (ja) * 1999-11-01 2004-11-10 シャープ株式会社 シフトレジスタおよび画像表示装置
JP3596471B2 (ja) * 2000-03-27 2004-12-02 セイコーエプソン株式会社 電気光学装置、その製造方法および電子機器
JP3890948B2 (ja) * 2001-10-17 2007-03-07 ソニー株式会社 表示装置
JP3890949B2 (ja) * 2001-10-17 2007-03-07 ソニー株式会社 表示装置
JP3968499B2 (ja) * 2001-10-17 2007-08-29 ソニー株式会社 表示装置
US7050036B2 (en) * 2001-12-12 2006-05-23 Lg.Philips Lcd Co., Ltd. Shift register with a built in level shifter

Also Published As

Publication number Publication date
US7342576B2 (en) 2008-03-11
KR20050068608A (ko) 2005-07-05
TW200527365A (en) 2005-08-16
TWI268471B (en) 2006-12-11
JP2005196123A (ja) 2005-07-21
CN100377199C (zh) 2008-03-26
US20050151715A1 (en) 2005-07-14
CN1637829A (zh) 2005-07-13

Similar Documents

Publication Publication Date Title
JP4730727B2 (ja) 液晶表示装置の駆動回路
US9148134B2 (en) Data driver, display panel driving device, and display device
JP4847702B2 (ja) 表示装置の駆動回路
US9129576B2 (en) Gate driving waveform control
US6724361B1 (en) Shift register and image display device
JP3144166B2 (ja) 低振幅入力レベル変換回路
US7190342B2 (en) Shift register and display apparatus using same
WO2018028008A1 (zh) Goa电路
JP2007034305A (ja) 表示装置
CN101105918A (zh) 图像显示装置
US20050206629A1 (en) [source driver and liquid crystal display using the same]
JP3588033B2 (ja) シフトレジスタおよびそれを備えた画像表示装置
US20110169723A1 (en) Level Shift Circuit, Liquid Crystal Display Device and Charge Sharing Method
CN105446402B (zh) 可控电压源、移位寄存器及其单元和一种显示器
US7362624B2 (en) Transistor level shifter circuit
WO2020140321A1 (zh) Goa扫描电路和液晶显示装置
KR100789153B1 (ko) 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
TWI407401B (zh) 位準移位器、時脈輸出訊號的產生方法以及相應的平面顯示裝置
WO2013161184A1 (ja) レベル変換回路、及びそれを用いた液晶表示装置
WO2012077570A1 (ja) 液晶表示装置
KR101143803B1 (ko) 쉬프트 레지스터 및 그 구동 방법
US20050073349A1 (en) Voltage level transferring circuit
CN114023281B (zh) 移位寄存器、栅极驱动电路和显示装置
JP5937168B2 (ja) ゲートドライバ及び関連する回路バッファ
KR20050104891A (ko) 쉬프트 레지스터 및 그 구동 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050713

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090331

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20090630

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20090703

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100406

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100706

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101116

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110216

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110405

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110412

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140428

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4730727

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250