JP4238200B2 - 自動利得制御装置 - Google Patents
自動利得制御装置 Download PDFInfo
- Publication number
- JP4238200B2 JP4238200B2 JP2004340198A JP2004340198A JP4238200B2 JP 4238200 B2 JP4238200 B2 JP 4238200B2 JP 2004340198 A JP2004340198 A JP 2004340198A JP 2004340198 A JP2004340198 A JP 2004340198A JP 4238200 B2 JP4238200 B2 JP 4238200B2
- Authority
- JP
- Japan
- Prior art keywords
- gain
- code
- unit
- value
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000001514 detection method Methods 0.000 claims description 20
- 230000003321 amplification Effects 0.000 claims description 8
- 238000006243 chemical reaction Methods 0.000 claims description 8
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 8
- 238000009825 accumulation Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 10
- 238000004891 communication Methods 0.000 description 7
- 238000001914 filtration Methods 0.000 description 4
- 230000001186 cumulative effect Effects 0.000 description 3
- 238000011084 recovery Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/38—Demodulator circuits; Receiver circuits
- H04L27/3809—Amplitude regulation arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3036—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Control Of Amplification And Gain Control (AREA)
- Circuits Of Receivers In General (AREA)
Description
2 利得コード発生部
3 利得制御電圧発生部
I1 自動利得制御部
I2 アナログ信号処理部
Claims (4)
- 可変利得増幅器の出力信号が目標利得レベルを有するよう可変利得増幅器の利得を制御する自動利得制御装置において、
上記可変利得増幅器から出力された信号の平均電力を求めて2進コードに出力する電力検出部と、
上記電力検出部から出力された平均電力コードから上記平均電力値に対応する利得コードを発生させる利得コード発生部と、
上記利得コード発生部から出力された利得コードと上記可変利得増幅部の出力信号に対する目標利得コードの偏差を算出してエラーコードを検出し上記エラーコードから利得偏差を補償する利得制御電圧を発生させる利得制御電圧発生部とを備え、
上記利得コード発生部は
上記電力検出部から出力された平均電力値の2進値から、2進の「1」値が最初にあらわれる最上位ビット(MSB:Most Significant Bit)の位置値を出力する符号化部と、
上記符号化部の出力値から当該可変利得増幅器の出力値が最高最低利得レベルを外れるかを検出するアンダーフロー/オーバーフロー検出部と、
上記符号化部の出力値と上記アンダーフロー/オーバーフロー検出部から検出されたアンダーフロー及びオーバーフロー発生有無に応じるベースレベルの利得コードを発生させるベースレベル利得コード発生部と、
上記符号化部の出力値と上記アンダーフロー/オーバーフロー検出部から検出されたアンダーフロー/オーバーフロー発生有無とオフセットレベルの利得コードを発生させるオフセットレベル利得コード発生部と、
上記ベースレベル利得コードとオフセットレベル利得コードとを合わせて、上記電力検出部から検出された平均電力に対応する利得コードを出力する加算器と、
を備え、
上記ベースレベル利得コード発生部は、
アンダーフローの発生有無に応じて符号化部の出力とアンダーフロー発生時のベースレベル利得コード中一つを選択する第1マルチプレクサと、
オーバーフローの発生有無に応じて上記第1マルチプレクサの出力とオーバーフロー発生時のベースレベル利得コード値中一つを選択する第2マルチプレクサと、
上記第2マルチプレクサの出力値を最大利得値に対する電力ビット列中1の値があらわれる位置値から減算する減算部と、
上記減算部の出力値を2倍の電力間に存在する利得レベル数だけ乗じてベースレベル利得コードで出力する乗算器と、
を備えることを特徴とする自動利得制御装置。 - 可変利得増幅器の出力信号が目標利得レベルを有するよう可変利得増幅器の利得を制御する自動利得制御装置において、
上記可変利得増幅器から出力された信号の平均電力を求めて2進コードに出力する電力検出部と、
上記電力検出部から出力された平均電力コードから上記平均電力値に対応する利得コードを発生させる利得コード発生部と、
上記利得コード発生部から出力された利得コードと上記可変利得増幅部の出力信号に対する目標利得コードの偏差を算出してエラーコードを検出し上記エラーコードから利得偏差を補償する利得制御電圧を発生させる利得制御電圧発生部とを備え、
上記利得コード発生部は
上記電力検出部から出力された平均電力値の2進値から、2進の「1」値が最初にあらわれる最上位ビット(MSB:Most Significant Bit)の位置値を出力する符号化部と、
上記符号化部の出力値から当該可変利得増幅器の出力値が最高最低利得レベルを外れるかを検出するアンダーフロー/オーバーフロー検出部と、
上記符号化部の出力値と上記アンダーフロー/オーバーフロー検出部から検出されたアンダーフロー及びオーバーフロー発生有無に応じるベースレベルの利得コードを発生させるベースレベル利得コード発生部と、
上記符号化部の出力値と上記アンダーフロー/オーバーフロー検出部から検出されたアンダーフロー/オーバーフロー発生有無とオフセットレベルの利得コードを発生させるオフセットレベル利得コード発生部と、
上記ベースレベル利得コードとオフセットレベル利得コードとを合わせて、上記電力検出部から検出された平均電力に対応する利得コードを出力する加算器と、
を備え、
上記オフセットレベル利得コード発生部は、
符号化部の出力値の最上位ビット位置値からオフセットレベル数だけビット列を選択するオフセットビット列選択部と、
上記オフセットビット列選択部から選択されたビット列(NB Bits)を連鎖的に連結する連結部と、
上記連結部の出力値を
アンダーフローの発生有無に応じて上記減算部の出力値とアンダーフロー発生時のオフセットレベル値中一つを選択する第3マルチプレクサと、
オーバーフローが発生した場合のオフセットレベルと上記第3マルチプレクサ値中一つをオーバーフローの発生有無に応じて選択する第4マルチプレクサと、
を備えることを特徴とする自動利得制御装置。 - 可変利得増幅器の出力信号が目標利得レベルを有するよう可変利得増幅器の利得を制御する自動利得制御装置において、
上記可変利得増幅器から出力された信号の平均電力を求めて2進コードに出力する電力検出部と、
上記電力検出部から出力された平均電力コードから上記平均電力値に対応する利得コードを発生させる利得コード発生部と、
上記利得コード発生部から出力された利得コードと上記可変利得増幅部の出力信号に対する目標利得コードの偏差を算出してエラーコードを検出し上記エラーコードから利得偏差を補償する利得制御電圧を発生させる利得制御電圧発生部とを備え、
上記利得コード発生部は
上記電力検出部から出力された平均電力値の2進値から、2進の「1」値が最初にあらわれる最上位ビット(MSB:Most Significant Bit)の位置値を出力する符号化部と、
上記符号化部の出力値から当該可変利得増幅器の出力値が最高最低利得レベルを外れるかを検出するアンダーフロー/オーバーフロー検出部と、
上記符号化部の出力値と上記アンダーフロー/オーバーフロー検出部から検出されたアンダーフロー及びオーバーフロー発生有無に応じるベースレベルの利得コードを発生させるベースレベル利得コード発生部と、
上記符号化部の出力値と上記アンダーフロー/オーバーフロー検出部から検出されたアンダーフロー/オーバーフロー発生有無とオフセットレベルの利得コードを発生させるオフセットレベル利得コード発生部と、
上記ベースレベル利得コードとオフセットレベル利得コードとを合わせて、上記電力検出部から検出された平均電力に対応する利得コードを出力する加算器と、
を備え、
上記アンダーフロー/オーバーフロー感知部は、
アンダーフローの発生条件と上記符号化部の出力値とを比較して発生条件より小さい値のビット位置値が入力されると、アンダーフロー発生信号を出力する第1比較器と、
オーバーフローの発生条件と上記符号化部の出力値とを比較して、オーバーフロー発生条件より大きい値のビット位置値が入力されるとオーバーフロー発生信号を出力する第2比較器と、
を備えることを特徴とする自動利得制御装置。 - 可変利得増幅器の出力信号が目標利得レベルを有するよう可変利得増幅器の利得を制御する自動利得制御装置において、
上記可変利得増幅器から出力された信号の平均電力を求めて2進コードに出力する電力検出部と、
上記電力検出部から出力された平均電力コードから上記平均電力値に対応する利得コードを発生させる利得コード発生部と、
上記利得コード発生部から出力された利得コードと上記可変利得増幅部の出力信号に対する目標利得コードの偏差を算出してエラーコードを検出し上記エラーコードから利得偏差を補償する利得制御電圧を発生させる利得制御電圧発生部とを備え、
上記利得制御電圧発生部は、
上記利得コード発生部から発生された可変利得増幅器の出力に対する平均電力に対応する利得コードと目標利得コードを減算してエラーコード値を求める減算部と、
上記可変利得増幅器の制御電圧に対する利得の極性に応じて上記減算部から出力されたエラーコード値の極性を調整する極性制御部と、
上記減算部から求められたエラーコード値の大きさに応じて利得ループ係数を選択する利得ロック点検部と、
上記利得ロック点検部から選択された利得ループ係数と単位レベル利得を乗じて単位レベル利得に対するデジタル/アナログ変換コードを発生させるDACコード発生部と、
上記極性制御部から出力されたエラーコードと上記DACコード発生部の単位レベルDACコードとを乗じて利得補償コードを求め、これを補償値に累積させる累積部と、
上記累積部から出力された利得制御コードをアナログ電圧に変換するデジタル/アナログ変換部と、
を備え、
上記DACコード発生部は、
単位レベル利得に対するデジタルアナログ変換(DAC)コードを計算する単位レベル利得DACコード発生部と、
上記利得ロック点検部から発生された利得ループ係数選択信号に応じて対応する利得ループ係数を選択する選択器と、
上記選択器から選択された利得ループ係数に上記単位レベル利得DACコード発生部のDACコードを乗じる乗算器と、
を備え、
上記単位レベル利得DACコード発生部は、
V dac_range がDACの出力電圧の範囲であり、
S G が制御電圧に対する利得の勾配であり、
G c が利得定数(gain constant)であるとした場合に、
総利得レベル数N LO から、単位利得レベルであるG dB Lstep を、
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030093553A KR100592879B1 (ko) | 2003-12-19 | 2003-12-19 | 자동이득 제어 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005184794A JP2005184794A (ja) | 2005-07-07 |
JP4238200B2 true JP4238200B2 (ja) | 2009-03-11 |
Family
ID=34675841
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004340198A Expired - Fee Related JP4238200B2 (ja) | 2003-12-19 | 2004-11-25 | 自動利得制御装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7436913B2 (ja) |
JP (1) | JP4238200B2 (ja) |
KR (1) | KR100592879B1 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2006115254A1 (ja) * | 2005-04-25 | 2006-11-02 | Matsushita Electric Industrial Co., Ltd. | 自動利得制御回路、および信号再生装置 |
JP2007089053A (ja) * | 2005-09-26 | 2007-04-05 | Matsushita Electric Works Ltd | 無線受信装置及び無線受信方法 |
KR100820824B1 (ko) * | 2006-03-02 | 2008-04-10 | 엘지전자 주식회사 | 디지털 자동 게인 보상장치 및 그 방법 |
TWI392227B (zh) * | 2009-07-22 | 2013-04-01 | Sunplus Technology Co Ltd | 具有遲滯切換的自動增益控制系統 |
CN101989843B (zh) * | 2009-07-29 | 2013-10-30 | 凌阳科技股份有限公司 | 具有迟滞切换的自动增益控制系统 |
US8401129B2 (en) * | 2009-11-19 | 2013-03-19 | Techwell Llc | Digital automatic gain control |
US10620802B1 (en) * | 2015-08-10 | 2020-04-14 | Cadence Design Systems, Inc. | Algorithmic modeling interface process |
KR102593635B1 (ko) | 2018-04-11 | 2023-10-26 | 한국전자통신연구원 | 공진기 기반 센서 및 그의 감지 방법 |
TWI839909B (zh) * | 2022-10-24 | 2024-04-21 | 新唐科技股份有限公司 | 增益控制裝置、方法與使用其的資料放大裝置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5776635A (en) * | 1980-10-31 | 1982-05-13 | Hitachi Ltd | Floating multiplying circuit |
JPH04127704A (ja) | 1990-09-19 | 1992-04-28 | Canon Inc | デイジタルagc回路 |
ZA95605B (en) | 1994-04-28 | 1995-12-20 | Qualcomm Inc | Method and apparatus for automatic gain control and dc offset cancellation in quadrature receiver |
US5606284A (en) | 1994-08-26 | 1997-02-25 | Matsushita Electric Industrial Co., Ltd. | Automatic gain control device for producing constant amplitude output signal |
JPH09284073A (ja) | 1996-04-19 | 1997-10-31 | Sony Corp | 自動利得制御回路 |
US6167488A (en) * | 1997-03-31 | 2000-12-26 | Sun Microsystems, Inc. | Stack caching circuit with overflow/underflow unit |
KR100251694B1 (ko) | 1997-10-29 | 2000-04-15 | 윤종용 | 자동이득제어장치 |
JP3534233B2 (ja) | 1999-01-08 | 2004-06-07 | 松下電器産業株式会社 | 自動利得制御方法及びその装置、自動利得制御機能を持った無線通信装置 |
JP2001284996A (ja) | 2000-03-31 | 2001-10-12 | Matsushita Electric Ind Co Ltd | ゲイン制御装置 |
JP3824871B2 (ja) | 2001-02-19 | 2006-09-20 | 三菱電機株式会社 | 自動利得制御装置および復調器 |
US6843597B1 (en) * | 2001-05-15 | 2005-01-18 | Golden Bridge Technology Inc. | Method and apparatus of a fast two-loop automatic gain control circuit |
EP1555764B1 (en) * | 2004-01-16 | 2006-04-12 | Research In Motion Limited | Method and apparatus for compensating code channel power in a transmitter |
-
2003
- 2003-12-19 KR KR1020030093553A patent/KR100592879B1/ko not_active IP Right Cessation
-
2004
- 2004-11-12 US US10/986,645 patent/US7436913B2/en not_active Expired - Fee Related
- 2004-11-25 JP JP2004340198A patent/JP4238200B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR20050061928A (ko) | 2005-06-23 |
KR100592879B1 (ko) | 2006-06-23 |
JP2005184794A (ja) | 2005-07-07 |
US20050135513A1 (en) | 2005-06-23 |
US7436913B2 (en) | 2008-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7773691B2 (en) | Power control system for a continuous time mobile transmitter | |
KR100436187B1 (ko) | 향상된 동적 범위 및 dc 오프셋 정정 기능을 갖춘 무선전화 수신기 및 방법 | |
US8648588B2 (en) | RF detector with crest factor measurement | |
JP2909509B2 (ja) | 自動利得制御回路 | |
US6904274B2 (en) | System and method for inverting automatic gain control (AGC) and soft limiting | |
US6510188B1 (en) | All digital automatic gain control circuit | |
JPH09199961A (ja) | Agc装置 | |
JPWO2008114511A1 (ja) | Agc回路 | |
WO2002087074A2 (en) | Automatic optimization of linearity for envelope feedback rf amplifier linearization | |
JP4238200B2 (ja) | 自動利得制御装置 | |
KR100314334B1 (ko) | 디지털 자동 이득 제어용 리니어라이저 및 이것을 이용한 디지털 자동 이득 제어 회로 | |
JPH09321559A (ja) | 自動利得制御回路 | |
US8461923B2 (en) | Logarithmic mean-square power detector with servo control loop | |
JP2008193242A (ja) | レベル検出器、通信装置及びチューナ | |
HU224584B1 (hu) | Eljárás és berendezés torzítás kompenzálásra | |
US6754256B1 (en) | Searcher for CDMA receiver apparatus | |
JP4820942B2 (ja) | デジタル自動利得制御方法およびデバイス | |
JP4574687B2 (ja) | Rf受信装置 | |
JP2005184847A (ja) | 送信器内で閉ループ・ゲイン制御を提供する際に利用可能なデジタル検出器 | |
JP3211644B2 (ja) | 自動利得制御回路 | |
WO2005025056A1 (ja) | 自動利得制御増幅装置、受信機器及び無線通信機器 | |
KR100325137B1 (ko) | 통신 시스템의 디지털 자동이득제어 장치 | |
US7154424B2 (en) | Digital equalization apparatus | |
KR100625238B1 (ko) | 직교주파수분할 다중접속 시스템의 자동 이득 조절 장치및 그 방법 | |
JP2005214849A (ja) | 自動利得制御回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070806 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070810 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071106 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080219 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20080519 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20080522 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080618 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20081121 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20081219 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111226 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |