JP3927581B2 - 最適同期利得因子を決定する方法 - Google Patents
最適同期利得因子を決定する方法 Download PDFInfo
- Publication number
- JP3927581B2 JP3927581B2 JP2005259286A JP2005259286A JP3927581B2 JP 3927581 B2 JP3927581 B2 JP 3927581B2 JP 2005259286 A JP2005259286 A JP 2005259286A JP 2005259286 A JP2005259286 A JP 2005259286A JP 3927581 B2 JP3927581 B2 JP 3927581B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- video
- digital
- synchronization
- gain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/00127—Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture
- H04N1/00281—Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture with a telecommunication apparatus, e.g. a switched network of teleprinters for the distribution of text-based information, a selective call terminal
- H04N1/00283—Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture with a telecommunication apparatus, e.g. a switched network of teleprinters for the distribution of text-based information, a selective call terminal with a television apparatus
- H04N1/00291—Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture with a telecommunication apparatus, e.g. a switched network of teleprinters for the distribution of text-based information, a selective call terminal with a television apparatus with receiver circuitry
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/00127—Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture
- H04N1/00281—Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture with a telecommunication apparatus, e.g. a switched network of teleprinters for the distribution of text-based information, a selective call terminal
- H04N1/00283—Connection or combination of a still picture apparatus with another apparatus, e.g. for storage, processing or transmission of still picture signals or of information associated with a still picture with a telecommunication apparatus, e.g. a switched network of teleprinters for the distribution of text-based information, a selective call terminal with a television apparatus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/32—Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
- H04N1/32358—Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using picture signal storage, e.g. at transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/12—Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
- H04N5/126—Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/20—Circuitry for controlling amplitude response
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/4448—Receiver circuitry for the reception of television signals according to analogue transmission standards for frame-grabbing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N2201/00—Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
- H04N2201/0077—Types of the still picture apparatus
- H04N2201/0082—Image hardcopy reproducer
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N2201/00—Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
- H04N2201/0077—Types of the still picture apparatus
- H04N2201/0084—Digital still camera
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/907—Television signal recording using static stores, e.g. storage tubes or semiconductor memories
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Human Computer Interaction (AREA)
- Television Signal Processing For Recording (AREA)
- Synchronizing For Television (AREA)
- Television Systems (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Picture Signal Circuits (AREA)
- Color Television Systems (AREA)
Description
本発明は、アナログビデオ信号タイミングを導出するために、ビデオ同期信号をデジタル化及び分析する能力を有するアナログビデオ信号のデジタル化のためのシステムに関する。アナログビデオ信号は、白黒画像と、赤、緑と青に各一つの3つの単色チャネルを具備するカラー画像を表現することができ、低、中又は高ライン率アナログビデオ信号である。
アナログビデオ信号のデジタル化のためのシステムは、ビデオフレームグラバーと呼ばれる。アナログビデオ信号は、画像がビデオモニターにおいて直接に視覚化されるように画像についての情報を担う。デジタル化は、デジタルフォーマットの画像を獲得するために必要である。デジタルフォーマットにおいて、画像は、容易に処理及び記憶され、そして種々の形式のハードコピー装置に正確に送信及び再生される。CT及びMRスキャナーと超音波装置の如く放射線医学診断のための医療システムを含む多数のシステムは、観察対象の電子画像を発生し、ビデオモニターにおいて人による解釈のための画像を表示する。通常、それらは、ハードコピー装置へのデジタル画像伝送手段を有さない。これらの場合に、アナログビデオデータを画像のデジタル表現に変換するビデオフレームグラバーにアナログビデオ信号を分岐することが可能である。こうして獲得されたデジタル画像信号は、白黒写真透明フィルムの如く、ハードコピーに観察対象の画像を記録するために使用される。
ビデオフィルムグラバーは、75オームの特性インピーダンスを有する同軸BNCケーブル又はファイバーオプティックケーブルの如く、バイポーラ素子又は物理的伝送媒体におけるアナログ電圧を標本し、デジタル画像信号を記憶し、その値は、例えば、バイポーラ素子における信号の電圧振幅に比例する。アナログビデオ信号は、画像を表現する。最も簡単な場合に、全画像は、最先ラインから始まって各ライン毎にアナログビデオ信号によって与えられる。各画像ラインごとに、まず、最左データが与えられ、所与のデータの右側のデータが続けられる。同一画像は、主に、ビデオモニターにおける連続的な視覚化のために、繰り返して連続的に送信される。全画像のデータが開始する位置と画像の新ラインが開始する位置を指示するために、特別な信号が、画像を表現するアナログデータとともに、送信される。これらの特別な信号は、同期信号と呼ばれ、”sync”信号と略記される。基本的に、図1に示された如く、画像の第1ラインが続くことを指示するVSYNCと呼ばれる垂直同期信号と、次のラインのビデオデータが続くことを指示するHSYNCと呼ばれる水平同期信号とがある。VSYNC信号は、垂直ドライブと呼ばれる異なる物理的伝送媒体で送信することができる。通常、これは、絶えず、高電圧レベルと、垂直同期の瞬間と一致する立下り縁と、立下り縁の直後の立上り縁とを有する2進信号である。垂直同期信号の2つの立下り縁の間の時間は、フレーム周期と呼ばれる。垂直同期信号の立下り縁と立下り縁の後に生ずる立上り縁の間の時間は、垂直同期チップ幅と呼ばれる。
分離VSYNCの場合に、HSYNC信号も水平ドライブと呼ばれるさらに別の物理的伝送媒体で送信される。HSYNCもまた、水平同期の瞬間と一致する立下り縁と立下り縁の直後の立上り縁を有する2進信号である。水平同期信号の2つの立下り縁の間の時間は、ライン周期と呼ばれる。水平同期信号の立下り縁と立下り縁の後に生ずる立上り縁の間の時間は、水平同期チップ幅と呼ばれる。それから、画像を表現するアナログビデオ信号は、第3物理的伝送媒体において搬送され、デジタル画像信号を発生するためにデジタル化される。両同期信号は、アナログビデオ信号の標本化動作を同期化するために使用される。
HSYNC及びVSYNC信号はまた、一つの物理的伝送媒体において組み合わされ、CSYNC(複合同期)信号と呼ばれる。CSYNC信号におけるHSYNC及びVSYNC信号の間の差は、垂直及び水平同期チップ幅の間の幅差により示される。産業用ビデ
オフォーマットにおいて、垂直同期チップ幅は3ライン周期の大きさである。通常、垂直同期チップ幅は、半ライン周期の鋸歯状パルスが導入されるために、半ライン周期の最小持続時間を有し、一方、水平同期チップ幅は、ライン周期のほんの小部分の持続時間を有する。ビデオフレームグラバーは、VSYNC信号からHSYNC信号を区別することができなければならない。このため、フレームグラバーは、種々の同期チップの持続時間についての情報を有さなければならない。分離CSYNCと純アナログビデオ信号の場合に、2つの物理的伝送媒体が、ビデオ画像を十分に規定するために必要である。
オフォーマットにおいて、垂直同期チップ幅は3ライン周期の大きさである。通常、垂直同期チップ幅は、半ライン周期の鋸歯状パルスが導入されるために、半ライン周期の最小持続時間を有し、一方、水平同期チップ幅は、ライン周期のほんの小部分の持続時間を有する。ビデオフレームグラバーは、VSYNC信号からHSYNC信号を区別することができなければならない。このため、フレームグラバーは、種々の同期チップの持続時間についての情報を有さなければならない。分離CSYNCと純アナログビデオ信号の場合に、2つの物理的伝送媒体が、ビデオ画像を十分に規定するために必要である。
CSYNC信号はまた、純アナログビデオ信号と組み合わされる。その場合に、唯一の物理的伝送媒体が、「複合ビデオ」と呼ばれる必要なビデオ情報のすべてを搬送する。このため、利用可能な電圧範囲は、2つの小範囲に分離される。第1小範囲は、通常0mV〜300mVの低電圧であり、同期信号のために確保される。他方の小範囲は、通常300mV〜1000mVの高電圧であり、純アナログビデオ信号のために確保される。複合ビデオ信号が設けられるならば、ビデオフレームグラバーは、ビデオデータにおける立下り縁が水平又は垂直同期信号に対して取られない如く、ビデオ信号からCSYNC信号を分離することができることは重要である。このため、ビデオフレームグラバーは、上記の電圧小範囲についての知識を有さなければならない。
医療応用における多くのアナログビデオ信号は、フレーム記憶メモリにおけるデジタル画像から導出され、視覚的解釈のためのビデオモニターにおいて連続的に表示されなければならない。フレーム記憶は、フレーム記憶内の固定ベースクロックから導出された率においてアナログ信号を発生する。このベースクロックは、システムのピクセルクロックと呼ばれる。アナログビデオ画像のライン内で、ピクセルクロックの周期毎に、デジタル画像における対応するラインの次のピクセルが、例えば8ビットのデジタル信号からアナログ信号例えばアナログ電圧に、デジタル対アナログ変換器によって変換される。全システムの帯域幅により、アナログ信号は、新ピクセル値がアナログ対デジタル変換器に設けられた後、ピクセルクロック周期の部分においてその目標値に達する。アナログビデオ信号、例えば、連続ピクセルに対して全範囲オン/オフパターンを表現する信号に対して、実最小及び最大目標値は、帯域幅制限により達せられないが、2つのピクセルオンに2つのピクセルオフが続くパターンに対して、目標値は達せられる。
通常、フレーム記憶は、同一ベースクロックから同期信号HSYNCとVSYNCを導出する。このため、ライン周期は、多くの場合に、ピクセルクロック周期の整数倍であり、そしてフレーム周期は、ライン周期の整数倍であるが、ライン周期がピクセル周期のそのような倍数ではないアナログビデオ信号を生成するシステムが存在する。
上記の如く、ビデオフレームグラバーは、同期チップ幅、CSYNCのための電圧小範囲、及び純アナログビデオ信号、等についての知識を有さなければならない。一つの特定ビデオ標準、例えばCCIR625に対して、これらのパラメータのすべては、十分に規定され、ビデオフレームグラバーにおいて一定である。そのような形式のビデオフレームグラバーは、この標準により、アナログビデオ信号をデジタル化することができる。医療応用において、主に画像の特性により、アナログビデオ信号と同期信号は、上記のパラメータに対して特定の設定を有する。このため、これらのパラメータは、ビデオフレームグラバーに対して調整され、実装され、又は通知されなければならない。これらのパラメータの幾つかは、フレーム記憶の製造業者により周知であり、幾つかは、現実に、実装依存性である。さらに、種々の製造業者からフレーム記憶についての情報を収集し、ビデオフレームグラバーを実装する技術者にこの情報を提供することは、かなり不便である。通常、ビデオタイミングの判定は、共通ビデオ信号でトリガーすることができる汎用オシロスコープを使用して手動で行われる。これは、非常にめんどうな作業であり、操作者の多大な熟練を必要とし、幾つかのビデオ信号に対して、オシロスコープの400MHzの帯域幅を必要とする。幾つかのパラメータに対して最も最適な設定を見付けるために、透明写真フィルムの如く、高品質ハードコピーにおいてデジタル画像を再生することが、しばしば必要であった。幾つかの試みが、最適設定を見付けるために必要であった。試みの数が低下されるならば、パラメータの最適下限設定が行われた。これは、ある状況において、
正しい設定に達することを非常に困難又は非常に高価にし、デジタル像の品質を低下させた。これらの画像が、白黒透明写真フィルムの如く、高感光性のハードコピーにおいて再生されるならば、悪いパラメータ設定が、画像の診断品質を劣化させる明らかな見掛けの人為物を生ずる。
正しい設定に達することを非常に困難又は非常に高価にし、デジタル像の品質を低下させた。これらの画像が、白黒透明写真フィルムの如く、高感光性のハードコピーにおいて再生されるならば、悪いパラメータ設定が、画像の診断品質を劣化させる明らかな見掛けの人為物を生ずる。
このため、広範囲のアナログビデオフォーマットに対してビデオタイミングを決定することができるシステムを提供することが、発明の第1目的である。
デジタル化プロセスに対して必要なパラメータを測定することができる、アナログビデオ信号をデジタル化するためのシステムを提供することが、発明の第2目的である。
他の目的は、以後の説明から明らかになるであろう。
本発明に従うと、
ビデオ信号に対応する同期信号のレベルを増幅又は低減するための可変同期利得手段と、増幅又は低減された同期信号をデジタル化するための同期信号デジタイザー手段とを具備するシステムにおける、可変同期利得手段内の最適同期利得因子を決定する方法において、
(a)該同期利得手段内において同期利得因子を実装すること、
(b)該増幅又は低減された同期信号を、異なる2つのデジタルレベルA及びBを有するデジタル標本にデジタル化すること、
(c)少なくとも1つの該デジタルレベルに対して標本数をカウントすること、
(d)少なくとも2つの異なる同期利得因子に対して工程(a)−(c)を繰り返すこと、
(e)最大の同期利得設定に対応する標本カウントから、少なくとも所定の差異を有する対応する標本カウントを有する最大の利得設定を選択すること
を含むことを特徴とする可変同期利得手段内の最適同期利得因子を決定する方法
が提供される。
ビデオ信号に対応する同期信号のレベルを増幅又は低減するための可変同期利得手段と、増幅又は低減された同期信号をデジタル化するための同期信号デジタイザー手段とを具備するシステムにおける、可変同期利得手段内の最適同期利得因子を決定する方法において、
(a)該同期利得手段内において同期利得因子を実装すること、
(b)該増幅又は低減された同期信号を、異なる2つのデジタルレベルA及びBを有するデジタル標本にデジタル化すること、
(c)少なくとも1つの該デジタルレベルに対して標本数をカウントすること、
(d)少なくとも2つの異なる同期利得因子に対して工程(a)−(c)を繰り返すこと、
(e)最大の同期利得設定に対応する標本カウントから、少なくとも所定の差異を有する対応する標本カウントを有する最大の利得設定を選択すること
を含むことを特徴とする可変同期利得手段内の最適同期利得因子を決定する方法
が提供される。
本発明は、添付の図面を参照して実施例により以後記載される。
図2において、本発明によるビデオフレームグラバーシステムのブロック図が示される。2つの最も重要な構成ブロックは、アナログビデオデジタイザー33と同期信号デジタイザー43である。アナログビデオデジタイザー33は、アナログビデオ信号を受信し、標本し、デジタル化し、デジタル画像信号を送出しなければならない。ビデオフレームグラバーシステムに設けられるアナログビデオ信号は、図2の上半分のブロックによって示唆された、いくつかの変換を優先的に受ける。まず第1に、アナログビデオ信号は、アナログビデオデジタイザー33の作用可能領域に縮小されなければならない。デジタイザーは、−2Vの低電圧と0Vの高電圧を期待する。純アナログビデオ信号の電圧範囲が2ボルトでないならば、ビデオ利得回路30は、その範囲内に純アナログビデオ信号を入れるために調整される。優先的に、ビデオ利得回路30は、アナログビデオ信号の振幅を増幅又は低減する。ビデオ利得因子は、こうして、可変でなければならない。好ましい実施態様において、ビデオ利得因子は、0〜255の値を記憶することができる8ビットレジスターによって電子的に設定され、デジタル値に関して線形的に変化する電圧を送り出すためにデジタル対アナログ変換器に結合される。値0において、ビデオ利得回路30内の掛算器(不図示)は、0.3Vの電圧を供給され、そして255において、1.3Vを供給される。ビデオ利得回路30によってリサイズされるアナログビデオ信号は、その後、アナログフィルター回路31に送信される。アナログビデオ信号の使用帯域幅により、特定アナログ低域フィルターが、リサイズされたアナログビデオ信号を濾波するために選択される。好ましい実施態様において、フィルター選択は省かれ、濾波効果を与えず、80MHz、40MHz又は12MHzの遮断周波数を有する低域フィルターが、選択される。ビデオ信号の使用帯域幅は、優先的に、アナログビデオ信号が発生される推定ピクセルクロック周波数から導出される。アナログビデオ信号を濾波する利点は、システムに付加さ
れた高周波数雑音が、相当に低減される事実にある。濾波されたアナログビデオ信号は、それから、最低アナログビデオレベルにクランプするユニットに送信される。これは、バックポーチクランピング回路32によって概略される。この回路は、濾波されたアナログビデオ信号と、同期信号から導出された信号とを取り入れる。最終信号は、ビデオ信号のバックポーチが標本される瞬間を指示するために使用される。バックポーチのレベルは、他のアナログビデオレベルが参照されなければならない絶対レベルである。バックポーチクランピング回路内に、2つのレジスター(不図示)が設置され、第1レジスターは、バックポーチを標本する前に導入されなければならないHSYNC信号に関する遅延を指示し、そして第2レジスターは、標本が行われなければならない時間区間を指示する。技術において公知の如く、幾つかのビデオフォーマットは、絶対ブランクを表現するブランキングレベルの上の設定レベルを有する。設定レベルに関してすべてのアクティブビデオ信号を参照するために、ビデオオフセット因子が、バックポーチクランピング回路32において実装される。優先的に、8ビットのデジタルレジスターは、0〜255の値を含む。該レジスターに結合されたデジタル対アナログ変換器は、濾波されたアナログビデオ信号に印加される設定レベルにデジタル値を変換する。バックポーチクランピング回路32は、アナログビデオデジタイザー33によってデジタル化される純アナログビデオ信号を出力する。優先的に、これは、8ビットのアナログ対デジタル変換器であり、120MHzの最大標本周波数を有する。アナログビデオデジタイザー回路33の標本周波数は、標本化クロック発生器42によって課せられ、アナログビデオ信号がデジタル化されなければならない各時点において立上りクロック信号を発生する。アナログビデオデジタイザー回路の出力は、優先的に、8ビットデジタル画像信号であり、後の処理のためにデジタルメモリユニット35に記憶される。デジタルメモリユニット35は、ランダムアクセスメモリ(RAM)、ハードディスク、磁気テープ、等である。デジタルメモリ35内に記憶されたデジタル画像信号は、Agfa−Gevaert N.V.、Mortsel、Belgiumによって販売されるAgfa LR 3000レーザー記録器システムの如く、ハードコピー装置に送信され、写真フィルムの如くハードコピーにおいてアクセスビデオ信号によって表現された画像を再生する。
れた高周波数雑音が、相当に低減される事実にある。濾波されたアナログビデオ信号は、それから、最低アナログビデオレベルにクランプするユニットに送信される。これは、バックポーチクランピング回路32によって概略される。この回路は、濾波されたアナログビデオ信号と、同期信号から導出された信号とを取り入れる。最終信号は、ビデオ信号のバックポーチが標本される瞬間を指示するために使用される。バックポーチのレベルは、他のアナログビデオレベルが参照されなければならない絶対レベルである。バックポーチクランピング回路内に、2つのレジスター(不図示)が設置され、第1レジスターは、バックポーチを標本する前に導入されなければならないHSYNC信号に関する遅延を指示し、そして第2レジスターは、標本が行われなければならない時間区間を指示する。技術において公知の如く、幾つかのビデオフォーマットは、絶対ブランクを表現するブランキングレベルの上の設定レベルを有する。設定レベルに関してすべてのアクティブビデオ信号を参照するために、ビデオオフセット因子が、バックポーチクランピング回路32において実装される。優先的に、8ビットのデジタルレジスターは、0〜255の値を含む。該レジスターに結合されたデジタル対アナログ変換器は、濾波されたアナログビデオ信号に印加される設定レベルにデジタル値を変換する。バックポーチクランピング回路32は、アナログビデオデジタイザー33によってデジタル化される純アナログビデオ信号を出力する。優先的に、これは、8ビットのアナログ対デジタル変換器であり、120MHzの最大標本周波数を有する。アナログビデオデジタイザー回路33の標本周波数は、標本化クロック発生器42によって課せられ、アナログビデオ信号がデジタル化されなければならない各時点において立上りクロック信号を発生する。アナログビデオデジタイザー回路の出力は、優先的に、8ビットデジタル画像信号であり、後の処理のためにデジタルメモリユニット35に記憶される。デジタルメモリユニット35は、ランダムアクセスメモリ(RAM)、ハードディスク、磁気テープ、等である。デジタルメモリ35内に記憶されたデジタル画像信号は、Agfa−Gevaert N.V.、Mortsel、Belgiumによって販売されるAgfa LR 3000レーザー記録器システムの如く、ハードコピー装置に送信され、写真フィルムの如くハードコピーにおいてアクセスビデオ信号によって表現された画像を再生する。
同期信号は、異なるパスに従う。それらは、アナログビデオ信号から導出され、この場合、これらの信号は、伝統的な白黒モニター用の如く、複合ビデオ信号である。これらの信号は、ビデオ利得回路30におけるビデオ利得リサイズの後獲得される。その場合、ビデオ利得回路はまた、同期利得回路として使用される。RGBカラー画像に対する3つの分離アナログビデオ信号の場合に、同期信号は、緑チャネルであるが、赤チャネルは、デジタル化されなければならない。その場合に、緑アナログビデオ信号は、赤チャネルとは別の利得因子を必要とし、これは、外部同期利得回路36において為される。また、垂直駆動信号又は分離HSYNC及びVSYNC信号は、一様なCSYNCを発生するために、同期選択及び分離回路37において選択される。アナログCSYNC信号は、優先的に、高周波数雑音を除去するために、アナログ低域フィルター31とは異なる低域フィルター(不図示)によって濾波される。アナログCSYNC信号は、比較器回路38に供給され、アナログCSYNC信号を値0又は1を有する2進デジタル信号に変換する。低アナログCSYNCレベルは、レベル0に変換されるが、高アナログCSYNCレベルは、レベル1に変換される。どのアナログCSYNCレベルが低又は高であるかの判別は、比較器回路内の同期しきい値設定によって行われる。優先的に、同期しきい値は、0〜255の値を含む、8ビットレジスターによって設定される。このレジスターは、アナログCSYNC値が比較されるしきいレベルにデジタル値を変換するデジタル対アナログ変換器に結合される。比較器回路38からのデジタル信号は、同期信号デジタイザー43に送られる。このデジタイザーは、標本化クロック発生器42によって駆動され、標本化クロック信号の各立上り縁毎に比較器回路38からのデジタル値をデジタルメモリ35に記憶する。どのデジタル値が記憶されなければならないかをデジタルメモリ35に指示するために、ビデオ又は同期デジタル化選択回路34が、アナログビデオデジタイザー回路と同期信号デジタイザーの間に実装される。
代替的に、アナログCSYNC信号はまた、アナログビデオデジタイザー回路33に直接に送信され、ここで、セレクタは、純アナログビデオ信号又はアナログCSYNC信号のいずれがデジタル化されなければならないかを選定する。
比較器回路38のための同期しきい値と外部同期利得回路36のための同期利得因子は、以下に議論される如く、しきい値がアナログCSYNC信号の立上り又は立下り縁の中央に位置するように設定される。同期利得因子と同期しきい値の自由な選択は、同期タイミングが最も正確に知られる如く、アナログ同期レベルが標本されるという利点を有する。これは、同期信号デジタイザーにおける同期信号の標本と、デジタルCSYNC信号から獲得されたHSYNC信号からそのベースクロックを導出するアナログビデオデジタイザー33の標本化クロック発生器42のために利点を有する。デジタル化CSYNC信号はまた、HSYNC信号の立下り縁を指示するHSYNC信号を主に発生するデジタル同期分析回路39に送られる。これらのHSYNC信号は、標本化クロック発生回路42のためのベースクロック信号として役立つためにベースクロック選定回路40によって選定される。ベースクロック選定回路40は、約60kHzの一定周波数を有する、本実施態様において、一定システムベースクロック41を選定する。この一定ベースクロック41は、同期信号がデジタル化されなければならない時、ベースクロックとして役立つために主に使用される。その時、ベースクロック信号は、プログラマブル遅延回路27によって遅延され、以下に議論される如く、最適時においてアナログビデオ信号を標本する。デジタル画像信号に対してメモリ空間と伝送時間を節約するために、アクティブウインドウ画定回路44が実装され、アナログビデオ信号がアクティブウインドウの外側にある限り、標本化クロック発生器42からアナログビデオデジタイザー33への標本化クロック信号を抑止する。これは、特に、HSYNC及びVSYNC信号がアナログビデオ信号において発生する期間に対して正しい。アクティブウインドウ画定回路44は、HSYNC信号における立下り縁が発生する毎にピクセルカウンターをリセットしなければならない。標本化クロック信号の立下り縁の瞬間と立上り縁の瞬間は、相互に一致する又は臨界的に接近するために、HREF(水平基準)遅延が、HREF調整回路45によってHSYNC信号に導入される。優先的に、HREF調整回路は、1ナノ秒の増分において7〜14ナノ秒の範囲の可変遅延時間でHSYNC信号を遅延させる。次の節において、高品質デジタル画像信号を与えるために、各種の設定が、幾つかのビデオタイミングに基づいていかに最適に選定されるかを議論する。
幾つかのビデオタイミングの決定に対して、同期信号をデジタル化し分析することは都合が良い。上記の如く、同期信号は、別個にVSYNCとHSYNCとして、VSYNCとHSYNCを組み合わせる複合CSYNCとして、又は複合ビデオ信号におけるアナログビデオデータとともに与えられる。好ましい実施態様において、別個のVSYNCとHSYNCが、CSYNCに組み合わされ、所与のCSYNCは不変にされ、そして複合ビデオ信号において、同期信号は、孤立されるか、又は同期分離回路37によって取り除かれる。同期分離回路の入力は、複合ビデオ信号であり、出力はCSYNC信号である。
こうして、優先的に、3つの可能状況が、同期セレクタと同期発生回路37においてCSYNC信号が利用可能になる状況まで縮小される。
システムは、標本化クロック発生器42を具備し、即ち、図3に示された如く優先的に実現される。標本化クロック発生器は、周波数fBを有する低周波数ベースクロック信号を受信し、周波数fSを有する高周波数標本化クロック信号を送り出すシステムである。標本化クロック周波数fSは、ベースクロック周波数fBの整数倍である。即ち、fS=N*fBである。本発明のシステムにおいて、ベースクロック信号は、一定ベースクロック41又はHSYNC信号の立下り縁によって発生される。標本化クロック発生器42は、電圧制御発振器VCO21、オプションの周波数プリスケーラ回路22、標本カウンター回路23と位相差及び周波数検出器24を具備する、図3に示された如く、位相同期ループシステムとして優先的に実現される。標本化クロック発生回路42の動作は次の如くである。以下に記載される如く、位相差及び周波数検出器24は、電圧△Vを発生する。この電圧は、VCO21に印加される。VCO21に印加された電圧により、VCOは、
その出力において発振信号を発生し、その周波数は、印加電圧△Vに比例する。この周波数は、一般に60〜120MHzである。VCO21からの発振出力信号は、オプションの周波数プリスケーラ回路22に印加される。この回路は、ある入力周波数において発振信号を受信し、そして同一入力周波数又は2、4又は8の因子で分割した入力周波数において出力発振信号を送信する。標本化クロック信号は、こうして、60/8=7.5MHz〜120MHzの範囲を取る周波数fsを有する。オプションの周波数プリスケーラ回路22は、こうして、VCO回路の範囲を低周波数に広げる。分割因子は、優先的に、可能な値1、2、4又は8の間で容易に変化される。好ましい実施態様において、周波数の分割因子は、優先的にマイクロプロセッサー手段の制御下で、電子的にセットされる。標本化クロック信号fSは、今、標本カウンター回路23を介して回路において帰還される。この回路は、その入力に印加された発振パルスの数又は立上り縁の数を計数し、そして所定数Nが達するとすぐにその出力において一つの立上り縁を発生し、その後、カウンターをゼロにリセットする。出力信号は、立上り縁の直後に降下される。標本カウンター23からの出力信号Aは、標本クロック発生器42の入力におけるベースクロック信号Bに非常に類似し、そして正確にfA=fS/Nの周波数において発生する。カウンター値Nは、一ライン周期内の標本周期数を指示する。優先的に、この値は、マイクロプロセッサー手段の制御下で自由にセットされる。位相差及び周波数検出器24は、分割標本化クロック信号Aとベースクロック信号Bの両方を受信し、そして分割標本化クロック信号Aの立上り縁がベースクロック信号Bの立上り縁と一致しないならば、その出力電圧△Vを修正する。電圧△Vは、2つの立上り縁の間の時間差が減少するという意味においてVCOの出力周波数を修正する。いったん2つの立上り縁が一致したならば、VCO21の周波数出力は、変化されず、従って、fA=fBである。fA=fS/Nであるために、fS=N*fBである。
その出力において発振信号を発生し、その周波数は、印加電圧△Vに比例する。この周波数は、一般に60〜120MHzである。VCO21からの発振出力信号は、オプションの周波数プリスケーラ回路22に印加される。この回路は、ある入力周波数において発振信号を受信し、そして同一入力周波数又は2、4又は8の因子で分割した入力周波数において出力発振信号を送信する。標本化クロック信号は、こうして、60/8=7.5MHz〜120MHzの範囲を取る周波数fsを有する。オプションの周波数プリスケーラ回路22は、こうして、VCO回路の範囲を低周波数に広げる。分割因子は、優先的に、可能な値1、2、4又は8の間で容易に変化される。好ましい実施態様において、周波数の分割因子は、優先的にマイクロプロセッサー手段の制御下で、電子的にセットされる。標本化クロック信号fSは、今、標本カウンター回路23を介して回路において帰還される。この回路は、その入力に印加された発振パルスの数又は立上り縁の数を計数し、そして所定数Nが達するとすぐにその出力において一つの立上り縁を発生し、その後、カウンターをゼロにリセットする。出力信号は、立上り縁の直後に降下される。標本カウンター23からの出力信号Aは、標本クロック発生器42の入力におけるベースクロック信号Bに非常に類似し、そして正確にfA=fS/Nの周波数において発生する。カウンター値Nは、一ライン周期内の標本周期数を指示する。優先的に、この値は、マイクロプロセッサー手段の制御下で自由にセットされる。位相差及び周波数検出器24は、分割標本化クロック信号Aとベースクロック信号Bの両方を受信し、そして分割標本化クロック信号Aの立上り縁がベースクロック信号Bの立上り縁と一致しないならば、その出力電圧△Vを修正する。電圧△Vは、2つの立上り縁の間の時間差が減少するという意味においてVCOの出力周波数を修正する。いったん2つの立上り縁が一致したならば、VCO21の周波数出力は、変化されず、従って、fA=fBである。fA=fS/Nであるために、fS=N*fBである。
本発明によるシステムにおいて、ベースクロック信号は、HSYNC信号又は一定ベースクロックによって発生される。後者は、ビデオタイミングが知られない時、優先的に使用される。初期的に、同期信号は、所定の標本化クロック率において標本され、標本当たり単一ビットデジタル又は2進値にデジタル化される。上記の如く、同期信号は、高電圧レベルと低レベルを有する。電子回路の特性は、例えば、2進値が高信号レベルに対して1であり、低信号レベルに対して0である如くである。その時、デジタル化2進信号における1から0への遷移は、同期信号の立下り縁を指示する。電子回路において、同期信号の同期利得を調整するための手段と同期しきいレベルを調整するための手段が包含される。同期利得は、図2において2つの位置に組み込まれる。CSYNC信号が、アナログビデオ信号から同期選択及び分離回路37によって導出されるならば、同期利得が、ビデオ利得回路30によって実現される。アナログビデオ信号に対する良好な利得因子の実装は、複合同期レベルに対する良好な利得レベルを生ずる。カラーRGB信号において、赤信号がデジタル化されなければならない状況における場合の如く、CSYNCレベルが、外部源から同期選択及び分離回路37によって導出されるならば、複合ビデオ信号は、緑アナログビデオ信号においてのみ存在する。その場合に、外部同期利得回路36によって、緑信号から外部複合ビデオ信号における特定利得因子を実装することが必要である。利得を調整するための手段は、種々の形式の同期信号のレベルを0mV〜600mVの標準範囲にする。前述の如く、アナログビデオ信号に伴う同期信号は、複合ビデオ信号、分離複合同期信号又は水平駆動信号HSYNCから検索される。複合同期信号において、低同期レベルは、通常0Vであり、高同期レベルは一般に300mVである。その場合に、同期信号は、減衰してはならず、そして最大利得値が実装される。利得を調整するための手段は、8ビットレジスターを具備する。このように、0〜255の値が、このレジスターに入れられる。値255は、同期信号が減衰しないことを意味する。1.3Vの電圧は、ビデオ利得回路30内の掛算回路(不図示)に供給される。0のデジタル値に対して、0.3Vの電圧が、掛算回路に供給される。他の値Nは、同期信号が減衰することを意味する。分離CSYNC同期信号又は水平駆動信号は、通常、TTL信号である。これは、0V〜5Vの範囲を取る。0V〜600mVにこの範囲を縮小するために、値N=30が、外
部同期利得回路36において実装される。また、外部同期信号は、画像のデジタル化のために使用しないことが可能である。その場合に、利得値は、ゼロにセットされる。ゼロ設定は、同期信号によってシステムに導入される雑音を低減させる。
部同期利得回路36において実装される。また、外部同期信号は、画像のデジタル化のために使用しないことが可能である。その場合に、利得値は、ゼロにセットされる。ゼロ設定は、同期信号によってシステムに導入される雑音を低減させる。
いったん利得値Nがセットされるならば、同期レベルに対する比較器回路38内のしきい値が決定される。しきい値は、ある電圧レベルに対応する。このしきい電圧の上の標本利得補正同期信号は、値1にデジタル化されるが、このレベルの下の同期信号は、値0にデジタル化される。優先的に、しきいレベル電圧は、0mV〜400mVで変化される。正確な設定が、8ビットの別のレジスターによって為され、0〜255の値が実装可能である。0の値は、0mVのしきいレベルに対応し、255の値は400mVのしきいレベルに対応する。通常、値96は、150mVのしきい電圧レベルに対応して実装される。この値は、主に同期縁の上側及び下側部分においてに実際に雑音のないシステムにする。300mV高の同期パルスに対して、150mVのしきい電圧レベルは、この高さの半分である。
優先的に、次の自動化手順が、比較器回路38における同期しきいレベルと、ビデオ利得回路30又は外部同期利得回路36における同期利得因子を決定するために順守される。一定しきいレベルは、優先的に値96に対応して実装される。このしきいレベルは、全手順に対して一定に保たれる。利得因子は、しきいレベルをブランキングレベルに一致させる利得因子が見附られるまで、最大因子からより小因子に変化される。手順は、例えば利得数255に対応する最大利得因子で開始される。図4に示された如く、この大きな利得因子gain1は、確実に一定しきいレベルの下の、約0ボルトに同期チップの最低電圧を保ち、一方、ブランキングレベル、設定レベルとアクティブビデオレベルは、一定しきいレベルの十分に上にある。同期信号は、一定ベースクロックから導出された標本化クロックにより標本される。本実施態様における一定ベースクロックは、約60kHzの周波数を有する。優先的に、一定ベースクロック、周波数プリスケーラ値(1、2、4又は8)及び標本化クロック発生器42内の標本カウンター値は、標本化クロックが、一フレーム周期に対して約100万標本を発生する如く選択される。フレーム周期は、一般に1”/25又は40msである。40ナノ秒当たり一標本が、25MHzの標本化クロックで、取得される。しきいレベルの下のすべての利得補正アナログ同期信号は、デジタル化され、デジタル値0を与え、そしてしきい値よりも上のすべての信号は、値1を生ずる。図4における高同期利得設定gain1により、同期チップのみが、0になり、すべての他のレベルは、陰領域によって示された如く1になる。この最大利得設定gain1により、値1を有する標本の第1のパーセントP1が記録される。図4において、このパーセントは、例えば、91.6%である。このパーセントP1は、他のパーセントに関する絶対基準に対して保たれる。利得設定は、図4の次の図に示された如くgain2に減少され、同期信号は、再びデジタル化され、そして値1を有する標本の第2のパーセントP2が、記録される。利得がgain2に減少する時、同期信号のブランキングレベルは減少し、しきいレベルに近付く。ブランキングレベルが、利得設定gain2に対してしきいレベルよりもさらに高いならば、第2のパーセントP2は、傾斜同期縁により、低下し、例えば91.3%であるが、第1のパーセントP1とはあまり異ならない。その場合に、利得設定は、利得因子gain3にさらに減少され、そして同期信号をデジタル化した後、第3のパーセントP3が計算される。ブランキングレベルがしきい値よりも下であるならば、同期チップはゼロデジタル値になるばかりでなく、水平同期信号のフロントポーチ及びバックポーチの如く、アナログビデオ信号のレベルは、ブランキングレベルにある。両方のフロント及びバックポーチは、通常、極めて大きく、そして全ライン周期の約4%をともに占有する。その場合、デジタル値1のパーセントP3は、P1よりも相当に低い。図4の第3ダイヤグラムにおいて、このパーセントは50%である。そのパーセントP3がP1よりも4%低いならば、利得補正ブランキングレベルは、しきいレベルよりも低いこと想定する。gain4とgain5によりダイヤグラムによって例証された2進探索により、パーセントPcが最初にかなり変化する利得レベルGCを見付ける。それから、この利得設定は1.67の因子を掛算され、図4において「同期利得」を与え、利得補
正同期チップレベルとブランキングレベルの間にしきいレベルを位置付ける。
正同期チップレベルとブランキングレベルの間にしきいレベルを位置付ける。
いったん作用可能な同期利得及び同期しきい値が実装されるならば、デジタル化同期信号は、ライン周期とフレーム周期を見付けるために使用される。この目的のために、立下り縁又はデジタル化同期標本における1から0への遷移がつき止められ、そして各2つの連続遷移の間の距離が、距離クラスにおいて記録される。距離は、2つの遷移の間の標本数である。距離クラスは、2つの限界の間のすべての距離を収集する。最も密集したクラスは、水平同期信号によって生じた距離のクラスである。標本化クロック信号の標本周期とともに、このクラス内の平均距離は、ライン周期又は相互的にビデオ信号のライン率の良好な近似を与える。水平同期の開始は、このクラスに属する前及び次遷移への距離を有する1から0の遷移において位置する。このように、すべての水平同期信号がつき止められる。垂直同期信号は、水平同期チップよりも相当に大きい垂直同期チップを有する。水平同期チップの幅は、最初の0から1への遷移を探索することにより見付けられる。垂直同期チップの全幅は、少なくとも垂直同期から次の0から1への遷移への距離である。低レベル垂直同期チップ内で、狭い高レベル鋸歯状パルスが、ビデオモニターの安定化目的のために導入される。これは、垂直同期後の半又は全ライン周期に発生する。2つ以上のフレームがデジタル化されるならば、2つの垂直同期信号がつき止められ、そしてフレーム周期が相応して導出される。ライン周期によって導出されたフレーム周期は、ビデオフォーマットにおいてフォーマット当たりのライン数を与える。625/50Hz CCIR標準フォーマットから導出された産業用ビデオフォーマットに対して、本発明のシステムは、64.2マイクル秒の近似ライン時間を見いだし、15kHzのライン率を与える。HSYNCチップは、4.8マイクル秒の幅を有するように測定される。垂直同期中の鋸歯状パルスがないことにより、システムは、ビデオフォーマットが産業形式であることを導出するが、標準CCIRフォーマットは、垂直同期周期中ライン周波数の2倍において鋸歯状パルスを有する。鋸歯状パルスの存在又は不在により、回路(不図示)は、標本化クロック発生器42内でセットされ、標本化クロック発生回路内の周波数補正回路をそれぞれ使用可能又は使用禁止にする。鋸歯状パルスが存在しないならば、標本化クロック発生器42は、「休止」モードにおいてセットされる。即ち、電圧制御発振器は、垂直同期周期が検出される時からこの周期の終了まで周波数偏移を補正されない。ライン周期とフレーム周期から計算されたライン数は、0.1%以上の精度で624ラインを与える。いっそうの分析は、ビデオフォーマットが非インターレースであり、フレーム当たり312ラインの2つのフレームを有する。ライン時間の最良推定は、64.135マイクロ秒であり、対応して、15.592kHzのライン率である。観察されたフレーム時間は、20.010ミリ秒である。システムは、さらに、デジタル化同期信号から、ビデオフォーマットが、3つのラインに対応する192.4マイクロ秒のVSYNCチップ幅を有することを導出する。
フレーム当たりのライン数は、ビデオフォーマットについての指示を与える。フレーム当たりのライン数が高ければ、ビデオデータが発生されたピクセルクロックはより高くなる。ライン数は、逐次離散セットにおいて配置される。各セット毎に、周波数区間[fLOW、fHIGH]が、関連される。フレーム当たりの特定ライン数を有するビデオフォーマットは、関連周波数区間内のみのピクセル周波数を有することを仮定する。種々のセットに対する周波数区間は、重なる周波数を有する。セット及び周波数区間は、内部テーブルにおいて記憶され、そして周波数区間は、フレーム当たりのライン数が知られるとすぐに検索される。上記の例において、ライン数は624であることが判明した。従って、水平ライン周期当たりに発生される標本化クロック信号の数は、区間[481、1100]にあると推定される。15kHzの検出ライン率により、これは、区間[7.2MHz、16.5MHz]において可能な標本化周波数を生ずる。
水平同期チップ幅とライン周期の知識により、同期チップが水平同期として及び垂直同期として考えられなければならない時の条件を同期分析回路35にセットすることができる。上記の例に対して、VSYNC検出設定が、11.6マイクロ秒として実装される。これは、同期チップが推定水平同期チップ幅よりも大きなほぼ2.5倍である11.6マ
イクロ秒よりも大きな幅を有するならば、同期分析回路35は同期チップを水平同期よりも垂直同期として考えることを意味する。同期分析回路35において実装される別のパラメータは、半ラインロックアウト周期である。多くのビデオフォーマットは、垂直同期の前後に、2つの水平同期信号の間のちょうど中央において多数の前置等化及び後置等化同期信号を有する。これらの信号が水平同期信号として考察され、標本化クロック発生器の挙動を乱すのを避けるために、同期信号の検出は、半ラインロックアウト周期と呼ばれるライン周期のある部分に対して使用禁止にされる。一つの例において、ライン周期は、64.2マイクロ秒と推定された。半ラインロックアウト周期は、相応して50.4マイクロにセットされる。
イクロ秒よりも大きな幅を有するならば、同期分析回路35は同期チップを水平同期よりも垂直同期として考えることを意味する。同期分析回路35において実装される別のパラメータは、半ラインロックアウト周期である。多くのビデオフォーマットは、垂直同期の前後に、2つの水平同期信号の間のちょうど中央において多数の前置等化及び後置等化同期信号を有する。これらの信号が水平同期信号として考察され、標本化クロック発生器の挙動を乱すのを避けるために、同期信号の検出は、半ラインロックアウト周期と呼ばれるライン周期のある部分に対して使用禁止にされる。一つの例において、ライン周期は、64.2マイクロ秒と推定された。半ラインロックアウト周期は、相応して50.4マイクロにセットされる。
上記のビデオタイミングパラメータを設定した後、画像が、捕獲され、正しいピクセルクロックが知られていないにも拘わらず、同期式にデジタル化される。ビデオ利得及びビデオオフセット回路の目的は、その全範囲においてアナログビデオデジタイザー回路33においてアナログデジタル変換器(ADC)を使用することである。最小指定電圧VMINがADCに印加されるならば、それは、デジタル値0を出力する。最大指定電圧VMAXがADCに印加されるならば、それは、8ビットADCに対するデジタル値255を出力する。しかし、アナログビデオ信号の電圧Uは、UMINからUMAXの範囲を取り、ADCに対する上記の指定電圧とは異なる。区間[UMIN、UMAX]は、区間[VMIN、VMAX]に線形に写像されなければならない。ビデオ利得は、優先的に、フレームグラバーシステムの入力において直接に組み込まれるが、ビデオオフセットは、優先的にバックポーチクランピング回路において組み込まれる。プログラマブル遅延とともに、SYNC信号を分析することにより同期分析回路39において獲得されたHSYNC信号は、バックポーチが開始する場所を指示する。ブランキングレベルは、プログラマブル平均周期で標本され、直流分再生を行うバックポーチクランピング回路によって記憶される。すべてのアナログビデオ信号は、このレベルに関して参照される。ビデオフォーマットがブランキングレベルを越える0Vの設定レベルを有するならば、ゼロビデオオフセットが、バックポーチ回路32において設定される。しかし、ビデオフォーマットが0Vよりも高い設定レベルを有するならば、ゼロビデオオフセット設定は、ADCの部分範囲のみの使用となる。本実施態様において、最低ビデオ信号は、ゼロよりも高いデジタル値にデジタル化される。ビデオ源の全動的範囲を使用する画像を表現するアナログビデオ信号のデジタル化が、ゼロよりも高い最小値を有するデジタル画像を生ずるならば、これは、ビデオフォーマットがビデオオフセット因子によって補正されなければならない実質的な設定レベルを有する指示となる。
ビデオ利得因子とビデオオフセットの最適設定を見付けるために、ビデオフレームグラバーに送信されたアナログビデオ信号は、ビデオレベルの全範囲を覆うことが必要である。これは、例えば、黒画像を白テキスト又は図形で表示し又はその逆で表示し、あるいは、最高及び最低ビデオレベルを含むSMPTEテスト画像のようなテスト画像を表示することにより達成される。
対話プロセスにおいて、ビデオフォーマットのアクティブウインドウが、ビデオ利得回路30におけるビデオ利得とバックポーチクランピングユニット32におけるビデオオフセットに対する最適設定とともに、決定される。アクティブウインドウは、関連画像情報を実際に担うビデオラインとビデオライン内のピクセルによって規定される。通常、アクティブウインドウに属さないラインのアナログビデオ信号は、ビデオフォーマットの設定レベルに等しいレベルに対応する黒を表示するためにセットされる。また、アクティブビデオ信号に先行及び後行する各ラインにおけるビデオ信号は、設定レベルに近いレベルを有する。このため、アクティブウインドウの外側のすべてのデータは、ビデオモニターにおいて黒で表示される。さらに、アクティブウインドウを見付けるために、アクティブウインドウを満たす画像に対応するアナログビデオ信号が発生されなければならない。画像の最上及び最下ラインは、少なくともグレー又は白ピクセルを含まなければならない。またアクティブライン内の少なくとも一つのラインの最左及び最右ピクセルは、グレー又は白でなければならない。画像は、正しいビデオ利得及びビデオオフセット設定を見付ける
ために、完全に暗い領域と完全に白い領域を含まなければならない。
ために、完全に暗い領域と完全に白い領域を含まなければならない。
まず、画像は、アクティブビデオライン数とアクティブビデオピクセル数の最大可能設定で捕獲される。これらの設定は、アクティブウインドウ画定回路44において実装される。0のビデオオフセットは、バックポーチクランピング回路32において実装され、0のビデオ利得は、掛算回路に供給された0.3Vの電圧に対応するビデオ利得回路30において実装される。画像は、デジタル値においてデジタル化され、そしてデジタル値の最大値が探索される。上記の例において、これらの設定に対して、104の最大デジタル値を見付けた。新ビデオ利得設定は、最大デジタル値が220に近いように計算される。ビデオオフセットが0にある間、255の設定がビデオ利得回路30内の掛算回路に1.3Vの電圧を供給することを考慮することにより、81のビデオ利得設定を見いだす。同一アナログビデオ信号は、これらの新設定でデジタル化され、そして検出された最大デジタル値は、今219である。ビデオ利得及びオフセットにおける第1反復に対して、これらの値は満足される。それから、アクティブビデオウインドウを見付ける第1反復が、開始される。デジタル画像信号内で、第1ビデオラインのデジタル値が検査される。デジタル画像の第1ラインが、画像内の最大値(219)の3分の1であるデジタル値73を有する少なくとも3つのピクセルを含まないならば、このラインは、アクティブウインドウから削除される。同一方法は、73よりも大きな少なくとも3つのデジタル値を有するラインが見付けられるまで、次のデジタルラインに適用される。32の先頭ラインは、アクティブビデオウインドウに属さないことを見いだす。同一方法は、下部ラインから開始して適用される。本例に対して、28の底部ラインが、アクティブウインドウの外側にあることが見いだされる。312ラインのフレームは、この場合、252のアクティブラインを生ずる。残りの各アクティブライン内で、73よりも大きな値を有する第1ピクセル数が見いだされる。すべてのアクティブビデオラインでのこれらの数の最小値は、各ラインにおける第1アクティブピクセルに取られる。上記の例は、アクティブウインドウに属さない232の開始ピクセルを生ずる。同一方法は、各ビデオラインの後ピクセルに適用され、そして84のピクセルが、アクティブウインドウの外側にあることを見いだされる。アクティブウインドウを画定する検出値は、アクティブウインドウ画定回路44において実装され、そして同一アナログビデオ信号が、第1反復において見いだされたビデオ利得因子gain1とビデオオフセットoffset1により、上記で決定された周波数区間から最高周波数レベルfHIGHにおいてアクティブビデオウインドウ内で捕獲される。デジタル化データは、最小デジタル化値DMINと最大デジタル化値DMAXを見付けるために分析される。gain1とoffset1の設定と、値DMIN及びDMAXに基づいて、gain2とoffset2の新設定が計算され、画像の新捕獲において、DMINがADCの最低可能出力値に近いがなお高く、そしてDMAXがADCの最高可能出力値に近いがなお低い如く、ビデオフレームグラバーにおいて実装される。このプロセスは、DMINとDMAXがADCの最小及び最大可能出力レベルに正確に一致する如く、ビデオ利得及びビデオオフセットが実装されるまで、反復される。上記の例において、ビデオオフセット値0とビデオ利得因子107により、最大デジタル値レベルは253であり、そして最小レベルは0である。これらのビデオ利得及びビデオオフセット設定は、ビデオパラメータを確立するための手順における次の段階に対して適切になる。
次の段階は、アナログビデオ信号を発生するピクセル周波数を決定することを意図される。ベースクロック選択回路40におけるHSYNC信号をベースクロック信号として選択することにより、標本化クロック発生器42は、ライン周波数の倍数である周期を有する標本化クロック信号を発生する。上記の如く、これは、標本カウンター回路において整数値nを実装することにより獲得される。アナログビデオ信号のライン周期が、アナログビデオ信号を発生するフレーム記憶によって課せられたピクセルクロック周期の正確に整数倍Mであり、実装されたカウンター値NがMに等しいならば、ビデオフレームグラバーの標本化クロック周期は、フレーム記憶のピクセルクロック周期に等しくされ、そしてアナログビデオ信号は正しく標本される。標本化クロック発生器内のカウンター回路に実装された整数値Nが一小さいN=M−1であるならば、一つの画像ライン内のアナログ信号
の幾つかは、それらが安定化される前に、立上り時間中デジタル化されるが、他の信号は正しい瞬間に標本され、他の信号は立下り縁において標本される。これは、一般にモアレと呼ばれる人為物を導入する。これらの人為物は、整数値Nが正しい値Mとは2単位異なるならば、一つの画像ライン内でより頻繁に発生する。これらの人為物を回避するために、ピクセル数/ラインと呼ばれるこの整数値を正確に決定することが、最も重要である。
の幾つかは、それらが安定化される前に、立上り時間中デジタル化されるが、他の信号は正しい瞬間に標本され、他の信号は立下り縁において標本される。これは、一般にモアレと呼ばれる人為物を導入する。これらの人為物は、整数値Nが正しい値Mとは2単位異なるならば、一つの画像ライン内でより頻繁に発生する。これらの人為物を回避するために、ピクセル数/ラインと呼ばれるこの整数値を正確に決定することが、最も重要である。
このため、一つライン内又は連続ライン内に実質量の高速過渡を有する画像が伝送されなければならない。ビデオ信号における高速過渡は、画像内のテキストライン、テスト画像及び図形の特定部分において存在する。高速過渡又は大きなランプを有するラインは、完全な画像又は画像の部分のアナログビデオ信号を−優先的にアクティブビデオウインドウ内で−比較的高い周波数、優先的にfHIGHにおいて標本し、あるしきい値よりも上のクラスター内の最小及び最大デジタル値の間の差を有する4つの連続ピクセルから成るデジタル化ピクセルクラスターの量をビデオライン毎に計数することにより自動的につき止められる。最大量のピクセルクラスターを有するラインは、最も多くの過渡を表現するとして選択される。本例のアナログビデオ信号に対して、ライン5、8、248、249及び250が最も多くの過渡を含むことが分かる。
標本化は、ビデオ信号と同期して行われる。このため、図2において、HSYNC信号は、標本化クロック発生器42のためのベースクロック信号として選択される。実標本化クロック周波数fSは、図3における周波数プリスケーラ回路22と標本カウンター回路23の設定により決定される。ビデオフレームグラバーは、さらに、ベースクロック信号を数ナノ秒で遅延するプログラマブル遅延回路27を具備する。この遅延回路27の目的は、いったん最適標本化クロックが確立されたならば、入りアナログビデオ信号の位相と内部で発生された標本化クロック信号の位相を整合させることである。優先的に、ベースクロック信号は、0.5ナノ秒の増分による0ナノ秒〜128ナノ秒の範囲で幾つかの遅延時間で遅延される。プログラマブル遅延回路27は、これがピクセルクロック周波数に整合しないとしても、標本化クロック周波数を事実上増大させることができる。例えば、標本化クロック発生器42が50MHzにおいて標本化クロックを発生するならば、20ナノ秒毎に、純アナログビデオ信号からの標本が、デジタル画像信号の第1セットにおいてデジタル化される。プログラマブル遅延回路が10ナノ秒でベースクロック信号を遅延させるようにセットされるならば、標本化クロック信号はまた、10ナノ秒だけ遅延され、そして同一アナログビデオ信号が、デジタル画像信号の第2セットにおいてデジタル化され、デジタル画像信号の第1及び第2セットは、10ナノ秒毎に標本を与えるセットに組み合わされ、こうして事実上100MHzにおいて標本されるデジタル画像信号を表現する。デジタル画像信号の第3及び第4セットを獲得するために、時間遅延を5及び15ナノ秒にセットすることにより、これらの最後の2つのセットのデジタル画像信号は、事実上200MHzにおいて標本される信号を表現するために最初の2つのセットと組み合わされる。優先的に、位相シフトの数は、仮想周波数が、実標本化クロック周波数fHIGHよりも約20倍高い如く選択される。位相シフトは0.5ナノ秒の精度で実装されるが、異なるセットの標本の間の実時間オフセットは、正確には実装された位相シフト差ではない。これは、水平同期があるしきいレベルに交差する正確な時点と、標本化クロック発生器のわずかな周波数変動による。これらのランダム変動を縮小するために、選択ビデオラインが、同一位相シフト設定により数回デジタル化される。各セットにおいて獲得されたデジタル値は、集合で平均化される。本例において、ビデオ画像は、標本化クロック発生器に1082の値を実装することにより標本される。ライン率は15.592kHzであるために、これは、16.87MHzの標本化周波数又は59.27ナノ秒のピクセル周期に対応する。
デジタル画像信号の組み合わせセットにおいて、高速過渡が、最急峻な勾配の位置を探索することによりつき止められる。各立上り縁における特定中間デジタル値例えば128の位置が、推定される。優先的に、画像ライン内の最小DMIN及び最大DMAXデジタルピクセル値が見いだされ、そして中間デジタル値が、DMINとDMAXの平均値であるように選定される。立上り縁の間のピクセルの距離は、標本化クロック周波数と導入さ
れた幾つかの位相シフトの知識により、時間区間に換算される。代替的に、過渡の立下り縁の間の時間区間が確立される。見いだされた各時間区間は、ピクセル周波数fPの逆数であるピクセル周期の整数倍でなければならない。これらの倍数から、正確なピクセル周波数fPに対する候補周波数fiのリストが導出される。このリストは、一般に、fi=fP、fP*2を含み、そして時々、主にライン内の図形パターンにより、fP/2、3*fP/2、等を含み、正確な値における小変動を有する。本例に対して、67の立上り過渡縁と67の立下り過渡縁が見いだされる。第1候補周波数は、ライン周期当たり720標本化クロック信号を有し、別の候補周波数は、1072〜1086の間で変化され、又は約3/2*720である。変動は大きすぎたために、これらの最後の候補は、後の検査からすでに除去された。
れた幾つかの位相シフトの知識により、時間区間に換算される。代替的に、過渡の立下り縁の間の時間区間が確立される。見いだされた各時間区間は、ピクセル周波数fPの逆数であるピクセル周期の整数倍でなければならない。これらの倍数から、正確なピクセル周波数fPに対する候補周波数fiのリストが導出される。このリストは、一般に、fi=fP、fP*2を含み、そして時々、主にライン内の図形パターンにより、fP/2、3*fP/2、等を含み、正確な値における小変動を有する。本例に対して、67の立上り過渡縁と67の立下り過渡縁が見いだされる。第1候補周波数は、ライン周期当たり720標本化クロック信号を有し、別の候補周波数は、1072〜1086の間で変化され、又は約3/2*720である。変動は大きすぎたために、これらの最後の候補は、後の検査からすでに除去された。
これらの小さな変動により、候補周波数の値、上記の例における720標本化クロック周期/ライン周期が、最適化されなければならない。各候補周波数fi(例えば、720と1080)が、周波数プリスケーラ回路22をセットし、標本カウンター回路23におけるカウンター値を変化させることにより、別々に最適化される。候補周波数が60MHzよりも高いならば、周波数プリスケーラ回路は、1の分周値をセットされる。fiが[30MHz、60MHz]にあるならば、分周値は、2にセットされ、[15MHz、30MHz]では値4をセットされ、そして[7.5MHz、15MHz]では、プリスケーラ値8が実装される。候補カウンター値Niは、既知のHSYNC周波数fHと候補ピクセル周波数fi:Ni=fi/fHから計算される。改良カウンター値N’iは、次の如く、候補カウンター値Niから導出される。多数の近隣カウンター値Ni+j、ここでjは正及び負整数値、に対して、適応度スコアSjが計算される。この目的のために、カウンター値Ni+jが、標本カウンター回路23において実装される。また、第1位相シフト値が、プログラマブル遅延回路27において実装される。最大量の高速過渡を含む一つ又は数個のビデオラインが、これらの設定でデジタル化される。こうして獲得されたデジタル画像信号に対して、第1グレースコアが計算される。グレースコアは、中間グレーレベル値の数が、デジタル画像信号における低及び高グレーレベル値の数をしのぐならば、大きな値を有する。このグレースコアGSは、優先的に、変換デジタルグレーレベル値の合計として計算される。変換デジタルグレーレベル値は、それらが中間グレーレベルに対応するならば高い値を得るが、極端な高又は低グレーレベルに対応する時、低い値を得る。このため、全デジタル化画像又はデジタル化ラインに対する最小DMIn及び最大MAXデジタル値が探索される。画像は、多分、最大信号値を有する一つのビデオラインと最低信号値を有する同ビデオラインにおいて連続ピクセルを含むために、標本化クロック及び位相遅延設定がどのようであろうとも、デジタル化値DMINとDMAXは、デジタル化のための標本化クロック及び位相遅延がどのようであろうとも、全画像を表現する。優先的に、DMINは、[DMIN、DMAX]区間のあるパーセントだけ増分され、そしてDMAXは、同一量だけ減少され、最適位相設定においてさえも最大又は最低レベルに達しないピクセルが悪いスコアを取ることを回避する。このパーセントは、例えば12%である。平均値DMIn=(DMIn+DMAX)/2がまた、計算される。DMIn〜DMAXの範囲を取るデジタル画像信号に対して、DMInからDMIDのレベルLが、0から100に線形変換され、DMInからDMAXのレベルが、100から0に線形変換される。DMInよりも下又はDMAXよりも上のすべてのデジタルレベルが、0に変換される。グレースコアGSは、優先的に上記の規則によりデジタル画像信号を変換するために発生される索引テーブルを使用することにより、計算される。索引テーブルは、DMINよりも大きくないすべてのデジタル値を0に変換し、DMAXよりも小さくないすべてのデジタル値を0に変換し、デジタル値(DMIN+DMAX)/2を100に変換し、DMIN〜DMAXのすべてのデジタル値を、2つの線形関数が確立される如く変換する。索引テーブルは、雑音、オーバーシュート及びアンダーシュートによって生ずるDMINとDMAXからの小偏移が、立上り又は立下り縁における標本化により、大きな差分ほどには重要ではないように構成される。第1位相設定Φ1が第1グレースコアGS1を与えると同様にして、第2位相設定Φ2は、第2グレースコアGS2等を与える。約
20個の位相設定が、標本化周波数の逆数である標本化周期に均等に分散される。約20個の異なる位相設定に対して見いだされた最大GSMAX及び最小GSMINグレースコアGSが選択される。選択されたカウンター値Ni+jに対する適応度スコアSjは、最大及び最小グレースコアの間の差Sj=GSMAX−GSMINとして計算される。最大適応度スコアSkを与えるカウンター値Ni+kは、候補周波数fiによる近隣カウンター値に対する最適選定として選択される。最適化周波数は、こうして、f’i=(Ni+k)*fHであり、ここで、fHは、水平同期周波数である。この基準に対する基礎は、正しいピクセルクロックに対して、正しい位相で高速過渡を標本する時のグレー量(ほとんど無グレー)と最悪の位相(各縁においてグレー)の間に大きな差があることに注目することにより説明される。高速過渡が悪いピクセルクロックにおいて標本される時、各位相設定においてグレーがあり、「最良」及び「最悪」位相の間の差はあまり明白ではない。例において、717..723標本/ライン周期に対して見いだされたスコアは、それぞれ、4068、6247、6741、24714、10836、6432及び4771である。720標本/ライン周期に対応する24714の最高スコアは、明確に最良選定である。15.592kHzのライン率では、標本化周波数は、こうして11.2MHzである。カウンター値範囲[1072、1086]が処理されたならば、多分1080が、最良カウンター値として見いだされる。
20個の位相設定が、標本化周波数の逆数である標本化周期に均等に分散される。約20個の異なる位相設定に対して見いだされた最大GSMAX及び最小GSMINグレースコアGSが選択される。選択されたカウンター値Ni+jに対する適応度スコアSjは、最大及び最小グレースコアの間の差Sj=GSMAX−GSMINとして計算される。最大適応度スコアSkを与えるカウンター値Ni+kは、候補周波数fiによる近隣カウンター値に対する最適選定として選択される。最適化周波数は、こうして、f’i=(Ni+k)*fHであり、ここで、fHは、水平同期周波数である。この基準に対する基礎は、正しいピクセルクロックに対して、正しい位相で高速過渡を標本する時のグレー量(ほとんど無グレー)と最悪の位相(各縁においてグレー)の間に大きな差があることに注目することにより説明される。高速過渡が悪いピクセルクロックにおいて標本される時、各位相設定においてグレーがあり、「最良」及び「最悪」位相の間の差はあまり明白ではない。例において、717..723標本/ライン周期に対して見いだされたスコアは、それぞれ、4068、6247、6741、24714、10836、6432及び4771である。720標本/ライン周期に対応する24714の最高スコアは、明確に最良選定である。15.592kHzのライン率では、標本化周波数は、こうして11.2MHzである。カウンター値範囲[1072、1086]が処理されたならば、多分1080が、最良カウンター値として見いだされる。
いったん最適化周波数f’iの行が確立される(例えば、720及び1080標本)ならば、これらの一つは、最も確かなピクセル周波数として確立されなければならない。この目的のために、最高速過渡を有するビデオラインが、第1選択最適化周波数f’1と標本化周期に均一に分散された一定量の種々の位相設定に対して、再びデジタル化される。各位相設定Φjに対して、グレースコアGSjが、上記と同様にして計算される。最小グレースコアGSMIN,1は、この最適周波数f’1に対する最も確かな正しい位相設定に対応する。この値GSMIN,1は、標本当たりのグレーの平均量を与える現ラインにおける標本数N’iにより割算される。この手順は、任意の他の最適化周波数f’iに対して反復され、そして標本当たりの最小グレー量GSMIN,i/N’iを与える周波数f’iは、標本化クロック周波数に対する最適選定として選択される。候補周波数fiは、一般に、ライン当たりの標本数と可能全グレー量が各周波数に対して極めて異なる如く、極めて異なるために、標本当たりのグレー量を計算することが重要である。この手順によって見いだされる標本化周波数は、アナログビデオ信号が発生されたピクセルクロック周波数に対して見いだされる最良一致である。今後、この標本化周波数は、アナログビデオ信号を標本するために使用される。ライン周期がピクセル周期の整数倍ではなく、例えばM=728.333..である場合にも、本発明の方法は、2つの候補N1=728とN2=729を見いだす。第1候補N1は、最高スコアを取得し、そしてアナログビデオ信号を標本するために行われる実際の最良一致である。
前述の如く、アナログビデオ信号は、各新ピクセル値がアナログビデオ信号を発生するフレーム記憶におけるアナログデジタル変換器に設けられた後、ピクセルクロック周期の部分においてその目標値に達する。このため、標本化クロック周期中正しい瞬間においてフレームグラバーにおいてアナログビデオ信号を標本することが重要である。この瞬間又は標本化クロックの立上り縁に関する時間遅延は、一般に位相と呼ばれる。位相がアナログ信号の標本に対して悪くセットされるならば、アナログ信号はその立上り時間中標本することができる。例えば、鋭い縁の存在、黒背景における白図形又はその逆、あるいはさらに具体的には、画像におけるテキストにより生じた画像における高速過渡は、立上り時間又は立下り時間において標本されるならば劣化される。高アナログレベル又は低レベルを排他的に標本する代わりに、中間レベルが標本され、対照する黒又は白の代わりに、グレー系色調に対応するデジタル化画像において値を与える。優先的に、すべての標本は、同一位相遅延で取られる。図2に示されたプログラマブル回路27は、すべての標本に対する一定位相シフトを可能にする。位相シフトレジスターは、0.5ナノ秒の増分による最高128ナノ秒の時間遅延で標本化クロック信号を遅延させる。最適位相設定は、反復性手順により見いだされる。再び、高速かつ相当な過渡を有する少なくとも一つのビデオ
ラインを含むアナログビデオ信号が伝送されることが必要である。優先的に、少なくとも5つのラインが、そのような過渡を含まなければならない。これは、オン/オフパターンを含むテスト画像を表現するか、又は図形又はテキストを含む画像を表現するアナログビデオ信号を伝送することにより実現される。優先的に、最高量の過渡を有する5つのビデオラインが、上記の如く手順により選択される。これらのラインは、標本化クロック発生器42によって課せられた標本化率においてアナログビデオデジタイザー33によってデジタル化される。デジタル化画像信号は、デジタイザー33のデジタル出力に結合されたデジタルメモリ35に記憶される。メモリ35におけるデジタル画像信号から、最低デジタル値DMINと最高デジタル値DMAXが決定される。これらの値は、一般に、極めて異なる。高速過渡が、プログラマブル遅延回路27における良位相設定でデジタル化されるならば、デジタル値DMINとDMAXは、デジタルメモリ35において支配的に存在する。悪い位相設定に対して、過渡の幾つかは、DMINとDMAXの間の立上り又は立下り縁において標本され、DMINとDMAXの間のデジタル信号値を生ずる。
ラインを含むアナログビデオ信号が伝送されることが必要である。優先的に、少なくとも5つのラインが、そのような過渡を含まなければならない。これは、オン/オフパターンを含むテスト画像を表現するか、又は図形又はテキストを含む画像を表現するアナログビデオ信号を伝送することにより実現される。優先的に、最高量の過渡を有する5つのビデオラインが、上記の如く手順により選択される。これらのラインは、標本化クロック発生器42によって課せられた標本化率においてアナログビデオデジタイザー33によってデジタル化される。デジタル化画像信号は、デジタイザー33のデジタル出力に結合されたデジタルメモリ35に記憶される。メモリ35におけるデジタル画像信号から、最低デジタル値DMINと最高デジタル値DMAXが決定される。これらの値は、一般に、極めて異なる。高速過渡が、プログラマブル遅延回路27における良位相設定でデジタル化されるならば、デジタル値DMINとDMAXは、デジタルメモリ35において支配的に存在する。悪い位相設定に対して、過渡の幾つかは、DMINとDMAXの間の立上り又は立下り縁において標本され、DMINとDMAXの間のデジタル信号値を生ずる。
最適位相を自動的に選択するために、選択ビデオラインは、異なる位相設定で多数回デジタル化され、そして上記の如く、グレースコアGSが、各位相設定に対して計算される。最低グレースコアGSを有する位相は、最適位相設定として選択される。
0ナノ秒の遅延(無位相遅延)の第1位相設定は、プログラマブル遅延回路27において実装される。他の位相設定の決定に対して、標本化周波数の逆数である標本化周期は、20の因子により割算される。この時間は、次に高い半ナノ秒まで丸められ、そして異なる位相設定Φiに対する位相増分として確立され、上記の如く計算されたグレースコアGSiを各々に与える。選択されたビデオラインがデジタル化された後、デジタル画像信号の各々は、個々のデジタル信号に対するグレースコアを規定する索引テーブルを通過され、そして出力値が合計される。この合計は、特定の位相Φiに対して、グレースコアGSiである。このグレースコアは、デジタル化されたグレー過渡の量を指示する。各位相設定Φiに対して、対応するグレースコアGSiが記憶される。
理論において、最良位相Φiは、最低グレースコアGSMINを有するものである。しかし、現実に、位相設定が数ナノ秒内で正しい如く、水平同期信号においてジッターがある。最低グレースコアGSMINを取ると、大きなグレースコアGS2を有する第2位相設定Φ2とはほんの数ナノ秒異なる第1位相設定Φ1を選択することになり、水平同期信号における小さなジッターは非常に悪い画像を生ずる。この問題を解決するために、近隣位相設定のグレースコアがまた考察される。各位相設定に対して、グレースコアの重み付き総和である位相スコアが計算される。位相設定ΦXに対して位相スコアを計算するために、位相設定Φiから獲得されたグレースコアGSiに対する重みは、絶対位相差△Φ=|ΦX−Φi|とともに減少する。好ましい重み関数は、wi=2[ΔΦ]によって与えられ、ここで、ΔΦは、ナノ秒において表され、そして[x]は、xを越えない最大整数値を意味する。重みは、こうして、0〜1ナノ秒の間の位相差に対して1であり、1〜2ナノ秒に対して1/2、等である。7ナノ秒よりも大きな位相差に対して、グレースコアは、無視される。これらの重みは、位相ΦXからほんの数ナノ秒である高グレースコアが、位相ΦXからより離れた位相よりも位相スコアにさらに寄与することを確実にする。高速過渡が急峻であり、多数の逐次位相設定が良好なグレースコアを有する時、良好なグレースコアの広がりの中心に最も近い位相は、最低位相スコアを得る。
各位相設定ΦXに対して、位相スコアは、上記の如く計算及び記憶される。いったんすべての位相設定に対する位相スコアが評価されたならば、最低位相スコアが選択され、そして対応する位相設定は、最適位相として考えられる。この最適位相設定は、プログラマブル遅延回路27において実装される。上記の例に対して、90ナノ秒の標本化周期に均一に分散された20の異なる位相設定に対して、グレースコアが計算される。各新計算に対して、標本化遅延又は位相は、9のデジタル値に対応する4.5ナノ秒で増分される。次のスコアが、見いだされる。即ち、18、9、2、0、0、0、0、0、0、0、6、18、28、54、76、100、91、78、39、23である。第4のゼロに対応する位相設定が選択され、6*4.5=27ナノ秒に対応する。本例においてアナログビデ
オ信号を標本するための最適位相設定は、こうして27ナノ秒である。
オ信号を標本するための最適位相設定は、こうして27ナノ秒である。
上記の如く、アナログビデオ信号は、標本化クロック信号の各立上り縁において標本される。しかし、アナログ信号は、アクティブライン時間外にある限り、標本されない。アクティブライン時間の開始は、常に、HSYNC信号の立下り縁から一定時間後である。2つの連続標本化クロック信号の間の時間区間が一定であるために、標本化は、水平同期信号の立下り縁から一定数の標本化クロックサイクル後に開始される。この目的のために、アクティブウインドウ画定回路44内のカウンターは、水平同期信号の立下り縁によって発生された信号によってリスタートされる。カウンターは、標本化クロック信号の立上り縁を計数する。一定数の立上り縁がカウンターによって検出されるとすぐに、カウンターは、アクティブビデオライン内の第1信号をデジタル化するアナログビデオデジタイザー回路33への標本化クロック信号を使用可能にする。標本化クロック信号の立上り縁が水平同期信号の立下り縁に非常に近いならば、カウンターは、標本化クロック信号の該立上り縁の直前又は直後に開始することが可能である。図5の左側において、カウンターは、標本化クロック信号の立上り縁91の直前でリセットされ、そしてこの立上り縁は、標本番号1を与えられる。アクティブライン時間が標本番号4において開始するならば、第1低レベル値92が標本される。図5の右側において、SYNC信号を指示する太線は、標本化クロック信号に関する同一位置を有する。しかし、水平同期信号の信号形状における小変動、この信号における小さな時間遅延Δt又は標本化クロック周期の集積された小変動により、HSYNC信号の立下り縁は、理論的位置のすぐ後に、点線93において検出することができる。カウンターは、標本化クロック信号の立上り縁94の直後に相応してリセットされ、そしてカウンターは、標本化クロック信号の次の立上り縁において計数を開始する。アクティブラインビデオが開始することが想定される第4ピクセルは、一標本化クロック周期遅く位置することは明らかである。この効果は、また別の観点からも見られる。HSYNC信号の立下り縁の前に発生する標本化クロック信号のすべては、ビデオラインNに属するデジタルピクセル値を発生するが、HSYNC信号の立下り縁の後に発生する標本化クロック信号のすべては、ビデオラインN+1に属するデジタルピクセル値を発生する。HSYNC信号の立下り縁が標本化クロック信号の立上り縁に近いならば、ラインNは、HSYNC信号の立下り縁における−しばしばジッターと呼ばれる−小さな時間変動により、M=10又はM+1=11ピクセルを含む。ラインNとラインN+1がビデオモニターにおいて表示されるか、又はハードコピーにおいて結像されるならば、ピクセルシフトが、明確に可視になる。連続ラインにおいて、この効果は、カウンターリセット信号が、標本化クロック信号の時として直前、時として直後に発生する時、非常に明らかになる。垂直ラインとテキストは、そのような画像において非常にとげとげしく出現する。この問題を解決するために、HREF調整回路45が、遅延水平同期信号95を生成するために実装される。遅延同期信号は、遅延HSYNC信号の立下り縁96が、標本化クロック信号の立上り縁97から十分に遠く離れて保たれる如く、カウンターをトリガーする。図5において、同一信号が示され、これから、標本化クロック信号の立上り縁に関する水平同期信号の立下り縁の関連位置における相当な変動88、89は、カウンターにより標本化クロック信号の番号付けに影響しないことは明らかである。前節では、水平同期信号の立下り縁に関する標本化クロック信号の関連位置又は位相が、プログラマブル遅延回路27によって変化されることを記載した。それは、図5において、標本化クロック信号が、右側にシフトし、そして図5に関連して描写された状況は、再び可能であることを意味する。このため、発明の好ましい実施態様において、HREF位相シフトレジスターは、1ナノ秒の精度で、優先的に7〜14ナノ秒の可変HREF位相シフトを導入する。このHREF位相シフトは、上記の問題が発生しない如く設定されなければならない。標本化クロック信号の立上り縁の位置に関するHSYNC信号の立下り縁の位置は、この相対位置が理論的に計算するのが難しい如く、標本化周波数、プリスケーラ等の如く幾つかのパラメータによって影響される。このため、実験によるHREF遅延の最適設定を確立することがより良い。
いったん標本化周波数と位相設定が最適に実装されたならば、アナログビデオ信号−優
先的に高速過渡を含む−は、HREF位相シフトのすべての可能設定によりデジタル化される。HREF位相シフトの第1設定に対して、アナログビデオ信号が、2回以上デジタル化され、そしてこのように獲得されたデジタル画像は、相互に比較される。第1画像からの各デジタル化ビデオラインは、第2画像からの対応ビデオラインと比較され、そして適用可能であるならば、他のデジタル化画像と比較される。それらはまた、1ピクセル分シフトされた対応するデジタル化ビデオラインと比較される。ピクセルシフトによる対応するラインの少なくとも幾つかが非シフト一致よりもより良く一致するならば、HREF位相シフト設定は、低スコアを得る。最高スコアは、第2以降の画像のすべてのラインが第1画像の対応する非シフトラインに一致するならば、達せられる。各可能HREF位相設定に対して、スコアが計算され、そして最大スコア又は代替的に最小スコアとは最も遠いスコアが、決定される。対応する位相設定は、HREF位相シフトレジスターに実装される。
先的に高速過渡を含む−は、HREF位相シフトのすべての可能設定によりデジタル化される。HREF位相シフトの第1設定に対して、アナログビデオ信号が、2回以上デジタル化され、そしてこのように獲得されたデジタル画像は、相互に比較される。第1画像からの各デジタル化ビデオラインは、第2画像からの対応ビデオラインと比較され、そして適用可能であるならば、他のデジタル化画像と比較される。それらはまた、1ピクセル分シフトされた対応するデジタル化ビデオラインと比較される。ピクセルシフトによる対応するラインの少なくとも幾つかが非シフト一致よりもより良く一致するならば、HREF位相シフト設定は、低スコアを得る。最高スコアは、第2以降の画像のすべてのラインが第1画像の対応する非シフトラインに一致するならば、達せられる。各可能HREF位相設定に対して、スコアが計算され、そして最大スコア又は代替的に最小スコアとは最も遠いスコアが、決定される。対応する位相設定は、HREF位相シフトレジスターに実装される。
代替的に、実質量の高速過渡を具備するアナログビデオ信号が、第1デジタル画像を与えるために、最低HREF位相設定により最初にデジタル化され、そして同一アナログビデオ信号が、第2デジタル画像を与えるために、最高HREF位相設定により2回目にデジタル化される。第1及び第2デジタル画像からの対応する画像ラインは、最初はピクセルシフトなしに、2回目はピクセルシフトにより、個別的に相互に比較される。第1比較における一致が、幾つかのビデオラインに対して第2比較における一致よりも正しくないならば、HREF位相の中間設定に対して、標本化クロック信号の立上り縁が、HREF信号の立下り縁とほぼ一致することは、ほぼ確実である。この臨界的なHREF位相設定を見付けるために、同一アナログビデオ信号は、3回目にデジタル化され、そして一致は、第1及び第2画像の間に探求される。第3画像が第2画像に最も一致するならば、臨界的なHREF位相設定が、さらに、第1及び第3HREF位相シフト設定の間に探求される。最も臨界的なHREF位相設定がつき止められるとすぐに、臨界的なHREF位相設定に関して最大時間差を有するHREF位相設定が実装される。また、臨界的なHREF位相設定が、標本化クロック周波数の逆数である標本周期によって反復されるという事実を考慮しなければならない。
最適HREF位相設定を実験的に決定する第3方法は、一定HREF位相シフト設定HREF1に対応する臨界的な位相シフト設定Φ1が見いだされるまで、ある設定HREF1においてそれを固定し、プログラマブル遅延回路27において遅延設定を変化させ、高速過渡を含むアナログビデオ信号をデジタル化することである。遅延設定が臨界的であるか否かを評定するために、画像内に最大数の過渡を含み前位相設定でデジタル化された一つのビデオラインのデジタル値が、現位相設定でデジタル化された同一ビデオラインのデジタル値に対して比較される。優先的に、標本化周期が、約20の等しい小周期に分割される。そのような小周期は位相遅延回路の解像度よりも小さいならば、小周期は、その解像度に等しく取られる。0ナノ秒の第1位相シフトが実装され、そして非常に多数の過渡を含む一つのビデオラインのアナログビデオ信号が、上記の手順により見いだされた最適標本化クロック周期により第1デジタルラインDL1にデジタル化される。それから、上記の小周期に等しい位相遅延が、実装され、そして同一ビデオラインが、第2デジタルラインDL2に一度デジタル化される。ラインDL1とDL2のデジタル値は、DL1とDL2の間のデジタル値差のすべての対応するピクセルで第1総和SUM1を取ることにより、相互に比較される。第2総和SUM2は、ラインDL1のピクセル1とラインDL2のピクセル2の間、ラインDL1のピクセル2とラインDL2のピクセル3の間、等の差の絶対値を加算することにより計算される。SUM1がSUM2よりも小さいならば、ピクセルシフトは発生していない。他の場合に、ピクセルシフトは発生し、そして現位相は、一定HREF1位相設定に関して臨界的としてフラッグを立てられる。第3位相遅延が実装され、そして同一ビデオラインが、DL3において標本され、総和が、DL2における標本に関して計算され、新値SUM1とSUM2を与える。両方の総和は、連続ピクセル過渡内にアナログビデオ信号を標本する現位相設定により相当に大きい。このため、第2一定HREF2位相設定がまた、以下に記載される如く実装される。
HREF1=7ナノ秒に対して、上記のビデオフォーマットにおいて、51.5ナノ秒の臨界的な位相設定が見いだされる。位相対応の精度を推定するために、優先的に第1HREF位相設定HREF1とは最も異なる第2設定HREF2が固定され、そして再び、HREF位相設定HREF2に対応する臨界的な位相シフト設定Φ2が、見いだされる。同一ビデオフォーマットに対して、HREF2=14ナノ秒では、Φ2=60.5ナノ秒の臨界的な位相設定が見いだされる。HREF2−HREF1=7ナノ秒とΦ2−Φ1=9ナノ秒のために、測定値は、正しいと推定される。アナログビデオ設定を標本するための最適位相設定は27ナノ秒であり、HREF2は最も遠い臨界的な位相設定Φ2=60.5ナノ秒を与えるために、HREF位相設定は、値HREF2にセットされる。
標本化クロックと標本遅延が最適にセットされた後、アナログビデオ信号と最適利得及びオフセット設定のアクティブウインドウが、再び、より正確に決定される。アクティブウインドウに先行する標本数は、最適標本化クロック周期に関して表現される。最小及び最大輝度領域を有する最広幅画像が、伝送されなければならない。画像の回りの黒境界線−即ち、ビデオ設定レベルに近いアナログビデオ信号−は、標本される各続く画像から切断される部分を画定する。第1デジタル化は、0.3V利得因子に対応するビデオ利得レベル0と、ビデオ設定レベル0で為される。本例において、デジタル画像内の最大デジタル値は、100であることが見いだされる。この最大値に基づいて、新利得レベルが、約214の最大レベルに達するように計算される。デジタル利得因子0に対して0.3V、そしてデジタル利得因子255に対して1.3Vを供給されるビデオ利得回路30における掛算器により、利得因子は、こうして、(0.642−0.30)*255=87のビデオ利得レベルに対応する0.3V*214/100=0.642Vでなければならない。87のビデオ利得レベルと0のビデオオフセットがセットされ、アナログ信号がデジタル化され、そして218の新最大デジタル値が、見いだされる。再び、218/3=72よりも大きなデジタル値又は画像における最大デジタル値の3分の1を有する少なくとも3つのピクセルを有する第1ビデオラインが見いだされる。同じことは、底部のビデオラインに対して為される。それ自体、上部における29ラインと下部における29ラインは、アクティブウインドウなしでは落下すると推定される。アクティブウインドウ内のこれらのラインで、72よりも大きなデジタル値を有する最左及び最右ピクセルが見いだされる。今度は、左側における146ピクセルと右側における51ピクセルが、アクティブウインドウの外側にあることが見いだされる。これらの値は、主に、水平ライン周期当たりの標本数が今720であり、以前約1100であったために、以前に見いだされた232と84の値よりも相当に低い。
アクティブウインドウに対して見いだされた値は、アクティブウインドウ画定回路44に実装され、そして取得デジタル値は、アクティブウインドウ内の標本に限定される。アナログビデオ信号は、ビデオ利得因子87とビデオオフセット設定0で再びデジタル化される。最大デジタル値は、今、217である。新利得因子は、255の最大デジタル値に達するように計算される。利得レベル0が最大デジタル値100を生じ、利得レベル87が最大デジタル値217を生ずることを知ると、簡単な線形補外法により、利得レベル117が最大デジタル値255を生ずることを見いだす。オフセット値0とともにビデオ利得レベル117がセットされ、そしてアナログビデオ信号は、再びデジタル化され、最小デジタル値0と最大デジタル値255を与える。
インターレースビデオフォーマットにおいて、アクティブ水平ライン時間の開始は、捕獲される第1ピクセルを与え、水平ライン時間の終了は、捕獲される最終ピクセルを与え、これは両フレームに対して同一である。垂直アクティブフレームは、捕獲される第1ラインと捕獲される最終ラインを与える。これらのライン番号は、インターレース画像の第1及び第2フィールドに対して異なる。アクティブウインドウ画定回路44におけるカウンターは、アクティブウインドウ内のアナログビデオ信号のみをデジタル化するために、相応して実装される。
本発明によりビデオフレームグラバーに電子的にセットされる上記のパラメータの一つ以上に対する最適設定が、いったん見いだされたならば、この設定は、回路に直接に組み
込まれ、そして画像を表現するアナログビデオ信号が、デジタル化され、対応するデジタル画像信号は、後の処理のためにデジタルメモリに記憶される。代替的に、これらのパラメータ設定は、不揮発性メモリにデジタルで記憶され、各回に一つ検索され、又はアナログビデオ信号によって表現された一連の画像は、ビデオフレームグラバーによって取得されなければならない。
込まれ、そして画像を表現するアナログビデオ信号が、デジタル化され、対応するデジタル画像信号は、後の処理のためにデジタルメモリに記憶される。代替的に、これらのパラメータ設定は、不揮発性メモリにデジタルで記憶され、各回に一つ検索され、又はアナログビデオ信号によって表現された一連の画像は、ビデオフレームグラバーによって取得されなければならない。
本発明が好ましい実施態様を参照して記載されたが、技術における当業者は、発明の精神と範囲に反することなく、変更が形態と詳細において為されることを認識するであろう。
本発明の主なる特徴及び態様は以下のとおりである。
1.純アナログビデオ信号と同期信号から成るビデオ信号からデジタル画像信号を獲得するためのビデオフレームグラバーシステムにおいて、
該純アナログビデオ信号をデジタル画像信号にデジタル化するためのアナログビデオデジタイザー手段と、
該同期信号をデジタル同期信号にデジタル化するための同期信号デジタイザー手段とを具備するビデオフレームグラバーシステム。
該純アナログビデオ信号をデジタル画像信号にデジタル化するためのアナログビデオデジタイザー手段と、
該同期信号をデジタル同期信号にデジタル化するための同期信号デジタイザー手段とを具備するビデオフレームグラバーシステム。
2.該デジタル画像信号又は該デジタル同期信号の記憶のためのデジタルメモリ手段と、
該デジタル画像信号又は画像デジタル化同期信号のいずれかを該デジタルメモリ手段に選択的に記憶するためのメモリ選択手段とをさらに具備する上記1に記載のシステム。
該デジタル画像信号又は画像デジタル化同期信号のいずれかを該デジタルメモリ手段に選択的に記憶するためのメモリ選択手段とをさらに具備する上記1に記載のシステム。
3.該アナログビデオデジタイザー手段と該同期信号デジタイザー手段が、一つのアナログ対デジタル変換器手段に組み込まれる上記1に記載のシステム。
4.該ビデオ信号から該同期信号を抽出するための手段をさらに具備する上記1に記載のシステム。
5.該ビデオ信号が、さらに、
該純アナログビデオ信号とは異なり、かつ、
該同期信号とともに複合ビデオ信号を形成する他の純アナログビデオ信号を具備し、
この場合、該システムは、さらに、該複合ビデオ信号から該同期信号を抽出するための手段を具備する上記1に記載のシステム。
該純アナログビデオ信号とは異なり、かつ、
該同期信号とともに複合ビデオ信号を形成する他の純アナログビデオ信号を具備し、
この場合、該システムは、さらに、該複合ビデオ信号から該同期信号を抽出するための手段を具備する上記1に記載のシステム。
6.該ビデオ信号が、純アナログビデオ信号と複合同期信号を具備し、この場合、該システムが、さらに、該複合同期信号から該同期信号を抽出するための手段を具備する上記1に記載のシステム。
7.該ビデオ信号が、純アナログビデオ信号、水平同期信号及び垂直同期信号を具備し、この場合、該システムが、さらに、該水平同期信号と該垂直同期信号から同期信号を抽出するための手段を具備する上記1に記載のシステム。
8.該アナログビデオデジタイザーのための標本化クロック信号を発生する標本化クロック発生器と、
該標本化クロック発生器のためのベースクロック信号を発生するベースクロック手段と、該同期信号又は該一定ベースクロック手段のいずれかから抽出された該標本化クロック発生器のためにベースクロック信号を選択するための一定ベースクロック手段とベースクロック選択手段と、
ベースクロック信号周波数に関して標本化クロック信号周波数を調整するための該標本化クロック発生器内の標本カウンター手段とをさらに具備する上記1に記載のシステム。
該標本化クロック発生器のためのベースクロック信号を発生するベースクロック手段と、該同期信号又は該一定ベースクロック手段のいずれかから抽出された該標本化クロック発生器のためにベースクロック信号を選択するための一定ベースクロック手段とベースクロック選択手段と、
ベースクロック信号周波数に関して標本化クロック信号周波数を調整するための該標本化クロック発生器内の標本カウンター手段とをさらに具備する上記1に記載のシステム。
9.該同期信号デジタイザーのための標本化クロック信号を発生する標本化クロック発生器と、
該標本化クロック発生器のためのベースクロック信号を発生する一定ベースクロック手段と、
該同期信号又は該一定ベースクロック手段のいずれかから抽出された該標本化クロック発生器のためにベースクロック信号を選択するためのベースクロック選択手段と、
ベースクロック信号周波数に関して標本化クロック信号周波数を調整するための該標本化クロック発生器内の標本カウンター手段とをさらに具備する上記1に記載のシステム。
該標本化クロック発生器のためのベースクロック信号を発生する一定ベースクロック手段と、
該同期信号又は該一定ベースクロック手段のいずれかから抽出された該標本化クロック発生器のためにベースクロック信号を選択するためのベースクロック選択手段と、
ベースクロック信号周波数に関して標本化クロック信号周波数を調整するための該標本化クロック発生器内の標本カウンター手段とをさらに具備する上記1に記載のシステム。
10.電子的に可変である因子による該同期信号の振幅の増幅又は低減のための同期利得手段をさらに具備する上記1に記載のシステム。
11.電子的に可変である同期しきいレベルによる高レベル及び低レベル同期信号の間の判別のための同期しきい手段をさらに具備する上記1に記載のシステム。
12.該純アナログビデオ信号のデジタル化を矩形ウインドウへ制限するためのビデオウインドウ画定手段をさらに具備し、この場合、該ウインドウの位置及びサイズが、電子的に可変である上記1に記載のシステム。
13.電子的に可変である所定の時間遅延だけ該同期信号を遅延させるために、該ウインドウ画定手段に結合された同期遅延手段をさらに具備する上記12に記載のシステム。
14.電子的に可変である所定の時間遅延だけ該ベースクロック信号を遅延させるための遅延手段をさらに具備する上記8に記載のシステム。
15.該同期信号又は該ビデオ信号を濾波するためのアナログ信号フィルター手段をさらに具備し、該フィルター手段は、電子的低域フィルターであり、この場合、該フィルターの遮断周波数が電子的にセットされる上記1に記載のシステム。
16.該ビデオ信号の振幅の増幅又は低減のためのビデオ利得手段をさらに具備し、この場合、該ビデオ利得手段の増幅又は低減因子が電子的に可変である上記1に記載のシステム。
17.該ビデオ信号に所定のオフセットレベルを加算又は減算するためのビデオオフセット手段をさらに具備し、この場合、該オフセットレベルが電子的に可変である上記1に記載のシステム。
18.ビデオ信号の同期信号をデジタル化するための同期信号デジタイザー手段を具備するシステムにおいて、
同期信号のレベルを標本のデジタルシーケンスにデジタル化する段階と、
該シーケンスを幾つかのサブシーケンスに分割し、ほぼ同一レベルに対応する標本を分類する段階と、
該サブシーケンスの長さとほぼ同一長のサブシーケンスの間の距離を分析する段階と、
そのような分析から該ビデオ信号に対応するビデオタイミングを導出する段階とを具備する方法。
同期信号のレベルを標本のデジタルシーケンスにデジタル化する段階と、
該シーケンスを幾つかのサブシーケンスに分割し、ほぼ同一レベルに対応する標本を分類する段階と、
該サブシーケンスの長さとほぼ同一長のサブシーケンスの間の距離を分析する段階と、
そのような分析から該ビデオ信号に対応するビデオタイミングを導出する段階とを具備する方法。
19.該ビデオタイミングが、水平同期周期、垂直同期周期、ビデオフレーム周期、ライン数/ビデオフレーム、水平同期チップ幅、垂直同期チップ幅、鋸歯状パルスの存在、等化信号の存在、及びビデオインターレースの少なくとも一つを具備する上記18に記載の方法。
20.ビデオ信号に対応する同期信号のレベルの増幅又は低減のための可変同期利得手段と、増幅又は低減された同期信号をデジタル化するための同期信号デジタイザー手段とを具備するシステムにおいて、
(a)該同期利得手段において同期利得因子を実装する段階と、
(b)少なくとも2つの異なるデジタルレベルAとBを有するデジタル標本に該増幅又は低減された同期信号をデジタル化する段階と、
(c)少なくとも一つの該デジタルレベルに対して標本数を計数する段階と、
(d)少なくとも2つの異なる同期利得因子に対して段階(a)〜(c)を繰り返す段階と、
(e)最大同期利得設定に対応する標本カウントとか少なくとも規定差異なる対応する標本カウントを有する最大利得設定を選択する段階とを具備する、該可変同期利得手段内の最適同期利得因子の決定のための方法。
(a)該同期利得手段において同期利得因子を実装する段階と、
(b)少なくとも2つの異なるデジタルレベルAとBを有するデジタル標本に該増幅又は低減された同期信号をデジタル化する段階と、
(c)少なくとも一つの該デジタルレベルに対して標本数を計数する段階と、
(d)少なくとも2つの異なる同期利得因子に対して段階(a)〜(c)を繰り返す段階と、
(e)最大同期利得設定に対応する標本カウントとか少なくとも規定差異なる対応する標本カウントを有する最大利得設定を選択する段階とを具備する、該可変同期利得手段内の最適同期利得因子の決定のための方法。
21.該標本カウントが、一定しきいレベルの上の増幅又は低減された同期信号レベルに対応し、標本カウント差が、4%である上記20に記載の方法。
22.ビデオ利得因子による増幅又は低減により該ビデオ信号をリサイズするためのビデオ利得手段を具備するビデオ信号をデジタル化するためのシステムにおいて、
(a)アナログビデオ信号レベルの使用範囲を覆うビデオ信号を発生する段階と、(b)該ビデオ利得手段においてビデオ利得因子を設定する段階と、
(c)該リサイズされたビデオ信号をデジタル画像信号にデジタル化する段階と、(d)該デジタル画像信号のデジタル極値−最大又は最小−を検出する段階と、(e)少なくとも2つの異なるビデオ利得因子設定に対して段階(b)〜(d)を繰り返す段階と、
(f)該デジタル画像信号に対するデジタル値の可能範囲内に位置するデジタル極値に対応する最大ビデオ利得因子以上の最適ビデオ利得因子を選択する段階とを具備する最適ビデオ利得因子の決定のための方法。
(a)アナログビデオ信号レベルの使用範囲を覆うビデオ信号を発生する段階と、(b)該ビデオ利得手段においてビデオ利得因子を設定する段階と、
(c)該リサイズされたビデオ信号をデジタル画像信号にデジタル化する段階と、(d)該デジタル画像信号のデジタル極値−最大又は最小−を検出する段階と、(e)少なくとも2つの異なるビデオ利得因子設定に対して段階(b)〜(d)を繰り返す段階と、
(f)該デジタル画像信号に対するデジタル値の可能範囲内に位置するデジタル極値に対応する最大ビデオ利得因子以上の最適ビデオ利得因子を選択する段階とを具備する最適ビデオ利得因子の決定のための方法。
23.該ビデオ信号が、所定の周波数においてデジタル化され、
該周波数が、該ビデオ信号に対応するライン率とビデオライン数から導出され、アナログビデオ信号の標本化が、矩形ウインドウに限定され、
矩形ウインドウが、
該最適ビデオ利得因子で該ビデオ信号をデジタル化する段階と、
所定の差よりも小さい該対応するデジタル極値からの差によりせいぜい所定数のデジタル画像信号値を各々有する先頭及び最終ビデオラインを該ウインドウから削除する段階と、所定差よりも大きな該対応するデジタル極値からの差をすべて有する各ビデオラインにおける先頭及び最終標本の最小値を該ウインドウから削除する段階とを具備する方法によって決定される上記22に記載の方法。
該周波数が、該ビデオ信号に対応するライン率とビデオライン数から導出され、アナログビデオ信号の標本化が、矩形ウインドウに限定され、
矩形ウインドウが、
該最適ビデオ利得因子で該ビデオ信号をデジタル化する段階と、
所定の差よりも小さい該対応するデジタル極値からの差によりせいぜい所定数のデジタル画像信号値を各々有する先頭及び最終ビデオラインを該ウインドウから削除する段階と、所定差よりも大きな該対応するデジタル極値からの差をすべて有する各ビデオラインにおける先頭及び最終標本の最小値を該ウインドウから削除する段階とを具備する方法によって決定される上記22に記載の方法。
24.ビデオフレームグラバーにおいて最適標本化周波数を決定する方法において、
高速過渡を有するビデオ信号を発生する段階と、
画像信号をデジタル化するために、標本化クロック信号の所定の周波数において該ビデオ信号を標本する段階と、
該デジタル画像信号内で該高速過渡をつき止める段階と、
該過渡の位置から少なくとも一つの候補標本化周波数を導出する段階とを具備する方法。
高速過渡を有するビデオ信号を発生する段階と、
画像信号をデジタル化するために、標本化クロック信号の所定の周波数において該ビデオ信号を標本する段階と、
該デジタル画像信号内で該高速過渡をつき止める段階と、
該過渡の位置から少なくとも一つの候補標本化周波数を導出する段階とを具備する方法。
25.該所定周波数が、該ビデオ信号におけるライン周期とビデオライン数から導出され、
該ビデオ信号が、該ビデオ信号に対応する同期信号に関して標本化クロック信号の複数の異なる時間遅延で標本され、そして合成デジタル画像信号は、より高い周波数において事実上標本されたデジタル画像と組み合わされる上記24に記載の方法。
該ビデオ信号が、該ビデオ信号に対応する同期信号に関して標本化クロック信号の複数の異なる時間遅延で標本され、そして合成デジタル画像信号は、より高い周波数において事実上標本されたデジタル画像と組み合わされる上記24に記載の方法。
26.該過渡位置が、該事実上標本されたデジタル画像内から過渡形式の推定値によって見いだされ、
各候補標本化周波数が、
(a)標本化周波数を設定する段階と、
(b)該標本化周波数に対してスコアを計算する段階と、
(c)該候補周波数に近い標本化周波数の限定セットに対して段階(a)と(b)を繰り返す段階と、
(d)最良スコアを有する周波数を選択する段階とを具備する方法によって最適化される上記25に記載の方法。
各候補標本化周波数が、
(a)標本化周波数を設定する段階と、
(b)該標本化周波数に対してスコアを計算する段階と、
(c)該候補周波数に近い標本化周波数の限定セットに対して段階(a)と(b)を繰り返す段階と、
(d)最良スコアを有する周波数を選択する段階とを具備する方法によって最適化される上記25に記載の方法。
27.ビデオ信号に対応する同期信号に関して標本化クロックの最適標本化遅延をビデオフレームグラバーにおいて決定する方法において、
(a)高速過渡を有するビデオ信号を発生する段階と、
(b)該同期信号に関して該標本化クロックの標本化遅延を設定する段階と、
(c)デジタル画像信号への該標本化クロックの所定の周波数において該ビデオ信号を標本する段階と、
(d)該デジタル画像信号からグレースコアを計算する段階と、
(e)少なくとも2つの異なる標本化遅延設定に対して段階(b)〜(d)を繰り返す段階と、
(f)最良グレースコアに対応するものを最適標本化遅延として選択する段階とを具備する方法。
(a)高速過渡を有するビデオ信号を発生する段階と、
(b)該同期信号に関して該標本化クロックの標本化遅延を設定する段階と、
(c)デジタル画像信号への該標本化クロックの所定の周波数において該ビデオ信号を標本する段階と、
(d)該デジタル画像信号からグレースコアを計算する段階と、
(e)少なくとも2つの異なる標本化遅延設定に対して段階(b)〜(d)を繰り返す段階と、
(f)最良グレースコアに対応するものを最適標本化遅延として選択する段階とを具備する方法。
28.特定標本化遅延設定のためのグレースコアの第2セットを、該特定標本化遅延設定に最も近い標本化遅延設定に対応するグレースコアの重み付き総和として計算する段階をさらに具備する上記27に記載の方法。
29.各ビデオライン内の標本化クロック信号をトリガーするために、ビデオ信号に対応する時間遅延同期信号を発生するための最適時間遅延をビデオフレームグラバーにおいて決定する方法において、
(a)高速過渡を有するビデオ信号を発生する段階と、
(b)該遅延同期信号を発生するために時間遅延を設定する段階と、
(c)該同期信号に関して該標本化クロックのための第1標本化遅延を設定する段階と、(d)第1デジタル画像信号に対して標本化クロック信号の該所定周波数において該ビデオ信号を標本する段階と、
(e)該同期信号に関して該標本化クロックのための第2標本化遅延を設定する段階と、(f)第2デジタル画像信号に対して標本化クロック信号の所定周波数において該ビデオ信号を標本する段階と、
(g)該第1及び第2デジタル画像信号の間の第1差分スコアを計算する段階と、(h)一つの標本によってオフセットされた、該第1デジタル画像信号と該第2デジタル画像信号の間の第2差分スコアを計算する段階と、
(i)少なくとも2つの最初の標本化遅延設定に対して段階(c)〜(h)を繰り返す段階と、
(j)標本オフセットを指示する第1及び第2差分スコアに対応する第1標本化遅延設定を臨界第1標本化遅延設定として設定する段階と、
(k)臨界第1標本化遅延設定が、アナログ信号がデジタル化される標本化遅延設定とは最も異なる如く、時間遅延を選択する段階とを具備する方法。
(a)高速過渡を有するビデオ信号を発生する段階と、
(b)該遅延同期信号を発生するために時間遅延を設定する段階と、
(c)該同期信号に関して該標本化クロックのための第1標本化遅延を設定する段階と、(d)第1デジタル画像信号に対して標本化クロック信号の該所定周波数において該ビデオ信号を標本する段階と、
(e)該同期信号に関して該標本化クロックのための第2標本化遅延を設定する段階と、(f)第2デジタル画像信号に対して標本化クロック信号の所定周波数において該ビデオ信号を標本する段階と、
(g)該第1及び第2デジタル画像信号の間の第1差分スコアを計算する段階と、(h)一つの標本によってオフセットされた、該第1デジタル画像信号と該第2デジタル画像信号の間の第2差分スコアを計算する段階と、
(i)少なくとも2つの最初の標本化遅延設定に対して段階(c)〜(h)を繰り返す段階と、
(j)標本オフセットを指示する第1及び第2差分スコアに対応する第1標本化遅延設定を臨界第1標本化遅延設定として設定する段階と、
(k)臨界第1標本化遅延設定が、アナログ信号がデジタル化される標本化遅延設定とは最も異なる如く、時間遅延を選択する段階とを具備する方法。
30 ビデオ利得回路
33 アナログビデオデジタイザー
35 デジタルメモリユニット
36 外部同期利得回路
38 比較器回路
43 同期信号デジタイザー
33 アナログビデオデジタイザー
35 デジタルメモリユニット
36 外部同期利得回路
38 比較器回路
43 同期信号デジタイザー
Claims (2)
- ビデオ信号に対応する同期信号のレベルを増幅又は低減するための可変同期利得手段と、増幅又は低減された同期信号をデジタル化するための同期信号デジタイザー手段とを具備するシステムにおける、可変同期利得手段内の最適同期利得因子を決定する方法において、
(a)該同期利得手段内において同期利得因子を実装すること、
(b)該増幅又は低減された同期信号を、異なる2つのデジタルレベルA及びBを有するデジタル標本にデジタル化すること、
(c)少なくとも1つの該デジタルレベルに対して標本数をカウントすること、
(d)少なくとも2つの異なる同期利得因子に対して工程(a)−(c)を繰り返すこと、
(e)最大の同期利得設定に対応する標本カウントから、少なくとも所定の差異を有する対応する標本カウントを有する最大の利得設定を選択すること
を含むことを特徴とする可変同期利得手段内の最適同期利得因子を決定する方法。 - 該標本カウントが、一定のしきいレベルの上の増幅又は低減された同期信号レベルに対応し、標本カウントの差が、4%である請求項1の方法。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/269,389 US5717469A (en) | 1994-06-30 | 1994-06-30 | Video frame grabber comprising analog video signals analysis system |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7179625A Division JPH08191402A (ja) | 1994-06-30 | 1995-06-23 | ビデオフレームグラバーシステム及び利得因子決定方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005354749A JP2005354749A (ja) | 2005-12-22 |
JP3927581B2 true JP3927581B2 (ja) | 2007-06-13 |
Family
ID=23027036
Family Applications (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7179625A Withdrawn JPH08191402A (ja) | 1994-06-30 | 1995-06-23 | ビデオフレームグラバーシステム及び利得因子決定方法 |
JP2005259293A Expired - Fee Related JP3927582B2 (ja) | 1994-06-30 | 2005-09-07 | 最適標本化周波数を決定する方法 |
JP2005259304A Expired - Fee Related JP3927583B2 (ja) | 1994-06-30 | 2005-09-07 | 最適標本遅延を決定する方法 |
JP2005259286A Expired - Fee Related JP3927581B2 (ja) | 1994-06-30 | 2005-09-07 | 最適同期利得因子を決定する方法 |
Family Applications Before (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7179625A Withdrawn JPH08191402A (ja) | 1994-06-30 | 1995-06-23 | ビデオフレームグラバーシステム及び利得因子決定方法 |
JP2005259293A Expired - Fee Related JP3927582B2 (ja) | 1994-06-30 | 2005-09-07 | 最適標本化周波数を決定する方法 |
JP2005259304A Expired - Fee Related JP3927583B2 (ja) | 1994-06-30 | 2005-09-07 | 最適標本遅延を決定する方法 |
Country Status (4)
Country | Link |
---|---|
US (7) | US5717469A (ja) |
EP (5) | EP1209905B1 (ja) |
JP (4) | JPH08191402A (ja) |
DE (4) | DE69526698T2 (ja) |
Families Citing this family (59)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6469741B2 (en) | 1993-07-26 | 2002-10-22 | Pixel Instruments Corp. | Apparatus and method for processing television signals |
JP3823420B2 (ja) * | 1996-02-22 | 2006-09-20 | セイコーエプソン株式会社 | ドットクロック信号を調整するための方法及び装置 |
US5841563A (en) * | 1996-08-21 | 1998-11-24 | Bell Communications Research, Inc. | Method and system for efficient optical transmission of NTSC video |
US5963267A (en) * | 1996-09-20 | 1999-10-05 | Thomson Consumer Electronics, Inc. | Delay correction circuit |
EP0876049A3 (en) * | 1997-04-28 | 2000-02-02 | Eastman Kodak Company | Method and apparatus for producing audio-enhanced hard copy image prints selected from a motion image sequence and accompanying sound stored on an electronic image storage medium |
US6023522A (en) * | 1997-05-05 | 2000-02-08 | Draganoff; Georgi H. | Inexpensive adaptive fingerprint image acquisition framegrabber |
US6075876A (en) | 1997-05-07 | 2000-06-13 | Draganoff; Georgi Hristoff | Sliding yardsticks fingerprint enrollment and verification system and method |
JP3512142B2 (ja) * | 1997-06-10 | 2004-03-29 | 松下電器産業株式会社 | 映像信号処理装置 |
US6317161B1 (en) * | 1997-07-31 | 2001-11-13 | Texas Instruments Incorporated | Horizontal phase-locked loop for video decoder |
US6947069B1 (en) * | 1998-03-12 | 2005-09-20 | Elbex Video Ltd. | Method and apparatus for connecting fiber optic lines to an information transmission line carrying two way signals |
US6459426B1 (en) * | 1998-08-17 | 2002-10-01 | Genesis Microchip (Delaware) Inc. | Monolithic integrated circuit implemented in a digital display unit for generating digital data elements from an analog display signal received at high frequencies |
US6094018A (en) * | 1998-10-01 | 2000-07-25 | Sony Corporation | Method and apparatus for providing moire effect correction based on displayed image resolution |
JP3722628B2 (ja) * | 1998-10-20 | 2005-11-30 | 株式会社日立製作所 | 自動クロック位相調整装置及び自動クロック位相調整方法及びそれを用いた表示装置 |
US6396545B1 (en) * | 1999-03-01 | 2002-05-28 | Koninklijki Philips Electronics N.V. | Method for digital synchronization of video signals |
JP3665512B2 (ja) * | 1999-07-12 | 2005-06-29 | 株式会社東芝 | 二値信号の比較装置及びこれを用いたpll回路 |
DE60001963T2 (de) | 1999-08-17 | 2003-11-06 | Thomson Licensing S.A., Boulogne | Verfahren und gerät zur detektion von adaptiver horizontaler synchronisierung |
US6633288B2 (en) * | 1999-09-15 | 2003-10-14 | Sage, Inc. | Pixel clock PLL frequency and phase optimization in sampling of video signals for high quality image display |
US6507370B1 (en) * | 2000-03-20 | 2003-01-14 | International Business Machines Corporation | Highly adjustable video composite sync separator and variable gain pixel clock frequency locking apparatus and method |
US6473131B1 (en) * | 2000-06-30 | 2002-10-29 | Stmicroelectronics, Inc. | System and method for sampling an analog signal level |
KR100694039B1 (ko) * | 2000-07-20 | 2007-03-12 | 삼성전자주식회사 | 지터 검출 장치 및 그를 이용한 위상 동기 루프 |
KR100618226B1 (ko) * | 2001-06-05 | 2006-09-01 | 엘지전자 주식회사 | 무선송수신장치 및 방법 |
US7019764B2 (en) * | 2001-09-20 | 2006-03-28 | Genesis Microchip Corporation | Method and apparatus for auto-generation of horizontal synchronization of an analog signal to digital display |
US6922188B2 (en) * | 2001-09-20 | 2005-07-26 | Genesis Microchip Inc. | Method and apparatus for auto-generation of horizontal synchronization of an analog signal to a digital display |
US7009628B2 (en) * | 2001-09-20 | 2006-03-07 | Genesis Microchip Inc. | Method and apparatus for auto-generation of horizontal synchronization of an analog signal to a digital display |
US7091996B2 (en) * | 2001-09-20 | 2006-08-15 | Genesis Microchip Corporation | Method and apparatus for automatic clock synchronization of an analog signal to a digital display |
US7034815B2 (en) * | 2001-09-20 | 2006-04-25 | Genesis Microchip Inc. | Method and apparatus for synchronizing an analog video signal to an LCD monitor |
JP3669965B2 (ja) * | 2002-02-19 | 2005-07-13 | 株式会社ビデオリサーチ | 視聴チャンネル判定方法及び装置 |
WO2003081781A1 (fr) * | 2002-03-22 | 2003-10-02 | Thine Electronics, Inc. | Circuit integre semi-conducteur |
JP3783645B2 (ja) * | 2002-04-05 | 2006-06-07 | 株式会社日立製作所 | コントラスト調整方法、コントラスト調整回路及びそれを用いた映像表示装置 |
DE10219919A1 (de) * | 2002-05-03 | 2003-11-20 | Siemens Ag | Verfahren zur Verbesserung der Qualität eines Bildes |
US20040032491A1 (en) * | 2002-08-15 | 2004-02-19 | Don Woody | Frame grabber for image processing in ingress/egress control system |
US7228004B2 (en) * | 2002-09-05 | 2007-06-05 | Eastman Kodak Company | Method for sharpening a digital image |
JP2006510109A (ja) * | 2002-12-13 | 2006-03-23 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 表情不変顔認識方法及び装置 |
US7391451B2 (en) * | 2003-01-09 | 2008-06-24 | Lockheed Martin Corporation | Reconfigurable, multi-output frame grabber for machine vision applications |
US7206030B2 (en) * | 2003-01-30 | 2007-04-17 | Texas Instruments Incorporated | Fast-convergence two-stage automatic gain control (AGC) |
DE10323144A1 (de) * | 2003-05-22 | 2004-12-09 | Robert Bosch Gmbh | Verfahren und Vorrichtung zur Detektion von Objekten in der Umgebung eines Fahrzeugs |
JP4504714B2 (ja) * | 2004-03-26 | 2010-07-14 | リーダー電子株式会社 | 外部同期信号生成回路および位相差測定回路 |
US7239355B2 (en) * | 2004-05-17 | 2007-07-03 | Mstar Semiconductor, Inc. | Method of frame synchronization when scaling video and video scaling apparatus thereof |
JP2006109029A (ja) * | 2004-10-05 | 2006-04-20 | Sanyo Electric Co Ltd | 映像信号処理回路 |
US7391474B2 (en) * | 2004-10-13 | 2008-06-24 | Analog Devices, Inc. | Display interface systems and methods |
KR100688511B1 (ko) * | 2004-12-20 | 2007-03-02 | 삼성전자주식회사 | 영상 신호의 부반송파 추적을 위한 디지털 처리 장치 및방법 |
KR100780937B1 (ko) * | 2004-12-20 | 2007-12-03 | 삼성전자주식회사 | 영상 신호의 수평 동기 추출을 위한 디지털 처리 장치 및방법 |
TWI271102B (en) * | 2005-03-04 | 2007-01-11 | Chip Advanced Technology Inc | Method for video signal process and method for signal processing apparatus calibration |
US7681796B2 (en) * | 2006-01-05 | 2010-03-23 | International Business Machines Corporation | Mobile device tracking |
TW200810545A (en) * | 2006-08-04 | 2008-02-16 | Realtek Semiconductor Corp | An analog front end device |
US20080062311A1 (en) * | 2006-09-13 | 2008-03-13 | Jiliang Song | Methods and Devices to Use Two Different Clocks in a Television Digital Encoder |
US20080062312A1 (en) * | 2006-09-13 | 2008-03-13 | Jiliang Song | Methods and Devices of Using a 26 MHz Clock to Encode Videos |
JP4253740B2 (ja) * | 2006-11-06 | 2009-04-15 | Okiセミコンダクタ株式会社 | 同期信号分離装置 |
EP2177022B1 (en) * | 2007-06-08 | 2016-03-16 | Arçelik Anonim Sirketi | A receiver and a control method |
US8102470B2 (en) * | 2008-02-22 | 2012-01-24 | Cisco Technology, Inc. | Video synchronization system |
TWI440339B (zh) * | 2009-08-05 | 2014-06-01 | Mstar Semiconductor Inc | 接收器以及調整接收器之可調式等化器之強度的方法 |
JP2011154060A (ja) * | 2010-01-26 | 2011-08-11 | Canon Inc | 表示装置 |
US8692937B2 (en) * | 2010-02-25 | 2014-04-08 | Silicon Image, Inc. | Video frame synchronization |
JP5325266B2 (ja) * | 2011-07-05 | 2013-10-23 | 有限会社菅原設計事務所 | 回転体のアンバランス量測定方法および装置 |
TWI587706B (zh) * | 2014-06-04 | 2017-06-11 | 佳世達科技股份有限公司 | 顯示器及其控制方法 |
KR101573916B1 (ko) * | 2014-12-16 | 2015-12-02 | (주)넥스트칩 | 영상 수신 방법 및 장치 |
CN109470890B (zh) * | 2018-09-26 | 2020-07-31 | 沈畅 | 一种超声仪表的动态监测修正算法 |
WO2021164004A1 (en) * | 2020-02-21 | 2021-08-26 | Qualcomm Incorporated | Reduced display processing unit transfer time to compensate for delayed graphics processing unit render time |
CN112115079B (zh) * | 2020-08-19 | 2022-07-26 | 苏州伟创电气科技股份有限公司 | 总线周期同步的方法和系统 |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4367337A (en) * | 1981-01-05 | 1983-01-04 | The Sherwin-Williams Company | Process for conversion of benzimidazolones to benzotriazoles |
US4481542A (en) * | 1982-03-18 | 1984-11-06 | Advanced Imaging Devices, Inc. | Color video hardcopy recorder, method and media therefor |
US4531154A (en) * | 1982-10-29 | 1985-07-23 | At&T Bell Laboratories | Interface for a video display processor arranged to provide an overlay on a video display |
US4628362A (en) * | 1985-05-02 | 1986-12-09 | American Dynamics Corporation | Combined video AGC and digitizing circuit |
JPS6277635A (ja) * | 1985-10-01 | 1987-04-09 | Seiko Instr & Electronics Ltd | ビデオ信号サンプリングクロツク位相補正回路 |
JPS6257835U (ja) * | 1985-10-01 | 1987-04-10 | ||
US4814875A (en) * | 1985-10-17 | 1989-03-21 | Ampex Corporation | Digital envelope shaping apparatus |
US4729025A (en) * | 1985-11-06 | 1988-03-01 | Sanyo Electric Co., Ltd. | Jitter correction circuit |
JPS62183274A (ja) * | 1986-02-06 | 1987-08-11 | Matsushita Electric Ind Co Ltd | デジタルテレビ受像機 |
JPH0620279B2 (ja) * | 1986-08-20 | 1994-03-16 | 松下電器産業株式会社 | 自動利得制御装置 |
US4712130A (en) * | 1986-08-29 | 1987-12-08 | Rca Corporation | Chrominance signal frequency converter as for a pix-in-pix television receiver |
US4743958A (en) * | 1986-10-06 | 1988-05-10 | The Grass Valley Group, Inc. | Multiple television standards input selector and convertor |
FR2606956A1 (fr) * | 1986-11-14 | 1988-05-20 | Radiotechnique Compelec | Dispositif de conversion analogique-numerique comportant un dispositif de controle automatique de gain |
JPS63180278A (ja) * | 1987-01-21 | 1988-07-25 | Mitsubishi Electric Corp | 画素ずれ防止装置 |
JPH01133494A (ja) * | 1987-11-19 | 1989-05-25 | Shinko Electric Co Ltd | ビデオハードコピー装置の自動調整方法 |
JP2658168B2 (ja) * | 1988-04-28 | 1997-09-30 | 株式会社日立メディコ | 画像入力装置 |
US4876598A (en) * | 1988-05-20 | 1989-10-24 | Tecon, Inc. | Apparatus for digitizing a composite video signal |
US4872054A (en) * | 1988-06-30 | 1989-10-03 | Adaptive Video, Inc. | Video interface for capturing an incoming video signal and reformatting the video signal |
JP3189010B2 (ja) * | 1990-06-19 | 2001-07-16 | キヤノン株式会社 | 画像処理装置 |
EP0464230B1 (de) * | 1990-06-30 | 1996-09-18 | Deutsche ITT Industries GmbH | Digitale Phasenregelungsschleife |
US5121117A (en) * | 1991-03-19 | 1992-06-09 | Zenith Electronics Corporation | Balanced A/D converter |
JPH0514731A (ja) * | 1991-06-28 | 1993-01-22 | Canon Inc | 画像処理装置 |
JP2624043B2 (ja) * | 1991-07-30 | 1997-06-25 | 日本ビクター株式会社 | 画像処理システムにおけるサンプリング位相調整装置 |
US5229853A (en) * | 1991-08-19 | 1993-07-20 | Hewlett-Packard Company | System for converting a video signal from a first format to a second format |
US5260812A (en) * | 1991-11-26 | 1993-11-09 | Eastman Kodak Company | Clock recovery circuit |
US5327240A (en) * | 1991-12-24 | 1994-07-05 | Texas Instruments Incorporated | Methods, systems and apparatus for providing improved definition video |
JPH05199481A (ja) * | 1992-01-23 | 1993-08-06 | Fanuc Ltd | ビデオ信号の位相制御回路 |
US5367337A (en) * | 1992-04-30 | 1994-11-22 | Image Data Corporation | Method and apparatus for capturing video images |
JPH06105135A (ja) * | 1992-09-24 | 1994-04-15 | Toshiba Corp | 集積回路装置およびそれを用いた画像読取装置もしくは画像形成装置 |
JPH06177761A (ja) * | 1992-12-03 | 1994-06-24 | Nippon Avionics Co Ltd | 映像信号a/d変換回路 |
-
1994
- 1994-06-30 US US08/269,389 patent/US5717469A/en not_active Expired - Fee Related
-
1995
- 1995-06-02 DE DE69526698T patent/DE69526698T2/de not_active Expired - Fee Related
- 1995-06-02 EP EP02100168A patent/EP1209905B1/en not_active Expired - Lifetime
- 1995-06-02 EP EP02100170A patent/EP1211889B1/en not_active Expired - Lifetime
- 1995-06-02 EP EP02100169A patent/EP1209906B1/en not_active Expired - Lifetime
- 1995-06-02 EP EP95201450A patent/EP0690611B1/en not_active Expired - Lifetime
- 1995-06-02 DE DE69533860T patent/DE69533860T2/de not_active Expired - Fee Related
- 1995-06-02 DE DE69533461T patent/DE69533461T2/de not_active Expired - Fee Related
- 1995-06-02 DE DE69534069T patent/DE69534069T2/de not_active Expired - Fee Related
- 1995-06-02 EP EP02100171A patent/EP1211890A3/en not_active Withdrawn
- 1995-06-23 JP JP7179625A patent/JPH08191402A/ja not_active Withdrawn
-
1997
- 1997-02-03 US US08/794,147 patent/US5767914A/en not_active Expired - Fee Related
- 1997-02-03 US US08/794,150 patent/US5777686A/en not_active Expired - Fee Related
- 1997-02-03 US US08/794,148 patent/US5771078A/en not_active Expired - Fee Related
- 1997-02-03 US US08/794,149 patent/US5771077A/en not_active Expired - Fee Related
- 1997-02-03 US US08/794,185 patent/US5764299A/en not_active Expired - Fee Related
- 1997-02-03 US US08/794,151 patent/US5835155A/en not_active Expired - Fee Related
-
2005
- 2005-09-07 JP JP2005259293A patent/JP3927582B2/ja not_active Expired - Fee Related
- 2005-09-07 JP JP2005259304A patent/JP3927583B2/ja not_active Expired - Fee Related
- 2005-09-07 JP JP2005259286A patent/JP3927581B2/ja not_active Expired - Fee Related
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3927581B2 (ja) | 最適同期利得因子を決定する方法 | |
KR950028507A (ko) | 영상종류식별장치 및 그것을 사용한 에스펙트비 자동식별장치 및 텔레비젼수상기 | |
JP2557862B2 (ja) | ビデオ画像収録装置 | |
EP0515155B1 (en) | Scanning rate conversion | |
JP3662471B2 (ja) | 同期情報検出装置及びデジタル蓄積オシロスコープ | |
US5793922A (en) | Channel code input and reproduction method of frame switcher and channel code reproduction apparatus | |
JPH06153155A (ja) | 動画像の拾い見装置 | |
JPS5868674A (ja) | アナログ信号蓄積兼処理装置 | |
KR0129998B1 (ko) | 동기신호 검파회로 | |
US6052153A (en) | Synchronization circuit and methods for screens with scanning circuits that reduce the effects of variations in frequency of an input signal | |
JP3232447B2 (ja) | ビデオ信号の時間軸補正装置 | |
KR100187004B1 (ko) | Crt 영상 촬영용 동기 발생장치 및 방법 | |
KR950014337B1 (ko) | 동(動)화상 검출방법 및 그 장치 | |
JPH01179592A (ja) | 磁気記録再生装置 | |
JPS6229272A (ja) | 自動周波数引込回路 | |
JP2001045433A (ja) | 映像信号生成装置及び映像信号生成方法 | |
JPS61267487A (ja) | カラ−画像再生装置 | |
JPH0431472B2 (ja) | ||
JPS63250289A (ja) | 高速撮影信号の記録装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050907 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070213 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070302 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |