JP3792238B2 - 映像信号線駆動回路およびそれを備える表示装置 - Google Patents
映像信号線駆動回路およびそれを備える表示装置 Download PDFInfo
- Publication number
- JP3792238B2 JP3792238B2 JP2004210385A JP2004210385A JP3792238B2 JP 3792238 B2 JP3792238 B2 JP 3792238B2 JP 2004210385 A JP2004210385 A JP 2004210385A JP 2004210385 A JP2004210385 A JP 2004210385A JP 3792238 B2 JP3792238 B2 JP 3792238B2
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- signal line
- image data
- timing
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2059—Display of intermediate tones using error diffusion
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0218—Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
Er(i,j)=f(i,j)−L(K) ・・・(1)
なお、上式(1)において、Kは注目画素Ga0の原画像階調レベルf(i,j)を表示用画像階調レベルに変換したものである。
F(i+1,j)=f(i+1,j)+Er(i,j)×M1 ・・・(2)
F(i−1,j+1)=f(i−1,j+1)+Er(i,j)×M2 ・・・(3)
F(i,j+1)=f(i,j+1)+Er(i,j)×M3 ・・・(4)
F(i+1,j+1)=f(i+1,j+1)+Er(i,j)×M4 ・・・(5)
上式(2)〜(5)において、M1〜M4は、画素Ga0で生じた誤差Er(i,j)を画素Ga1〜Ga4に分散する配分を示す係数(以下、「拡散係数」と言う。)である。例えば、M1〜M4には、7/16、3/16、5/16、1/16のような値が設定される。
F=f+er11+er12+er13+er14 ・・・(6)
前記映像信号線駆動ユニットは、自段に接続されている映像信号線である自段領域映像信号線に印加すべき映像信号の前記原画像を表す画像データである自段領域画像データと、その前段の映像信号線駆動ユニットに接続されている映像信号線のうち境界部近傍の所定本数の映像信号線である前段領域映像信号線に印加すべき映像信号の前記原画像を表す画像データである前段領域画像データおよびその後段の映像信号線駆動ユニットに接続されている映像信号線のうち境界部近傍の所定本数の映像信号線である後段領域映像信号線に印加すべき映像信号の前記原画像を表す画像データである後段領域画像データの少なくとも一方とに基づいて、前記自段領域映像信号線に印加すべき映像信号を生成する誤差拡散演算回路を備えることを特徴とする。
前記映像信号線駆動ユニットは、その前段の映像信号線駆動ユニットおよびその後段の映像信号線駆動ユニットとはカスケード接続され、
各映像信号線駆動ユニットに含まれる前記誤差拡散演算回路は、所定のタイミングでアクティブになる第1のタイミング信号を受け取り、前記自段領域映像信号線に印加すべき映像信号をサンプリングするタイミングを取るための第2のタイミング信号と、その後段の映像信号線駆動ユニットが前記第1のタイミング信号として受け取るための第3のタイミング信号とを生成するタイミング信号生成部を備え、
前記第2のタイミング信号は、前記第1のタイミング信号がアクティブになった後、前記誤差拡散演算回路が前記前段領域画像データを受け取る期間が経過し、さらに前記原画像を表す画像信号のうち1画素分の画像信号が前記誤差拡散法によって変換されるのに要する期間に相当する期間が経過した時にアクティブになり、
前記第3のタイミング信号は、前記第1のタイミング信号がアクティブになった後、前記誤差拡散演算回路が前記自段領域画像データを受け取る期間に相当する期間が経過した時にアクティブになり、
前記第1のタイミング信号がアクティブになるタイミングと同期して前記原画像を表す画像信号の示す階調レベルを誤差拡散法によって変換する処理が開始されることを特徴とする。
図1は、本発明の一実施形態に係る液晶表示装置の全体構成を示すブロック図である。この液晶表示装置は、表示制御回路200と、ソースドライバ(映像信号線駆動回路)300と、ゲートドライバ(走査信号線駆動回路)400と、液晶パネル500とを備えている。ソースドライバ300には、3個のソースドライバユニット301〜303と、階調基準電圧発生回路310とが含まれている。ゲートドライバ400には、3個のゲートドライバユニット401〜403が含まれている。液晶パネル500には、映像信号線と走査信号線とが格子状に配置されている。この液晶表示装置の解像度は、水平方向には480ドットである。すなわち、480本の映像信号線SL1〜SL480がソースドライバ300と接続されている。この映像信号線SL1〜SL480のうち、1列目から160列目までの映像信号線SL1〜SL160はソースドライバユニット301に接続され、161列目から320列目までの映像信号線SL161〜SL320はソースドライバユニット302に接続され、321列目から480列目までの映像信号線SL321〜SL480はソースドライバユニット303に接続されている。ソースドライバユニットについては、ソースドライバユニット301、ソースドライバユニット302、ソースドライバユニット303の順にカスケード接続されている。本実施形態のように、カスケード接続された3個のソースドライバユニットからなるソースドライバのことを「3段のソースドライバユニットからなるソースドライバ」という。
図2は、本実施形態におけるソースドライバユニットの構成を示すブロック図である。なお、本説明では、図1において参照符号302で示すソースドライバユニットを例に挙げて説明する。このソースドライバユニット302は、シフトレジスタ31と、第1のラッチ回路32と、第2のラッチ回路33と、選択回路34と、出力回路35と、誤差拡散演算回路36とを備えている。
図3は、誤差拡散演算回路36の詳細な構成を示すブロック図である。誤差拡散演算回路36では、各画素につき誤差拡散法による誤差が反映された階調レベルを示すデータ(誤差拡散済画像データ)Dbが生成される。ソースドライバユニット302の誤差拡散演算回路36においては、従来であれば、161列目から320列目までの映像信号線(自段領域映像信号線)に供給すべき映像信号を生成するための画像データ(自段領域画像データ)Daに基づいて誤差拡散済画像データDbが生成されたが、本実施形態では、158列目から323列目までの映像信号線に供給すべき映像信号を生成するための画像データDaに基づいて誤差拡散済画像データDbが生成される。すなわち、本実施形態においては、ソースドライバユニット302の表示ブロックの画像データDaに加えて、ソースドライバユニット301の表示ブロックの画像データDaのうち158列目から160列目までの映像信号線(前段領域映像信号線)に供給すべき映像信号を生成するための画像データ(前段領域画像データ)Daと、ソースドライバユニット303の表示ブロックの画像データDaのうち321列目から323列目までの映像信号線(後段領域映像信号線)に供給すべき映像信号を生成するための画像データ(後段領域画像データ)Daとに基づいて誤差拡散済画像データDbが生成される。なお、本説明では、この誤差拡散済画像データDbを生成するための処理を「誤差拡散演算処理」という。
次に本実施形態における作用および効果について説明する。上述のように、本実施形態
によると、誤差拡散演算処理の開始タイミングが、誤差拡散演算回路36が前段領域画像データを受け取る期間だけ従来よりも早くなる。また、誤差拡散演算処理が行われる期間については、前段領域画像データを受け取る期間と後段領域画像データを受け取る期間とを加算した期間だけ従来よりも長くなる。このため、本実施形態におけるソースドライバユニット302においては、158列目から323列目までの画像データDaに基づいて、各画素につき誤差拡散演算処理が施される。これにより、例えば161列目の画素について誤差拡散演算処理が施される際に、158列目から160列目までの画素についての誤差拡散演算処理の結果も反映される。同様に、例えば320列目の画素について誤差拡散演算処理が施される際に、321列目から323列目までの画素についての誤差拡散演算処理の結果も反映される。すなわち、表示ブロックの境界部において、表示対象となっている表示ブロックに含まれている画素の階調レベルを計算する際に、その隣接する表示ブロックに含まれている画素の誤差が取り込まれる。また、各ソースドライバユニットから出力される第3のタイミング信号TG3は、その次の段のソースドライバユニットに第1のタイミング信号TG1として受け取られる。このため、4個以上のソースドライバユニットによってソースドライバが構成されていても、各ソースドライバユニットにおいて誤差拡散演算処理が行われる際に、その前後のソースドライバユニットの表示ブロックの画像データDaに基づく誤差拡散演算処理の結果も反映される。
上記実施形態では、液晶表示装置を例に挙げて説明したが、本発明はこれに限定されるものではない。画像表示のための駆動ドライバが複数個あり、各駆動ドライバがそれぞれ決められた領域の画像を表示するための信号線を駆動する画像表示装置であって、擬似多階調表示を実現するために誤差拡散法が採用されている画像表示装置に適用することができる。
32…第1のラッチ回路
33…第2のラッチ回路
36…誤差拡散演算回路
200…表示制御回路
300…ソースドライバ(映像信号線駆動回路)
301〜303…ソースドライバユニット(映像信号線駆動ユニット)
310…階調基準電圧発生回路
361…誤差拡散処理部
362…タイミング信号生成部
400…ゲートドライバ(走査信号線駆動回路)
500…液晶パネル
3611…垂直加算部
3612…水平加算部
3613…誤差検出部
3614…水平遅延部
3615…垂直遅延部
Claims (3)
- 画像を表示する表示部と接続され、外部から入力され原画像を表す画像信号の示す階調レベルを誤差拡散法によって変換し、前記変換後の階調レベルを示す映像信号をそれぞれが前記表示部の所定の領域に含まれる映像信号線に印加する複数段の映像信号線駆動ユニットからなる映像信号線駆動回路であって、
前記映像信号線駆動ユニットは、自段に接続されている映像信号線である自段領域映像信号線に印加すべき映像信号の前記原画像を表す画像データである自段領域画像データと、その前段の映像信号線駆動ユニットに接続されている映像信号線のうち境界部近傍の所定本数の映像信号線である前段領域映像信号線に印加すべき映像信号の前記原画像を表す画像データである前段領域画像データおよびその後段の映像信号線駆動ユニットに接続されている映像信号線のうち境界部近傍の所定本数の映像信号線である後段領域映像信号線に印加すべき映像信号の前記原画像を表す画像データである後段領域画像データの少なくとも一方とに基づいて、前記自段領域映像信号線に印加すべき映像信号を生成する誤差拡散演算回路を備えることを特徴とする、映像信号線駆動回路。 - 前記映像信号線駆動ユニットは、その前段の映像信号線駆動ユニットおよびその後段の映像信号線駆動ユニットとはカスケード接続され、
各映像信号線駆動ユニットに含まれる前記誤差拡散演算回路は、所定のタイミングでアクティブになる第1のタイミング信号を受け取り、前記自段領域映像信号線に印加すべき映像信号をサンプリングするタイミングを取るための第2のタイミング信号と、その後段の映像信号線駆動ユニットが前記第1のタイミング信号として受け取るための第3のタイミング信号とを生成するタイミング信号生成部を備え、
前記第2のタイミング信号は、前記第1のタイミング信号がアクティブになった後、前記誤差拡散演算回路が前記前段領域画像データを受け取る期間が経過し、さらに前記原画像を表す画像信号のうち1画素分の画像信号が前記誤差拡散法によって変換されるのに要する期間に相当する期間が経過した時にアクティブになり、
前記第3のタイミング信号は、前記第1のタイミング信号がアクティブになった後、前記誤差拡散演算回路が前記自段領域画像データを受け取る期間に相当する期間が経過した時にアクティブになり、
前記第1のタイミング信号がアクティブになるタイミングと同期して前記原画像を表す画像信号の示す階調レベルを誤差拡散法によって変換する処理が開始されることを特徴とする、請求項1に記載の映像信号線駆動回路。 - 請求項1または2に記載の映像信号線駆動回路を備えたことを特徴とする、表示装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004210385A JP3792238B2 (ja) | 2004-07-16 | 2004-07-16 | 映像信号線駆動回路およびそれを備える表示装置 |
CN200580024014.6A CN100481199C (zh) | 2004-07-16 | 2005-07-11 | 视频信号线驱动电路及具备该驱动电路的显示装置 |
PCT/JP2005/012789 WO2006009005A1 (ja) | 2004-07-16 | 2005-07-11 | 映像信号線駆動回路およびそれを備える表示装置 |
US11/632,056 US7782284B2 (en) | 2004-07-16 | 2005-07-11 | Video signal line drive circuit, and display device having the circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004210385A JP3792238B2 (ja) | 2004-07-16 | 2004-07-16 | 映像信号線駆動回路およびそれを備える表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006030671A JP2006030671A (ja) | 2006-02-02 |
JP3792238B2 true JP3792238B2 (ja) | 2006-07-05 |
Family
ID=35785121
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004210385A Expired - Fee Related JP3792238B2 (ja) | 2004-07-16 | 2004-07-16 | 映像信号線駆動回路およびそれを備える表示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7782284B2 (ja) |
JP (1) | JP3792238B2 (ja) |
CN (1) | CN100481199C (ja) |
WO (1) | WO2006009005A1 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI350506B (en) * | 2006-12-01 | 2011-10-11 | Chimei Innolux Corp | Liquid crystal display and driving method thereof |
JP5285934B2 (ja) * | 2008-03-11 | 2013-09-11 | 株式会社ジャパンディスプレイ | 液晶表示装置 |
JP5114326B2 (ja) * | 2008-07-17 | 2013-01-09 | 株式会社ジャパンディスプレイイースト | 表示装置 |
US20110043541A1 (en) * | 2009-08-20 | 2011-02-24 | Cok Ronald S | Fault detection in electroluminescent displays |
JP5612490B2 (ja) * | 2011-01-13 | 2014-10-22 | 株式会社ジャパンディスプレイ | 画像表示装置、画像表示装置の駆動方法及び画像表示プログラム、並びに、階調変換装置 |
KR101978937B1 (ko) * | 2012-03-16 | 2019-05-15 | 주식회사 실리콘웍스 | 전원 잡음에 둔감한 표시장치용 소스 드라이버 |
KR20150083669A (ko) * | 2014-01-10 | 2015-07-20 | 삼성디스플레이 주식회사 | 표시장치 및 그것의 구동 방법 |
KR102565752B1 (ko) * | 2016-12-28 | 2023-08-11 | 엘지디스플레이 주식회사 | 전계 발광 표시장치와 그 구동 장치 |
TWI755482B (zh) * | 2017-02-20 | 2022-02-21 | 日商精工愛普生股份有限公司 | 驅動器、光電裝置及電子機器 |
CN115775511A (zh) * | 2022-11-24 | 2023-03-10 | 四川长虹电器股份有限公司 | 显示设备亮度均匀性校正方法及校正装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05268462A (ja) * | 1992-03-19 | 1993-10-15 | Mitsubishi Electric Corp | 画像処理装置 |
JPH05328265A (ja) | 1992-05-18 | 1993-12-10 | Hitachi Ltd | 液晶表示装置の駆動装置 |
JP3346484B2 (ja) | 1992-06-26 | 2002-11-18 | エヌ・オー・ケー・ビブラコースティック株式会社 | ダンパとその製造方法 |
JP2598474Y2 (ja) * | 1992-07-17 | 1999-08-09 | 沖電気工業株式会社 | アクティブマトリックス型液晶表示装置の階調駆動回路 |
JP3245229B2 (ja) * | 1992-09-04 | 2002-01-07 | キヤノン株式会社 | 表示制御装置および表示制御方法 |
US5519791A (en) | 1993-01-11 | 1996-05-21 | Canon, Inc. | Block parallel error diffusion method and apparatus |
AU674551B2 (en) | 1993-01-11 | 1997-01-02 | Canon Kabushiki Kaisha | Block parallel error diffusion method and apparatus |
US5870503A (en) * | 1994-10-20 | 1999-02-09 | Minolta Co., Ltd. | Image processing apparatus using error diffusion technique |
JP3322809B2 (ja) * | 1995-10-24 | 2002-09-09 | 富士通株式会社 | ディスプレイ駆動方法及び装置 |
JP3482776B2 (ja) | 1996-07-11 | 2004-01-06 | 株式会社富士通ゼネラル | 複数画面表示用誤差拡散回路 |
JPH10340070A (ja) * | 1997-06-09 | 1998-12-22 | Hitachi Ltd | 液晶表示装置 |
KR100488839B1 (ko) * | 1999-01-22 | 2005-05-11 | 마츠시타 덴끼 산교 가부시키가이샤 | 서브프레임을 이용하여 그레이 스케일 디스플레이를실행하는 장치 및 방법 |
JP3526019B2 (ja) * | 1999-11-30 | 2004-05-10 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 画像表示システム、画像表示装置、および画像表示方法 |
JP4018058B2 (ja) | 2003-11-12 | 2007-12-05 | エーユー オプトロニクス コーポレイション | 画像表示システム、および画像表示装置 |
-
2004
- 2004-07-16 JP JP2004210385A patent/JP3792238B2/ja not_active Expired - Fee Related
-
2005
- 2005-07-11 WO PCT/JP2005/012789 patent/WO2006009005A1/ja active Application Filing
- 2005-07-11 CN CN200580024014.6A patent/CN100481199C/zh not_active Expired - Fee Related
- 2005-07-11 US US11/632,056 patent/US7782284B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7782284B2 (en) | 2010-08-24 |
JP2006030671A (ja) | 2006-02-02 |
WO2006009005A1 (ja) | 2006-01-26 |
US20070279402A1 (en) | 2007-12-06 |
CN1985299A (zh) | 2007-06-20 |
CN100481199C (zh) | 2009-04-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100481199C (zh) | 视频信号线驱动电路及具备该驱动电路的显示装置 | |
US7133035B2 (en) | Method and apparatus for driving liquid crystal display device | |
JP2002366113A (ja) | 液晶駆動装置 | |
US7499063B2 (en) | Liquid crystal display | |
USRE49356E1 (en) | Control method and control device for charging time sharing | |
JP2005326461A (ja) | 表示装置及びその駆動制御方法 | |
EP3223271A1 (en) | Display screen assembly, terminal, and method for controlling display screen | |
US10192509B2 (en) | Display apparatus and a method of operating the same | |
KR100903920B1 (ko) | 표시구동장치 및 표시장치 | |
JP2007226226A (ja) | ソース駆動装置及びその駆動方法と、それを有する表示装置及びその駆動方法。 | |
US20090091519A1 (en) | Display method of display device and display device | |
US6448976B1 (en) | Liquid crystal drive circuit and liquid crystal display apparatus | |
US6831618B1 (en) | Method for driving a plasma display panel | |
JP5617542B2 (ja) | マトリクス表示装置、およびマトリクス表示装置の駆動方法 | |
US8355032B2 (en) | Displaying apparatus, displaying panel driver and displaying panel driving method | |
JP3778244B2 (ja) | 液晶表示装置の駆動方法および駆動装置 | |
JPH06138846A (ja) | 液晶中間調表示方式 | |
KR920010748B1 (ko) | 액정 매트릭스 패널의 중간조 표시구동 회로 및 중간조 표시방법 | |
JP2002311921A (ja) | 表示装置およびその駆動方法 | |
KR100825900B1 (ko) | 화상표시방법, 시스템 및 유닛 | |
JP2004226684A (ja) | 画像表示パネルおよび画像表示装置 | |
KR20080017917A (ko) | 디스플레이장치 | |
JP4966022B2 (ja) | 平面表示装置及びその制御方法 | |
JP5596477B2 (ja) | 表示パネルの駆動装置 | |
JP2007041155A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060404 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060404 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090414 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100414 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100414 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110414 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120414 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120414 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130414 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130414 Year of fee payment: 7 |
|
LAPS | Cancellation because of no payment of annual fees |