JP2861693B2 - コンパレ−タ始動回路 - Google Patents

コンパレ−タ始動回路

Info

Publication number
JP2861693B2
JP2861693B2 JP4354977A JP35497792A JP2861693B2 JP 2861693 B2 JP2861693 B2 JP 2861693B2 JP 4354977 A JP4354977 A JP 4354977A JP 35497792 A JP35497792 A JP 35497792A JP 2861693 B2 JP2861693 B2 JP 2861693B2
Authority
JP
Japan
Prior art keywords
amplifier
coupled
circuit
current source
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP4354977A
Other languages
English (en)
Other versions
JPH05259833A (ja
Inventor
ルッツンヤック アンドレアス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Motorola Solutions Inc
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of JPH05259833A publication Critical patent/JPH05259833A/ja
Application granted granted Critical
Publication of JP2861693B2 publication Critical patent/JP2861693B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0261Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Measurement Of Current Or Voltage (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、定電流源に使用される
コンパレータのような装置のための始動回路に関する。
【0002】
【従来の技術】図1において、一定値の電流Iを発生す
る集積回路用の既知の電流源回路が示される。この回路
は、電源線VDDと参照電圧線GNDとの間に接続され
た電圧分割ネットワークR1,R2から成り、演算増幅
器Aの反転入力に結合されたノードBに参照電圧Vを供
給する。増幅器の出力は、トランジスタ2のゲートおよ
びトランジスタ4,6のゲートに結合される。トランジ
スタ2は、結合ノードINを介して電流吸い込みデバイ
スに結合され、それに電流Iを供給する。電流吸い込み
デバイスは、外部に取付けられた精密抵抗器Rから成
る。結合ノードINは、増幅器Aの非反転入力に結合さ
れる。増幅器Aは、増幅器の非反転入力における電圧が
Vとなり、その結果、抵抗Rを介して電流Iが正確にV
/Rとして決められることを保証する。負荷(図示され
ていない)に結合されたトランジスタ4,6を通って流
れる電流は、電流Iに比例し、本回路の出力となる。演
算増幅器Aは、CMOS技術に実現され、増幅器の入力
段を形成する一対の差動トランジスタ10,12の後部
に電流源8を含む。
【0003】以下の図面において、図1と同等部分は、
同じ参照番号が付される。動作の正確性を確保し、か
つ、図1に示された回路に使用された演算増幅器の制限
を緩和するため、図2に示される回路配置がしばしば用
いられる。電流源8は、トランジスタ20によって実現
され、電流ミラーの配列でトランジスタ4,22を介し
て制御される。この配置では、電流源8に対する駆動
は、増幅器の出力に依存しているので、スイッチの初期
投入時に回路が始動しないという問題がある。
【0004】図2に示す回路のスイッチオンを確保する
ために、従来から図3に示す始動回路が使用されてき
た。図3に示すように、トランジスタ30,32が電源
VDDと接地GNDとの間に接続され、トランジスタ3
0のゲートは参照電圧(接地)に結合される。これは、
トランジスタ30,32が始動時に電流を流すことを保
証する。トランジスタ32通して流れる電流は、トラン
ジスタ20と並列に結合されるトランジスタ34によっ
てミラー(mirror)され、増幅器がデバイスAの
スイッチオン時に初期電流を持つのを保証する。トラン
ジスタ36は、そのデバイスのスイッチオン時にトラン
ジスタ34をスイッチオフさせるために設けられる。
【0005】しかしながら、図3に示す回路は、トラン
ジスタ30,36がコンパレータの全動作中そのデバイ
スの全電力消費を増加させるという問題点を有する。上
記コンパレータの別の問題点は、コンパレータが使用さ
れていない場合、すなわち、ノードINが抵抗Rの接続
されない場合でも、参照電圧Vを発生するオンチップの
電圧分割器R1,R2が電力消費に寄与するという点で
ある。
【0006】本発明は、上述した課題を回避し、あるい
は、低減させることを目的とするものである。
【0007】
【発明が解決しようとする課題】本発明は、第1電流源
から電力が供給され、差動形式で結合された第1および
第2トランジスタから成るステージを有する演算増幅器
を含む回路から成り、前記電流源は、前記演算増幅器の
出力から電力が供給され、前記演算増幅器の始動を確保
するために、第2電流源が一対の差動トランジスタに接
続され、検出手段は、前記演算増幅器の入力に応答する
ために設けられるとともに前記増幅器をオンにスイッチ
した後に前記第2電流源をオフにスイッチするために前
記第2電流源の電力付勢を制御するために設けられる。
【0008】特に、本発明は、定電流源を与える比較器
回路を提供し、前述した回路を含む比較器回路におい
て、前記演算増幅器の第1入力は、前記増幅器の電源に
結合された電圧分割ネットワークに接続され、前記演算
増幅器の第2入力は、前記増幅器の出力から導かれる電
流を受けるために結合される比較電流吸い込み手段に結
合され、ここで、前記検出手段は、前記増幅器の第1お
よび第2入力間に設けられる。
【0009】より好適には、前記トランジスタは、ある
増幅器の入力に接続されたゲートと他の増幅器の入力に
結合されたソースまたはドレインを有するトランジスタ
から成る。
【0010】より好適には、トランジスタ・スイッチ手
段は、電圧分圧ネットワークに結合され、前記増幅器の
スイッチオン後に電圧分割器をスイッチオンするために
前記演算増幅器の出力に応答する。
【0011】
【実施例】第4図を参照して、第3図と同等部分は同じ
参照番号によって示される。検出トランジスタ40は、
トランジスタ42と直列に主電流経路に結合され、トラ
ンジスタ42は、トランジスタ30と電流ミラー構成で
接続される。トランジスタ40のゲートは、電圧分割ネ
ットワークR1,R2の電圧ノードBおよび増幅器の反
転入力に結合され、トランジスタ40のソースは、増幅
器Aの非反転入力に結合される。スイッチ・トランジス
タ44は、トランジスタ20のゲート結合されたゲート
および抵抗R1,R2と直列の主電流経路を有する。
【0012】動作は次のようになる。始動電流が電流源
としてトランジスタ34を用いる増幅器Aに供給される
と、トランジスタ34は、トランジスタ42,30,3
2を介してトランジスタ40(抵抗Rを流れる電流)に
よって制御される。増幅器Aが動作開始となる時間間隔
径過後に、分割器ネットワークR1,R2は、トランジ
スタ4,22,44によってオンにスイッチされる。ソ
ース・トランジスタ2からの電流は、抵抗Rの両端電圧
を電圧レベルVに上昇させ、トランジスタ40は、その
ゲートおよびソースが同電位となるのでオフにスイッチ
され、このことは、トランジスタ42をオフにスイッチ
する効果を有する一方、電流ミラーの構成を介して、ト
ランジスタ30,32,34をオフにスイッチする。
【0013】換言すれば、始動期間中、トランジスタ2
が電流を発生しない場合、増幅器Aの非反転入力は、接
地レベルに留まる。反転入力では、電圧Vは上昇する。
トランジスタ40は、電圧Vがそのしきい値電圧より高
い場合、導通状態になる。トランジスタ40を通して流
れる電流は、トランジスタ42,30,32,34を介
してミラーされ、演算増幅器に供給される。増幅器が動
作すると、トランジスタ44をオンにスイッチし、トラ
ンジスタ2は、ノードINの電圧をレベルVに上昇さ
せ、このことは、トランジスタ40をオフにさせる一方
トランジスタ42,30,32,34をオフにさせる。
【0014】さて、図5に示す第2実施例を参照して、
増幅器Aの出力は、フォロワー・トランジスタ50のゲ
ートに接続され、その主電流経路は、トランジスタ2と
直列に接続される。トランジスタ50は、トランジスタ
2とは逆の導電タイプである。電流源トランジスタ20
は、トランジスタ2,4,6のゲートと共通に接続され
たゲートを有する。トランジスタ50は、電流引込トラ
ンジスタ52に直列に結合され、そのゲートに接続され
た参照電圧VSを有する。電圧分割ネットワークは、ノ
ードBに電圧Vを与え、ダイオード結合の2つのトラン
ジスタ54,56から成る。
【0015】動作においては、始動時、増幅器Aは、ト
ランジスタ52,40,42,34によって電力付勢さ
れる。増幅器Aの出力は、トランジスタ50,2,2
0,4,22,44中の電流を供給する。電圧分割ネッ
トワークは、トランジスタ44によってオンにスイッチ
され、電圧Vを増幅器Aの非反転入力に与える。増幅器
Aの反転入力に接続されたノードIN上の電圧は、上昇
し電圧Vに接近する結果、トランジスタ40,44は、
オフにスイッチされ、それにより、トランジスタ34を
オフにする。したがって、増幅器Aは、電流源20によ
って電力が与えられ、トランジスタ40,42,34を
オフにスイッチする効果を有する。
【0016】上記実施例の修正および変形が可能であ
る。たとえば、トランジスタ44は、電圧分割ネットワ
ークをとおして固定の電流となる不利益を残すが、直接
接続に置き換えるてもよい。
【図面の簡単な説明】
【図1】演算増幅器を含み、集積回路に定電流源を提供
する既知のコンパレータ回路である。
【図2】演算増幅器を含み、集積回路に定電流源を提供
する既知のコンパレータ回路である。
【図3】演算増幅器を含み、集積回路に定電流源を提供
する既知のコンパレータ回路である。
【図4】本発明の第1実施例を示す回路である。
【図5】本発明の第2実施例を示す回路である。
【符号の説明】
2,4,6,10,12,22,30,32,34,3
6,40,42 トランジスタ 8 電流源 A 増幅器 B,IN ノード

Claims (5)

    (57)【特許請求の範囲】
  1. 【請求項1】 差動形状で結合された第1および第2ト
    ランジスタからなる入力段を有するとともに第1電流源
    によって電力が供給される演算増幅器(A)を含み、前
    記電流源が、前記演算増幅器の出力によって電力供給さ
    れる始動回路において、前記増幅器の始動を確保するた
    めに、第2電流源が一対の差動トランジスタに結合さ
    れ、検出手段が、前記演算増幅器の入力に応答するため
    に設けられるとともに前記増幅器をオンにスイッチした
    後に前記第2電流源をオフにスイッチするために、前記
    第2電流源の電力付勢を制御するために設けられる始動
    回路。
  2. 【請求項2】 安定化電流源を提供するためのコンパレ
    ータ回路において、前記演算増幅器の第1入力は、電圧
    分割ネットワークに接続され、前記演算増幅器の第2入
    力は、前記増幅器の出力から導かれる電流を受けるため
    に結合される比較電流吸い込み手段に結合され、ここ
    で、前記検出手段は、前記増幅器の第1および第2入力
    間に結合されることを特徴とする請求項1記載の回路を
    含むコンパレータ回路。
  3. 【請求項3】 前記検出手段は、ある増幅器の入力に接
    続されたゲートと他の増幅器の入力に結合されたソース
    またはドレインを有するトランジスタから構成されるこ
    とを特徴とする請求項2記載の回路。
  4. 【請求項4】 前記第2電流源に電力を供給するための
    前記検出手段に接続された電流ミラー手段を含む請求項
    2または3記載の回路。
  5. 【請求項5】 前記電圧分圧ネットワークに結合され、
    前記増幅器のスイッチオン後に前記電圧分割器をスイッ
    チオンするために前記演算増幅器の出力に応答するスイ
    ッチ手段を含む請求項2,3または4記載の回路。
JP4354977A 1991-12-20 1992-12-18 コンパレ−タ始動回路 Expired - Lifetime JP2861693B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB9127085A GB2262675A (en) 1991-12-20 1991-12-20 Comparator start-up arrangement
GB9127085.0 1991-12-20

Publications (2)

Publication Number Publication Date
JPH05259833A JPH05259833A (ja) 1993-10-08
JP2861693B2 true JP2861693B2 (ja) 1999-02-24

Family

ID=10706609

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4354977A Expired - Lifetime JP2861693B2 (ja) 1991-12-20 1992-12-18 コンパレ−タ始動回路

Country Status (7)

Country Link
US (1) US5339045A (ja)
EP (1) EP0548524B1 (ja)
JP (1) JP2861693B2 (ja)
KR (1) KR930015337A (ja)
DE (1) DE69205556T2 (ja)
GB (1) GB2262675A (ja)
HK (1) HK1000924A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08154022A (ja) * 1994-11-29 1996-06-11 Nec Corp 過電流保護回路付き増幅回路
JP2666759B2 (ja) * 1995-02-28 1997-10-22 日本電気株式会社 半導体集積回路の入力バッファ回路
US6007362A (en) * 1997-12-09 1999-12-28 The Whitaker Corporation Electrical connector assembly for a refrigerator door
JP4587540B2 (ja) * 2000-09-27 2010-11-24 三洋電機株式会社 定電流回路
DE10050561B4 (de) * 2000-10-12 2005-04-28 Dialog Semiconductor Gmbh Integrierte Schaltung mit Schaltungsteilen mit unterschiedlicher Versorgungsspannung

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5721885B2 (ja) * 1972-12-04 1982-05-10
DE3610158A1 (de) * 1986-03-26 1987-10-01 Telefunken Electronic Gmbh Referenzstromquelle
US4740742A (en) * 1987-04-02 1988-04-26 Cherry Semiconconductor Corporation Voltage regulator start-up circuit
US4839535A (en) * 1988-02-22 1989-06-13 Motorola, Inc. MOS bandgap voltage reference circuit
US4857823A (en) * 1988-09-22 1989-08-15 Ncr Corporation Bandgap voltage reference including a process and temperature insensitive start-up circuit and power-down capability
JP2513854B2 (ja) * 1989-08-22 1996-07-03 富士通株式会社 起動回路
JP2552580B2 (ja) * 1990-11-27 1996-11-13 新電元工業株式会社 起動回路

Also Published As

Publication number Publication date
HK1000924A1 (en) 1998-05-08
GB9127085D0 (en) 1992-02-19
DE69205556T2 (de) 1996-05-15
US5339045A (en) 1994-08-16
DE69205556D1 (de) 1995-11-23
KR930015337A (ko) 1993-07-24
GB2262675A (en) 1993-06-23
EP0548524A2 (en) 1993-06-30
JPH05259833A (ja) 1993-10-08
EP0548524A3 (en) 1993-09-01
EP0548524B1 (en) 1995-10-18

Similar Documents

Publication Publication Date Title
US5243231A (en) Supply independent bias source with start-up circuit
JP3185698B2 (ja) 基準電圧発生回路
KR980004970A (ko) 내부 전원 전위 공급 회로
JP3560512B2 (ja) 電源回路とそれに用いる定電圧回路
JP3554123B2 (ja) 定電圧回路
JP2861693B2 (ja) コンパレ−タ始動回路
EP0805556B1 (en) Power on reset circuit with auto turn off
JP4941045B2 (ja) カレントミラー回路
JP2691882B2 (ja) 制御回路
US5892376A (en) High-speed/high-slew-rate tri-modal all bipolar buffer/switch and method thereof
JP3802409B2 (ja) バイアス回路及び電源装置
JP3540872B2 (ja) 起動回路
US5719524A (en) Circuit having an input terminal for controlling two functions
JP2842588B2 (ja) 電圧検出回路
KR970004438B1 (ko) 발진기 회로
JP4008674B2 (ja) 半導体装置
JP2607304B2 (ja) 半導体集積回路装置
JP2617625B2 (ja) 定電流充電回路
JP4412067B2 (ja) 直流電源装置
JP4714317B2 (ja) 定電圧回路
JPH10335998A (ja) 電流検出回路
KR100240420B1 (ko) 파워다운기능을 구비한 밴드갭 기준전압발생회로
JP4018561B2 (ja) 起動回路
JP2535402Y2 (ja) 電源リップルフィルター回路
JPH0263219A (ja) チャージポンプ回路