JP2782798B2 - 画像出力装置 - Google Patents

画像出力装置

Info

Publication number
JP2782798B2
JP2782798B2 JP1156492A JP15649289A JP2782798B2 JP 2782798 B2 JP2782798 B2 JP 2782798B2 JP 1156492 A JP1156492 A JP 1156492A JP 15649289 A JP15649289 A JP 15649289A JP 2782798 B2 JP2782798 B2 JP 2782798B2
Authority
JP
Japan
Prior art keywords
data
area
vbb
dram
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1156492A
Other languages
English (en)
Other versions
JPH0322021A (ja
Inventor
英 藤木
隆信 梶川
寿之 木原
聰彦 三瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1156492A priority Critical patent/JP2782798B2/ja
Publication of JPH0322021A publication Critical patent/JPH0322021A/ja
Priority to US08/371,612 priority patent/US5526128A/en
Application granted granted Critical
Publication of JP2782798B2 publication Critical patent/JP2782798B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ビットマップデータを展開して出力すべき
画像メモリを有する画像出力装置に関するものである。
従来の技術 画像出力装置のなかでも一般的である、レーザプリン
タを例に従来の画像出力装置を説明する。第7図は従来
のレーザプリンタのブロック図である。ここに示すよう
にレーザプリンタはインターフェース手段2、ビデオデ
ータ処理手段3、レーザスキャンユニット部4(以下LS
U部と略称する。)、エンジン制御手段5エンジンメカ
部6からなる5つのブロックで構成されている。
以下にこの構成によるレーザプリンタの概略を説明す
る。ホストコンピュータ1と接続されたレーザプリンタ
はホストコンピュータ1から送られてくるテキストデー
タをインターフェース手段2を介して受信し、ビデオデ
ータ処理手段3内のメモリに記憶する。次にこのテキス
トデータはビデオデータ処理手段3内でイメージデータ
であるビデオマップデータに展開され、出力装置である
LSU部4から送られる水平同期信号(以下HSYNCと略称す
る)に同期をとって、シリアル出力であるビデオデータ
(以下VDOUTと略称する)としてLSU部に送られる。ま
た、ビデオデータ処理手段3ではVDOUTを出力するのに
合わせて、紙送りやメインモータ駆動などのエンジンメ
カ部6の制御をしているエンジン制御手段5の管理を行
なっている。このようにしてイメージデータの画像形成
を行なっている。
以上のように構成されるレーザプリンタにおいて、ビ
デオデータ処理手段3の従来の構成であるビデオデータ
処理部のブロック図を第8図に示す。ここで7はMPU、
8はDRAMを有しているDRAMブロック部、9はVRAMブロッ
ク部を示している。10はアドレスデコード手段であり、
MPU7のアドレスバス(MPUA)を入力としてアドレスのデ
コードを行い、MPU7がDRAMブロック部8とVRAMブロック
部9とのどちらのメモリとアクセスを要求しているのか
を識別し、後述DRAM調停手段12に対しDRAMとのアクセス
要求信号(DRAMRQ)、或は後述VRAM調停手段16に対して
VRAM9とのアクセス要求信号(VRAMRQ)を発生させる。1
1、15、はそれぞれDRAMブロック部8及びVRAMブロック
部9のリフレッシュ手段であり、DRAMブロック部8及び
DRAMブロック部9のリフレッシュを要求する手段であ
る。リフレッシュ手段11は後述のDRAM調停手段12に対し
てリフレッシュ要求信号(DREFRQ)を発生させ、リフレ
ッシュ手段15は後述DRAM調停手段16に対してリフレッシ
ュ要求信号(DREFRQ)を発生させる。12、16はそれぞれ
DRAMブロック部8及びVRAMブロック部9の調停手段であ
り、DRAM調停手段12はアクセス要求信号DRAMRQとリフレ
ッシュ要求信号DREFRQの調停をとり後述のDRAMタイミン
グ手段13に対してどの調停をとったかの状態を示すDRAM
スタート命令信号群(DSTCOM)をVRAM調停手段16はアク
セス要求信号VRAMRQとリフレッシュ要求信号VREFRQの調
停をとり後述のVRAMタイミング手段17に対してどの調停
をとったかの状態を示すVRAMスタート命令信号群(VSTC
OM)を送る。14はアドレスバスMPUAを入力とし後述のDR
AMタイミング手段13に対してバンク切り換え状態信号群
(BANKST)を送るバンク切り換え手段である。ここでバ
ンク切り換えはDRAMブロック部8内のテキストデータを
記憶するユーザエリアが固定されており限りがあるた
め、メモリオーバーフローを起こさないようにユーザー
のテキストデータ量に応じてメモリを拡張する必要があ
り、このDRAM拡張の際に使用する。13はDRAMタイミング
信号であり、DRAM調停手段12から送られる信号群DSTCOM
によってDRAMブロック部8に対してDRAMアクセスのため
のタイミング信号群(DRAMT)を発生するとともに、バ
ンク切り換え手段14から送られる信号群BANKSTを入力し
DRAMブロック部8に対してバンク情報信号(BANK0)を
送る。第8図には図示していないが、バンク情報信号BA
NK0に対するDRAMブロック部8と同様にバンク情報信号B
ANK1およびBANK2に対する拡張DRAMブロック部が存在す
るものとする。このようにDRAMブロック部8にはアドレ
スバスMPUA、バンク情報信号BANK0、タイミング信号群D
RAMT、データバスMPUDがつながれ、MPU7からDRAMへのア
クセスを可能としている。17はVRAMタイミング手段であ
り、VRAM調停手段16から送られる信号群VSTCOMを入力し
VRAMブロック部9に対してVRAMアクセスのためのタイミ
ング信号群(VRAMT)を送る。VRAMブロック部9はアド
レスバスMPUA及びデータバスMPUDとに接続され、信号群
VRAMTを入力し後述のビデオ信号同期手段18からビデオ
データ(VDB)を通して送られるクロックに合わせてシ
リアル出力であるビデオデータをビデオ信号同期手段18
に送っている。このようにデータバスVDBはクロック線
とシリアルデータ線とシリアルデータ線で構成されてい
る。ここでVRAMブロック部9のメモリバッファの容積は
一般に限られているため、このメモリバッファへのイメ
ージデータの展開スピードよりも同期信号HSYNCのシー
ケンシャル読み出しスピードの方が速いときにはイメー
ジデータ展開前のデータの転送を行なうエラー状態(以
下このエラー状態をオーバーランという)が発生してし
まう。このオーバーラン限界を広げるためにはVRAMブロ
ック部9のメモリバッファの拡張が必要である。18はビ
デオ信号同期手段であり、LSU部(図示せず)から送ら
れる同期信号HSYNCと同期をとり、ブランキング時間を
カウントして有効印字領域にVRAMブロック部9から送ら
れるビデオデータを出力するようにVRAMブロック部9に
対しクロックを発生し、シリアルビデオデータ出力VDOU
TとしてLSUに送っている。またMPU7は同期信号HSYNCを
検出し、出力データのラスタ数をカウントするととも
に、VRAMブロック部9及びビデオ信号同期手段18の制
御、管理を行なっている。
以上のようにシステム及びユーザエリアをDRAMブロッ
ク部8へ、イメージデータの展開はVRAMブロック部9上
へとメモリを分け独立させており、VRAMブロック部9に
おいてデュアルポートであるためMPU7からのアクセスと
ビデオ信号同期手段18からのクロックによるアクセスが
行い易いなど制御がしやすい構成であった。
反面、メモリ領域を広げるための拡張ボードがDRAMブ
ロック部8とVRAMブロック部9に独立して必要であるな
どユーザーにとっては使い勝手が悪いシステム構成であ
った。
第9図に画像のイメージデータであるビットマップデ
ータとして展開された文字を示す。例として文字Aと文
字Bの展開について説明を行なう。ここでは説明がしや
すいように各文字が25×25のドットで構成され、1ドッ
トを1ビット単位とし、黒く塗った1ドットを1、空の
ドットを0として考える。文字フォントの中にはこの25
×25の各ビット情報を1か0の符合で記憶している。DR
AMに記憶してあるテキストデータは、MPUを介して文字
フォントを参照しながらVRAMのバッファへのビットマッ
プデータとして展開されていく。一般にこの展開は文字
1つ1つを順次展開しバッファに書き込んでいく。第9
図においてはまず文字「A」を先にVRAMのバッファにビ
ットマップ展開を行ない文字フォントの符合に合わせて
各ビットを書き込んでいく。次に文字「B」のビットマ
ップ展開を行なうわけであるが、ここで文字「A」と文
字「B」が重なっている場合には通常の書込動作を行な
うと、文字「B」の書込動作を行なう時点で25×25のビ
ットは文字「B」の情報で書き込まれてしまい、文字
「A」が部分的に消えてしまうことになる。これを防ぐ
ために、文字「A」を展開した後に文字「A」と文字
「B」のビット単位での論理和を行い、バッファ上に重
ねた情報を書き込むことで第9図のような重ね文字を書
くことができる。この機能を以下重ね書きと称する。一
般にVRAMは、この重ね書き機能を有しており、以後取り
上げるVRAMはこの機能を有しているものとして扱う。
次に第10図のフローチャートを使って第9図のMPU7が
行なう制御を説明する。ここでHSYNCを割り込みルーチ
ンはHSYNCにパルスが入力される毎に、MPU7へ割り込み
が発生する、以下フローチャートについて説明する。ま
ずメインルーチンではステップ(a)は変数X、Yを初
期化する。ここでXはMPU7がVRAMエリアへ書き込むラス
ター番号であり、YはHSYNC毎の割り込み回数を示すカ
ウンタ数である。ステップ(b)ではNに印字すべきラ
スター数を設定する。ステップ(c)ではHSYNC割り込
みを許可する。ステップ(d)はビデオ信号同期手段18
に対してブランキング時間などの設定を行い起動をかけ
る。ステップ(e)はVRAMブロック部9にビットマップ
データを書き込むための空ラスターがあるか否かを判断
するため、XとYとの大小比較を行なう。もし空ラスタ
ーがないときはステップ(e)に戻り、空ラスターがあ
るならばステップ(f)へ行く。ステップ(f)ではビ
ットマップデータを1ラスター分VRAMブロック部9へ書
き込み、Xの値を+1加算する。ステップ(g)ではHS
YNCカウンタ数Yが印字すべきラスター数Nと等しいか
否かを判断し、もしX=Yならばステップ(h)へ行
く。ステップ(h)ではビデオ信号同期手段18を停止
し、VRAMブロック部9へのビットマップデータの書き込
みを終了する。次にHSYNC割り込みルーチンはステップ
(i)で、出力ラスター数Yの値を+1加算する。ステ
ップ(j)では印字が終了か否かを判断するためYとN
とを比較して、もしY=Nならばステップ(k)へ、Y
≠Nならば終了する。ステップ(k)HSYNCの割り込み
を禁止する。
発明が解決しようとする課題 しかしながらこの場合、ビットマップメモリの容量は
固定であり、イメージ記憶領域に記憶できるデータ量に
制限があった。この制限を取り除くためにイメージ記憶
領域を可変にすることもあったが、イメージ記憶領域を
アクセスするアドレスデータをそのまま用いるために、
記憶容量は2倍、4倍、…2のn乗倍と決められたもの
になり、必要な量だけ記憶容量を増やすことはできなか
った。
課題を解決するための手段 この課題を解決するために本発明は、ビット展開して
印字出力すべきデータを記憶した記憶領域から印字すべ
きデータを読み出して印字出力順にビット展開する展開
手段と、前記展開手段によってビット展開されたイメー
ジデータを記憶するイメージ記憶領域を有する記憶手段
と、前記記憶手段に記憶された前記イメージデータを印
字動作に同期して読み出す読み出し手段とを有し、前記
展開手段による展開動作と前記読み出し手段による読み
出し動作とを並行処理する画像出力装置において、前記
記憶手段内のイメージ記憶領域の容量を変更する制御手
段と、前記イメージ記憶領域をアクセスするために送ら
れてきたアドレスデータを前記イメージ記憶領域の容量
に応じて変更するアドレス変換手段とを有する。
作用 この構成によって、イメージ記憶領域の容量が必要な
容量に変更されても、アドレス変換手段によってアドレ
スデータはその容量に応じて変換され、アクセスが可能
になる。
実施例 以下、本発明の一実施例における画像出力装置につい
て説明をする。
先ず第1図は、本実施例の構成を示すブロック図であ
る。ここで、30は本画像出力装置を制御するためのマイ
クロプロセッサユニット(以下MPUと称する)、31はDRA
Mブロック部42が複数個ある場合にどのDRAMブロック部
をアクセスするかを決めるためのバンク切り換え手段、
32はMPU30から出力されたアドレスバスMPUAの値を変換
するためのアドレス変換手段、33はアドレスデコード手
段、34はDRAMブロック部42の記憶領域の一部分であるビ
デオバンドバッファ(以下VBBと称する)の記憶容量を
切り換えるためのVBBモード切り換え手段、35はビデオ
データ出力信号VDOUTを出力するためのビデオデータ発
生手段(以下VDGと称する)、36はDRAMアドレス発生手
段であり、DRAMブロック部42へ出力するアドレスバスDR
AMを生成する。37はDRAM用のリフレッシュ手段であり、
DRAMのリフレッシュサイクル時間の周期でDRAMアクセス
要求信号REFREQが出力される。38はDRAM調停手段であ
り、DRAMブロック部42への複数のアクセス要求信号の調
停をとり、どれか一つのアクセス要求のみアクセス許可
する手段である。39はDRAMタイミング手段であり、DRAM
ブロック部をアクセスするためのタイミング信号群DRAM
T出力及びバンク信号BANK0、BANK1、BANK2を出力する手
段である。40はMPUのデータバスMPUDを電気的に接続す
るか否かを切り換えるためのバス切り換え手段である。
41は重ね書きパターン発生手段であり、重ね書きについ
ては先に説明した機能である。42はDRAMブロック部であ
る。
以上のように構成された本実施例の画像出力装置のビ
デオデータ処理部ブロックの構成について以下にその動
作を説明する。本ビデオデータ処理部ブロック構成での
データの処理の概要を先ず説明する。外部より印字すべ
きデータがDRAMブロック部42の一部であるユーザデータ
エリアに格納されているので、本データをMPU30により
ビットマップのデータに展開する。この際フォントデー
タが必要な場合にはフォントメモリ(図示せず)を参照
する等の処理を伴う。ビットマップデータは再びDRAMブ
ロック部42の一部であるVBBエリアに格納される。本VBB
エリアに格納されたデータをVDG35を用いて読み出しを
行い、本データをシリアルデータに変換し、HSYNCの信
号に同期させ前述したLSUへ送信する。以上のデータ処
理を行うための構成を以下に説明する。
DRAMブロック部42でのアクセス要求は全部で4つのモ
ードがある。第1はMPUからのVBBエリアへのアクセス要
求である。第2はMPUからのVBBエリア以外のエリアへの
アクセス要求である。第3はVDG35がVBBエリアをアクセ
スするための要求である。第4はDRAMブロック部42のDR
AM上のデータを保持するためのリフレッシュを行うため
のリフレッシュアクセス要求である。このようにDRAMブ
ロック部42へのアクセスは4つのモードがあり、最低2
モード、多いときは3モードが同時にアクセス要求を出
すため、何らかの調停が必要になる。これらの調停をと
る手段が38に示すDRAM調停手段であり、MPUからのVBBエ
リアへのアクセス要求信号VBBRQと、MPUからのVBBエリ
ア以外へのアクセス要求信号MPURQと、リフレッシュ手
段37からのアクセス要求信号REFRQの4信号を入力し、
内部で調停をとり、そのうち1つのアクセス要求信号を
許可し、スタート命令信号群STCOMを出力することによ
り、何れのアクセス要求を実行するのかをDRAMタイミン
グ手段39へ知らせる。DRAMタイミング手段39は前述の信
号群STCOM及びDRAMブロック部42が複数個ある場合に必
要なバンク切り換えのためのバンク切り換え手段31の出
力信号BANKSTを入力し、本手段でDRAMアクセスのために
必要なタイミング信号群DRAMTを発生させると共にバッ
ク切り書え信号BAN0、BANK1、BANK2を発生させる。また
DRAMアドレス発生手段36はDRAM調停手段38でどのアクセ
ス要求を実行するかをDRAMタイミング手段39に知らせ、
そのタイミングに応じてどのアドレスバスをDRAMブロッ
ク部42へ送出すればよいかを決定する。従ってDRAMアド
レス発生手段36はDRAMタイミング手段39のアドレス切り
換え制御出力信号群DAGCOMがDRAMアドレス発生手段36へ
入力されると、この信号群DAGCOMに従って、VBBアドレ
スバスVBBA、MPUアドレスバスMPUA、VDGアドレスバスVD
GAのいずれかを選択しDRAMブロック部42へ送出するアド
レスバスDRAMAへ接続する機能を有している。
次にVBBエリアにおける重ね書きの動作について説明
する。従来例で説明したようにVBBエリアでの重ね書き
が必要であるが、本発明におけるDRAMブロック部42は従
来例でのVRAMの付加機能を持たないため重ね書きの手段
が別途必要である。まず、MPU30からVBBエリアへ書きこ
みデータがデータバスMPUDを通して送出されるのでこの
データは重ね書きパターン発生手段41のA部へ入力され
る。また一方DRAMタイミング信号39よりDRAMブロック部
42への読み出しタイミングが実行されVBBエリアのデー
タがDRAMデータバスDRAMDを通して重ね書きパターン発
生手段41のB部へ入力される。このB部への入力データ
をDRAMタイミング手段39の出力信号OVCによりラッチ
し、A部へ入力されたデータと重ね合わせの演算を実行
し、最終VBBエリアへ書きこむデータとしてデータバスD
RAMDへ出力する。このようにVBBエリアのデータを読み
取りMPU30から送出されたデータと重ね合わせの演算を
行い、その結果をVBBエリアへ書き込む。このような方
法をリードモディファイライトといい、以下RMWと称す
る。以上のようにMPU30からみればVBBエリアへ書き込み
サイクルが一回あるようにしか認識できないが、実際の
ハードウエアではRMWサイクル自動的に作り出している
のである。これらのサイクルはDRAMタイミング手段39で
全て作られている。
次にVBBモード切り換え手段34について説明する。VBB
エリアは後で詳細に説明するがVBBエリアのメモリ容量
を可変にしたり、またDRAMブロック部42のメモリ容量を
増すために複数個のDRAMブロック部へ拡張したときにVB
Bエリアのロケーションを変更する必要がある。いま仮
にVBBエリアのメモリ容量を変化させたとする。このと
きの動作はMPU30からVBBモード切り換え手段34へデータ
バスMPUDを介してメモリ容量情報を入力する。VBBモー
ド切り換え手段34はVBBデータバスVBBDを介してメモリ
容量情報を各手段、即ちVDG35、アドレス変換手段32、
バンク切り換え手段31へ送出する。VDG35は上記メモリ
容量情報を入力して、メモリ容量情報に応じてVDGアド
レスバスVDGAへ発生させる信号パターンを切り換える。
また後述するがVBBエリアはリングバッファ方式を用い
ているため、実際にMPUから出力されるアドレス情報をV
BB上の物理アドレス情報に変換する必要があるためメモ
リ容量情報に応じてアドレス変換手段32を切り換えるこ
とが必要となる。またバンク切り換え手段31はVBBエリ
アのロケーションを変更するときに用いる手段である。
次にVDG35についてさらに詳細に説明する。第2図はV
DG35の内部ブロック図である。44はタイミング制御手段
であり、VDG35の内部タイミングを外部周期信号HSYNCと
同期をとるためのものである。45はアドレス発生用カウ
ンタ手段であり、+1づつカウントアップするカウンタ
でありその出力をVBBエリアをアクセスするためのアド
レスバスとして用いる。46はVBBメモリ容量選択手段で
あり、VBBエリアのメモリ容量情報をVBBバスVBBDより入
力し、実際にVBBエリアをアクセスするためのアドレス
に変換し、VDGアドレスバスVDGAへ出力するための手段
である。47はデータラッチ手段であり、VBBエリアのデ
ータがDRAMデータバスDRAMDを介して入力されるのでこ
れをラッチするための手段である。48はパラレル−シリ
アル変換手段であり、VBBエリアのデータをデータバスV
DQを介して入力し、本データをパラレルデータからシリ
アルデータへ変換し、ビデオデータ出力信号VDOUTとし
て前述のLSUへ送出する。49はVDG制御手段であり、ビデ
オデータ出力信号VDOUTを何番目のラスターまで送出し
たかを知るために外部同期信号HSYNCのパルス数をカウ
ントしMPU30へMPUデータバスMPUDを介して送出する機能
を有する。また、何番目のラスターまでビデオデータ出
力信号VDOUTを出力すべきかをMPU30からMPUDを介して入
力し、MPU30の指定するラスターまでVDOUTから出力デー
タを送出すると、自動的にVDG35がストップするように
ストップ信号STOPをタイミング制御手段44へ送出する機
能を持っている。また、同様にスタート信号を介してス
タート機能も有している。
次にVDG35の内部ブロックの動作を説明する。外部同
期信号HSYNCに同期したクロックをタイミング制御手段4
4で発生させ、本クロックを分周した信号PSCLK、LD、VD
GRQを作る。VDGRQはVDG35からVBBエリアをアクセスする
ためにDRAM調停手段38に送出される要求信号であり、こ
のDRAM調停手段38で許可されたときVDG35から出力され
るアドレスバスVDGAのアドレスが示すVBBエリアのデー
タをVDG35へ読みこむ。一方アドレス発生用カウンタ手
段45はタイミング制御手段44の出力信号ACLKを入力する
ことにより、カウンタを+1づつ増加させるものであ
り、この出力をバスQを介してVBBメモリ容量選択手段4
6へ送る。VBBメモリ容量選択手段46はVBBバスVBBDより
入力されたVBBエリアのメモリ容量に応じてバスQから
のデータを加工し、実際のアドレス情報としてVDGAへ出
力する。ここでどのような加工かを説明すると、例えば
メモリ容量が少ない状態のときバスQからのデータの上
位ビットを削除し、実際のアドレス空間に合うビット数
のみをVDGアドレスバスVDGAへ出力する等のことを意味
する。このように出力されたアドレスが示すVBBエリア
のデータはDRAMデータバスDRAMDを介してデータラッチ
手段47へラッチされる。このパラレルデータをパラレル
−シリアル変換手段48を介してシリアルデータへ変換
し、ビデオデータ出力信号としてVDGOUTから送出する。
以上第1図、第2図を用いてビデオデータ処理部の信号
の流れを説明した。
次にVBBエリアの説明をする。第3図にDRAMブロック
部42のメモリマップを示す。50はDRAMブロック部42の実
メモリ空間を示す。51はシステムが使用するエリア、52
は画像形成装置にユーザが送出してきたデータを格納す
るユーザデータエリア、53はVBBエリアである。54はMPU
30からみたVBBエリアの仮想メモリ空間である。以上の
ようにマッピングされたメモリにおいて仮想メモリ空間
54は画像形成装置から出力される印刷用紙の1ページ分
のビットマップに展開されたデータを格納する場所であ
る。いまMPU30が仮想メモリ空間54にアドレスAからB
へ順次ビットマップデータを書き込んだとき、実際には
実メモリ空間50のVBBエリア53のアドレスaからbへ順
に書き込まれる。このデータはVDG35を通してアドレス
aからbの順に読み出され、シリアルデータに変換され
LSUへ送出される。次に仮想メモリ空間54のアドレスc
からdへ書き込まれたデータは同様に実際にはVBBエリ
アのアドレスaからbへ書き込まれる。以上のようにな
っているため、VBBエリア53はリングバッファの構成を
とっている。従ってVBBエリア53のデータはVDG35を介し
てアドレスaからb、aからb…と次々に読み出されLS
Uへ送出される。またMPU30から仮想メモリ空間54へアド
レスAからB、CからD…とビットマップデータを書き
込んだとき、実際にはVBBリア53へアドレスaからb、
aからbと書き込まれる。
次に本実施例におけるMPU30が行う制御を第4図のフ
ローチャートを用いて説明する。ここでHSYNC割込ルー
チンは、ハードウエア的には第1図の外部同期信号HSYN
CをMPU30の割り込み端子へ入力することにより、HSYNC
にパルスが入力される毎に、MPU30へ割り込みが発生す
る。このことは1ラスター毎に割り込みが発生すること
を意味する。以下フローチャートを説明する。まず、メ
インルーチンでは、ステップ(イ)で変数X、Yを初期
化する。XはMPU30がVBBエリアへ書き込むラスター番号
であり、YはHSYNC毎の割り込み回数を示すカウンタ数
である。ステップ(ロ)では印字をすべきラスター数N
をVDGに設定する。ステップ(ハ)においてHSYNC割り込
みを許可し、VDGに機動をかける。ステップ(ニ)ではV
BBにビットマップデータを書き込むための空ラスターが
あるか否かを調べるためXとYとを参照し判断する。も
し空ラスターがないならばステップ(ニ)へ戻り、ある
ならばステップ(ホ)へ移行する。ステップ(ホ)はビ
ットマップデータを1ラスター分VBBへ書込、Xの値に
1を加算する。ステップ(ヘ)ではHSYNCカウンタ数が
印字すべきラスター数と等しいか否かを判断し、もしX
≠Yのときステップ(ニ)へ戻り、X=YならばVBBへ
のビットマップデータの書き込みを終了する。つぎにHS
YNCカウンタ数をVDGから読み出して、Yへ格納する。ス
テップ(チ)は印字が終了するか否かを判断するためY
をNとを比較して、もしY=Nならばステップ(リ)へ
移行し、Y≠Nならば終了する。ステップ(リ)におい
てHSYNC割り込みを禁止する。以上第1図に示すビデオ
データ処理部ブロック構成の動作説明を第2図第3図及
び第4図を用いて説明した。
次にVBBエリアを可変にする場合の説明を第5図を用
いて説明する。VBBエリアが64KBのとき実メモリ空間で
のアドレスFFFFF(H)からF0000(H)に対応する仮想
メモリ空間のアドレスはバンク1が0からFFFF(H)バ
ンク2が10000(H)から1FFFF(H)、バンク3が2000
0(H)から2FFFF(H)…となるため、仮想メモリ空間
のアドレス上位ビットを無視して16進数の下位4桁のみ
を有効にすることにより簡単に実メモリ空間のアドレス
へ変換される。次にVBBエリアが48KBのときは実メモリ
空間でのアドレスFFFFF(H)からF4000(H)に対応す
る仮想メモリ空間のアドレスはバンク1が0からBFF
(H)、バンク2がC000(H)から17FFF(H)、バン
ク3が18000(H)から23FFF(H)となるため、上記64
KB時のように簡単に仮想メモリから実メモリへのアドレ
スが変換ができない。一般に次のようになる。
Ap=INV(Al−Bp×INT(Al/Bp)) ……(1) 但しApは実メモリ空間のアドレス(物理アドレス)、
Alは仮想メモリ空間のアドレス(論理アドレス)BpはVB
Bのメモリ容量を示し、INV(X)はXを2進数表示した
とき、1と0とを逆にすることを意味する。またINT
(X)はXの整数部分を示す。式(1)に示すように論
理アドレスへ変換する変換手段は乗除算器と加減算器と
があれば一般に実現できる。また上記の64KB時のように
2のn乗(nは整数)のVBBメモリ容量のときは上位ビ
ットを無視し、必要なビット数のみを利用すればよいの
で簡単に構成できる。以上説明したようにVBBエリアを
可変容量にするために第1図に示すアドレス変換手段32
を用い、その内部は式(1)の機能を満足するように構
成されている。
次に第6図にDRAMブロック部を拡張する場合のメモリ
マップを示す。DRAMブロック部のみを別プリント基板
(以下拡張RAMボードと称する)として、、ユーザの希
望に合わせメモリ容量を拡張できる構成をとった場合の
例である。第6図において左半分にVBBエリアが64KBで
拡張RAMボードがない場合と拡張RAMボードを1枚増設し
た場合を示す。図においてアドレスeからhが拡張され
た部分である。ここでもし拡張RAMボードを1枚増設し
たときのVBBエリアのマッピングが固定であれば図のア
ドレスcからdに配置されるようになる。従ってユーザ
データエリアがアドレスaからbとeからhとに2分割
されるため連続したユーザデータエリアが確保できなく
なりデータ処理を行うときに煩雑になる。これを解消す
るためにVBBエリアをメモリの最後尾にマッピングし、
図に示すようにアドレスgからhとすればよい。一般に
メモリ容量を拡張しても最後のアドレスは有効ビット数
全部が全て1となる場合が多いため第1図に示すVDG35
から発生されるアドレス生成のための手段は共用して使
用可能なためハードウエアは簡単に実現できる。また一
方ユーザデータエリアを連続して確保するもう1つの方
法はシステムエリアに隣接してVBBエリアをマッピング
すればよいが、この場合システムの改訂に伴って、シス
テムエリアの容量が変更になったときVDG35のハードウ
エアを変更せざるを得ないため著しく不便である。以上
の理由により本実施例ではVBBエリアを実装メモリの最
後尾にマッピングしている。次に第6図の右半分に拡張
RAMボードが2枚増設されてVBBエリアが64KBの場合と12
8KBの場合とを示す。図に示すようにVBBエリアを可変に
できるようにしているためユーザデータエリアを連続し
て確保することが容易に実現できかつユーザデータエリ
アの管理も容易である。また、外部より入力されるユー
ザからのデータ量に応じてVBBエリア容量を最適化する
ことが可能であり、従来例で説明したオーバーランにも
強いシステムが構成できる。つまりユーザデータエリア
に実際に格納されているユーザデータエリアに実際に格
納されているユーザデータを除いた空エリアでVBBエリ
アとして最大メモリ容量が確保できるVBBメモリ容量を
決定し、第1図のVBBモード切り換え手段に設定すれば
よいことがわかる。またVBBエリアが十分に確保できる
か否かを判別し、可能な場合には1ページ分のメモリ容
量をVBBエリアとして固定することも可能であり、この
場合にはオーバーランは絶対に発生しない。また第6図
において拡張RAMボードが1枚、2枚、無しの3つの場
合について示しているがVBBエリアのロケーションを最
後尾にもってくるためには第1図のバンク切り換え手段
31に然るべき設定を行えばよい。以上VBBエリアを中心
に本発明の一実施例について説明した。
発明の効果 以上のように本発明はイメージ記憶領域の容量を可能
にし、イメージ記憶領域をアクセスするアドレスデータ
をその容量に応じて変換するようにしたので、イメージ
記憶領域の記憶容量を必要な量だけ増やすことができ、
記憶手段を効率的よく活用することが可能になった。
【図面の簡単な説明】
第1図は本発明の一実施例におけるビデオデータ処理部
のブロック構成図、第2図は同VDG内部のブロック図、
第3図は同仮想メモリ空間と実メモリ空間を示すメモリ
マップ図、第4図は同フローチャート、第5図は同VBB
エリアを可変にする場合のメモリマップ図、第6図は同
DRAMブロック部を拡張する場合のメモリマップ図、第7
図はレーザープリンタのブロック構成図、第8図は従来
のビデオデータ処理部のブロック構成図、第9図は重ね
書きの説明のためのビットマップデータ展開図、第10図
は従来の制御手順を示すフローチャートである。 1……ホストコンピュータ、2……インターフェース手
段、3……ビデオデータ処理部、4……LSU部、5……
エンジン制御手段、6……エンジンメカ部、42……DRAM
ブロック部、9……DRAMブロック部、12……DRAM調停手
───────────────────────────────────────────────────── フロントページの続き (72)発明者 三瀬 聰彦 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (56)参考文献 特開 平1−123317(JP,A) (58)調査した分野(Int.Cl.6,DB名) G06F 3/14 153

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】ビット展開して印字出力すべきデータを記
    憶した記憶領域から印字すべきデータを読み出して印字
    出力順にビット展開する展開手段と、 前記展開手段によってビット展開されたイメージデータ
    を記憶するイメージ記憶領域を有する記憶手段と、 前記記憶手段に記憶された前記イメージデータを印字動
    作に同期して読み出す読み出し手段とを有し、 前記展開手段による展開動作と前記読み出し手段による
    読み出し動作とを並行処理する画像出力装置において、 前記記憶手段内のイメージ記憶領域の容量を変更する制
    御手段と、 前記イメージ記憶領域をアクセスするために送られてき
    たアドレスデータを前記イメージ記憶領域の容量に応じ
    て変更するアドレス変換手段と、 を有することを特徴とする画像出力装置。
JP1156492A 1989-06-19 1989-06-19 画像出力装置 Expired - Fee Related JP2782798B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP1156492A JP2782798B2 (ja) 1989-06-19 1989-06-19 画像出力装置
US08/371,612 US5526128A (en) 1989-06-19 1995-01-12 Image producing apparatus with memory unit having an image memory area of changeable storage capacity

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1156492A JP2782798B2 (ja) 1989-06-19 1989-06-19 画像出力装置

Publications (2)

Publication Number Publication Date
JPH0322021A JPH0322021A (ja) 1991-01-30
JP2782798B2 true JP2782798B2 (ja) 1998-08-06

Family

ID=15628939

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1156492A Expired - Fee Related JP2782798B2 (ja) 1989-06-19 1989-06-19 画像出力装置

Country Status (1)

Country Link
JP (1) JP2782798B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5754216A (en) * 1993-09-22 1998-05-19 Kabushiki Kaisha Toshiba Optical recording head and image recording apparatus
JP2002126564A (ja) * 2000-10-11 2002-05-08 Nordberg-Lokomo Oy 予備ふるい分け装置を有する移動式砕石装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01123317A (ja) * 1987-11-06 1989-05-16 Fujitsu Ltd フレームメモリのアドレス制御方式

Also Published As

Publication number Publication date
JPH0322021A (ja) 1991-01-30

Similar Documents

Publication Publication Date Title
US5526128A (en) Image producing apparatus with memory unit having an image memory area of changeable storage capacity
JPH04338797A (ja) フォントメモリアクセス方式
JP2782798B2 (ja) 画像出力装置
JP2502753B2 (ja) 画像出力装置
JPH0259362A (ja) 記録装置
JP2850371B2 (ja) 画像出力装置
JP3304769B2 (ja) アドレス変換装置
JPH0321474A (ja) 画像出力装置
JP2502753C (ja)
US6246488B1 (en) Recording apparatus
JP3233970B2 (ja) 画像処理方法及び装置
JP2613302B2 (ja) 縮小印字装置
JP2001047677A (ja) プリンタ制御装置
JP3365068B2 (ja) 画像処理装置
JP3059618B2 (ja) 画像制御装置
JP2002331713A (ja) プリンタ制御装置とデータ転送制御方法
JPH087547B2 (ja) 表示メモリアドレス装置
JPH06125524A (ja) ビデオプリンタ
JPH09198027A (ja) キャラクタディスプレイ装置
JPH02193216A (ja) プリンタインタフェースユニット
JPS63136171A (ja) 画像デ−タ処理装置
JPS59143187A (ja) 文字出力制御装置
JPS62217768A (ja) メモリ制御回路
JPS6361287A (ja) ビデオ信号生成回路
JPH044953B2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees