JPH0322021A - 画像出力装置 - Google Patents
画像出力装置Info
- Publication number
- JPH0322021A JPH0322021A JP15649289A JP15649289A JPH0322021A JP H0322021 A JPH0322021 A JP H0322021A JP 15649289 A JP15649289 A JP 15649289A JP 15649289 A JP15649289 A JP 15649289A JP H0322021 A JPH0322021 A JP H0322021A
- Authority
- JP
- Japan
- Prior art keywords
- data
- area
- vbb
- dram
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 claims description 9
- 238000012545 processing Methods 0.000 description 19
- 238000010586 diagram Methods 0.000 description 13
- 230000006870 function Effects 0.000 description 10
- 239000000872 buffer Substances 0.000 description 8
- 238000000034 method Methods 0.000 description 7
- 238000011161 development Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000007853 buffer solution Substances 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 235000012433 rusks Nutrition 0.000 description 1
- 239000012536 storage buffer Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Image Generation (AREA)
- Digital Computer Display Output (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、ビットマップデータを展開して出力すべき画
像メモリを有する画像出力装置に関するものである。
像メモリを有する画像出力装置に関するものである。
従来の技術
画像出力装置のなかでも一般的である、レーザプリンタ
を例に従来の画像出力装置を説明する。
を例に従来の画像出力装置を説明する。
第7図は従来のレーザプリンタのブロック図である。こ
こに示すようにレーザプリンタはインターフェース手段
2、ビデオデータ処理手段3、レーザスキャンユニット
部4(以下LSU部と略称する。)、エンジン制御手段
5エンジンメカ部6からなる5つのブロックで構成され
ている。
こに示すようにレーザプリンタはインターフェース手段
2、ビデオデータ処理手段3、レーザスキャンユニット
部4(以下LSU部と略称する。)、エンジン制御手段
5エンジンメカ部6からなる5つのブロックで構成され
ている。
以下にこの構成によるレーザプリンタの概略を説明.す
る。ホストコンピュータ1と接続されたレーザプリンタ
はホストコンピュータ1から送られてくるテキストデー
タをインターフェース千段2を介して受信し、ビデオデ
ータ処理手段3内のメモリに記憶する。次にこのテキス
トデータはビデオデータ処理手段3内でイメージデータ
であるビットマップデータに展開され、出力装置である
LSU部4から送られる水平同期信号(以下HSYNC
と略称する〉に同期をとって、シリアル出力であるビデ
オデータ(以下VDOUTと略称する)としてLSU部
に送られる。また、ビデオデータ処理手段3ではVDO
UTを出力するのに合わせて、紙送りやメインモータ駆
動などのエンジンメカ部6の制御をしているエンジン制
御手段5の管理を行なっている。このようにしてイメー
ジデータの画像形成を行なっている。
る。ホストコンピュータ1と接続されたレーザプリンタ
はホストコンピュータ1から送られてくるテキストデー
タをインターフェース千段2を介して受信し、ビデオデ
ータ処理手段3内のメモリに記憶する。次にこのテキス
トデータはビデオデータ処理手段3内でイメージデータ
であるビットマップデータに展開され、出力装置である
LSU部4から送られる水平同期信号(以下HSYNC
と略称する〉に同期をとって、シリアル出力であるビデ
オデータ(以下VDOUTと略称する)としてLSU部
に送られる。また、ビデオデータ処理手段3ではVDO
UTを出力するのに合わせて、紙送りやメインモータ駆
動などのエンジンメカ部6の制御をしているエンジン制
御手段5の管理を行なっている。このようにしてイメー
ジデータの画像形成を行なっている。
以上のように構威されるレーザプリンタにおいて、ビデ
オデータ処理手段3の従来の構戒であるビデオデータ処
理部のブロック図を第8図に示す。
オデータ処理手段3の従来の構戒であるビデオデータ処
理部のブロック図を第8図に示す。
ここで7はMPU,8はDRAMを有しているDRAM
ブロック部、9はVRAMブロック部を示している。1
0はアドレスデコード手段であり、MPU7のアドレス
バス(MPUA)を入力としアドレスのデコードを行い
、MPU7がDRAMブロック部8とVRAMブロック
部9とのどちらのメモリとアクセスを要求しているのか
を識別し、後述DRAM調停手段12に対しDRAMと
のアクセス要求信号(DRAMRQ) 、或は後述VR
AM調停手段16に対してVRAM9とのアクセス要求
信号(VRAMRQ)を発生させる。l1、15、はそ
れぞれDRAMブロック部8及びVRAMブロック部9
のリフレッシュ手段であり、DRAMブロック部8及び
VRAMブロック部9のリフレッシュを要求する手段で
ある。リフレッシュ手段11は後述のDRAM調停手段
l2に対してリフレッシュ要求信号(DREFRQ)を
発生させ、リフレッシュ手段l5は後述VRAM調停手
段16に対してリフレッシュ要求信号(VREFRQ)
を発生させる。12、16はそれぞれDRAMブロック
部8及びVRAMブロック部9の調停手段であり、DR
AM調停千段12はアクセス要求信号DRAMRQとリ
フレッシュ要求信号DREFRQの調停をとり後述のD
RAMタイミング手段13に対してどの調停をとったか
の状態を示すDRAMスタート命令信号郡(DSTCO
M)をVRAM調停手段16はアクセス要求信号VRA
MRQとり7. Ii ッシュ要求信号V R. E
F RQの調停をとり後述のVRAMタイミング千段1
7に対してどの調停をとったかの状態を示すVRAMス
タート命令信号郡(VSTCOM)を送る。
ブロック部、9はVRAMブロック部を示している。1
0はアドレスデコード手段であり、MPU7のアドレス
バス(MPUA)を入力としアドレスのデコードを行い
、MPU7がDRAMブロック部8とVRAMブロック
部9とのどちらのメモリとアクセスを要求しているのか
を識別し、後述DRAM調停手段12に対しDRAMと
のアクセス要求信号(DRAMRQ) 、或は後述VR
AM調停手段16に対してVRAM9とのアクセス要求
信号(VRAMRQ)を発生させる。l1、15、はそ
れぞれDRAMブロック部8及びVRAMブロック部9
のリフレッシュ手段であり、DRAMブロック部8及び
VRAMブロック部9のリフレッシュを要求する手段で
ある。リフレッシュ手段11は後述のDRAM調停手段
l2に対してリフレッシュ要求信号(DREFRQ)を
発生させ、リフレッシュ手段l5は後述VRAM調停手
段16に対してリフレッシュ要求信号(VREFRQ)
を発生させる。12、16はそれぞれDRAMブロック
部8及びVRAMブロック部9の調停手段であり、DR
AM調停千段12はアクセス要求信号DRAMRQとリ
フレッシュ要求信号DREFRQの調停をとり後述のD
RAMタイミング手段13に対してどの調停をとったか
の状態を示すDRAMスタート命令信号郡(DSTCO
M)をVRAM調停手段16はアクセス要求信号VRA
MRQとり7. Ii ッシュ要求信号V R. E
F RQの調停をとり後述のVRAMタイミング千段1
7に対してどの調停をとったかの状態を示すVRAMス
タート命令信号郡(VSTCOM)を送る。
14はアドレスバスMPUAを入力とし後述のDRAM
タイミング千段13に対してバンク切り換え状態信号群
(BANKST)を送るバンク切り換え手段である。こ
こでバンク切り換えはDRAMブロック部8内のテキス
トデータを記憶するユーザエリアが固定されており限り
があるため、メモリオーバーフローを起こさないように
ユーザーのテキストデータ量に応じてメモリを拡張する
必要があり、このDRAM拡張の際に使用する。13は
DRAMタイミング信号であり、DRAM調停千段12
から送られる信号群DSTCOMによってDRAMブロ
ック部8に対してDRAMアクセスのためのタイミング
信号群(DRAMT)を発生するとともに、バンク切り
換え手段l4から送られる信号群BANKSTを入力し
DRAMブロック部8に対してバンク情報信号(BAN
KO〉を送る。第8図には図示していないが、バンク情
報信号BANKOに対するDRAMブロック部8と同様
にバンク情報信号BANKIおよびBANK2に対する
拡張DRAMブロック部が存在するものとする。このよ
うにDRAMブロック部8にはアドレスバスMPUA,
バンク情報信号BANKO,タイミング信号群DRAM
T,データバスMPUDがつながれ、MPU7からDR
AMへのアクセスを可能としている。17はVRAMタ
イミング手段であり、VRAM調停手段16がら送られ
る信号群VSTCOMを入力しVRAMブロック部9に
対してVRAMアクセスのためのタイミング信号群(V
RAMT)を送る。VRAMブロック部9はアドレスバ
スMPUA及びデータパスMPUDとに接続され、信号
群VRAMTを入力し後述のビデオ信号同期手段18か
らビデオデータ(VDB)を通して送られるクロックに
合わせてシリアル出力であるビデオデータをビデオ信号
同期手段18に送っている。このようにデータパスVD
Bはクロック線とシリアルデータ線とシリアルデータ線
で構成されている。ここでVRAMブロック部9のメモ
リバッファの容量は一般に限られているため、このメモ
リバッファへのイメージデータの展開スピードよりも同
期信号HSYNCのシーケンシャル読み出しスピードの
方が速いときにはイメージデータ展開前のデータの転送
を行なうエラー状態〈以下このエラー状態をオーバーラ
ンという〉が発生してしまう。このオーバーラン限界を
広げるにはVRAMブロック部9のメモリバッファの拡
張が必要である。18はビデオ信号同期手段であり、L
SU部(図示せず)から送られる同期信号HSYNCと
同期をとり、プランキング時間をカウントして有効印字
領域にVRAMブロック部9か送られるビデオデータを
出力するようにVRAMブロック部9に対しクロックを
発生し、シリアルビデオデータ出力VDOUTとしてL
SUに送っている。またMPU7は同期信号HSYNC
を検出し、出力データのラスク数をカウントするととも
に、VRAMブロック部9及びビデオ信号同期手段18
の制御、管理を行なっている。
タイミング千段13に対してバンク切り換え状態信号群
(BANKST)を送るバンク切り換え手段である。こ
こでバンク切り換えはDRAMブロック部8内のテキス
トデータを記憶するユーザエリアが固定されており限り
があるため、メモリオーバーフローを起こさないように
ユーザーのテキストデータ量に応じてメモリを拡張する
必要があり、このDRAM拡張の際に使用する。13は
DRAMタイミング信号であり、DRAM調停千段12
から送られる信号群DSTCOMによってDRAMブロ
ック部8に対してDRAMアクセスのためのタイミング
信号群(DRAMT)を発生するとともに、バンク切り
換え手段l4から送られる信号群BANKSTを入力し
DRAMブロック部8に対してバンク情報信号(BAN
KO〉を送る。第8図には図示していないが、バンク情
報信号BANKOに対するDRAMブロック部8と同様
にバンク情報信号BANKIおよびBANK2に対する
拡張DRAMブロック部が存在するものとする。このよ
うにDRAMブロック部8にはアドレスバスMPUA,
バンク情報信号BANKO,タイミング信号群DRAM
T,データバスMPUDがつながれ、MPU7からDR
AMへのアクセスを可能としている。17はVRAMタ
イミング手段であり、VRAM調停手段16がら送られ
る信号群VSTCOMを入力しVRAMブロック部9に
対してVRAMアクセスのためのタイミング信号群(V
RAMT)を送る。VRAMブロック部9はアドレスバ
スMPUA及びデータパスMPUDとに接続され、信号
群VRAMTを入力し後述のビデオ信号同期手段18か
らビデオデータ(VDB)を通して送られるクロックに
合わせてシリアル出力であるビデオデータをビデオ信号
同期手段18に送っている。このようにデータパスVD
Bはクロック線とシリアルデータ線とシリアルデータ線
で構成されている。ここでVRAMブロック部9のメモ
リバッファの容量は一般に限られているため、このメモ
リバッファへのイメージデータの展開スピードよりも同
期信号HSYNCのシーケンシャル読み出しスピードの
方が速いときにはイメージデータ展開前のデータの転送
を行なうエラー状態〈以下このエラー状態をオーバーラ
ンという〉が発生してしまう。このオーバーラン限界を
広げるにはVRAMブロック部9のメモリバッファの拡
張が必要である。18はビデオ信号同期手段であり、L
SU部(図示せず)から送られる同期信号HSYNCと
同期をとり、プランキング時間をカウントして有効印字
領域にVRAMブロック部9か送られるビデオデータを
出力するようにVRAMブロック部9に対しクロックを
発生し、シリアルビデオデータ出力VDOUTとしてL
SUに送っている。またMPU7は同期信号HSYNC
を検出し、出力データのラスク数をカウントするととも
に、VRAMブロック部9及びビデオ信号同期手段18
の制御、管理を行なっている。
以上のようにシステム及びユーザエリアをDRAMブロ
ック部8へ、イメージデータの展開はVRAMブロック
部9上へとメモリを分け独立させており、VRAMブロ
ック部9においてはデュアルボートであるためMPU7
からのアクセスとビデオ信号同期手段18からのクロッ
クによるアクセスが行い易いなど制御がしやすい構戒で
あった。
ック部8へ、イメージデータの展開はVRAMブロック
部9上へとメモリを分け独立させており、VRAMブロ
ック部9においてはデュアルボートであるためMPU7
からのアクセスとビデオ信号同期手段18からのクロッ
クによるアクセスが行い易いなど制御がしやすい構戒で
あった。
反面、メモリ領域を広げるための各部方ボードがDRA
Mブロック部8とVRAMブロック部9に独立して必要
であるなどユーザーにとっては使い勝手が悪いシステム
構成であった。
Mブロック部8とVRAMブロック部9に独立して必要
であるなどユーザーにとっては使い勝手が悪いシステム
構成であった。
第9図に画像のイメージデータであるビットマップデー
タとして展開された文字を示す。例として文字Aと文字
Bの展開について説明を行なう。
タとして展開された文字を示す。例として文字Aと文字
Bの展開について説明を行なう。
ここでは説明がしやすいように各文字が25×25のド
ットで構威され、1ドットを1ビット単位とし、黒く塗
ったlドットを1、空のドットをOとして考える。文字
フォントの中にはこの25×25の各ビット情報を1か
Oの符合で記憶している。DRAMに記憶してあるテキ
ストデータは、MPUを介して文字フォントを参照しな
がらVRAMのバッファへのビットマップデータとして
展開されていく。一般にこの展開は文字1つ1つを順次
展開しバッファlこ書き込んでいく。第9図においては
まず文字「A」を先にVRAMのバッファにビットマッ
プ展開を行ない文字フォントの符合に合わせて各ビット
を書き込んでいく。次に文字rB,のビットマップ展開
を行なうわけであるが、ここで文字「A」と文字rB」
が重なっている場合には通常の書込動作を行なうと、文
字「B」の書込動作を行なう時点で25X25のビット
は文字rB」の情報で書き込まれてしまい、文字「A」
が部分的に消えてしまうことになる。これを防ぐために
、文字「A」を展開した後に文字「A」と文字「BJの
ビット単位での論理和を行い、バッファ上に重ねた情報
を書き込むことで第9図のような重ね文字を各ことがで
きる。この機能を以下重ね書きと称する。一般にVRA
Mは、この重ね書き機能を有しており、以後取り上げる
VRAMはこの機能を有しているものとして扱う。
ットで構威され、1ドットを1ビット単位とし、黒く塗
ったlドットを1、空のドットをOとして考える。文字
フォントの中にはこの25×25の各ビット情報を1か
Oの符合で記憶している。DRAMに記憶してあるテキ
ストデータは、MPUを介して文字フォントを参照しな
がらVRAMのバッファへのビットマップデータとして
展開されていく。一般にこの展開は文字1つ1つを順次
展開しバッファlこ書き込んでいく。第9図においては
まず文字「A」を先にVRAMのバッファにビットマッ
プ展開を行ない文字フォントの符合に合わせて各ビット
を書き込んでいく。次に文字rB,のビットマップ展開
を行なうわけであるが、ここで文字「A」と文字rB」
が重なっている場合には通常の書込動作を行なうと、文
字「B」の書込動作を行なう時点で25X25のビット
は文字rB」の情報で書き込まれてしまい、文字「A」
が部分的に消えてしまうことになる。これを防ぐために
、文字「A」を展開した後に文字「A」と文字「BJの
ビット単位での論理和を行い、バッファ上に重ねた情報
を書き込むことで第9図のような重ね文字を各ことがで
きる。この機能を以下重ね書きと称する。一般にVRA
Mは、この重ね書き機能を有しており、以後取り上げる
VRAMはこの機能を有しているものとして扱う。
次に第10図のフローチャートを使って第9図のMPU
7が行なう制御を説明する。ここでHSYNC割り込み
ルーチンはHSYNCにパルスが入力される毎に、MP
U7へ割り込みが発生する、以下フローチャートについ
て説明する。まずメインルーチンではステップ(a)は
変数XXYを初期化する。ここでXはMPU7がVRA
Mエリアへ書き込むラスタ一番号であり、YはHSYN
C毎の割り込み回数を示すカウンタ数である。ステップ
(b)ではNに印字すべきラスター数を設定する。ステ
ップ(C)ではHSYNC割り込みを許可する。ステッ
プ(d)はビデオ信号同期手段18に対してプランキン
グ時間などの設定を行い起動をかける。ステップ(e)
はVRAMブロック部9にビットマップデータを書き込
むための空ラスターがあるか否かを判断するため、Xと
Yとの大小比較を行なう。もし空ラスターがないときは
ステップ(e)に戻り、空ラスターがあるならばステッ
プ(f)へ行く。ステップ(f)ではビットマップデー
タを1ラスター分VRAMブロック部9へ書き込み、X
の値を+1加算する。ステップ(g)ではHSYNCカ
ウンタ数Yが印字すべきラスター数Nと等しいか否かを
判断し、もしXf−Yならばステップ(h)へ行く。ス
テップ(h)ではビデオ信号同期手段18を停止し、■
RAMブロック部9へのビットマップデータの書き込み
を終了する。次にHSYNC割り込みルーチンはステッ
プ(i)は出力ラスター数Yの値を+1加算する。ステ
ップ(j)では印字が終了か否かを判断するためYとN
とを比較して、もしY=Nならばステップ(k)へ、Y
≠Nならば終了する。ステップ(k)HSYNCの割り
込みを禁止する。
7が行なう制御を説明する。ここでHSYNC割り込み
ルーチンはHSYNCにパルスが入力される毎に、MP
U7へ割り込みが発生する、以下フローチャートについ
て説明する。まずメインルーチンではステップ(a)は
変数XXYを初期化する。ここでXはMPU7がVRA
Mエリアへ書き込むラスタ一番号であり、YはHSYN
C毎の割り込み回数を示すカウンタ数である。ステップ
(b)ではNに印字すべきラスター数を設定する。ステ
ップ(C)ではHSYNC割り込みを許可する。ステッ
プ(d)はビデオ信号同期手段18に対してプランキン
グ時間などの設定を行い起動をかける。ステップ(e)
はVRAMブロック部9にビットマップデータを書き込
むための空ラスターがあるか否かを判断するため、Xと
Yとの大小比較を行なう。もし空ラスターがないときは
ステップ(e)に戻り、空ラスターがあるならばステッ
プ(f)へ行く。ステップ(f)ではビットマップデー
タを1ラスター分VRAMブロック部9へ書き込み、X
の値を+1加算する。ステップ(g)ではHSYNCカ
ウンタ数Yが印字すべきラスター数Nと等しいか否かを
判断し、もしXf−Yならばステップ(h)へ行く。ス
テップ(h)ではビデオ信号同期手段18を停止し、■
RAMブロック部9へのビットマップデータの書き込み
を終了する。次にHSYNC割り込みルーチンはステッ
プ(i)は出力ラスター数Yの値を+1加算する。ステ
ップ(j)では印字が終了か否かを判断するためYとN
とを比較して、もしY=Nならばステップ(k)へ、Y
≠Nならば終了する。ステップ(k)HSYNCの割り
込みを禁止する。
発明が解決しようとする課題
しかしながらこの場合、ビットマップメモリの容量は固
定であり、イメージ記憶領域に記憶できるデータ量に制
限があった。この制限を取り除くためにイメージ記憶領
域を可変にすることもあったが、イメージ記憶領域をア
クセスするアドレスデータをそのまま用いるために、記
憶容量は2倍、4倍、・・・2のn乗倍と決められたも
のになり、必要な量だけ記憶容量を増やすことはできな
かった。
定であり、イメージ記憶領域に記憶できるデータ量に制
限があった。この制限を取り除くためにイメージ記憶領
域を可変にすることもあったが、イメージ記憶領域をア
クセスするアドレスデータをそのまま用いるために、記
憶容量は2倍、4倍、・・・2のn乗倍と決められたも
のになり、必要な量だけ記憶容量を増やすことはできな
かった。
課題を解決するための手段
この課題を解決するために本発明は、イメージ記憶領域
の容量を変更する制御手段と、イメージ記憶領域をアク
セスするために送られてきたアドレスデー夕をイメージ
記憶領域の容量に応じて変換するアドレス変換手段とを
備える。
の容量を変更する制御手段と、イメージ記憶領域をアク
セスするために送られてきたアドレスデー夕をイメージ
記憶領域の容量に応じて変換するアドレス変換手段とを
備える。
作用
この構戒によって、イメージ記憶領域の容量が必要な容
量に変更されても、アドレス変換手段によってアドレス
データはその容量に応じて変換され、アクセスが可能に
なる。
量に変更されても、アドレス変換手段によってアドレス
データはその容量に応じて変換され、アクセスが可能に
なる。
実施例
以下、本発明の一実施例における画像出力装置について
説明をする。
説明をする。
先ず第1図は、本実施例の構戒を示すブロック図である
。ここで、30は本画像出力装置を制御するためのマイ
クロプロセッサユニット(以下MPUと称する)、3l
はDRAMブロック部42が複数個ある場合にどのDR
AMブロック部をアクセスするかを決めるためのバンク
切り換え手段、32はMPU30から出力されたアドレ
スバスMPUAの値を変換するためのアドレス変換手段
、33はアドレスデコード手段、34はDRAMブロッ
ク部42の記憶領域の一部分であるビデオノくンドバッ
ファ(以下VBBと称する)の記憶容量を切り換えるた
めのVBBモード切り換え手段、35はビデオデータ出
力信号VDOUTを出力するためのビデオデータ発生手
段(以下VDGと称する)、36はDRAMアドレス発
生手段であり、DRAMブロック部42へ出力するアド
レスノくスDRAMを生成する。37はDRAM用のリ
フレッシュ手段であり、DRAMのリフレッシュサイク
ル時間の周期でDRAMアクセス要求償号REFREQ
が出力される。38はDRAM調停手段であり、DRA
Mブロック部42への複数のアクセス要求信号の調停を
とり、どれか一つのアクセス要求のみアクセス許可する
手段である。39はDRAMタイミング手段であり、D
RAMブロック部をアクセスするためのタイミング信号
郡DRAMT出力及びバンク信号BANKO,BANK
1、BANK2を出力する手段である。40はMPUの
データパスMPUDを電気的に接続するか否かを切り換
えるためのバス切り換え手段である。
。ここで、30は本画像出力装置を制御するためのマイ
クロプロセッサユニット(以下MPUと称する)、3l
はDRAMブロック部42が複数個ある場合にどのDR
AMブロック部をアクセスするかを決めるためのバンク
切り換え手段、32はMPU30から出力されたアドレ
スバスMPUAの値を変換するためのアドレス変換手段
、33はアドレスデコード手段、34はDRAMブロッ
ク部42の記憶領域の一部分であるビデオノくンドバッ
ファ(以下VBBと称する)の記憶容量を切り換えるた
めのVBBモード切り換え手段、35はビデオデータ出
力信号VDOUTを出力するためのビデオデータ発生手
段(以下VDGと称する)、36はDRAMアドレス発
生手段であり、DRAMブロック部42へ出力するアド
レスノくスDRAMを生成する。37はDRAM用のリ
フレッシュ手段であり、DRAMのリフレッシュサイク
ル時間の周期でDRAMアクセス要求償号REFREQ
が出力される。38はDRAM調停手段であり、DRA
Mブロック部42への複数のアクセス要求信号の調停を
とり、どれか一つのアクセス要求のみアクセス許可する
手段である。39はDRAMタイミング手段であり、D
RAMブロック部をアクセスするためのタイミング信号
郡DRAMT出力及びバンク信号BANKO,BANK
1、BANK2を出力する手段である。40はMPUの
データパスMPUDを電気的に接続するか否かを切り換
えるためのバス切り換え手段である。
4lは重ね書きパターン発生手段であり、重ね書きにつ
いては先に説明した機能である。42はDRAMブロッ
ク部である。
いては先に説明した機能である。42はDRAMブロッ
ク部である。
以上のように構成された本実施例の画像出力装置のビデ
オデータ処理部ブロックの構成について以下にその動作
を説明する。本ビデオデータ処理部ブロック構成でのデ
ータの処理の概要を先ず説明する。外部より印字すべき
データがDRAMブロック部42の一部であるユーザデ
ータエリアに格納されているので、本データをMPU3
0によりビットマップのデータに展開する。この際フォ
ントデータが必要な場合にはフォントメモリ(図示せず
)を参照する等の処理を伴う。ビットマップデータは再
びDRAMブロック部42の一部であるVBBエリアに
格納される。本VBBエリアに格納されたデータをVD
G35を用いて読み出しを行い、本データをシリアルデ
ータに変換し、HSYNCの信号に同期させ前述したL
SUで送信する。以上のデータ処理を行うための構成を
以下に説明する。
オデータ処理部ブロックの構成について以下にその動作
を説明する。本ビデオデータ処理部ブロック構成でのデ
ータの処理の概要を先ず説明する。外部より印字すべき
データがDRAMブロック部42の一部であるユーザデ
ータエリアに格納されているので、本データをMPU3
0によりビットマップのデータに展開する。この際フォ
ントデータが必要な場合にはフォントメモリ(図示せず
)を参照する等の処理を伴う。ビットマップデータは再
びDRAMブロック部42の一部であるVBBエリアに
格納される。本VBBエリアに格納されたデータをVD
G35を用いて読み出しを行い、本データをシリアルデ
ータに変換し、HSYNCの信号に同期させ前述したL
SUで送信する。以上のデータ処理を行うための構成を
以下に説明する。
DRAMブロック部42でのアクセス要求は全部で4つ
のモードがある。第1はMPUからのVBBエリアへの
アクセス要求である。第2はMPUからのVBBエリア
以外のエリアへのアクセス要求である。第3はVDG3
5がVBBエリアをアクセスするための要求である。第
4はDRAMブロック部42のDRAM上のデータを保
持するためのリフレッシュを行うためのリフレッシュア
クセス要求である。このようにDRAMブロック部42
へのアクセスは4つのモードがあり、最低2モード、多
いときは3モードが同時にアクセス要求を出すため、何
らかの調停が必要になる。これらの調停をとる手段が3
8に示すDRAM調停手段であり、MPUからのVBB
エリアへのアクセス要求信号VBBRQと、MPUから
のvBBエリア以外へのアクセス要求信号MPURQと
、リフレッシュ千段37からのアクセス要求信号REF
RQの4信号を入力し、内部で調停をとり、そのうち1
つのアクセス要求信号を許可し、スタート命令信号群S
TCOMを出力することにより、何れのアクセス要求を
実行するのかをDRAMタイミング千段39へ知らせる
。DRAMタイミング千段39は前述の信号群STCO
M及びDRAMブロック部42が複数個ある場合に必要
なバンク切り換えのためのバンク切り換え手段31の出
力信号BANKSTを入力し、本手段でDRAMアクセ
スのために必要なタイミング信号群DRAMTを発生さ
せると共にバンク切り換え信号BANo,BANKI、
BANK2を発生させる。またDRAMアドレス発生手
段36はD R A. M調停手段38でどのアクセス
要求を実行するかをDRAMタイミング手段39に知ら
せ、そのタミングに応じてどのアドレスバスをDRAM
ブロック部42へ送出すればよいかを決定する。従って
DRAMアドレス発生手段36はDRAMタイミング手
段39のアドレス切り換え制御出力信号群DAGCOM
がDRAMアドレス発生手段36へ人力されると、この
信号群DAGCOMに従って、VBBアドレスバスVB
BA,MPUアドレスバスMPUA,VDGアドレスバ
スVDGAのいずれかを選択しDRAMブロック部42
へ送出するアドレスバスDRAMAへ接続する機能を有
している。
のモードがある。第1はMPUからのVBBエリアへの
アクセス要求である。第2はMPUからのVBBエリア
以外のエリアへのアクセス要求である。第3はVDG3
5がVBBエリアをアクセスするための要求である。第
4はDRAMブロック部42のDRAM上のデータを保
持するためのリフレッシュを行うためのリフレッシュア
クセス要求である。このようにDRAMブロック部42
へのアクセスは4つのモードがあり、最低2モード、多
いときは3モードが同時にアクセス要求を出すため、何
らかの調停が必要になる。これらの調停をとる手段が3
8に示すDRAM調停手段であり、MPUからのVBB
エリアへのアクセス要求信号VBBRQと、MPUから
のvBBエリア以外へのアクセス要求信号MPURQと
、リフレッシュ千段37からのアクセス要求信号REF
RQの4信号を入力し、内部で調停をとり、そのうち1
つのアクセス要求信号を許可し、スタート命令信号群S
TCOMを出力することにより、何れのアクセス要求を
実行するのかをDRAMタイミング千段39へ知らせる
。DRAMタイミング千段39は前述の信号群STCO
M及びDRAMブロック部42が複数個ある場合に必要
なバンク切り換えのためのバンク切り換え手段31の出
力信号BANKSTを入力し、本手段でDRAMアクセ
スのために必要なタイミング信号群DRAMTを発生さ
せると共にバンク切り換え信号BANo,BANKI、
BANK2を発生させる。またDRAMアドレス発生手
段36はD R A. M調停手段38でどのアクセス
要求を実行するかをDRAMタイミング手段39に知ら
せ、そのタミングに応じてどのアドレスバスをDRAM
ブロック部42へ送出すればよいかを決定する。従って
DRAMアドレス発生手段36はDRAMタイミング手
段39のアドレス切り換え制御出力信号群DAGCOM
がDRAMアドレス発生手段36へ人力されると、この
信号群DAGCOMに従って、VBBアドレスバスVB
BA,MPUアドレスバスMPUA,VDGアドレスバ
スVDGAのいずれかを選択しDRAMブロック部42
へ送出するアドレスバスDRAMAへ接続する機能を有
している。
次にVBBエリアにおける重ね書きの動作について説明
する。従来例で説明したようにVBBエリアでの重ね書
きが必要であるが、本発明におけるDRAMブロック部
42は従来例でのVRAMの付加機能を持たないため重
ね書きの手段が別途必要である。まず、MPU30から
VBBエリアへ書きこみデータがデータパスMPUDを
通して送出されるのでこのデータは重ね書きパターン発
生千段4lのA部へ人力される。また一方DRAMタイ
ミング信号39よりDRAMブロック部42への読み出
しタイミングが実行されVBBエリアのデータがDRA
MデータバスDRAMDを通して重ね書きパターン発生
千段4lのB部へ人力される。この部への入力データを
DRAMタイミング手段39の出力信号OvCによりラ
ッチし、A部へ入力されたデータと重ね合わせの演算を
実行し、最終VBBエリアへ書きこむデータとしてデー
タパスDRAMDへ出力する。このようにVBBエリア
のデータを読み取りMPU30がら送出されたデータと
重ね合わせの演算を行い、その結果をVBBエリアへ書
き込む。このような方法をリードモディファイライトと
いい、以下RMWと称する。以上のようにMPU30か
らみればVBBエリアへ書き込みサイクルが一回あるよ
うにしか認識できないが、実際のハードウェアではRM
Wサイクル自動的に作り出しているのである。
する。従来例で説明したようにVBBエリアでの重ね書
きが必要であるが、本発明におけるDRAMブロック部
42は従来例でのVRAMの付加機能を持たないため重
ね書きの手段が別途必要である。まず、MPU30から
VBBエリアへ書きこみデータがデータパスMPUDを
通して送出されるのでこのデータは重ね書きパターン発
生千段4lのA部へ人力される。また一方DRAMタイ
ミング信号39よりDRAMブロック部42への読み出
しタイミングが実行されVBBエリアのデータがDRA
MデータバスDRAMDを通して重ね書きパターン発生
千段4lのB部へ人力される。この部への入力データを
DRAMタイミング手段39の出力信号OvCによりラ
ッチし、A部へ入力されたデータと重ね合わせの演算を
実行し、最終VBBエリアへ書きこむデータとしてデー
タパスDRAMDへ出力する。このようにVBBエリア
のデータを読み取りMPU30がら送出されたデータと
重ね合わせの演算を行い、その結果をVBBエリアへ書
き込む。このような方法をリードモディファイライトと
いい、以下RMWと称する。以上のようにMPU30か
らみればVBBエリアへ書き込みサイクルが一回あるよ
うにしか認識できないが、実際のハードウェアではRM
Wサイクル自動的に作り出しているのである。
これらのサイクルはDRAMタイミング手段39で全て
作られている。
作られている。
次にVBBモード切り換え千段34について説明する。
VBBエリアは後で詳細に説明するがVBBエリアのメ
モリ容量を可変にしたり、またDRAMブロック部42
のメモリ容量を増すために複数個のDRAMブロック部
へ拡張したときにVBBエリアのローテーションを変更
する必要がある。いま仮にVBBエリアのメモリ容量を
変化させたとする。このときの動作はMPU30からV
BBモード切り換え手段34ヘデータパスMPUDを介
してメモリ容量情報を入力する。VBBモード切り換え
手段34はVBBデータパスVBBDを介してメモリ容
量情報を各手段、即ちVDG35、アドレス変換手段3
2、バンク切り換え千段3lへ送出する。VDG35は
上記メモリ容量情報を入力して、メモリ容量情報に応じ
てVDGアドレスバスVDGAへ発生させる信号パター
ンを切り換える。また後述するがVBBエリアはリング
バッファ方式を用いているため、実際にMPUから出力
されるアドレス情報をVBB上の物理アドレス情報に変
換する必要があるためメモリ容量情報に応じてアドレス
変換手段32を切り換えることが必要となる。またバン
ク切り換え手段31はVBBエリアのロケーションを変
更するときに用いる手段である。
モリ容量を可変にしたり、またDRAMブロック部42
のメモリ容量を増すために複数個のDRAMブロック部
へ拡張したときにVBBエリアのローテーションを変更
する必要がある。いま仮にVBBエリアのメモリ容量を
変化させたとする。このときの動作はMPU30からV
BBモード切り換え手段34ヘデータパスMPUDを介
してメモリ容量情報を入力する。VBBモード切り換え
手段34はVBBデータパスVBBDを介してメモリ容
量情報を各手段、即ちVDG35、アドレス変換手段3
2、バンク切り換え千段3lへ送出する。VDG35は
上記メモリ容量情報を入力して、メモリ容量情報に応じ
てVDGアドレスバスVDGAへ発生させる信号パター
ンを切り換える。また後述するがVBBエリアはリング
バッファ方式を用いているため、実際にMPUから出力
されるアドレス情報をVBB上の物理アドレス情報に変
換する必要があるためメモリ容量情報に応じてアドレス
変換手段32を切り換えることが必要となる。またバン
ク切り換え手段31はVBBエリアのロケーションを変
更するときに用いる手段である。
次にVDG35についてさらに詳細に説明する。
第2図はVDG35の内部ブロック図である。44はタ
イミング制御手段であり、VDG35の内部タイミング
を外部周期信号HSYNCと同期をとるためのものであ
る。45はアドレス発生用カウンタ手段であり、+lづ
つカウントアップするカウンタでありその出力をVBB
エリアをアクセスするためのアドレスバスとして用いる
。46はVBBメモリ容量選択手段であり、vBBエリ
アのメモリ容量情報をVBBバスVBBDより入力し、
実際にVBBエリアをアクセスするためのアドレスに変
換し、VDGアドレスバスVDGAへ出力するための手
段である。47はデータラッチ手段であり、VBBエリ
アのデータがDRAMデータパスDRAMDを介して入
力されるのでこれをラッチするための手段である。48
はパラレルーシリアル変換手段であり、vBBエリアの
データをデータバスVDQを介して人力し、本データを
パラレルデータからシリアルデータヘ変換し、ビデオデ
ータ出力信号VDOUTとして前述のLSUへ送出する
。49はVDG制御手段であり、ビデオデータ出力信号
VDOUTを何番目のラスターまで送出したかを知るた
めに外部同期信号HSYNCのパルス数をカウントしM
PU30へMPUデータパスMPUDを介して送出する
機能を有する。また、何番目のラスターまでビデオデー
タ出力信号VDOUTを出力すべきかをMPU3からM
PUDを介して入力し、MPU3の指定するラスターま
でVDOUTから出力データを送出すると、自動的にV
DG35がストツブするようにストップ信号STOPを
タイミング制御手段44へ送出する機能を持っている。
イミング制御手段であり、VDG35の内部タイミング
を外部周期信号HSYNCと同期をとるためのものであ
る。45はアドレス発生用カウンタ手段であり、+lづ
つカウントアップするカウンタでありその出力をVBB
エリアをアクセスするためのアドレスバスとして用いる
。46はVBBメモリ容量選択手段であり、vBBエリ
アのメモリ容量情報をVBBバスVBBDより入力し、
実際にVBBエリアをアクセスするためのアドレスに変
換し、VDGアドレスバスVDGAへ出力するための手
段である。47はデータラッチ手段であり、VBBエリ
アのデータがDRAMデータパスDRAMDを介して入
力されるのでこれをラッチするための手段である。48
はパラレルーシリアル変換手段であり、vBBエリアの
データをデータバスVDQを介して人力し、本データを
パラレルデータからシリアルデータヘ変換し、ビデオデ
ータ出力信号VDOUTとして前述のLSUへ送出する
。49はVDG制御手段であり、ビデオデータ出力信号
VDOUTを何番目のラスターまで送出したかを知るた
めに外部同期信号HSYNCのパルス数をカウントしM
PU30へMPUデータパスMPUDを介して送出する
機能を有する。また、何番目のラスターまでビデオデー
タ出力信号VDOUTを出力すべきかをMPU3からM
PUDを介して入力し、MPU3の指定するラスターま
でVDOUTから出力データを送出すると、自動的にV
DG35がストツブするようにストップ信号STOPを
タイミング制御手段44へ送出する機能を持っている。
また、同様にスタート信号を介してスタート機能も有し
ている。
ている。
次にVDG35の内部ブロックの動作を説明する。外部
同期信号HSYNCに同期したクロックをタイミング制
御千段44で発生させ、本夕ロックを分周した信号PS
CLK,LD,VDGRQを作る。VDGRQltVD
G35がらVBBxリアをアクセスするためにDRAM
調停千段38に送出される要求信号であり、このDRA
M調停千段38で許可されたときVDG35から出力さ
れるアドレスバスVDGAのアドレスが示すVBBエリ
アのデータをVDG35へ読みこむ。一方アドレス発生
用カウンタ手段45はタイミング制御千段44の出力信
号ACLKを入力することにより、カウンタを+1づつ
増加させるものであり、この出力をバスQを介してVB
Bメモリ容量選択千段16へ送る。VBBメモリ容量選
択手段46はVBBバスVBBDより人力されたVBB
エリアのメモリ容量に応じてバスQからのデータを加工
し、実際のアドレス情報としてVDGAへ出力する。こ
こでどのような加工かを説明すると、例えばメモリ容量
が少ない状態のときバスQからのデータの上位ビットを
削除し、実際のアドレス空間に合うビット数のみをVD
GアドレスバスVDGAへ出力する等のことを意味する
。このように出力されたアドレスが示すVBBエリアの
データはDRAMデータパスDRAMDを介してデータ
ラッチ手段47ヘラッチされる。このパラレルデータを
パラレルーシリアル変換手段48を介してシリアルデー
タヘ変換し、ビデオデータ出力信号としてVDGOUT
から送出する。以上第1図、第2図を用いてビデオデー
タ処理部の信号の流れを説明した。
同期信号HSYNCに同期したクロックをタイミング制
御千段44で発生させ、本夕ロックを分周した信号PS
CLK,LD,VDGRQを作る。VDGRQltVD
G35がらVBBxリアをアクセスするためにDRAM
調停千段38に送出される要求信号であり、このDRA
M調停千段38で許可されたときVDG35から出力さ
れるアドレスバスVDGAのアドレスが示すVBBエリ
アのデータをVDG35へ読みこむ。一方アドレス発生
用カウンタ手段45はタイミング制御千段44の出力信
号ACLKを入力することにより、カウンタを+1づつ
増加させるものであり、この出力をバスQを介してVB
Bメモリ容量選択千段16へ送る。VBBメモリ容量選
択手段46はVBBバスVBBDより人力されたVBB
エリアのメモリ容量に応じてバスQからのデータを加工
し、実際のアドレス情報としてVDGAへ出力する。こ
こでどのような加工かを説明すると、例えばメモリ容量
が少ない状態のときバスQからのデータの上位ビットを
削除し、実際のアドレス空間に合うビット数のみをVD
GアドレスバスVDGAへ出力する等のことを意味する
。このように出力されたアドレスが示すVBBエリアの
データはDRAMデータパスDRAMDを介してデータ
ラッチ手段47ヘラッチされる。このパラレルデータを
パラレルーシリアル変換手段48を介してシリアルデー
タヘ変換し、ビデオデータ出力信号としてVDGOUT
から送出する。以上第1図、第2図を用いてビデオデー
タ処理部の信号の流れを説明した。
次にVBBエリアの説明をする。第3図にDRAMブロ
ック部42のメモリマップを示す。50はDRAMブロ
ック部42の実メモリ空間を示す。
ック部42のメモリマップを示す。50はDRAMブロ
ック部42の実メモリ空間を示す。
51はシステムが使用するエリア、52は画像形威装置
にユーザが送出してきたデータを格納するユーザデータ
エイア、53はVBBエリアである。
にユーザが送出してきたデータを格納するユーザデータ
エイア、53はVBBエリアである。
54はMPU30からみたVBBエリアの仮想メモリ空
間である。以上のようにマッピングされたメモリにおい
て仮想メモリ空間54は画像形威装置から出力される印
刷用紙の1ページ分のビットマップに展開されたデータ
を格納する場所である。
間である。以上のようにマッピングされたメモリにおい
て仮想メモリ空間54は画像形威装置から出力される印
刷用紙の1ページ分のビットマップに展開されたデータ
を格納する場所である。
いまMPU3が仮想メモリ空間54にアドレスAからB
へ順次ビットマップデータを書き込んだとき、実際には
実メモリ空間50のVBBエリア53のアドレスaから
bへ順に書き込まれる。このデータはVDG35を通し
てアドレスaからbの順に読み出され、シリアルデータ
に変換されLSUへ送出される。次に仮想メモリ空間5
4のアドレスCからdへ書き込まれたデータは同様に実
際にはVBBエリアのアドレスaからbへ書き込まれる
。以上のようになっているため、VBBエリア53はリ
ングバッファの構成をとっている。従ってVBBエリア
53のデータはVDG35を介してアドレスaからb,
aからb・・・と次々に読み出されLSUへ送出される
。またMPU30から仮想メモリ空間54ヘアドレスA
からBXCからD・・・とビットマップデータを書き込
んだとき、実際にはVBBリア53ヘアドレスaからb
Xaからbと書き込まれる。
へ順次ビットマップデータを書き込んだとき、実際には
実メモリ空間50のVBBエリア53のアドレスaから
bへ順に書き込まれる。このデータはVDG35を通し
てアドレスaからbの順に読み出され、シリアルデータ
に変換されLSUへ送出される。次に仮想メモリ空間5
4のアドレスCからdへ書き込まれたデータは同様に実
際にはVBBエリアのアドレスaからbへ書き込まれる
。以上のようになっているため、VBBエリア53はリ
ングバッファの構成をとっている。従ってVBBエリア
53のデータはVDG35を介してアドレスaからb,
aからb・・・と次々に読み出されLSUへ送出される
。またMPU30から仮想メモリ空間54ヘアドレスA
からBXCからD・・・とビットマップデータを書き込
んだとき、実際にはVBBリア53ヘアドレスaからb
Xaからbと書き込まれる。
次に本実施例におけるMPU30が行う制御を第4図の
フローチャートを用いて説明する。ここでHSYNC割
込ルーチンは、ハードウエア的には第1図の外部同期信
号HSYNCをMPU30の割り込み端子へ入力するこ
とにより、HSYNCにパルスが入力される毎に、MP
U30へ割り込みが発生する。このことは1ラスター毎
に割り込みが発生することを意味する。以下フローチャ
ートを説明する。まず、メインルーチンでは、ステップ
(イ)で変数X,Yを初期化する。XはMPU30がV
BBエリアへ書き込むラスク一番号であり、YはHSY
NC毎の割り込み回数を示すカウンタ数である。ステッ
プ(口〉では印字をすべきラスター数NをVDGに設定
する。ステップ(ハ)においてHSYNC割り込みを許
可し、VDGに機動をかける。ステップ(二)ではVB
Bにビットマップデータを書き込むための空ラスターが
あるか否かを調べるためXとYとを参照し判断する。も
し空ラスターがないならばステップ(二)へ戻り、ある
ならばステップ(ホ)へ移行する。ステップ(ホ〉はビ
ットマップデータを1ラスター文VBBへ書込、Xの値
に1を加算する。
フローチャートを用いて説明する。ここでHSYNC割
込ルーチンは、ハードウエア的には第1図の外部同期信
号HSYNCをMPU30の割り込み端子へ入力するこ
とにより、HSYNCにパルスが入力される毎に、MP
U30へ割り込みが発生する。このことは1ラスター毎
に割り込みが発生することを意味する。以下フローチャ
ートを説明する。まず、メインルーチンでは、ステップ
(イ)で変数X,Yを初期化する。XはMPU30がV
BBエリアへ書き込むラスク一番号であり、YはHSY
NC毎の割り込み回数を示すカウンタ数である。ステッ
プ(口〉では印字をすべきラスター数NをVDGに設定
する。ステップ(ハ)においてHSYNC割り込みを許
可し、VDGに機動をかける。ステップ(二)ではVB
Bにビットマップデータを書き込むための空ラスターが
あるか否かを調べるためXとYとを参照し判断する。も
し空ラスターがないならばステップ(二)へ戻り、ある
ならばステップ(ホ)へ移行する。ステップ(ホ〉はビ
ットマップデータを1ラスター文VBBへ書込、Xの値
に1を加算する。
ステップ(へ〉ではHSYNCカウンタ数が印字すべき
ラスター数と等しいか否かを判断し、もしXf=Yのと
きステップ(二)へ戻り、X=YならばVBBへのビッ
トマップデータの書き込みを終了する。つぎにHSYN
Cカウンタ数をVDGがら読み出して、■へ格納する。
ラスター数と等しいか否かを判断し、もしXf=Yのと
きステップ(二)へ戻り、X=YならばVBBへのビッ
トマップデータの書き込みを終了する。つぎにHSYN
Cカウンタ数をVDGがら読み出して、■へ格納する。
ステップ(チ〉は印字が終了するか否かを判断するため
YをNとを比較して、もしY=Nならばステップ(り)
へ移行し、Y≠Nならば終了する。ステップくり)にお
いてHSYNC割り込みを禁止する。以上第1図に示す
ビデオデータ処理部ブロック構成の動作説明を第2図第
3図及び第4図を用いて説明した。
YをNとを比較して、もしY=Nならばステップ(り)
へ移行し、Y≠Nならば終了する。ステップくり)にお
いてHSYNC割り込みを禁止する。以上第1図に示す
ビデオデータ処理部ブロック構成の動作説明を第2図第
3図及び第4図を用いて説明した。
次にVBBエリアを可変にする場合の説明を第5図を用
いて説明する。VBBリアが64KBのとき実メモリ空
間でのアドレスFFFFF (H)からFOOOO (
H)に対応する仮想メモリ空間のアドレスはバンク1が
OからFFFF (H)バンク2が10000 (H)
からIFFFF (H)、バンク3が20000 (f
{)から2FFFF (H)・・・となるため、仮想メ
モリ空間のアドレス上位ビットを無視して16進数の下
位4桁のみを有効にすることにより簡単に実メモリ空間
のアドレスへ変換される。次にVBBエリアが48KB
のときは実メモリ空間でのアドレスFFFFF (H)
からF4000 (H)に対応する仮想メモリ空間のア
ドレスはバンクlがOがらBFF (H) 、バンク2
がCOOO (H)がら17FFF (H) 、バンク
3が18000 (H)がら23FFF (H)となる
ため、上記64KB時のように簡単に仮想メモリから実
メモリへのアドレス変換ができない。
いて説明する。VBBリアが64KBのとき実メモリ空
間でのアドレスFFFFF (H)からFOOOO (
H)に対応する仮想メモリ空間のアドレスはバンク1が
OからFFFF (H)バンク2が10000 (H)
からIFFFF (H)、バンク3が20000 (f
{)から2FFFF (H)・・・となるため、仮想メ
モリ空間のアドレス上位ビットを無視して16進数の下
位4桁のみを有効にすることにより簡単に実メモリ空間
のアドレスへ変換される。次にVBBエリアが48KB
のときは実メモリ空間でのアドレスFFFFF (H)
からF4000 (H)に対応する仮想メモリ空間のア
ドレスはバンクlがOがらBFF (H) 、バンク2
がCOOO (H)がら17FFF (H) 、バンク
3が18000 (H)がら23FFF (H)となる
ため、上記64KB時のように簡単に仮想メモリから実
メモリへのアドレス変換ができない。
一般に次のようになる。
Ap=INV(A I−BpxINT(A I/Bp)
)・・・( 1 )但しApは実メモリ空間のアドレス
(物理アドレス)、AIは仮想メモリ空間のアドレス(
論理アドレス)BpはVBBのメモリ容量を示し、IN
V (X)はXを2進数表示したとき、1とOとを逆に
することを意味する。またINT(X)はXの整数部分
を示す。式(1)に示すように論理アドレスへ変換する
変換手段は乗除算器と加減算器とがあれば一般に実現で
きる。また上記の64KB時のように2のn乗(nは整
数〉のVBBメモリ容量のときは上位ビットを無視し、
必要なビット数のみを利用すればよいので簡単に構成で
きる。
)・・・( 1 )但しApは実メモリ空間のアドレス
(物理アドレス)、AIは仮想メモリ空間のアドレス(
論理アドレス)BpはVBBのメモリ容量を示し、IN
V (X)はXを2進数表示したとき、1とOとを逆に
することを意味する。またINT(X)はXの整数部分
を示す。式(1)に示すように論理アドレスへ変換する
変換手段は乗除算器と加減算器とがあれば一般に実現で
きる。また上記の64KB時のように2のn乗(nは整
数〉のVBBメモリ容量のときは上位ビットを無視し、
必要なビット数のみを利用すればよいので簡単に構成で
きる。
以上説明したようにVBBエリアを可変容量にするため
に第1図に示すアドレス変換手段32を用い、その内部
は式(1)の機能を満足するように構成されている。
に第1図に示すアドレス変換手段32を用い、その内部
は式(1)の機能を満足するように構成されている。
次に第6図にDRAMブロック部を拡張する場合のメモ
リマップを示す。DRAMブロック部のみを別プリント
基板(以下拡張RAMボードと称する)として、ユーザ
の希望に合わせメモリ容量を拡張できる構威をとった場
合の例である。第6図において左半分にVBBエリアが
64KBで拡張RAMボードがない場合と拡張RAMボ
ードを1枚増設した場合を示す。図においてアドレスe
からhが拡張された部分である。ここでもし拡張RAM
ボードを1枚増設したときのVBBエリアのマッピング
が固定であれば図のアドレスCがらdに配置されるよう
になる。従ってユーザデータエリアがアドレスaからb
とeがらhとに2分割されるため連続したユーザデータ
エリアが確保できなくなりデータ処理を行うときに煩雑
になる。
リマップを示す。DRAMブロック部のみを別プリント
基板(以下拡張RAMボードと称する)として、ユーザ
の希望に合わせメモリ容量を拡張できる構威をとった場
合の例である。第6図において左半分にVBBエリアが
64KBで拡張RAMボードがない場合と拡張RAMボ
ードを1枚増設した場合を示す。図においてアドレスe
からhが拡張された部分である。ここでもし拡張RAM
ボードを1枚増設したときのVBBエリアのマッピング
が固定であれば図のアドレスCがらdに配置されるよう
になる。従ってユーザデータエリアがアドレスaからb
とeがらhとに2分割されるため連続したユーザデータ
エリアが確保できなくなりデータ処理を行うときに煩雑
になる。
これを解消するためにVBBエリアをメモリの最後尾に
マッピングし、図に示すようにアドレスfからhとすれ
ばよい。一般にメモリ容量を拡張しても最後のアドレス
は有効ビット数全部が全て1となる場合が多いため第1
図に示すVDG.35から発生されるアドレス生成のた
めの手段は共用して仕様可能なためハードウェアは簡単
に実現できる。また一方ユーザデータエリアを連続して
確保するもう1つの方法はシステップムエリアに隣接し
てVBBエリアをマッピングすればよいが、この場合シ
ステップムの改訂に伴って、システムエリアの容量が変
更になったときVDG35のハードウエアを変更せざる
を得ないため著しく不便である。以上の理由により本実
施例ではVBBエリアを実装メモリの最後尾にマッピン
グしている。
マッピングし、図に示すようにアドレスfからhとすれ
ばよい。一般にメモリ容量を拡張しても最後のアドレス
は有効ビット数全部が全て1となる場合が多いため第1
図に示すVDG.35から発生されるアドレス生成のた
めの手段は共用して仕様可能なためハードウェアは簡単
に実現できる。また一方ユーザデータエリアを連続して
確保するもう1つの方法はシステップムエリアに隣接し
てVBBエリアをマッピングすればよいが、この場合シ
ステップムの改訂に伴って、システムエリアの容量が変
更になったときVDG35のハードウエアを変更せざる
を得ないため著しく不便である。以上の理由により本実
施例ではVBBエリアを実装メモリの最後尾にマッピン
グしている。
次に第6図の右半分に拡張RAMボードが2枚増設され
てVBBエリアが64KBの場合と128KBの場合と
を示す。図に示すようにVBBエリアを可変にできるよ
うにしているためユーザデータエリアを連続して確保す
ることが容易に実現できかつユーザデータエリアの管理
も容易である。
てVBBエリアが64KBの場合と128KBの場合と
を示す。図に示すようにVBBエリアを可変にできるよ
うにしているためユーザデータエリアを連続して確保す
ることが容易に実現できかつユーザデータエリアの管理
も容易である。
また、外部より入力されるユーザからのデータ量に応じ
てVBBエリア容量を最適化することが可能であり、従
来例で説明したオーバーランにも強いシステップムが構
成できる。つまりユーザデータエリアに実際に格納され
ているユーザデータエリアに実際に格納されているユー
ザデータを除いた空エリアでVBBエリアとして最大メ
モリ容量が確保できるVBBメモリ容量を決定し、第1
図のVBBモード切り換え手段に設定すればよいことが
わかる。またVBBエリアが十分に確保できるか否かを
判別し、可能な場合には1ページ分のメモリ容量をVB
Bエリアとして固定することも可能であり、この場合に
はオーバーランは絶対に発生しない。また第6図におい
て拡張RAMボードが1枚、2枚、無しの3つの場合に
ついて示しているがVBBエリアのロケーションを最後
尾にもってくるためには第1図のバンク切り換え千段3
1に然るべき設定を行えばよい。以上VBBエリアを中
心に本発明の一実施例について説明した。
てVBBエリア容量を最適化することが可能であり、従
来例で説明したオーバーランにも強いシステップムが構
成できる。つまりユーザデータエリアに実際に格納され
ているユーザデータエリアに実際に格納されているユー
ザデータを除いた空エリアでVBBエリアとして最大メ
モリ容量が確保できるVBBメモリ容量を決定し、第1
図のVBBモード切り換え手段に設定すればよいことが
わかる。またVBBエリアが十分に確保できるか否かを
判別し、可能な場合には1ページ分のメモリ容量をVB
Bエリアとして固定することも可能であり、この場合に
はオーバーランは絶対に発生しない。また第6図におい
て拡張RAMボードが1枚、2枚、無しの3つの場合に
ついて示しているがVBBエリアのロケーションを最後
尾にもってくるためには第1図のバンク切り換え千段3
1に然るべき設定を行えばよい。以上VBBエリアを中
心に本発明の一実施例について説明した。
発明の効果
以上のように本発明はイメージ記憶領域の容量を可変に
し、イメージ記憶領域をアクセスするアドレスデータを
その容量に応じて変換するようにしたので、イメージ記
憶領域の記憶容量を必要な量だけ増やすことができ、記
憶手段を効率的よく活用することが可能になった。
し、イメージ記憶領域をアクセスするアドレスデータを
その容量に応じて変換するようにしたので、イメージ記
憶領域の記憶容量を必要な量だけ増やすことができ、記
憶手段を効率的よく活用することが可能になった。
第1図は本発明の一実施例におけるビデオデー夕処理部
のブロック構威図、第2図は同VDG内部のブロック図
、第3図は同仮想メモリ空間と実メモリ空間を示すメモ
リマップ図、第4図は同フローチャート、第5図は同V
BBエリアを可変にする場合のメモリマップ図、第6図
は同DRAMブロック部を拡張する場合のメモリマップ
図、第7図はレーザープリンタのブロック構成図、第8
図は従来のビデオデータ処理部のブロック構成図、第9
図は重ね書きの説明のためのビットマップデータ展開図
、第lO図は従来の制御手順を示すフローチャートであ
る。 1・・・ホストコンピュータ、2・・・インターフェー
ス手段、3・・・ビデオデータ処理部、4・・・LSU
部、5・・・エンジン制御手段、6・・・エンジンメカ
部、42・・・DRAMブロック部、9・・・VRAM
ブロック部、l2・・・DRAM調停手段
のブロック構威図、第2図は同VDG内部のブロック図
、第3図は同仮想メモリ空間と実メモリ空間を示すメモ
リマップ図、第4図は同フローチャート、第5図は同V
BBエリアを可変にする場合のメモリマップ図、第6図
は同DRAMブロック部を拡張する場合のメモリマップ
図、第7図はレーザープリンタのブロック構成図、第8
図は従来のビデオデータ処理部のブロック構成図、第9
図は重ね書きの説明のためのビットマップデータ展開図
、第lO図は従来の制御手順を示すフローチャートであ
る。 1・・・ホストコンピュータ、2・・・インターフェー
ス手段、3・・・ビデオデータ処理部、4・・・LSU
部、5・・・エンジン制御手段、6・・・エンジンメカ
部、42・・・DRAMブロック部、9・・・VRAM
ブロック部、l2・・・DRAM調停手段
Claims (1)
- 【特許請求の範囲】 ビット展開されたメージデータを記憶するイメージ記憶
領域を有する記憶手段と、 前記記憶手段内のイメージ記憶領域の容量を変更する制
御手段と、 前記イメージ記憶領域をアクセスするために送られてき
たアドレスデータを前記イメージ記憶領域の容量に応じ
て変更するアドレス変換手段と、を有することを特徴と
する画像出力装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1156492A JP2782798B2 (ja) | 1989-06-19 | 1989-06-19 | 画像出力装置 |
US08/371,612 US5526128A (en) | 1989-06-19 | 1995-01-12 | Image producing apparatus with memory unit having an image memory area of changeable storage capacity |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1156492A JP2782798B2 (ja) | 1989-06-19 | 1989-06-19 | 画像出力装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0322021A true JPH0322021A (ja) | 1991-01-30 |
JP2782798B2 JP2782798B2 (ja) | 1998-08-06 |
Family
ID=15628939
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1156492A Expired - Fee Related JP2782798B2 (ja) | 1989-06-19 | 1989-06-19 | 画像出力装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2782798B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5754216A (en) * | 1993-09-22 | 1998-05-19 | Kabushiki Kaisha Toshiba | Optical recording head and image recording apparatus |
JP2002126564A (ja) * | 2000-10-11 | 2002-05-08 | Nordberg-Lokomo Oy | 予備ふるい分け装置を有する移動式砕石装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01123317A (ja) * | 1987-11-06 | 1989-05-16 | Fujitsu Ltd | フレームメモリのアドレス制御方式 |
-
1989
- 1989-06-19 JP JP1156492A patent/JP2782798B2/ja not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01123317A (ja) * | 1987-11-06 | 1989-05-16 | Fujitsu Ltd | フレームメモリのアドレス制御方式 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5754216A (en) * | 1993-09-22 | 1998-05-19 | Kabushiki Kaisha Toshiba | Optical recording head and image recording apparatus |
JP2002126564A (ja) * | 2000-10-11 | 2002-05-08 | Nordberg-Lokomo Oy | 予備ふるい分け装置を有する移動式砕石装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2782798B2 (ja) | 1998-08-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4839856A (en) | Memory access control circuit | |
US4858107A (en) | Computer device display system using conditionally asynchronous memory accessing by video display controller | |
US6205516B1 (en) | Device and method for controlling data storage device in data processing system | |
US5526128A (en) | Image producing apparatus with memory unit having an image memory area of changeable storage capacity | |
JP2877317B2 (ja) | ラスタ出力スキャナ用前置装置 | |
US6272583B1 (en) | Microprocessor having built-in DRAM and internal data transfer paths wider and faster than independent external transfer paths | |
JPH0322021A (ja) | 画像出力装置 | |
JP2502753B2 (ja) | 画像出力装置 | |
JP2505105B2 (ja) | 通信システム | |
JPH0321474A (ja) | 画像出力装置 | |
JP2850371B2 (ja) | 画像出力装置 | |
JP3181301B2 (ja) | バス拡張システム | |
JP2502753C (ja) | ||
JP2001154910A (ja) | メモリアクセスシステム | |
JP3791652B2 (ja) | 半導体メモリのアクセス制御装置 | |
JPS62113193A (ja) | 記憶回路 | |
JPS583025A (ja) | 文字パタ−ン発生/処理システム | |
JPH0675905A (ja) | バス変換方式 | |
JPH06266612A (ja) | Dmaコントローラ | |
JP2643660B2 (ja) | 通信制御装置 | |
JPH1027126A (ja) | アドレス変換装置 | |
JPH06332851A (ja) | データ転送方式 | |
JPS63292766A (ja) | 画像生成装置 | |
JPH0784866A (ja) | メモリ制御回路 | |
JP2003091497A (ja) | データ転送装置及びデータ転送方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |