JP2667465B2 - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JP2667465B2 JP2667465B2 JP63231058A JP23105888A JP2667465B2 JP 2667465 B2 JP2667465 B2 JP 2667465B2 JP 63231058 A JP63231058 A JP 63231058A JP 23105888 A JP23105888 A JP 23105888A JP 2667465 B2 JP2667465 B2 JP 2667465B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- mosfet
- polycrystalline silicon
- substrate
- source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 31
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 35
- 239000000758 substrate Substances 0.000 claims description 30
- 239000012535 impurity Substances 0.000 claims description 16
- 230000015572 biosynthetic process Effects 0.000 claims description 15
- 239000013078 crystal Substances 0.000 claims description 10
- 239000012212 insulator Substances 0.000 claims description 5
- 230000005669 field effect Effects 0.000 claims description 3
- 238000009792 diffusion process Methods 0.000 description 16
- 238000000034 method Methods 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 4
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 4
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 3
- 229910052796 boron Inorganic materials 0.000 description 3
- 238000001020 plasma etching Methods 0.000 description 3
- 229910052785 arsenic Inorganic materials 0.000 description 2
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 2
- 238000000605 extraction Methods 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- XUIMIQQOPSSXEZ-OUBTZVSYSA-N silicon-29 atom Chemical compound [29Si] XUIMIQQOPSSXEZ-OUBTZVSYSA-N 0.000 description 1
- -1 that is Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78645—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7827—Vertical transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78642—Vertical transistors
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Thin Film Transistor (AREA)
Description
【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明は、MOS型電界効果トランジスタ(以下MOSFET
と略記)を具備する半導体装置に関するもので、特に該
MOSFETの構造、材料に係るものである。
と略記)を具備する半導体装置に関するもので、特に該
MOSFETの構造、材料に係るものである。
(従来の技術) 従来のMOSFETは、第8図に示すように半導体基板1上
に酸化膜2を形成し、その上にゲート電極3を形成した
後、ゲート電極3の両側に、半導体基板1との間にPN接
合が形成されるようにボロン又はヒ素等の不純物を拡散
し、ソース・ドレイン領域4,5を形成し、構成されてい
る。通常のMOSFETでは半導体基板はシリコン単結晶を用
いている。
に酸化膜2を形成し、その上にゲート電極3を形成した
後、ゲート電極3の両側に、半導体基板1との間にPN接
合が形成されるようにボロン又はヒ素等の不純物を拡散
し、ソース・ドレイン領域4,5を形成し、構成されてい
る。通常のMOSFETでは半導体基板はシリコン単結晶を用
いている。
前記第1従来例に対し、第9図に示すように、絶縁基
板上に多結晶シリコン膜を形成し、この上に第8図に示
したMOSFETを形成した第2の従来例があり、液晶表示デ
バイス等に使用されている。第9図において、絶縁体基
板6上に多結晶シリコン膜7を堆積し、多結晶シルコン
膜7上にゲート酸化膜8及びゲート電極9を形成した
後、この積層膜の両側にボロン又はヒ素等の不純物を拡
散し、ソース・ドレイン領域10,11を形成し、基板主面
に平行な多結晶シリコン膜を導電チャネル形成領域とす
るMOSFETが得られる。このようなMOSFETの特徴として、
多層にトランジスタを積層できる等の利点がある。
板上に多結晶シリコン膜を形成し、この上に第8図に示
したMOSFETを形成した第2の従来例があり、液晶表示デ
バイス等に使用されている。第9図において、絶縁体基
板6上に多結晶シリコン膜7を堆積し、多結晶シルコン
膜7上にゲート酸化膜8及びゲート電極9を形成した
後、この積層膜の両側にボロン又はヒ素等の不純物を拡
散し、ソース・ドレイン領域10,11を形成し、基板主面
に平行な多結晶シリコン膜を導電チャネル形成領域とす
るMOSFETが得られる。このようなMOSFETの特徴として、
多層にトランジスタを積層できる等の利点がある。
しかしながら第2従来例のMOSFETを、LSIに含まれる
回路素子として使用する場合に、次のような問題点を生
ずる。即ち該MOSFETを作成する場、ソース・ドレイン領
域はP型又はN型の不純物を熱拡散、又はイオン注入に
よって形成する。その後、パッシベーション膜形成等の
熱工程が、LSI作成には必要であり、この熱工程によ
り、ソース・ドレイン領域の不純物の熱拡散による拡が
りが生ずる。
回路素子として使用する場合に、次のような問題点を生
ずる。即ち該MOSFETを作成する場、ソース・ドレイン領
域はP型又はN型の不純物を熱拡散、又はイオン注入に
よって形成する。その後、パッシベーション膜形成等の
熱工程が、LSI作成には必要であり、この熱工程によ
り、ソース・ドレイン領域の不純物の熱拡散による拡が
りが生ずる。
通常多結晶シルコンは、結晶粒界を持ち、結晶粒界に
はダングリングボンド(dangling bond、未結合手)や
空格子(vacancy)が多く、不純物の熱拡散が速い。全
体として多結晶シリンコの不純物の熱拡散係数は、単結
晶シリコンに比べて、数倍から数10倍である。このた
め、ソース・ドレイン間の距離を小さくしたとき、第1
従来例のMOSFETではソース・ドレイン領域が熱拡散でつ
ながることのない場合でも、第2従来例のMOSFETではソ
ース・ドレイン間がつながるという問題が生じてくる。
はダングリングボンド(dangling bond、未結合手)や
空格子(vacancy)が多く、不純物の熱拡散が速い。全
体として多結晶シリンコの不純物の熱拡散係数は、単結
晶シリコンに比べて、数倍から数10倍である。このた
め、ソース・ドレイン間の距離を小さくしたとき、第1
従来例のMOSFETではソース・ドレイン領域が熱拡散でつ
ながることのない場合でも、第2従来例のMOSFETではソ
ース・ドレイン間がつながるという問題が生じてくる。
現在のLSI工程では、第1従来例のMOSFETの前記不純
物の拡がりは約1000Å程度である。従ってソース・ドレ
イン間の距離が1μm程度でも問題はないが、第2従来
例のMOSFETでは、前記不純物の拡がりは約1μm程度で
あり、問題となる。第2従来例のMOSFETの絶縁基板6が
シリコン単結晶基板であっても同様の問題が生ずる。
物の拡がりは約1000Å程度である。従ってソース・ドレ
イン間の距離が1μm程度でも問題はないが、第2従来
例のMOSFETでは、前記不純物の拡がりは約1μm程度で
あり、問題となる。第2従来例のMOSFETの絶縁基板6が
シリコン単結晶基板であっても同様の問題が生ずる。
(発明が解決しようとする課題) 前述のように、多結晶シリコンを導電チャネル形成領
域とするMOSFETは、単結晶シリコンを用いたMOSFETに比
し、導電チャネル形成領域におけるソース・ドレイン領
域の不純物の熱拡散による拡がりが大きいため、導電チ
ャネル形成領域の長さを小さくすることがきない。これ
により多結晶シリコンを導電チャネル形成領域とするMO
SFETでは、横方向の微細化が困難であるという課題があ
る。
域とするMOSFETは、単結晶シリコンを用いたMOSFETに比
し、導電チャネル形成領域におけるソース・ドレイン領
域の不純物の熱拡散による拡がりが大きいため、導電チ
ャネル形成領域の長さを小さくすることがきない。これ
により多結晶シリコンを導電チャネル形成領域とするMO
SFETでは、横方向の微細化が困難であるという課題があ
る。
本発明の目的は、多結晶シリコンを導電チャネル形成
領域とするMOSFETであって、しかも従来に比し横方向の
より微細化が可能な構造のMOSFETを実現することであ
る。
領域とするMOSFETであって、しかも従来に比し横方向の
より微細化が可能な構造のMOSFETを実現することであ
る。
[発明の構成] (課題を解決するための手段とその作用) 本発明の特許請求の範囲第1項(以下第1請求項と略
記)記載の半導体装置は、半導体基板又は絶縁体基板の
主面上に、半導体基板の場合には半導体膜又は半導体膜
と絶縁膜との積層膜を介して、絶縁体基板の場合には半
導体膜を介して形成される複数の結晶粒をもつ多結晶シ
ルコンから成る突出部と、該突出部側壁にゲート絶縁膜
を介して対向するゲート電極と、該突出部側壁に形成さ
れ且つ前記基板の厚さ方向の導電チャネル形成領域と、
形成された該突出部の頂部に不純物に拡散形成したソー
ス又はドレインの領域と、形成された該突出部の底部側
方に該半導体膜を経て不純物を拡散形成したドレイン又
はソースの領域を持つMOS型電界効果トランジスタを具
備することを特徴とする。なお、以下において、半導体
基板の場合の半導体膜又は半導体膜と絶縁膜との積層膜
あるいは絶縁体基板の場合の半導体膜を、所定の膜と呼
ぶことがある。又複数の結晶粒をもつ多結晶シリコンと
は、単結晶シリコン以外の多結晶シリコン即ち結晶粒の
大きさについては限定されない多結晶シリコンである。
記)記載の半導体装置は、半導体基板又は絶縁体基板の
主面上に、半導体基板の場合には半導体膜又は半導体膜
と絶縁膜との積層膜を介して、絶縁体基板の場合には半
導体膜を介して形成される複数の結晶粒をもつ多結晶シ
ルコンから成る突出部と、該突出部側壁にゲート絶縁膜
を介して対向するゲート電極と、該突出部側壁に形成さ
れ且つ前記基板の厚さ方向の導電チャネル形成領域と、
形成された該突出部の頂部に不純物に拡散形成したソー
ス又はドレインの領域と、形成された該突出部の底部側
方に該半導体膜を経て不純物を拡散形成したドレイン又
はソースの領域を持つMOS型電界効果トランジスタを具
備することを特徴とする。なお、以下において、半導体
基板の場合の半導体膜又は半導体膜と絶縁膜との積層膜
あるいは絶縁体基板の場合の半導体膜を、所定の膜と呼
ぶことがある。又複数の結晶粒をもつ多結晶シリコンと
は、単結晶シリコン以外の多結晶シリコン即ち結晶粒の
大きさについては限定されない多結晶シリコンである。
上記構成のMOSFETでは、基板の厚さ方向即ち基板とほ
ぼ垂直の縦方向に導電チャネル形成領域が設けられるの
で、基板主面と平行な横方向の寸法が増加することなく
チャネル長を増加することができる。多結晶シリコンか
ら成る前記導電チャネル形成領域におけるソース・ドレ
イン領域の不純物の熱拡散による拡がりが、単結晶シリ
コンに比し大きくても、チャネルの長さ即ち突出部の縦
方向の長さ(高さ)を予め大きくしておけば、ソース・
ドレイン領域が熱拡散によりつながらないようにするこ
とが可能である。これにより横方向の素子形成の微細化
が従来に比べ容易になされる。
ぼ垂直の縦方向に導電チャネル形成領域が設けられるの
で、基板主面と平行な横方向の寸法が増加することなく
チャネル長を増加することができる。多結晶シリコンか
ら成る前記導電チャネル形成領域におけるソース・ドレ
イン領域の不純物の熱拡散による拡がりが、単結晶シリ
コンに比し大きくても、チャネルの長さ即ち突出部の縦
方向の長さ(高さ)を予め大きくしておけば、ソース・
ドレイン領域が熱拡散によりつながらないようにするこ
とが可能である。これにより横方向の素子形成の微細化
が従来に比べ容易になされる。
本発明な第2請求項に係る半導体装置は、前記突出部
の両側壁に、該突出部を挟んで対向するゲート電極を有
する第1請求項記載の半導体装置である。
の両側壁に、該突出部を挟んで対向するゲート電極を有
する第1請求項記載の半導体装置である。
この半導体装置におけるMOSFETは、1つの突出部即ち
共通のベース領域内に形成される互いに対向する2つの
導電チャネル形成領域と、該導電チャネル形成領域端部
に設けられる少なくともいずれか一方が共通なソース領
域及びドレイン領域又はそれぞれ分離されたソース領域
及びドレイン領域とによる1つ又は2つのMOSFETとする
ことができる。これにより、基板主面上の素子形成の有
効面積を増加し、より高い集積度の半導体装置が得ら
れ、望ましい。
共通のベース領域内に形成される互いに対向する2つの
導電チャネル形成領域と、該導電チャネル形成領域端部
に設けられる少なくともいずれか一方が共通なソース領
域及びドレイン領域又はそれぞれ分離されたソース領域
及びドレイン領域とによる1つ又は2つのMOSFETとする
ことができる。これにより、基板主面上の素子形成の有
効面積を増加し、より高い集積度の半導体装置が得ら
れ、望ましい。
(実施例) 以下に本発明の半導体装置におけるMOSFETの実施例の
一例について、図面を参照して説明する。第1図及び第
2図は、上記MOSFETのそれぞれ模式的断面図及び半面図
である。又第3図ないし第7図は、該MOSFETの製造工程
を説明するための模式図である。
一例について、図面を参照して説明する。第1図及び第
2図は、上記MOSFETのそれぞれ模式的断面図及び半面図
である。又第3図ないし第7図は、該MOSFETの製造工程
を説明するための模式図である。
第3図に示すように、先ずミラー指数(911)、比抵
抗10Ω・cmのシリコン単結晶基板21を用意し、該基板上
に熱酸化により、膜厚0.5μmの酸化膜22を形成する。
次にその上に厚さ2μmの多結晶シリコン膜23を、700
℃でLPCVD(減圧CVD)法により、堆積する。
抗10Ω・cmのシリコン単結晶基板21を用意し、該基板上
に熱酸化により、膜厚0.5μmの酸化膜22を形成する。
次にその上に厚さ2μmの多結晶シリコン膜23を、700
℃でLPCVD(減圧CVD)法により、堆積する。
次に第4図に示すように、多結晶シリコ膜23にボロン
(B)を100kV、1×1011atoms/cm2の条件でイオン注入
した後、素子分離領域に選択的に酸化膜24を形成する。
その後反応性イオンエッチング法により、素子形成領域
を選択的にエッチングして溝を掘り、該領域の多結晶シ
リコン膜の断面が凸字形になるようにする。この多結晶
シルコン膜は、中央の断面がほぼ長方形で幅w=1μm
の突出部23a(1点鎖線で囲まれた部分)及び底部の多
結晶シルコン膜23bに便宜上分けられる。
(B)を100kV、1×1011atoms/cm2の条件でイオン注入
した後、素子分離領域に選択的に酸化膜24を形成する。
その後反応性イオンエッチング法により、素子形成領域
を選択的にエッチングして溝を掘り、該領域の多結晶シ
リコン膜の断面が凸字形になるようにする。この多結晶
シルコン膜は、中央の断面がほぼ長方形で幅w=1μm
の突出部23a(1点鎖線で囲まれた部分)及び底部の多
結晶シルコン膜23bに便宜上分けられる。
次に第5図に示すように、厚さ200Åのゲート酸化膜2
5を900℃で乾燥酸素を使用して形成する。
5を900℃で乾燥酸素を使用して形成する。
次に、第6図及び第7図に示すようにLPCVD法により
不純物ドープした多結晶シリコン膜26を2000Å堆積し、
次に突出部23dの側壁とゲート取出し電極形成予定領域
上とをレジストで覆い、反応性イオンエッチング法によ
り突出部側面にゲート電極となる多結晶シリコン膜26a
及び酸化膜24上にゲート取出し電極となる多結晶シリコ
ン膜26bがそれぞれ残るようにエッチングを行なう。
不純物ドープした多結晶シリコン膜26を2000Å堆積し、
次に突出部23dの側壁とゲート取出し電極形成予定領域
上とをレジストで覆い、反応性イオンエッチング法によ
り突出部側面にゲート電極となる多結晶シリコン膜26a
及び酸化膜24上にゲート取出し電極となる多結晶シリコ
ン膜26bがそれぞれ残るようにエッチングを行なう。
次に第1図及び第2図に示すようにソース及びドレイ
ンを形成するためのAsを20kV、1×1015atoms/cm2の条
件で選択的にイオン注入し、ソース領域27及びドレイン
領域28を形成する。この場合領域27をドレイン、領域28
をソースとすることも可能である。その後酸化を行ない
ソース領域27及びドレイン領域28上にコンタクトホール
を開け、不純物をドープした低抵抗の多結晶シリコン29
を溝の中にLPCVD法により埋め込み、Al30により配線を
行ない、ソース電極30S、ドレイン電極30D1、30D2を形
成する。
ンを形成するためのAsを20kV、1×1015atoms/cm2の条
件で選択的にイオン注入し、ソース領域27及びドレイン
領域28を形成する。この場合領域27をドレイン、領域28
をソースとすることも可能である。その後酸化を行ない
ソース領域27及びドレイン領域28上にコンタクトホール
を開け、不純物をドープした低抵抗の多結晶シリコン29
を溝の中にLPCVD法により埋め込み、Al30により配線を
行ない、ソース電極30S、ドレイン電極30D1、30D2を形
成する。
第1図に示すMOSFETは、本発明の第1及び第2請求項
に係るFETである。即ち半導体基板21の主面上に酸化膜2
2及び多結晶シリコン膜23bを介して多結晶シリコンから
成る突出部23aが形成されている。突出部23aの両側壁に
はそれぞれゲート酸化膜25を介して該側壁と対向する一
対のゲート電極26aが設けられる。突出部23aの上方及び
下方にソース・ドレイン領域27、28が形成され、突出部
側壁は、基板主面にほぼ垂直であるから、該突出部側壁
に基板の厚さ方向の導電チャネル形成領域が形成され
る。これらによりゲート電極26a、ゲート酸化膜25及び
突出部側壁とから成るMOS構造を持つ例えばソース電極
共通の2つの縦型MOSFETが得られる。
に係るFETである。即ち半導体基板21の主面上に酸化膜2
2及び多結晶シリコン膜23bを介して多結晶シリコンから
成る突出部23aが形成されている。突出部23aの両側壁に
はそれぞれゲート酸化膜25を介して該側壁と対向する一
対のゲート電極26aが設けられる。突出部23aの上方及び
下方にソース・ドレイン領域27、28が形成され、突出部
側壁は、基板主面にほぼ垂直であるから、該突出部側壁
に基板の厚さ方向の導電チャネル形成領域が形成され
る。これらによりゲート電極26a、ゲート酸化膜25及び
突出部側壁とから成るMOS構造を持つ例えばソース電極
共通の2つの縦型MOSFETが得られる。
上述のMOS構造を持つFETにおいては、素子形成領域の
横方向のサイズを変化することなく、突出部の高さを調
整して所望の長さの導電チャネル形成領域が得られる。
このMOSFETにおいては、ソース・ドレイン領域形成後LS
I作成完了までに、各種の熱処理をうけ、ソース・ドレ
イン領域の不純物の熱拡散による拡がりが生じ、ソース
・ドレイン間の距離が小さくなるが、予めこのソース・
ドレイン領域の拡がりを考慮して突出部の高さは決めら
れるので、ソース・ドレイン間がつながるという従来技
術の問題点を解決される。これにより、横方向の微細化
が可能となると共に、後工程における熱処理条件の自由
度が増加する。
横方向のサイズを変化することなく、突出部の高さを調
整して所望の長さの導電チャネル形成領域が得られる。
このMOSFETにおいては、ソース・ドレイン領域形成後LS
I作成完了までに、各種の熱処理をうけ、ソース・ドレ
イン領域の不純物の熱拡散による拡がりが生じ、ソース
・ドレイン間の距離が小さくなるが、予めこのソース・
ドレイン領域の拡がりを考慮して突出部の高さは決めら
れるので、ソース・ドレイン間がつながるという従来技
術の問題点を解決される。これにより、横方向の微細化
が可能となると共に、後工程における熱処理条件の自由
度が増加する。
前記第2従来例の多結晶シリコンを用いたMOSFETにお
いては、多結晶シリコンの拡散係数が大きいため、横方
向の大きさが10μm程度のMOSFETしか形成できなかった
が、本発明の前記実施例では、ソース・ドレイン領域を
含む横方向の大きさが5μm以下のMOSFETが容易に作成
できるようになった。
いては、多結晶シリコンの拡散係数が大きいため、横方
向の大きさが10μm程度のMOSFETしか形成できなかった
が、本発明の前記実施例では、ソース・ドレイン領域を
含む横方向の大きさが5μm以下のMOSFETが容易に作成
できるようになった。
前記実施例のMOSFETでは、シリコン単結晶基板21と多
結晶シリコンの突出部23aとの間に酸化膜22及び多結晶
シリコン膜23bとを介在させ、又その製造方法は多結晶
シリコン膜23を堆積した後、反応性イオンエッチング法
により溝を掘り、突出部23aと多結晶シリコン膜23bを同
時に形成した。本発明に係るMOSFETは前記実施例に限定
されるものでなく、例えばシリコン単結晶基板主面を半
導体膜で覆った後、多結晶シリコンから成る突出部を形
成して得られる構造のMOSFETであっても差支えないこと
は勿論である。
結晶シリコンの突出部23aとの間に酸化膜22及び多結晶
シリコン膜23bとを介在させ、又その製造方法は多結晶
シリコン膜23を堆積した後、反応性イオンエッチング法
により溝を掘り、突出部23aと多結晶シリコン膜23bを同
時に形成した。本発明に係るMOSFETは前記実施例に限定
されるものでなく、例えばシリコン単結晶基板主面を半
導体膜で覆った後、多結晶シリコンから成る突出部を形
成して得られる構造のMOSFETであっても差支えないこと
は勿論である。
[発明の効果] これまで述べたように、本発明に係るMOSFETの導電チ
ャネル形成領域は多結晶シルコンより成るものである
ば、該領域を基板にほぼ垂直の突出部側壁に設けたこと
により、該領域におけるソース・ドレインの不純物の熱
拡散による拡がりが大きくても、横方向の大きさを変え
ずに突出部の高さを適当値として、ソース及びドレイン
のつながることを防止できる。これにより実施例に見ら
れるように、従来に比しMOSFETの横方向の大きさ大幅に
微細化することが可能となる。更にリソグラフィ技術が
進歩するにつれて本発明のMOSFETの横方向の大きさを小
さくすることが可能となり、より集積度の大きいLSIに
本発明を適用するこができる。
ャネル形成領域は多結晶シルコンより成るものである
ば、該領域を基板にほぼ垂直の突出部側壁に設けたこと
により、該領域におけるソース・ドレインの不純物の熱
拡散による拡がりが大きくても、横方向の大きさを変え
ずに突出部の高さを適当値として、ソース及びドレイン
のつながることを防止できる。これにより実施例に見ら
れるように、従来に比しMOSFETの横方向の大きさ大幅に
微細化することが可能となる。更にリソグラフィ技術が
進歩するにつれて本発明のMOSFETの横方向の大きさを小
さくすることが可能となり、より集積度の大きいLSIに
本発明を適用するこができる。
第1図及び第2図は本発明の半導体装置に係るMOSFETの
一実施例の断面図及び平面図、第3図ないし第6図は第
1図及び第2図に示すMOSFETの製造工程を示す断面図、
第7図は第6図に示すMOSFETの平面図、第8図及び第9
図は従来技術を説明するためのMOSFETの第1従来例及び
第2従来例の断面図である。 21……半導体基板、22……介在する所定の膜(酸化
膜)、23b……介在する所定の膜(多結晶シリコン
膜)、23a……多結晶シリコンから成る突出部、25……
ゲート絶縁膜、26a……ゲート電極、27……ソース領
域、28……ドレイン領域、29……低抵抗の多結晶シリコ
ン、30(30S,30D1,30D2)……Al電極配線。
一実施例の断面図及び平面図、第3図ないし第6図は第
1図及び第2図に示すMOSFETの製造工程を示す断面図、
第7図は第6図に示すMOSFETの平面図、第8図及び第9
図は従来技術を説明するためのMOSFETの第1従来例及び
第2従来例の断面図である。 21……半導体基板、22……介在する所定の膜(酸化
膜)、23b……介在する所定の膜(多結晶シリコン
膜)、23a……多結晶シリコンから成る突出部、25……
ゲート絶縁膜、26a……ゲート電極、27……ソース領
域、28……ドレイン領域、29……低抵抗の多結晶シリコ
ン、30(30S,30D1,30D2)……Al電極配線。
Claims (2)
- 【請求項1】半導体基板又は絶縁体基板の主面上に、半
導体基板の場合には半導体膜又は半導体膜と絶縁膜との
積層膜を介して、絶縁体基板の場合には半導体膜を介し
て形成される複数の結晶粒をもつ多結晶シリコンから成
る突出部と、該突出部側壁にゲート絶縁膜を介して対向
するゲート電極、該突出部側壁に形成され且つ前記基板
の厚さ方向の導電チャネル形成領域と、形成された該突
出部の頂部に不純物を拡散形成したソース又はドレイン
の領域と、形成された該突出部の底部側方に該半導体膜
を経て不純物を拡散形成したドレイン又はソースの領域
を持つMOS型電界効果トランジスタを具備することを特
徴とする半導体装置。 - 【請求項2】突出部の両側壁に、該突出部を挾んで対向
するゲート電極を有する特許請求の範囲第1項記載の半
導体装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63231058A JP2667465B2 (ja) | 1988-09-14 | 1988-09-14 | 半導体装置 |
DE68925092T DE68925092T2 (de) | 1988-09-14 | 1989-09-14 | MOS-Feldeffekttransistor |
EP89117026A EP0363670B1 (en) | 1988-09-14 | 1989-09-14 | MOS field-effect transistor |
KR1019900003344A KR940001505B1 (ko) | 1988-09-14 | 1990-03-13 | 반도체장치 |
US07/700,311 US5181088A (en) | 1988-09-14 | 1991-05-08 | Vertical field effect transistor with an extended polysilicon channel region |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63231058A JP2667465B2 (ja) | 1988-09-14 | 1988-09-14 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0279475A JPH0279475A (ja) | 1990-03-20 |
JP2667465B2 true JP2667465B2 (ja) | 1997-10-27 |
Family
ID=16917627
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63231058A Expired - Fee Related JP2667465B2 (ja) | 1988-09-14 | 1988-09-14 | 半導体装置 |
Country Status (4)
Country | Link |
---|---|
EP (1) | EP0363670B1 (ja) |
JP (1) | JP2667465B2 (ja) |
KR (1) | KR940001505B1 (ja) |
DE (1) | DE68925092T2 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07112067B2 (ja) * | 1990-01-24 | 1995-11-29 | 株式会社東芝 | 半導体装置 |
EP0468758B1 (en) * | 1990-07-24 | 1997-03-26 | Semiconductor Energy Laboratory Co., Ltd. | Method of forming insulating films, capacitances, and semiconductor devices |
US7335570B1 (en) | 1990-07-24 | 2008-02-26 | Semiconductor Energy Laboratory Co., Ltd. | Method of forming insulating films, capacitances, and semiconductor devices |
US5302843A (en) * | 1990-07-26 | 1994-04-12 | Semiconductor Energy Laboratory Co., Ltd. | Improved vertical channel transistor |
US5214301A (en) * | 1991-09-30 | 1993-05-25 | Motorola, Inc. | Field effect transistor having control and current electrodes positioned at a planar elevated surface |
JPH05206394A (ja) * | 1992-01-24 | 1993-08-13 | Mitsubishi Electric Corp | 電界効果トランジスタおよびその製造方法 |
US5324673A (en) * | 1992-11-19 | 1994-06-28 | Motorola, Inc. | Method of formation of vertical transistor |
US6118149A (en) * | 1997-03-17 | 2000-09-12 | Kabushiki Kaisha Toshiba | Trench gate MOSFET |
JP5701477B2 (ja) * | 2008-09-18 | 2015-04-15 | マイクロンメモリジャパン株式会社 | 電界効果トランジスタ、メモリセル、および電界効果トランジスタの製造方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2052853A (en) * | 1979-06-29 | 1981-01-28 | Ibm | Vertical fet on an insulating substrate |
US4470060A (en) * | 1981-01-09 | 1984-09-04 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display with vertical non-single crystal semiconductor field effect transistors |
JPS5897868A (ja) * | 1981-12-08 | 1983-06-10 | Canon Inc | 多結晶薄膜トランジスタ |
JPS61144875A (ja) * | 1984-12-18 | 1986-07-02 | Mitsubishi Electric Corp | Mos集積回路 |
-
1988
- 1988-09-14 JP JP63231058A patent/JP2667465B2/ja not_active Expired - Fee Related
-
1989
- 1989-09-14 DE DE68925092T patent/DE68925092T2/de not_active Expired - Fee Related
- 1989-09-14 EP EP89117026A patent/EP0363670B1/en not_active Expired - Lifetime
-
1990
- 1990-03-13 KR KR1019900003344A patent/KR940001505B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
DE68925092D1 (de) | 1996-01-25 |
EP0363670A3 (en) | 1990-11-22 |
JPH0279475A (ja) | 1990-03-20 |
KR910017673A (ko) | 1991-11-05 |
KR940001505B1 (ko) | 1994-02-23 |
DE68925092T2 (de) | 1996-05-30 |
EP0363670A2 (en) | 1990-04-18 |
EP0363670B1 (en) | 1995-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3246753B2 (ja) | 縦形トランジスタ | |
JPH02166762A (ja) | コンパクトcmosデバイス及びその製造方法 | |
JP3219045B2 (ja) | 縦型misfetの製造方法 | |
JPH0586663B2 (ja) | ||
JP2667465B2 (ja) | 半導体装置 | |
JPS6113661A (ja) | 半導体装置およびその製造方法 | |
US5181088A (en) | Vertical field effect transistor with an extended polysilicon channel region | |
JP2001119023A (ja) | 半導体装置とその製造方法 | |
JP2519284B2 (ja) | 埋め込みゲ―ト型mosfetの製造方法 | |
JPS6251216A (ja) | 半導体装置の製造方法 | |
JPS63115382A (ja) | 半導体装置 | |
JPS63131565A (ja) | 半導体装置 | |
JPS61210673A (ja) | Mis型半導体装置 | |
JP2967596B2 (ja) | 半導体装置の製造方法 | |
JPH02105576A (ja) | 電界効果トランジスタ | |
JPS60195974A (ja) | 大規模集積回路装置及びその製造方法 | |
JPH0536716A (ja) | 半導体装置およびその製造方法 | |
JPH04142039A (ja) | 半導体装置の製造方法 | |
JPS61125084A (ja) | 半導体集積回路装置 | |
JP3200870B2 (ja) | 半導体装置 | |
JPH03276680A (ja) | 半導体装置およびその製造方法 | |
JPH06151453A (ja) | 高耐圧トランジスタおよびその製造方法 | |
JPS63237559A (ja) | 相補型mos半導体装置及びその製造方法 | |
JPH06112218A (ja) | 半導体装置及びその製造方法 | |
JPH04218972A (ja) | Dmosを含む半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |