JP2551239B2 - 水平発振周波数制御回路 - Google Patents

水平発振周波数制御回路

Info

Publication number
JP2551239B2
JP2551239B2 JP2408172A JP40817290A JP2551239B2 JP 2551239 B2 JP2551239 B2 JP 2551239B2 JP 2408172 A JP2408172 A JP 2408172A JP 40817290 A JP40817290 A JP 40817290A JP 2551239 B2 JP2551239 B2 JP 2551239B2
Authority
JP
Japan
Prior art keywords
frequency
control data
horizontal
input
oscillation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2408172A
Other languages
English (en)
Other versions
JPH04225394A (ja
Inventor
秀樹 谷添
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2408172A priority Critical patent/JP2551239B2/ja
Priority to KR1019910019097A priority patent/KR950001440B1/ko
Priority to US07/808,777 priority patent/US5138283A/en
Priority to DE69114824T priority patent/DE69114824T2/de
Priority to EP91121868A priority patent/EP0492476B1/en
Publication of JPH04225394A publication Critical patent/JPH04225394A/ja
Application granted granted Critical
Publication of JP2551239B2 publication Critical patent/JP2551239B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)
  • Synchronizing For Television (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、ディスプレイ装置に
おいてその入力水平同期信号の周波数に追従させて水平
発振回路の発振周波数を制御する水平発振周波数制御回
路に関するものである。
【0002】
【従来の技術】図4はディスプレイモニタに使用される
この種従来の水平発振周波数制御回路を示す回路図であ
る。図において、1はカウンタ、タイマ、ROM、RA
M等を内蔵したワンチップマイクロコンピュータ、2は
マイクロコンピュータ1の出力端子DA1、DA2、D
A3、にそれぞれ入力端子CLK、DATA、LOAD
が接続されたD/AコンバータIC、3は抵抗4を介し
てその反転入力端子がD/AコンバータIC2の出力端
子OUTに接続された第1のオペアンプ、5は第1のオ
ペアンプ3の反転入力端子と出力端子との間に接続され
た抵抗である。そして、第1のオペアンプ3の反転入力
端子は可変抵抗6を介して電源Vccに接続され、非反転
入力端子は基準電源Vrefに接続されている。
【0003】7は抵抗8を介してその反転入力端子が第
1のオペアンプ3の出力端子に接続された第2のオペア
ンプ、9は第2のオペアンプ7の反転入力端子と出力端
子との間に接続された可変抵抗である。そして、第2の
オペアンプ7の出力端子は水平発振回路HOCに接続さ
れている。
【0004】また、マイクロコンピュータ1の入力端子
HおよびVにはそれぞれ水平同期信号HSおよび垂直同
期信号VSが入力され、更に、水平同期信号HSはスイ
ッチ10を介して水平同期回路HSCに入力される。
【0005】次にマイクロコンピュータ1にプログラム
された動作を図5のフローチャートに従って説明する。
電源オンでマイクロコンピュータ1のプログラムが起動
すると、先ず、入力端子Hに入力される水平同期信号H
Sが、入力端子Vに入力される垂直同期信号VSの後縁
から一定期間計数(カウント)される(ステップS1)。
図6はこのカウント数Fhと発振周波数制御データDA
との対応関係を示すテーブル図で、このテーブルのデー
タがマイクロコンピュータ1の内蔵ROMに記憶されて
いる。そして、ステップS2で上記カウント数が制御デー
タに変換され、出力端子DA1,DA2,DA3からD
/AコンバータIC2に送出される(ステップS3)。更
に、この信号はD/AコンバータIC2でアナログ信号
に変換され、第1のオペアンプ3および第2のオペアン
プ7を経て水平発振回路HOCに加えられ発振自走周波
数が入力水平同期信号HSの周波数に追従して制御され
ることになる。
【0006】ところで、この入力される水平周波数Fi
と出力される水平発振周波数Foとは、理想的には図7
の実線に示す関係となる。ここで、Fimaxは水平同期信
号HSの周波数範囲の最高値、Fiminはその最低値であ
り、Fomax=Fimax,Fomin=Fiminとなるように制御さ
れる。
【0007】しかしながら、個々の製品ではその発振回
路定数等のバラツキにより、図7の破線に示すように若
干のズレが生じる。
【0008】従って、上記で説明した通常動作の場合と
は別に、上記ズレを修正するための調整動作を行う必要
がある。以下、この調整動作の要領について説明する。
【0009】この修正は図4の可変抵抗6および可変抵
抗9を使用して行う。図8は第1のオペアンプ3および
第2のオペアンプ7の回路の入力、出力特性で、図中、
Viは入力電圧、Voは出力電圧である。調整動作を行
う場合、先ず、スイッチ10を開放して水平同期信号H
Sが水平同期回路HSCに送出されないようにしてお
く。次に、最低周波数Fiminの水平同期信号HSをマイ
クロコンピュータ1に加え、このときの水平発振周波数
FominがFiminに等しくなるよう可変抵抗6を操作して
図8に示す特性を修正する。
【0010】同様にして最高周波数Fimaxの水平同期信
号HSをマイクロコンピュータ1に加え、このときの水
平発振周波数FomaxがFimaxに等しくなるよう可変抵抗
9を操作して図8に示す特性を修正する。
【0011】以上の操作を数回繰り返すことにより、所
望の水平発振周波数特性が得られることになる。
【0012】
【発明が解決しようとする課題】従来の水平発振周波数
制御回路は以上のように構成されているので、回路定数
等のバラツキを修正するためオペアンプの回路が必要と
なり、しかもその調整動作を装置の外部から行う必要が
あり、装置が複雑で調整動作も煩雑になるという問題点
があった。
【0013】この発明は以上のような問題点を解消する
ためになされたもので、簡便な機構でしかも装置内で自
動的に調整動作が行われる水平周波数制御回路を得るこ
とを目的とする。
【0014】
【課題を解決するための手段】この発明に係る水平発振
周波数制御回路は、入力信号を所定の期間計数して上記
入力信号の周波数を検出する周波数検出手段と、この周
波数検出手段に対し、通常動作時には水平同期信号を送
出し調整動作時には水平発振回路で駆動される水平偏向
回路のフライバックパルスを送出するように上記周波数
検出手段への入力信号を切り換える入力切換手段と、上
記水平同期信号の周波数範囲の最高および最低の周波数
に対応する発振周波数制御データを記憶する制御データ
記憶手段と、上記通常動作時上記周波数検出手段の出力
と上記制御データ記憶手段に記憶されたデータとから入
力水平同期信号の周波数に対応する発振周波数制御デー
タを演算して上記水平発振回路に送出する制御データ演
算手段と、上記調整動作時、上記最高および最低周波数
に対応する発振周波数制御データを上記水平発振回路に
送出した場合の上記周波数検出手段の出力と上記最高お
よび最低周波数とをそれぞれ比較し、各差がそれぞれ所
定値以下になるよう上記各発振周波数制御データを修正
し上記制御データ記憶手段に記憶された発振周波数制御
データを上記修正値に書き替える制御データ修正手段と
を備えたものである。
【0015】
【作用】通常動作時には、周波数検出手段で検出した入
力水平同期信号の周波数と制御データ記憶手段から読み
出した発振周波数制御データとから例えば補間法で上記
入力水平同期信号に対応する発振周波数制御データを演
算し、その出力を水平発振回路に送出する。
【0016】調整動作時には、最高および最低周波数に
対応する発振周波数制御データを水平発振回路に送出し
た場合の水平偏向回路の出力であるフライバックパルス
の周波数を検出し、両レベルでの入力、出力周波数の差
が所定値以下となるよう両レベルでの発振周波数制御デ
ータを修正演算し、制御データ記憶手段の記憶内容をこ
の修正値に書き替える。
【0017】従って、調整終了後の通常動作時には、そ
の出力周波数は十分な精度で入力周波数と一致するよう
になる。
【0018】
【実施例】図1はこの発明の一実施例による水平発振周
波数制御回路を示す回路図である。図において、11は
マイクロコンピュータで、従来のマイクロコンピュータ
1に相当するものであるが、後述する各機能が付加され
それに応じて入力端子等も追加されている。12はD/
AコンバータICで、従来のD/AコンバータIC2に
相当するものである。13はマイクロコンピュータ11
の入力端子M1,M2,M3に接続された制御データ記
憶手段としての書き替え可能な不輝発性メモリ(EEP
ROM)、14は水平発振回路HOCで駆動される水平
偏向回路によって出力されるフライバックパルスFBP
の信号を波形整形する波形整形回路、15は通常動作と
調整動作との動作形態を切り換えるための操作スイッチ
で、その一端は接地され他端はプルアップ抵抗16およ
びマイクロコンピュータ11の入力端子Sに接続されて
いる。
【0019】17はマイクロコンピュータ11の入力端
子Hへの入力信号の切り換えを行う入力切換手段として
のアナログスイッチで、その入力端子の一方Aには水平
同期信号HSが、その他方Bには波形整形回路14を経
たフライバックパルスFBPの信号が入力される。ま
た、その出力端子Cはマイクロコンピュータ11の入力
端子Hに接続されている。更に、アナログスイッチ17
はマイクロコンピュータ11の出力端子T1からの信号
を端子Dに受けて動作する。
【0020】18はマイクロコンピュータ11の出力端
子T2からの信号を端子Gに受けて動作するアナログス
イッチで、その入力端子Eには水平同期信号HSが送出
され、その出力端子Fは水平同期回路HSCに接続され
ている。なお、垂直同期信号VSは従来と同様、マイク
ロコンピュータ11の入力端子Vに送出される。
【0021】次に動作を図2に示すフローチャートに従
って説明する。先ず、通常動作について説明するが、こ
の場合、操作スイッチ15はオフとされている。電源オ
ンでマイクロコンピュータ11のプログラムが起動する
と、最初にEEPROM13に記憶されている発振周波
数制御基準データ(以下、制御基準データと称す)Ref
maxとRefminとを読み取る(ステップS4)。ここで、R
efmaxおよびRefminは、入力される水平同期信号HSの
周波数範囲のそれぞれ最高値Fimaxおよび最低値Fimin
に対応して出力する制御データである。
【0022】次にスイップS5で操作スイッチ15がオン
か否かを入力端子Sの電位で判別するが、ここでは操作
スイッチ15がオフであるのでステップS6に進んでマイ
クロコンピュータ11内の制御データ演算手段が動作
し、マイクロコンピュータ11の出力端子T1およびT
2からの指令により、アナログスイッチ17は入力端子
Aを選択し、アナログスイッチ18はオンとなる。これ
により水平同期信号HSが入力端子Hに送出され、水平
同期信号HSが垂直同期信号VSの後縁から一定期間計
数され入力周波数Finが求められる(ステップS7)。
【0023】次に上記入力周波数FinとEEPROM1
3に記憶されているデータ、即ち最高および最低周波数
Fimax,Fiminとそれぞれに対応する制御基準データR
efmax,Refminとから制御データDATAを求める(ス
テップS8)。これは図3に示すようにいわゆる補間法で
求め、この演算出力をD/AコンバータIC12に送出
し(ステップS9)、D/AコンバータIC12からの出
力は更に水平発振回路HOCに送出され、以下ステップ
S4〜S9の動作を繰り返して入力周波数の追従制御がなさ
れる。
【0024】次に、調整動作について説明する。この場
合、操作スイッチ15はオンとされており、ステップS5
からステップS10に進みマイクロコンピュータ11内の
制御データ修正手段が動作する。即ち、マイクロコンピ
ュータ11の入力端子Sが零レベルに落ちることによっ
てアナログスイッチ17が動作してその入力端子をAか
らBに切り換え、同時にアナログスイッチ18はオフと
なる(ステップS10)。そして、先ず、制御基準データ
RefminがD/AコンバータIC12に送出され(ステ
ップS11)、これによって出力されたフライバックパル
スFBPの周波数Ffbpが内部システムクロックを基準
に計数される(ステップS12)。
【0025】次に、FfbpとFimin+ΔF(但し、ΔF
は予め定められたプラス誤差許容量)とが比較され(ス
テップS13)、前者が大きい場合はステップS14に進みR
efminを一定量減少させステップS11に戻る。前者が小さ
い(または後者と等しい)場合はステップS15に進みFf
bpとFimin−ΔFとが比較される。
【0026】ここで、前者が小さい場合はステップS16
に進みRefminを一定量増加させステップS11に戻る。以
上の増減動作を繰り返すことによって、やがてFfbpは
Fimin±ΔFの範囲に収束し、ステップS15は“NO”
のフローとなって最低周波数における調整動作が終了し
て最高周波数における調整動作に移り、それまでのRef
minに替わってRefmaxがD/AコンバータIC12に送
出される(ステップS17)。
【0027】これによって出力されたフライバックパル
スFBPの周波数Ffbpが計数され(ステップS18)、次
にFfbpとFimax +ΔFとが比較される(ステップS1
9)。ここで、前者が大きい場合はステップS20に進みR
efmaxを一定量減少させステップS17に戻る。前者が小さ
い(または後者と等しい)場合はステップS21に進みFf
bpとFimax−ΔFとが比較される。
【0028】ここで、前者が小さい場合はステップS22
に進みRefmaxを一定量増加させステップS17に戻る。以
上の増減動作を繰り返すことによって、やがてFfbpは
Fimax±ΔFの範囲に収束し、ステップS21は“NO”
のフローとなってステップS23に進み、以上の動作で求
められた修正後の制御基準データRefminおよびRefmax
の値がEEPROM13に書き込まれてそれぞれ初期値
と置換される。
【0029】以上のように、回路定数等のバラツキによ
る入出力周波数のずれを解消するための調整動作を行う
場合、この実施例では操作スイッチ15をオンとするの
みで、後はすべて回路内部で自動的に動作し、外部から
の調整が全く不要となり、調整作業が極めて簡便でしか
も高い精度の調整が実現する。
【0030】
【発明の効果】この発明は以上のように構成されている
ので、回路定数等のバラツキによる入出力周波数のずれ
を回路内部の自動調整により解消することができ、外部
からの調整が不要になるという効果がある。
【図面の簡単な説明】
【図1】この発明の一実施例による水平発振周波数制御
回路を示す回路図である。
【図2】図1の回路の動作を説明するためのフローチャ
ートである。
【図3】入力水平周波数Finから発振周波数制御データ
DATAを演算する要領を示す説明図である。
【図4】従来の水平発振周波数制御回路を示す回路図で
ある。
【図5】図4の回路の動作を説明するためのフローチャ
ートである。
【図6】水平同期信号HSのカウント数Fhと発振周波数
制御データDAとの対応関係を示すテーブル図である。
【図7】入力水平周波数Fiと出力水平発振周波数Foと
の関係を示す特性図である。
【図8】図4のオペアンプの回路の入出力電圧の関係を
示す特性図である。
【符号の説明】
11 マイクロコンピュータ 13 制御データ記憶手段としてのEEPROM 15 操作スイッチ 17 入力切換手段としてのアナログスイッチ HS 水平同期信号 HOC 水平発振回路 FBP フライバックパルス
フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H04N 3/27 H04N 3/27 5/12 5/12 A

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 ディスプレイ装置の入力される水平同期
    信号の周波数に追従させて水平発振回路の発振周波数を
    制御するものにおいて、入力信号を所定の期間計数して
    上記入力信号の周波数を検出する周波数検出手段と、こ
    の周波数検出手段に対し、通常動作時には上記水平同期
    信号を送出し調整動作時には上記水平発振回路で駆動さ
    れる水平偏向回路のフライバックパルスを送出するよう
    に上記周波数検出手段への入力信号を切り換える入力切
    換手段と、上記水平同期信号の周波数範囲の最高および
    最低の周波数に対応する発振周波数制御データを記憶す
    る制御データ記憶手段と、上記通常動作時上記周波数検
    出手段の出力と上記制御データ記憶手段に記憶されたデ
    ータとから入力水平同期信号の周波数に対応する発振周
    波数制御データを演算して上記水平発振回路に送出する
    制御データ演算手段と、上記調整動作時、上記最高およ
    び最低周波数に対応する発振周波数制御データを上記水
    平発振回路に送出した場合の上記周波数検出手段の出力
    と上記最高および最低周波数とをそれぞれ比較し、各差
    がそれぞれ所定値以下になるよう上記各発振周波数制御
    データを修正し上記制御データ記憶手段に記憶された発
    振周波数制御データを上記修正値に書き替える制御デー
    タ修正手段とを備えたことを特徴とする水平発振周波数
    制御回路。
JP2408172A 1990-12-27 1990-12-27 水平発振周波数制御回路 Expired - Lifetime JP2551239B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2408172A JP2551239B2 (ja) 1990-12-27 1990-12-27 水平発振周波数制御回路
KR1019910019097A KR950001440B1 (ko) 1990-12-27 1991-10-30 수평발진 주파수 제어회로
US07/808,777 US5138283A (en) 1990-12-27 1991-12-17 Oscillation frequency control circuit
DE69114824T DE69114824T2 (de) 1990-12-27 1991-12-19 Schaltung zur Steuerung der Oszillationsfrequenz.
EP91121868A EP0492476B1 (en) 1990-12-27 1991-12-19 Oscillation frequency control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2408172A JP2551239B2 (ja) 1990-12-27 1990-12-27 水平発振周波数制御回路

Publications (2)

Publication Number Publication Date
JPH04225394A JPH04225394A (ja) 1992-08-14
JP2551239B2 true JP2551239B2 (ja) 1996-11-06

Family

ID=18517664

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2408172A Expired - Lifetime JP2551239B2 (ja) 1990-12-27 1990-12-27 水平発振周波数制御回路

Country Status (5)

Country Link
US (1) US5138283A (ja)
EP (1) EP0492476B1 (ja)
JP (1) JP2551239B2 (ja)
KR (1) KR950001440B1 (ja)
DE (1) DE69114824T2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3260407B2 (ja) * 1992-01-16 2002-02-25 エヌイーシー三菱電機ビジュアルシステムズ株式会社 水平発振制御回路
JPH0635409A (ja) * 1992-07-21 1994-02-10 Sony Corp マルチスキャン用水平発振周波数制御装置
GB2279190A (en) * 1993-06-15 1994-12-21 Ibm Synchronisation apparatus

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5930333B2 (ja) * 1976-09-03 1984-07-26 ソニー株式会社 周波数制御回路
US4468698A (en) * 1982-07-21 1984-08-28 General Electric Company Line-locked digital fluorography system
US4660080A (en) * 1985-12-24 1987-04-21 Rca Corporation Synchronization circuit responsive to time-multiplexed signals
JP2569503B2 (ja) * 1986-10-22 1997-01-08 ソニー株式会社 水平発振周波数調整システム
US4775890A (en) * 1987-06-11 1988-10-04 Rca Licensing Corporation Phase detector
EP0309610B1 (de) * 1987-10-02 1993-01-07 Deutsche ITT Industries GmbH Digitale Erzeugung von Vertikalsynchron- und Halbbild-Identifikationssignalen
JPH01208079A (ja) * 1988-02-16 1989-08-22 Victor Co Of Japan Ltd 水平偏向回路
US4884040A (en) * 1988-09-26 1989-11-28 Rca Licensing Corporation Sampled data phase locking system
JPH0727356B2 (ja) * 1988-12-09 1995-03-29 三菱電機株式会社 オートトラッキング回路

Also Published As

Publication number Publication date
KR950001440B1 (ko) 1995-02-24
EP0492476B1 (en) 1995-11-22
DE69114824T2 (de) 1996-05-02
DE69114824D1 (de) 1996-01-04
EP0492476A2 (en) 1992-07-01
KR920013931A (ko) 1992-07-30
EP0492476A3 (en) 1992-11-25
JPH04225394A (ja) 1992-08-14
US5138283A (en) 1992-08-11

Similar Documents

Publication Publication Date Title
US4633422A (en) Apparatus for and method of compensating for variations due to aging
US4599545A (en) Servomotor controller
US6886120B2 (en) Memory control circuit
EP0337368B1 (en) Controller
JP2551239B2 (ja) 水平発振周波数制御回路
US4329030A (en) Integrating time detector for photographic apparatus
US5880566A (en) Absolute angular position calculation apparatus for a rotating motor and velocity control apparatus adopting the same
JPS60212750A (ja) 画像処理の変倍方式
JP2912367B1 (ja) Pll回路及びpllプログラムを記録したコンピュータ読み取り可能な媒体
JP2780613B2 (ja) 圧電振動子の周波数調整方法
JP3017090B2 (ja) Vcrのヘッドスイッチング信号発生方法及びその装置
JP2595021Y2 (ja) パルス幅調整装置
JP2998047B2 (ja) 画像形成装置
JPH0348522B2 (ja)
JPH10283061A (ja) タイマ装置
KR970010520B1 (ko) 비디오헤드 스위칭 위치 자동조정방법
JP2877583B2 (ja) ソフトウェアサーボ装置
JP2973756B2 (ja) 制御波形生成回路
KR930008778B1 (ko) 브이씨알의 자동 헤드스위칭 포인트 제어장치 및 그 제어방식
JPH0124980Y2 (ja)
JP3373930B2 (ja) 時間軸変動補正装置
JPH06175747A (ja) 情報処理装置
JPS5853053A (ja) 基準信号発生装置
JPH06101163B2 (ja) マイコンサーボ回路
JPH0645928A (ja) 発振器回路