JP2544350B2 - Icカ−ド・リ−ダ・ライタ - Google Patents
Icカ−ド・リ−ダ・ライタInfo
- Publication number
- JP2544350B2 JP2544350B2 JP61188432A JP18843286A JP2544350B2 JP 2544350 B2 JP2544350 B2 JP 2544350B2 JP 61188432 A JP61188432 A JP 61188432A JP 18843286 A JP18843286 A JP 18843286A JP 2544350 B2 JP2544350 B2 JP 2544350B2
- Authority
- JP
- Japan
- Prior art keywords
- card
- writer
- card reader
- power supply
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/0013—Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
- G06K7/0086—Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers the connector comprising a circuit for steering the operations of the card connector
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/06—Methods or arrangements for sensing record carriers, e.g. for reading patterns by means which conduct current when a mark is sensed or absent, e.g. contact brush for a conductive mark
- G06K7/065—Methods or arrangements for sensing record carriers, e.g. for reading patterns by means which conduct current when a mark is sensed or absent, e.g. contact brush for a conductive mark for conductive marks
Landscapes
- Engineering & Computer Science (AREA)
- Artificial Intelligence (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Credit Cards Or The Like (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明はICカード・リーダ・ライタに関し、特にICカ
ードの破損を防止する電気回路構成を内蔵したICカード
・リーダ・ライタに関する。
ードの破損を防止する電気回路構成を内蔵したICカード
・リーダ・ライタに関する。
〔従来技術〕 ICカードはクレジットカードをはじめとして種々の用
途に用いられているが、その普及とともにICカードの材
料のプラスチックによる静電ノイズやICカード・リーダ
・ライタとの接触不良によるラッチアップ現象等,種々
の原因による破損も問題となってきている。
途に用いられているが、その普及とともにICカードの材
料のプラスチックによる静電ノイズやICカード・リーダ
・ライタとの接触不良によるラッチアップ現象等,種々
の原因による破損も問題となってきている。
例えば、“クレジットカード(IC内蔵型を中心とし
て),とっきょ,昭和60年5月号(No.152)”に記載の
ように、プラスチックの静電ノイズ等から集積回路(以
下ICと略す)を保護するために種々の工夫が行われてい
るが、ICカードに多用されている相補形MOS(Complemen
taly Metal Oxide Semiconductor)ICの入力信号電
圧が、電源電圧より大きい場合に発生するラッチアップ
現象については完全に防止することが難しかった。
て),とっきょ,昭和60年5月号(No.152)”に記載の
ように、プラスチックの静電ノイズ等から集積回路(以
下ICと略す)を保護するために種々の工夫が行われてい
るが、ICカードに多用されている相補形MOS(Complemen
taly Metal Oxide Semiconductor)ICの入力信号電
圧が、電源電圧より大きい場合に発生するラッチアップ
現象については完全に防止することが難しかった。
上記従来技術においては、ICカードとICカード・リー
ダ・ライタの電気的な接触が不安定な場合に、ICカード
の信号入力電圧が電源電圧よりも高くなり、ラッチアッ
プ現象が起きてICチップを破壊し、さらにプラスチック
容器まで熱変形させることもあるという点についての完
全な対策は配慮されていなかった。
ダ・ライタの電気的な接触が不安定な場合に、ICカード
の信号入力電圧が電源電圧よりも高くなり、ラッチアッ
プ現象が起きてICチップを破壊し、さらにプラスチック
容器まで熱変形させることもあるという点についての完
全な対策は配慮されていなかった。
本発明の目的は、このような問題点を改善し、該ラッ
チアップ現象による破損を防止できるICカード・リーダ
・ライタを提供することにある。
チアップ現象による破損を防止できるICカード・リーダ
・ライタを提供することにある。
上記目的を達成するために、本発明のICカード・リー
ダ・ライタは、該ICカード・リーダ・ライタの電源の電
流値を制限する手段,および,ICカードに接続する電源
端子からの供給電流の有無により、信号出力をコントロ
ールする手段(コンパレータ)を設け、該制限手段は、
該電源の電流値を制限し、コンパレータはその供給電流
を検出し、検出後に信号出力についてのイネーブル信号
を発信して、ICカード内の相補形MOS−ICに対して信号
入力電圧が電流電圧を越える事がない場合にのみ、ICカ
ードへの信号を出力し、該供給電流が検出されない場合
は、該ICカードを強制的に排出することに特徴がある。
ダ・ライタは、該ICカード・リーダ・ライタの電源の電
流値を制限する手段,および,ICカードに接続する電源
端子からの供給電流の有無により、信号出力をコントロ
ールする手段(コンパレータ)を設け、該制限手段は、
該電源の電流値を制限し、コンパレータはその供給電流
を検出し、検出後に信号出力についてのイネーブル信号
を発信して、ICカード内の相補形MOS−ICに対して信号
入力電圧が電流電圧を越える事がない場合にのみ、ICカ
ードへの信号を出力し、該供給電流が検出されない場合
は、該ICカードを強制的に排出することに特徴がある。
ICカード・リーダ・ライタにおいて、ICカードに与え
る電流が流れていない場合には、ICカード・リーダ・ラ
イタとICカードの電源接続端子,あるいはグランド接続
端子のいずれかが接続されていないことを示す。この場
合には、ICカード・リーダ・ライタの出力バッファから
ICカードへの信号出力を停止して、ICカードへの電圧供
給を行わなければ、ICカード内の相補形MOS−ICは破壊
されない。
る電流が流れていない場合には、ICカード・リーダ・ラ
イタとICカードの電源接続端子,あるいはグランド接続
端子のいずれかが接続されていないことを示す。この場
合には、ICカード・リーダ・ライタの出力バッファから
ICカードへの信号出力を停止して、ICカードへの電圧供
給を行わなければ、ICカード内の相補形MOS−ICは破壊
されない。
本発明においては、コンパレータを、電源端子と出力
バッファ端子との間に接続し、ICカード・リーダ・ライ
タの電源線にICカードへの供給電流が流れると、該コン
パレータがこれを検出して、出力バッファへイネーブル
信号を送り、出力バッファはこのイネーブル信号を受け
たときのみ、ゲートを開きICカードへ信号を出力し、供
給電流が流れない場合は、そのICカードを強制的に排出
する。また、そのコンパレータと電源のグランド線との
間に抵抗を接続し、その抵抗の定数値を任意に設定する
ことにより信号出力可否を判定するための所望の電流値
を設定できる。
バッファ端子との間に接続し、ICカード・リーダ・ライ
タの電源線にICカードへの供給電流が流れると、該コン
パレータがこれを検出して、出力バッファへイネーブル
信号を送り、出力バッファはこのイネーブル信号を受け
たときのみ、ゲートを開きICカードへ信号を出力し、供
給電流が流れない場合は、そのICカードを強制的に排出
する。また、そのコンパレータと電源のグランド線との
間に抵抗を接続し、その抵抗の定数値を任意に設定する
ことにより信号出力可否を判定するための所望の電流値
を設定できる。
以下、本発明の一実施例を第1図,第2図を用いて説
明する。
明する。
第1図は本発明の一実施例におけるICカード・リーダ
・ライタの回路図である。
・ライタの回路図である。
ICカード・リーダ・ライタ1は、ICカード2と接栓部
9を通して信号やデータお受け渡しを行い、接栓部9で
は、ICカード・リーダ・ライタのコレクト電極と、ICカ
ードの電極が接触している。
9を通して信号やデータお受け渡しを行い、接栓部9で
は、ICカード・リーダ・ライタのコレクト電極と、ICカ
ードの電極が接触している。
ICカード・リーダ・ライタ1は、電源3,出力バッファ
4,コンパレータ7,抵抗5,6,8よりなる。
4,コンパレータ7,抵抗5,6,8よりなる。
コンパレータ7は、電源3とICカード2との間に抵抗
5,6を介し、接栓部9を通して接続され、また、出力バ
ッファ4にも接続されている。その出力は、電源3から
接栓部9を通してICカード2に電流が正常に供給されて
いる時は、低レベルとなり、出力ハッファ4にイネーブ
ル信号を送る。もし、接栓部9の電源端子,あるいは、
グランド端子の接触不良等で電源供給が止まり、抵抗5
の両端の電位が等しくなると、その出力は逆転しイネー
ブル信号を出力しない。
5,6を介し、接栓部9を通して接続され、また、出力バ
ッファ4にも接続されている。その出力は、電源3から
接栓部9を通してICカード2に電流が正常に供給されて
いる時は、低レベルとなり、出力ハッファ4にイネーブ
ル信号を送る。もし、接栓部9の電源端子,あるいは、
グランド端子の接触不良等で電源供給が止まり、抵抗5
の両端の電位が等しくなると、その出力は逆転しイネー
ブル信号を出力しない。
抵抗6は、電源3のグランド線とコンパレータ7との
間に接続され、コンパレータ7に抵抗5を介して流れる
電流によって発生する電圧との比較電圧を与える。その
定数値はICカード2の消費電流と、抵抗5による電圧降
下を加味して設定し、これにより、信号出力可否の判定
を行なうための所望の電流値を測定することが可能とな
る。
間に接続され、コンパレータ7に抵抗5を介して流れる
電流によって発生する電圧との比較電圧を与える。その
定数値はICカード2の消費電流と、抵抗5による電圧降
下を加味して設定し、これにより、信号出力可否の判定
を行なうための所望の電流値を測定することが可能とな
る。
出力バッファ4は、接栓部9を通してICカード2と接
続され、グランド端子には抵抗8が接続される。また、
コンパレータ7にも接続され、ここからイネーブル信号
を受ける。イネーブル信号を受けると、ゲートを開き、
信号に対応したH,Lの電圧を接栓部9を通してICカード
2に出力する。
続され、グランド端子には抵抗8が接続される。また、
コンパレータ7にも接続され、ここからイネーブル信号
を受ける。イネーブル信号を受けると、ゲートを開き、
信号に対応したH,Lの電圧を接栓部9を通してICカード
2に出力する。
抵抗8は、出力バッファ4の信号線を接地レベルにし
て、イネーブル信号がOFFの時、出力バッファ4の出力
ゲートがハイ・インピーダンスであるために起きる誤出
力を防ぐ。
て、イネーブル信号がOFFの時、出力バッファ4の出力
ゲートがハイ・インピーダンスであるために起きる誤出
力を防ぐ。
第2図は、本発明の一実施例におけるICカード・リー
ダ・ライタの動作フローチャートである(第1図参
照)。
ダ・ライタの動作フローチャートである(第1図参
照)。
ICカード・リーダ・ライタ1は、まずICカードが挿入
されると(200)、これをコレクト電極位置まで搬入し
(201)、コレクト電極を押下げて通電する(202)。電
源3から流れた電流は抵抗5,6を介してコンパレータ7
に入り、ここでICカードへの供給電流が検出される(20
3)。
されると(200)、これをコレクト電極位置まで搬入し
(201)、コレクト電極を押下げて通電する(202)。電
源3から流れた電流は抵抗5,6を介してコンパレータ7
に入り、ここでICカードへの供給電流が検出される(20
3)。
供給電流が検出されない場合、すなわち、ICカードへ
正常に電流が流れず、この状態で信号を出力すると、IC
カード2に入る電源電圧よりも信号電圧が高くなり、ラ
ッチアップ現象を起こす場合は、そのICカード2は強制
的に排出される(206,207,208)。
正常に電流が流れず、この状態で信号を出力すると、IC
カード2に入る電源電圧よりも信号電圧が高くなり、ラ
ッチアップ現象を起こす場合は、そのICカード2は強制
的に排出される(206,207,208)。
供給電流が確認されると、コンパレータ7は出力バッ
ファ4にイネーブル信号を送り、出力バッファ4はゲー
トを開いて、このイネーブル信号を受け、ICカード2に
対して信号を出力し、読み出し・書き込み・消去等の作
業を行う(204)。これらの作業が終了すると(205)、
供給電流をOFFとして(206)、コレクト電極を引き上げ
(207)、ICカード2を排出する(208)。
ファ4にイネーブル信号を送り、出力バッファ4はゲー
トを開いて、このイネーブル信号を受け、ICカード2に
対して信号を出力し、読み出し・書き込み・消去等の作
業を行う(204)。これらの作業が終了すると(205)、
供給電流をOFFとして(206)、コレクト電極を引き上げ
(207)、ICカード2を排出する(208)。
このように、ICカード2に供給電流が正常に流れ、電
源電圧レベルが信号電圧レベルよりも高いときのみ信号
を出力し、供給電流が流れない時は、ICカード2を強制
的に排出するので、ICチップをラッチアップ現象により
破壊から保護できる。
源電圧レベルが信号電圧レベルよりも高いときのみ信号
を出力し、供給電流が流れない時は、ICカード2を強制
的に排出するので、ICチップをラッチアップ現象により
破壊から保護できる。
なお、本実施例では、コンパレータ7に替えて他の電
流検出素子を利用することも可能である。電源について
も、抵抗6の定数値によって電源電流値を制限でき、ま
た、抵抗5による電圧降下を想定してICカード2専用と
することも、電圧許容値に従ってICカード・リーダ・ラ
イタ1の制御部電源と共用することも可能である。
流検出素子を利用することも可能である。電源について
も、抵抗6の定数値によって電源電流値を制限でき、ま
た、抵抗5による電圧降下を想定してICカード2専用と
することも、電圧許容値に従ってICカード・リーダ・ラ
イタ1の制御部電源と共用することも可能である。
本発明によれば、ICカード自体を改造することなく、
相補形MOS−ICをラッチアップ現象による破壊から保護
できるので、システムの信頼性向上に伴う生産コストの
負荷を減少させることができる。
相補形MOS−ICをラッチアップ現象による破壊から保護
できるので、システムの信頼性向上に伴う生産コストの
負荷を減少させることができる。
第1図は本発明の一実施例におけるICカード・リーダ・
ライタの回路図,第2図は本発明の一実施例におけるIC
カード・リーダ・ライタの動作フローチャートである。 1:ICカード・リーダ・ライタ,2:ICカード,3:電源,4:出
力バッファ,5,6,8:抵抗,7:コンパレータ,9:接栓部。
ライタの回路図,第2図は本発明の一実施例におけるIC
カード・リーダ・ライタの動作フローチャートである。 1:ICカード・リーダ・ライタ,2:ICカード,3:電源,4:出
力バッファ,5,6,8:抵抗,7:コンパレータ,9:接栓部。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 土川 祐司 尾張旭市晴丘町池上1番地 株式会社日 立製作所旭工場内 (56)参考文献 特開 昭59−3689(JP,A) 実開 昭61−37541(JP,U) 実開 昭61−103758(JP,U)
Claims (3)
- 【請求項1】挿入されるICカードを駆動する電流を供給
する電源及び電源供給線と、該ICカードとの間でデータ
の授受を行なうための信号線と、前記電源供給線,信号
線に接続され前記ICカードの複数個の電極と相互に接触
するようにコンタクト電極が配設されたICカード・リー
ダ・ライタにおいて、 前記電源から前記電源供給源を介して前記ICカードに供
給される電流を検出し、正常電流を検出した場合に、イ
ネーブル信号を出力する検出手段を備え、 前記信号線に、前記イネーブル信号を受信した場合に、
ゲートを開きICカードへの信号を出力し、前記イネーブ
ル信号を受信しない場合には、ゲートを開かない出力バ
ッファを備えたことを特徴とするICカード・リーダ・ラ
イタ。 - 【請求項2】特許請求の範囲第1項記載のICカード・リ
ーダ・ライタにおいて、更に、前記検出手段で正常電流
が検出されないときは、前記ICカードへの電流供給を停
止する手段を備えたことを特徴とするICカード・リーダ
・ライタ。 - 【請求項3】特許請求の範囲第2項記載のICカード・リ
ーダ・ライタにおいて、更に、ICカードへの電流供給を
停止した後前記ICカードを強制的に排出する手段を備え
たことを特徴とするICカード・リーダ・ライタ。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61188432A JP2544350B2 (ja) | 1986-08-13 | 1986-08-13 | Icカ−ド・リ−ダ・ライタ |
US07/084,458 US4772783A (en) | 1986-08-13 | 1987-08-11 | IC card reader/writer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61188432A JP2544350B2 (ja) | 1986-08-13 | 1986-08-13 | Icカ−ド・リ−ダ・ライタ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6345689A JPS6345689A (ja) | 1988-02-26 |
JP2544350B2 true JP2544350B2 (ja) | 1996-10-16 |
Family
ID=16223569
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61188432A Expired - Fee Related JP2544350B2 (ja) | 1986-08-13 | 1986-08-13 | Icカ−ド・リ−ダ・ライタ |
Country Status (2)
Country | Link |
---|---|
US (1) | US4772783A (ja) |
JP (1) | JP2544350B2 (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2649818B1 (fr) * | 1989-07-12 | 1991-10-18 | Securite Systemes Identificati | Dispositif pour la verification de cartes a microcircuit |
JPH0366420U (ja) * | 1989-10-31 | 1991-06-27 | ||
FR2654235B1 (fr) * | 1989-11-07 | 1992-01-17 | Europ Rech Electr Lab | Lecteur de carte a circuit integre a contacts. |
US5300765A (en) * | 1990-03-19 | 1994-04-05 | Mitsubishi Denki Kabushiki Kaisha | Memory card with latch-up protection |
FR2672431A1 (fr) * | 1991-01-31 | 1992-08-07 | Gemplus Card Int | Procede et circuit d'autonettoyage pour contacts de circuit integre. |
JPH04335489A (ja) * | 1991-05-13 | 1992-11-24 | Fuji Electric Co Ltd | iCカードリーダライタ |
JP3493096B2 (ja) * | 1996-06-07 | 2004-02-03 | 株式会社東芝 | 半導体集積回路、icカード、及びicカードシステム |
US10888940B1 (en) | 2019-12-20 | 2021-01-12 | Capital One Services, Llc | Systems and methods for saw tooth milling to prevent chip fraud |
US10810475B1 (en) | 2019-12-20 | 2020-10-20 | Capital One Services, Llc | Systems and methods for overmolding a card to prevent chip fraud |
US11049822B1 (en) | 2019-12-20 | 2021-06-29 | Capital One Services, Llc | Systems and methods for the use of fraud prevention fluid to prevent chip fraud |
US10977539B1 (en) | 2019-12-20 | 2021-04-13 | Capital One Services, Llc | Systems and methods for use of capacitive member to prevent chip fraud |
US10817768B1 (en) | 2019-12-20 | 2020-10-27 | Capital One Services, Llc | Systems and methods for preventing chip fraud by inserts in chip pocket |
US11715103B2 (en) | 2020-08-12 | 2023-08-01 | Capital One Services, Llc | Systems and methods for chip-based identity verification and transaction authentication |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2486685B1 (fr) * | 1980-07-09 | 1985-10-31 | Labo Electronique Physique | Carte de paiement electronique et procede de realisation |
JPS593689A (ja) * | 1982-06-30 | 1984-01-10 | Fujitsu Ltd | メモリ・カ−ドと磁気カ−ド兼用カ−ド・リ−ド方式 |
JPS62165286A (ja) * | 1986-01-17 | 1987-07-21 | Toshiba Corp | 携帯可能記録媒体の読取・書込装置 |
-
1986
- 1986-08-13 JP JP61188432A patent/JP2544350B2/ja not_active Expired - Fee Related
-
1987
- 1987-08-11 US US07/084,458 patent/US4772783A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US4772783A (en) | 1988-09-20 |
JPS6345689A (ja) | 1988-02-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2544350B2 (ja) | Icカ−ド・リ−ダ・ライタ | |
JP2563475B2 (ja) | マイクロコンピュータ及びマイクロコンピュータを内蔵したicカード | |
US4912346A (en) | Input/output circuit for IC card | |
WO1997048072A1 (fr) | Dispositif de lecture/ecriture de carte de ci et son procede de controle | |
JPH0363782A (ja) | Icカードの保護装置 | |
JP3372795B2 (ja) | Ic接点ブロック検知回路 | |
JPH0544716B2 (ja) | ||
JP3604468B2 (ja) | 電源異常検出装置及びその検出方法 | |
JPH0454530Y2 (ja) | ||
JP2535546B2 (ja) | メモリカ−ド | |
JPS62282389A (ja) | 携帯可能記録媒体の読取・書込装置 | |
JP3306639B2 (ja) | 周辺装置 | |
JP2952136B2 (ja) | メモリカード | |
JPS5990279A (ja) | インタ−フエ−ス回路 | |
US20020101768A1 (en) | Enhanced compact memory card with write protaction | |
JP2817180B2 (ja) | メモリカード | |
JP2593885B2 (ja) | Icカード読取書込装置 | |
JPS63263592A (ja) | Icカ−ドの接触方法 | |
JPH01276286A (ja) | メモリカード及びそのコネクタ | |
JPS62154082A (ja) | 携帯可能電子装置 | |
JPS5990280A (ja) | インタ−フエ−ス回路 | |
JPH0830754A (ja) | Icカード | |
JPH01112456A (ja) | メモリカード回路 | |
JPH01112455A (ja) | メモリカード回路 | |
JPH03266014A (ja) | メモリカード |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |