JP2020506479A - メモリバンク内のメモリユニットに対するアクセス - Google Patents

メモリバンク内のメモリユニットに対するアクセス Download PDF

Info

Publication number
JP2020506479A
JP2020506479A JP2019541159A JP2019541159A JP2020506479A JP 2020506479 A JP2020506479 A JP 2020506479A JP 2019541159 A JP2019541159 A JP 2019541159A JP 2019541159 A JP2019541159 A JP 2019541159A JP 2020506479 A JP2020506479 A JP 2020506479A
Authority
JP
Japan
Prior art keywords
bank
memory
memory unit
memory units
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019541159A
Other languages
English (en)
Other versions
JP6832441B2 (ja
Inventor
ング,ブーン・ビン
ノーラシェキン・ビンテ,ジャミル
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hewlett Packard Development Co LP
Original Assignee
Hewlett Packard Development Co LP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Development Co LP filed Critical Hewlett Packard Development Co LP
Publication of JP2020506479A publication Critical patent/JP2020506479A/ja
Application granted granted Critical
Publication of JP6832441B2 publication Critical patent/JP6832441B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/135Nozzles
    • B41J2/14Structure thereof only for on-demand ink jet heads
    • B41J2/14016Structure of bubble jet print heads
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/04Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17543Cartridge presence detection or type identification
    • B41J2/17546Cartridge presence detection or type identification electronically
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/0452Control methods or devices therefor, e.g. driver circuits, control circuits reducing demand in current or voltage
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04541Specific driving circuit
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/0458Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on heating elements forming bubbles
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04581Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on piezoelectric elements
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/135Nozzles
    • B41J2/14Structure thereof only for on-demand ink jet heads
    • B41J2/14201Structure of print heads with piezoelectric elements
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/12Group selection circuits, e.g. for memory block selection, chip selection, array selection
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2202/00Embodiments of or processes related to ink-jet or thermal heads
    • B41J2202/01Embodiments of or processes related to ink-jet heads
    • B41J2202/17Readable information on the head

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Read Only Memory (AREA)
  • Non-Volatile Memory (AREA)
  • Particle Formation And Scattering Control In Inkjet Printers (AREA)
  • Memory System (AREA)
  • Ink Jet (AREA)
  • Static Random-Access Memory (AREA)

Abstract

本願の主題はメモリバンク内のメモリユニットへのアクセスに関する。例示的な実施形態では、バンク選択トランジスタがメモリバンク内の複数のメモリユニットに共用される。バンク選択トランジスタはバンク選択信号に基づき、複数のメモリユニットのうちのメモリユニットに対するアクセスを促進する。【選択図】図1

Description

メモリユニットは、情報を記憶するために広く使用されている。例えばプリントヘッドにおいては、プリントカートリッジの属性に関する情報は通常、メモリユニットに記憶されている。この情報はメモリユニットにバイナリ形態で、すなわち「0」および「1」で記憶されてよい。メモリユニットの種類の幾つかの例は、マスクリードオンリーメモリ(MROM)メモリユニット、消去可能なプログラム可能リードオンリーメモリ(EPROM)メモリユニット、および電気的に消去可能なプログラム可能リードオンリーメモリ(EEPROM)メモリユニットである。場合によっては、幾つかのメモリユニットが単一のメモリバンクの形で一緒に配列される。メモリバンクは複数のメモリユニットを行列の形で、すなわち行および列でもって含んでよい。
以下の詳細な説明は図面を参照するが、そこにおいて:
図1は、本願の主題の例示的な実施形態に従う、流体吐出ダイを示す。
図2(a)は、本願の主題の例示的な実施形態に従う、流体吐出ダイを含む流体カートリッジを示す。
図2(b)は、本願の主題の例示的な実施形態に従う、プリントヘッドを含むプリントカートリッジを示す。
図3は、本願の主題の例示的な実施形態に従う、メモリバンク内の電気的にプログラム可能なリードオンリーメモリ(EM)メモリユニットの行列に対するバンク選択トランジスタの接続を示している。
図4は、本願の主題の例示的な実施形態に従う、EMバンクのレイアウトを示している。
図5は、本願の主題の例示的な実施形態に従う、EMメモリユニットの複数の行列を有するEMバンクを示している。
図6は、本願の主題の例示的な実施形態に従う、列選択信号、行選択信号、およびバンク選択信号をそれぞれ生成するための、列選択レジスタ、行選択レジスタ、およびバンク選択レジスタを示している。
図7は、本願の主題の例示的な実施形態に従う、EMバンクについてバンク選択信号を発生するバンク選択シフトレジスタの第一段を示している。
メモリバンクは、識別情報、シリアルナンバー、セキュリティ情報、特徴エンハンスメント情報、およびその他といった、流体吐出ダイに関連する種々の情報を記憶するために、プリントヘッドのような流体吐出ダイにおいて使用されてよい。メモリバンクは、メモリバンク内のメモリユニットに対するデータの読み出しまたは書き込みを行うために、複数のメモリユニットを含んでいる。メモリユニットは、読み出し動作または書き込み動作に先立って選択される。メモリユニットは行および列に配列されているから、メモリユニットは、そのメモリユニットが配置されている行および列を選択することによって選択可能である。そのメモリユニットに対応する行および列は、そのメモリユニットに対応する行に印加される行選択信号、およびそのメモリユニットに対応する列に印加される列選択信号のような、一組の選択信号を提供することによって選択されてよい。
大量のデータを記憶する場合には、幾つかのメモリバンクを使用してよい。そうした場合には、読み出しまたは書き込みのためにメモリユニットにアクセスするためには、そのメモリユニットに対応する行および列を選択することに加えて、そのメモリユニットに対応するメモリバンクもまた選択される。したがって、選択するメモリユニットに対応するメモリバンクに対して、バンク選択信号もまた提供される。
こうした各種の選択信号は、一つまたはより多くのレジスタによって生成してよい。かくしてメモリユニットの選択は、メモリユニットの行を選択する行選択信号を生成し、メモリユニットの列を選択する列選択信号を生成し、そしてそのメモリユニットが存在するバンクを選択するバンク選択信号を生成する、一つまたはより多くのレジスタによって行われてよい。
本願の主題は、メモリバンク内のメモリユニットに対してアクセスを行う側面に関連する。本願の主題の実施形態は、例えば、各種の選択レジスタを実施するために、流体吐出ダイにおいて消費される空間の量を最小限にする効率的なレイアウトを提供する。
本願の主題の例示的な実施形態によれば、メモリバンク内に存在する複数のメモリユニットに共通する、バンク選択トランジスタが提供される。メモリバンク内の複数のメモリユニットは、複数の行および列を有する行列の形で配列される。バンク選択トランジスタは、選択レジスタによって提供されてよいバンク選択信号に基づいて、メモリバンク内の複数のメモリユニットのうちのメモリユニットに対するアクセスを促進する。
本願の主題の例示的な実施形態によれば、流体吐出ダイのようなデバイスに、複数のメモリバンクが備えられる。各々のメモリバンクには、複数のメモリユニット、および複数のメモリユニットに共通するバンク選択トランジスタが備えられる。メモリバンク内のバンク選択トランジスタはバンク選択信号を受信し、メモリバンク内のメモリユニットに対するアクセスを促進する。バンク選択トランジスタは各々のメモリユニットに対して、そのメモリユニットに接続された行選択トランジスタおよび列選択トランジスタを介して接続されてよく、そしてバンク選択信号を受信すると、複数のメモリユニットのうちのメモリユニットに対するアクセスを促進することができる。
バンク選択トランジスタは、メモリバンク内の複数のメモリユニットに共通であるから、複数のメモリユニットへのアクセスは、バンク選択トランジスタに対して提供される単一のバンク選択信号を使用して制御することができる。また、メモリユニットごとに一つのバンク選択トランジスタを備えさせることに代えて、単一のバンク選択トランジスタをメモリバンク内の複数のメモリユニットに対して共通に備えさせることにより、本願の主題は、メモリユニットに対するアクセスを促進するためにメモリバンクに備えられるトランジスタの数をかなり低減させる。このことは、メモリバンクを用いたデバイスの大きさを低減させる。したがって、本願の主題の側面は、プリントヘッドのような空間的に制約されたデバイスにおいて、限られた量の空間に大量のデータを記憶するために使用することができる。備えられるトランジスタの数の低減はまた、デバイスにより多くのメモリユニットおよびメモリバンクを有することを可能にし、それによってデバイスにより行われる機能の数が増大される。
以下の説明は、添付図面を参照している。可能な限り、同じ参照番号を図面および以下の説明中において使用し、同一または類似の部材を参照している。説明中では幾つかの例を記載しているが、修正、適合、および他の実施が可能である。したがって以下の詳細な説明は、開示された例を限定するものではない。そうではなしに、開示された例の適切な範囲が、添付の請求項によって定義されていてよい。
本願の主題の例示的な実施形態は、プリントヘッドのような流体吐出ダイにおいて使用されるメモリバンクに関して記載される。記載はされていないが、本願の主題の実施形態は、幾つかのメモリバンクの一つにあるメモリユニットがアクセスされる、他の種類の流体吐出ダイについても使用可能であることが理解されよう。
図1は、本願の主題の例示的な実施形態に従う流体吐出ダイ100を示している。流体吐出ダイ100の例には、限定するものではないが、サーマルインクジェット(TIJ)プリントヘッドおよび圧電インクジェットプリントヘッドのようなプリントヘッドが含まれる。流体吐出ダイ100は、インクおよび液体トナーのような流体の液滴を、複数のオリフィスまたはノズル104を介して印刷媒体(図1には示されていない)に向けて吐出し、印刷媒体上に印刷を行う。印刷媒体は、紙、板紙、布帛、およびその他といった適切なシート状材料の任意の種類のものであることができる。典型的には、ノズル104は一つまたはより多くの列またはアレイに配列されており、ノズルから流体が適切なシーケンスで吐出されると、文字、符号、および/または他のグラフィックスまたはイメージが印刷媒体上に印刷されるようになっている。
メモリバンク102はまた複数のメモリユニット106−1、106−2、・・・、106−nを含んでおり、集合的にメモリユニット106と称される。メモリユニット106は、複数の行および列を有する行列の形でもって、メモリバンク102内に配列されている。
各々のメモリユニット106は、データを記憶することができる。メモリユニットに記憶可能なデータは例えば、1ビットのデータ、すなわち論理「0」または論理「1」であってよい。また、メモリユニットに記憶されるデータは、取り出し可能である。換言すれば、各々のメモリユニットは書き込みまたは読み出しが可能である。メモリユニットは、データの書き込みまたはデータの読み出しのためにアクセス可能である。メモリユニット106のうちのあるメモリユニットに対するアクセスを促進するために、流体吐出ダイ100はバンク選択トランジスタ108を含んでいる。バンク選択トランジスタ108はメモリバンク102の外側に配置されるものとして示されているが、実施形態によっては、バンク選択トランジスタ108はメモリバンク102内部に配置される。
バンク選択トランジスタ108はメモリユニット106に共通である。バンク選択トランジスタ108は、バンク選択トランジスタ108をメモリユニット106の各々のメモリユニットに接続することによって、メモリユニット106に共通のものとすることができる。ここではバンク選択トランジスタ108は、メモリユニット106へと矢印で接続されたものとして示されており、バンク選択トランジスタ108がメモリユニット106へと直接的または間接的のいずれかで接続可能であることが示されている。バンク選択トランジスタ108のメモリユニット106との接続は、図3を参照して説明される。バンク選択トランジスタ108はバンク選択信号110を受信する。バンク選択信号110に基づいて、バンク選択トランジスタ108はメモリバンク102内のメモリユニットに対するアクセスを促進する。
ある実施形態では、メモリユニット106は電気的にプログラム可能なリードオンリーメモリ(EM)メモリユニットである。用語「EMメモリユニット」は、本願明細書で使用するところでは、電源供給がスイッチオフされた場合にもデータを保持する任意のプログラム可能なリードオンリーメモリとして広く理解される。一つの例では、EMは消去可能なプログラム可能リードオンリーメモリ(EPROM)である別の例では、EMは電気的に消去可能なプログラム可能リードオンリーメモリ(EEPROM)である。
図1は単一のメモリバンク102を流体吐出ダイ100内に示しているが、流体吐出ダイ100は複数のメモリバンクを含むことができる。したがって、各々のメモリバンクは、そのメモリバンクにある複数のメモリユニットに共通の、対応するバンク選択トランジスタを有することができる。
バンク選択トランジスタ108はバンク選択信号110をバンク選択レジスタ(図1には示されていない)から受信し、これはバンク選択信号110を、アクセスするメモリユニットが含まれるメモリバンクに基づいて生成する。各々のメモリユニットはまた、それに関連する行選択トランジスタおよび列選択トランジスタ(両方とも図1には示されていない)を有することができる。メモリユニットは、それに接続された行選択トランジスタおよび列選択トランジスタが行選択信号および列選択信号をそれぞれ受信し、そしてバンク選択トランジスタ108がバンク選択信号110を受信した場合にアクセス可能である。各々のメモリユニットに対応して別々のバンク選択トランジスタを備えさせることに代えて、共用されるバンク選択トランジスタ108を複数のメモリユニット106対して備えさせることにより、流体吐出ダイ100において相当の空間的節約が達成される。
上述した実施形態について、以下の段落を参照してより詳細に説明する。
図2(a)は、本願の主題の例示的な実施形態に従う流体カートリッジ200を示している。この流体カートリッジ200はより一般的には、流体噴射精密分配デバイスまたは流体吐出構造であり、インクおよび液体トナーといった流体を正確に分配する。一つの例では、流体カートリッジ200は、流体噴射プリンタ用の単色インクカートリッジといった、プリントカートリッジであってよい。
本願の記載は、媒体上へとインクを吐出するインクジェットプリントカートリッジを一般的に説明しているが、本願の明細書の例は、インクジェットプリントカートリッジだけに限定されなくてよい。一般的に、本願の明細書の例は、流体を分配する任意の種類の流体噴射精密分配または吐出デバイスに関連している。流体という用語は、適用された力のもとで変形する任意の物質として、広く解釈されることを意図している。したがって流体の例には、液体および気体が含まれる。流体噴射精密分配デバイスは、対象となる流体の印刷または分配が、正確に特定された位置において、印刷されまたは分配が行われているものの上に特定のイメージを作成し、または作成することなく、精密に印刷または分配を行うことによって達成されるデバイスである。かくして、説明を行う目的で、プリントカートリッジまたはインクカートリッジについて記載する。しかしながら、本願に記載の原理で使用するについて、任意の種類の流体カートリッジを使用してよいことが理解されよう。
一つの実施形態において、流体カートリッジ200は、インクおよび液体トナーのような流体を格納するための流体リザーバ202、および流体リザーバ202に結合されている、流体吐出ダイ100のような流体吐出ダイ204を含んでいる。 流体カートリッジ200がプリントカートリッジである場合は、流体リザーバ202に格納されている流体は印刷材料として参照されてよく、そして流体リザーバ202は印刷材料リザーバとして参照されてよい。流体リザーバ202に格納されている流体は、流体吐出ダイ204に流れることができ、これが流体の液滴を複数のノズル206を介して、印刷媒体に向けて吐出する。
一つの例では、流体吐出ダイ204は複数のEMバンク208−1、・・・、208−nを含んでおり、集合的にEMバンク208として称される。EMバンクは、EMメモリユニットの任意の数の行列の任意の組み合わせを指している。EMバンク208は、それが使用されるデバイスについて、種々の情報を記憶するために使用可能である。例えば、流体吐出ダイ204がプリントヘッドである場合、記憶される情報は、プリントヘッドの識別、インクカートリッジの種類、およびインクカートリッジに収容されているインクの種類といった識別情報、シリアルナンバー、セキュリティ情報、特徴エンハンスメント情報、およびその他であってよい。EMバンク208に記憶されている情報に基づいて、流体吐出ダイ204を含んでいるプリンタ(図2(a)には示されていない)にあるプリンタコントローラ(図2(a)には示されていない)は、イメージ品質を維持するための印刷ルーチンの変更といった、一つまたはより多くの動作を行ってよい。
各々のEMバンクは、複数のEMメモリユニットの行列を含んでいる。メモリユニットの行列は、複数の行および列をなすメモリユニットの配列を指している。例えば、EMバンク208−1は、行列の形をしたEMメモリユニット210−1、210−2、・・・、210−nを含んでいる。同様に、EMバンク208−nは、行列の形をしたEMメモリユニット212−1、212−2、・・・、212−nを含んでいる。
一つの例では、EMバンクは64のメモリユニットを含んでいる。一つの例では、メモリユニットの行列は、8行および8列に配列されたメモリユニットを含み、すなわち、そのメモリユニットの行列は、メモリユニットの8×8配列である。別の例では、メモリユニットの行列は、メモリユニットの8×4配列であり、すなわち8行および4列に配列されたメモリユニットを含んでいる。さらに他の例では、4×8、2×16、およびその他といった他の配列を使用してよい。
複数のEMメモリユニットの行列に加えて、各々のEMバンクはまた、バンク選択トランジスタを含んでいる。例えば、EMバンク208−1はバンク選択トランジスタ214を含み、そしてEMバンク208−nはバンク選択トランジスタ216を含んでいる。EMバンクにあるバンク選択トランジスタは、複数のEMメモリユニットに共通である。バンク選択トランジスタを複数のEMメモリユニットに共通のものとするために、バンク選択トランジスタは複数のEMメモリユニットの各々のメモリユニットに接続されてよい。例えば図2(a)を参照すると、バンク選択トランジスタ214は、EMメモリユニット210の各々のEMメモリユニット、すなわちEMメモリユニット210−1、EMメモリユニット210−2、・・・、EMメモリユニット210−nに接続可能である。バンク選択トランジスタの複数のEMメモリユニットとの接続については、図3を参照して説明する。
各々のバンク選択トランジスタはゲート端子を含んでいる。ゲート端子は、特定のEMバンクを選択するために使用される信号である、バンク選択信号を受信することができる。バンク選択トランジスタがバンク選択信号をそのゲート端子で受信すると、バンク選択トランジスタはターンオンする。バンク選択トランジスタは複数のEMメモリユニットの行列に共通であるから、バンク選択トランジスタがターンオンされると、行列中のEMメモリユニットに対する読み出しまたは書き込みのためのアクセスが促進される。
したがって、図2(a)に戻って参照すると、バンク選択トランジスタ214がバンク選択信号218をそのゲート端子で受信すると、EMメモリユニット210−1、210−2、・・・、210−nに対するアクセスが促進される。同様に、バンク選択トランジスタ216がバンク選択信号218をそのゲート端子で受信すると、EMメモリユニット212−1、212−2、・・・、212−nに対するアクセスが促進される。異なるEMバンクにあるバンク選択トランジスタは、バンク選択信号218を異なる時点において受信してよく、かくして任意の時点においては、単一のEMバンクだけにあるEMメモリユニットに対するアクセスが促進されている。バンク選択信号の生成については、図5を参照して説明する。一つの実施形態では、バンク選択トランジスタ214は各々のEMメモリユニットに対して、そのEMメモリユニットに接続された行選択トランジスタおよび列選択トランジスタを介して接続される。
図2(b)は、本願の主題の例示的な実施形態に従うプリントカートリッジ250を示している。このプリントカートリッジ250は、流体カートリッジ200に類似していてよい。プリントカートリッジ250の部品で流体カートリッジ200の部品に対応するものは、流体カートリッジ200の対応する部品よりも50大きな参照番号によって示されている。例えば、プリントカートリッジ250のノズル256は、流体カートリッジ200のノズル206に対応している。流体カートリッジ200と同様に、プリントカートリッジ250もまたn個のEMバンクを含んでよい。しかしながら明確化のために、単一のEMバンク258−1が図示されている。同様に、EMバンク258−1はEMメモリユニットを複数の行および列で含んでいるが、単一の列のEMメモリユニットが示されている。
EMユニット260−1はバンク選択トランジスタ264へと、列選択トランジスタ270および行選択トランジスタ272を介して接続されている。同様に、EMユニット260−mはバンク選択トランジスタ264へと、列選択トランジスタ274および行選択トランジスタ276を介して接続されている。行選択トランジスタおよび列選択トランジスタを介しての、メモリバンク内の複数のEMメモリユニットの行列に対するバンク選択トランジスタの接続については、図3を参照して説明する。複数のEMメモリユニットの行列は、互換的に、EMメモリユニットの行列として参照されてよい。
図3は本願の主題の例示的な実施形態に従う、メモリバンク300内のEMメモリユニットの行列304に対するバンク選択トランジスタ302の接続を示している。EMメモリユニットの行列304は、複数のEMメモリユニット306−1、306−2、・・・、306−m、306−nを含んでおり、集合的にEMメモリユニット306と称される。EMメモリユニットの行列304はEMメモリユニットを2行および2列で含むものとして示されているが、行列は任意の数の行および列のEMメモリユニットを含んでよいことが理解されよう。一つの例では、行列304は8×8行列のEMメモリユニットである。
EMメモリユニット306−1は浮遊ゲートトランジスタ308を含んでいる。浮遊ゲートトランジスタ308のドレーン端子は抵抗器314の一方の端子に接続されている。抵抗器314の他方の端子は識別(ID)ライン316に接続されており、これを介して浮遊ゲートトランジスタ308は読み出しまたは書き込みのためにアクセス可能となる。浮遊ゲートトランジスタ308のソース端子は列選択トランジスタ310のドレーン端子に接続されている。列選択トランジスタ310のソース端子は行選択トランジスタ312のドレーン端子に接続されている。このようにして、浮遊ゲートトランジスタ308、列選択トランジスタ310、および行選択トランジスタ312は相互に接続されている。浮遊ゲートトランジスタ308、列選択トランジスタ310、および行選択トランジスタ312のこうした接続は、直列接続と称してよい。また、行選択トランジスタ312のソース端子は、バンク選択トランジスタ302のドレーン端子に接続されている。こうして、バンク選択トランジスタ302はEMメモリユニット306−1に接続される。バンク選択トランジスタ302のEMメモリユニット306−1とのこうした接続(列選択トランジスタ310および行選択トランジスタ312を介する)は、直列接続と称されてよい。バンク選択トランジスタ302のソース端子は基準電圧、例えば接地318に接続されてよい。
浮遊ゲートトランジスタ308、列選択トランジスタ310、および行選択トランジスタ312は、例えば、金属酸化物半導体電界効果トランジスタ(MOSFET)であることができる。一つの例では、浮遊ゲートトランジスタ308、列選択トランジスタ310、および行選択トランジスタ312は、N型(NMOS)デバイスである。他の例では、浮遊ゲートトランジスタ308、列選択トランジスタ310、および行選択トランジスタ312はPMOSデバイスまたはCMOSデバイスである。一つの実施形態では、バンク選択トランジスタ302はMOSFETであり、そしてNMOSデバイスであってよい。
一つの実施形態では、各々のEMメモリユニットは対応する列選択トランジスタを含んでいる。換言すれば、EMメモリユニット内の浮遊ゲートトランジスタは、そのEMメモリユニット専用の列選択トランジスタに接続されている。例えば、列選択トランジスタ310はEMメモリユニット306−1専用であり、浮遊ゲートトランジスタ380の他には、どの浮遊ゲートトランジスタにも接続されていない。しかしながら行選択トランジスタは、EMメモリユニットの行列の特定の行にあるすべてのEMメモリユニットに共通である。換言すれば、行選択トランジスタは、EMメモリユニットの行列のある行に対応している。図3を参照すると、行選択トランジスタ312は、行列304にあるEMメモリユニットの最初の行に対応している。したがって、行選択トランジスタ312は、行列304の最初の行にある各々の列選択トランジスタに接続されている。行選択トランジスタは、EMメモリユニットのある行全体に対応するものとして示されており、列選択トランジスタが一つのEMメモリユニットに対応しているが、一つの実施形態では、列選択トランジスタがEMメモリユニットのある列全体に対応するようにされ、行選択トランジスタは一つのEMメモリユニットに対応するようにされることが可能である。別の実施形態では、各々のEMメモリユニットは、それに対応する行選択トランジスタおよび列選択トランジスタを有してよい。
他のEMメモリユニット306−2、・・・、306−m、306−nは、EMメモリユニット306−1と同一であってよく、そしてEMメモリユニット306−1と類似の構成要素および接続を含んでいる。したがって、各々のEMメモリユニットの浮遊ゲートトランジスタのソース端子は、そのEMメモリユニットに対応する列選択トランジスタのドレーン端子に接続され、そして列選択トランジスタのソース端子は、そのEMメモリユニットを有する行に対応する行選択トランジスタのドレーン端子に接続されている。さらに、行列304内の各々の行に対応する行選択トランジスタのソース端子は、バンク選択トランジスタ302のドレーン端子に接続されている。このようにして、バンク選択トランジスタ302は、EMメモリユニットの行列304内にある各々のEMメモリユニットに接続されている。換言すれば、こうした接続は、バンク選択トランジスタ302を行列304内にある複数のEMメモリユニット306−1、306−2、・・・、306−nに共通のものとすることを可能にする。
EMメモリユニットの行列に対して共通のバンク選択トランジスタを備えさせることは、行列内でのバンク選択トランジスタと他のトランジスタの直列接続によって支援されるものとして図示されているが、バンク選択トランジスタを行列に対して共通のものとする、任意の他の方法を使用してよいことが理解されよう。
浮遊ゲートトランジスタ308は、絶縁体として作用する酸化層によって相互に分離された、二つのゲート端子を含んでいる。ゲートの一方はフローティングゲートと呼ばれ、そして他方はコントロールゲートと呼ばれている。フローティングゲートのIDライン316に対するリンクは、コントロールゲートを介している。浮遊ゲートトランジスタ308、列選択トランジスタ310、および行選択トランジスタ312のすべてのゲート端子が開放、すなわち電圧信号が供給されていない場合には、EMメモリユニット306−1は何のデータも記憶せず、論理「0」(低抵抗状態)の値を与える。こうした場合に、フローティングゲートは電荷を持たず、EMメモリユニット306−1のしきい値電圧を低とする。換言すれば、この場合には、EMメモリユニット306−1は論理「0」の値を記憶する。
EMメモリユニット306−1に記憶された値を論理「1」(高抵抗状態)に変化させるためには、列選択トランジスタ310および行選択トランジスタ312は、それぞれのゲート端子に電圧信号を印加することによってターンオンされる。その後、プログラミング電圧が浮遊ゲートトランジスタ308のコントロールゲートおよびドレーン端子に印加される。このプログラミング電圧は、IDライン316を介して印加されてよい。プログラミング電圧は、励起された電子をフローティングゲートに引き寄せ、それによってしきい値電圧を増大させる。励起電子は薄い酸化膜に押し込まれ、その反対側にトラップされて、負の電荷を与える。これらの負に帯電した電子は、コントロールゲートおよびフローティングゲートの間で障壁として作用し、それによって記憶値を高抵抗状態、すなわち論理「1」に変化させる。記憶された値を変化させるためのプログラミング電圧の印加は、書き込みデータとして参照される。
EMメモリユニット306−1に記憶された値を読み出すためには、まず、列選択トランジスタ310および行選択トランジスタ312がターンオンされる。その後、EMメモリユニット306−1のしきい値電圧を検出することができる。しきい値電圧が低、例えばしきい値レベルよりも低い場合、EMメモリユニット306−1は論理「0」の値を有すると言う。しきい値電圧が高(すなわちしきい値レベルよりも高い)場合、EMメモリユニット306−1は論理「1」の値を有すると言う。しきい値電圧は、IDライン316を使用して検出してよい。IDライン316は行列304内のすべてのEMメモリユニットに接続されているから、IDライン316を介してすべてのEMメモリユニットの書き込みおよび読み出しが可能である。
先に説明したように、列選択トランジスタ310および行選択トランジスタ312のターンオンは、それぞれのゲート端子に電圧信号を供給することによって達成可能である。列選択トランジスタ310のゲート端子に印加される電圧信号は列選択信号320と称され、そして行選択トランジスタ312のゲート端子に印加される電圧信号は行選択信号322と称される。一つの実施形態では、行列304の単一の列にあるすべての列選択トランジスタのゲート端子は一緒に接続されており、その列についての列選択信号320がその列のすべての列選択トランジスタをターンオン可能なようになっている。例えば、EMメモリユニット306−1および306−mは両方とも行列304の最初に列にあることから、列選択トランジスタ310のゲート端子、およびEMメモリユニット306−mに対応する列選択トランジスタ314のゲート端子は、一緒に接続されている。
先に説明したように、バンク選択トランジスタ302は、行列304内にあるすべての行選択トランジスタに接続されている。したがって、行列304内にあるEMメモリユニットにデータを書き込みまたはそこからデータを読み出すためには、バンク選択トランジスタ302に対してバンク選択信号324を与えることによって、バンク選択トランジスタ302がターンオンされる。さらに、行列304内にある任意のEMメモリユニットに対するデータの書き込みまたは読み出しを防止するためには、バンク選択信号324はバンク選択トランジスタ302に与えられなくてよい。要するに、行列304内にあるEMメモリユニットへのアクセスは、バンク選択信号324をバンク選択トランジスタ302に与え、また与えないことによって制御することができる。
個別のバンク選択トランジスタを各々のEMメモリユニットに接続するのでなしに、バンク選択トランジスタ302を行列304内にあるすべてのEMメモリユニットに共用のものとして備えることにより、行列304、そして結果的に、EMバンク300の大きさを低減させることが可能になる。一つの例では、複数のEMメモリユニットに対して共通のバンク選択トランジスタを備えさせることにより、各々のEMメモリユニットが専用のバンク選択トランジスタ持っていた場合には256のEMメモリユニットを収容できた空間に、320のEMメモリユニットを配置することができる。かくして、本願の主題は、限られた空間により多くの数のEMメモリユニットを収容することを可能にする。したがって、本願の主題の技術を用いるプリントヘッドは、利用空間が限定されている場合でも、多くの数のEMメモリユニットを収容することができる。
図4は、本願の主題の例示的な実施形態に従うEMバンク400のレイアウトを示している。先に説明したように、EMバンク400は、EMメモリユニット402−1、402−2、・・・、402−nの行列を含むことができる。
EMメモリユニット402−1は、データビットを記憶するための浮遊ゲートトランジスタ404を含んでいる。浮遊ゲートトランジスタ404は、列選択トランジスタ406によって取り囲まれている。さらに、行選択トランジスタ408が列選択トランジスタ406の周囲に配置されている。先に説明したように、この実施形態では、行選択トランジスタ408はEMメモリユニット402−1を有する行の全体に対応することから、行選択トランジスタ408はEMメモリユニット402−1を有する行にあるすべての列選択トランジスタを取り囲んでいる。さらに、先に説明したように、EMメモリユニットの行列の一つの列にあるすべての列選択トランジスタのゲート端子は一緒に接続されている。このような接続はジャンパー410によって示されており、これは列選択トランジスタ406のゲート端子を、同じ列の次の行にある列選択トランジスタ412と接続している。
バンク選択トランジスタ414は、EMメモリユニット402−1、402−2、・・・、402−nの行列の周囲に配置されている。バンク選択トランジスタ412のこうした配置は、それを行列内のすべての行選択トランジスタに共通に接続することを容易にする。さらにこうした配置は、寸法の大きなトランジスタをバンク選択トランジスタ412として提供することを可能にする。バンク選択トランジスタ412の寸法が大きいことは、それが小さな抵抗を有することを確実にする。さらに、寸法が大きいことはまた、バンク選択トランジスタ412が高いフリンジ静電容量を有することを可能にする。フリンジ静電容量が高いとバンク選択トランジスタ412の充電効率が改善され、これは次いで、バンク選択トランジスタ412のゲート端子電圧(Vg)を増大させる。高いVgは、バンク選択トランジスタ412の抵抗を減少させる。したがって、バンク選択トランジスタ412を接続することに起因して、各々のEMメモリユニットに導入される追加の抵抗値は最小限である。換言すれば、EMメモリユニット全体の直列ターンオン抵抗(Ron)は小さい。Ronの値が小さいことは、EMメモリユニットのプログラミング効率を増大させる。換言すれば、Ronが小さいことから、EMメモリユニットに印加されるプログラミング電圧の大部分は、EMメモリユニット内の浮遊ゲートトランジスタをプログラムするために使用される。
一つの実施形態では、高さが同じで幅方向に分離されているEMメモリユニット(例えば、402−1と402−2)はEMメモリユニットの行を形成し、そして垂直方向に分散された、すなわち一方が他の下側にあるEMメモリユニット(例えば、402−1と402−i)は、EMメモリユニットの列を形成する。EMメモリユニットのこうした配列は、列が垂直方向に配向されていることから、垂直列配向として参照されてよい。しかしながら、別の実施形態では、高さが同じEMメモリユニットは行列の列を形成し、そして一方が別の下側にあるEMメモリユニットは行列の行を形成する。換言すれば、行に対応する行選択トランジスタは、一方が他方の下側にあるすべてのEMメモリユニットの周囲に配置することができ、高さが同じであるすべての列選択トランジスタのゲート端子は、一緒に接続することができる。EMメモリユニットのこうした配列は、水平列配向として参照されてよい。
図4は、メモリバンク400にあるEMメモリユニットの単一の行列を図示しているが、しかしメモリバンクはEMメモリユニットの複数の行列を含んでよい。メモリバンクが収容されるダイ、例えばプリントヘッドダイが、メモリバンクのすべてのEMメモリユニットを単一の行列として収容するのに十分な寸法を有しない場合には、メモリバンクはEMメモリユニットの複数の行列を含んでよい。例えば、EMメモリユニットを垂直列配向で有するEMバンク400が、64のEMメモリユニットを含む場合、プリントヘッドダイが8行のEMメモリユニットを収容するのに十分な長さを有し、そして8列のEMメモリユニットを収容するのに十分な幅を有するのであれば、それらをEMメモリユニットの単一の8×8行列として配列することができる。しかしながら、プリントヘッドダイが8列のEMメモリユニットを収容するのに十分な幅を有していないが、16行のEMメモリユニットを含むのに十分な長さを有する場合には、64のEMメモリユニットはメモリバンク内に、一方が他方の下側にある、EMメモリユニットの二つの8×4行列として配列してよい。同様に、EMバンクが水平列配向を有しており、64のEMメモリユニットを含む場合、そしてプリントヘッドダイが8行のEMメモリユニットを収容するのに十分な幅を有していないが、16列のEMメモリユニットを含むのに十分な長さを有する場合には、64のEMメモリユニットはメモリバンク内に、一方が他方の下側にある、EMメモリユニットの二つの4×8行列として配列してよい。このように、ダイの限られた幅に対応するために行および列の数が異なる複数の行列を有するEMバンクの配列は、こうした配列がより「スリム」なEMバンクをもたらすことを可能にすることから、スリムEMレイアウトとして知られている。他方、8×8行列のような、同じ数の行および列を有する単一の行列を持つEMバンクの配列は、ワイドEMレイアウトとして参照されてよい。EMメモリユニットを収容するために流体吐出ダイ上で利用可能な長さおよび幅は、デバイスの利用可能なシリコン(Si)面積として知られている。一つの例では、一方が他方の下側にある、二つの8×4行列として配列された水平配向のEMメモリユニットを有するEMバンクは、1023μmの長さおよび225μmの幅を有する。別の例では、一つの8×8行列に配列されたワイドEMレイアウトを有するEMバンクは、486μmの長さおよび425μmの幅を有する。EMバンクにおけるEMメモリユニットの複数の行列の配列は、図5を参照して説明する。
図5は、本願の主題の例示的な実施形態に従う、EMメモリユニットの複数の行列502、504を有するEMバンク500を示している。EMメモリユニットの行列502およびEMメモリユニットの行列504はそれぞれ、EMメモリユニットの第一の行列およびEMメモリユニットの第二の行列として参照されてよい。EMメモリユニットの第一の行列502にあるEMメモリユニットは、第一の複数のEMメモリユニットとして参照されてよい。同様に、EMメモリユニットの第二の行列504にあるEMメモリユニットは、第二の複数のEMメモリユニットとして参照されてよい。第一の行列502および第二の行列504は、EMメモリユニットを2行1列で含むものとして示されているが、しかし第一の行列502および第二の行列504は、任意の数の行および列のEMメモリユニットを含んでよい。例えば、第一の行列502および第二の行列504はそれぞれ、8行および4列(8×4)のEMメモリユニットを垂直列配向で含んでよい。別の例では、第一の行列502および第二の行列504はそれぞれ、4行および8列(4×8)のEMメモリユニットを水平列配向で含んでよい。一つの実施形態では、第一の行列502および第二の行列504は、同じ数のEMメモリユニットの行、そしてまた同じ数のEMメモリユニットの例を含んでいる。
EMメモリユニットの第一の行列502および第二の行列504は、メモリバンク500において横並びで配列されたものとして示されているが、しかし一つの実施形態では、第二の行列504は第一の行列502の下側に配列されてよい。例えば、第一の行列502および第二の行列504は、一方が他方の下側に配列された、垂直列配向の8×4行列または水平列配向の4×8行列であってよい。先に記載したように、EMメモリユニットの第一の行列502および第二の行列504のこうした配列は、プリントヘッドのような狭い幅を有する流体吐出ダイの上にメモリバンク500を収容することを可能にする。
一つの実施形態では、EMバンク500内の各々の行列は、専用のバンク選択トランジスタを含んでいる。換言すれば、個別のバンク選択トランジスタが、単一の行列だけに存在する複数の行選択トランジスタに接続されている。図5に戻って参照すると、第一のバンク選択トランジスタとしても参照されるバンク選択トランジスタ506が、第一の行列504だけにある行選択トランジスタに対して共通に接続されており、これに対して第二のバンク選択トランジスタ508が、第二の行列504だけにある行選択トランジスタに対して接続されている。理解されるように、EMバンク500が追加のEMメモリユニットの行列を含む場合には、メモリバンク500はEMメモリユニットの追加の行列の各々について個別のバンク選択トランジスタを含むことができる。例えば、EMバンク500がEMメモリユニットの四つの8×2行列を含む場合には、EMバンク500は、一つの行列にある行選択トランジスタに各々が接続された、四つのバンク選択トランジスタを含むことができる。
図5に示されているように、第一のバンク選択トランジスタ506および第二のバンク選択トランジスタ508のゲート端子は一緒に接続されており、バンク選択信号510を同時に受信できるようになっている。したがって、第一のバンク選択トランジスタ506および第二のバンク選択トランジスタ508の両方のターンオンは、バンク選択信号510に基づいて一緒に制御される。EMメモリユニットの各々の行列に別個のバンク選択トランジスタを備えさせ、それらのゲート端子を一緒に接続すると、本願の主題の技術をスリムEMレイアウトにおいても同様に使用することが可能になる。したがって、本願の主題の技術は、幅の狭い流体吐出ダイを有するプリントヘッドにおいても使用可能である。さらに、複数の行列のバンク選択トランジスタが一緒に接続されていることから、バンク選択トランジスタの有効寸法は増大される。このことはフリンジ静電容量をさらに増大させ、それによってVgを増大させ、抵抗を減少させる。一つの例では、EMメモリユニットの行列が8×8行列である場合、バンク選択トランジスタ410の有する幅対長さ(W/L)比は1446μm/4μmである。一つの例では、EMメモリユニットの行列が8×4行列である場合、バンク選択トランジスタ410の有する幅対長さ(W/L)比は1338μm/4μmである。
第一のバンク選択トランジスタ506および第二のバンク選択トランジスタ508にバンク選択信号510が供給されている場合、第一の行列502または第二の行列504にあるEMメモリユニットについてデータの読み出しまたは書き込みを行うことができるが、そのEMメモリユニットの行に対応する行選択トランジスタおよびそのEMメモリユニットに対応する列選択トランジスタが、それぞれのゲート端子に行選択信号および列選択信号を提供することによりターンオンされていることが条件である。例えば、EMメモリユニット512−1にデータを書き込み、またはそこからデータを読み出すためには、列選択信号514が列選択トランジスタ516のゲート端子に印加され、そして行選択信号518が行選択トランジスタ520のゲート端子に印加される。列選択信号514、行選択信号518、およびバンク選択信号510は、レジスタによって生成されてよい。一つの実施形態では、列選択信号514は列選択レジスタによって生成され、行選択信号518は行選択レジスタによって生成され、そしてバンク選択信号510はバンク選択レジスタによって生成される。
図6は、本願の主題の例示的な実施形態に従う、列選択信号、行選択信号、およびバンク選択信号をそれぞれ生成するための、列選択レジスタ602、行選択レジスタ604、およびバンク選択レジスタ606を示している。列選択レジスタ602、行選択レジスタ604、およびバンク選択レジスタ606の各々はシフトレジスタ、例えば直列入力並列出力形レジスタであってよい。列選択レジスタ602、行選択レジスタ604、およびバンク選択レジスタ606がシフトレジスタである場合、それらは列選択シフトレジスタ602、行選択シフトレジスタ604、およびバンク選択シフトレジスタ606として、それぞれ互換的に参照されてよい。さらに、列選択シフトレジスタ602、行選択シフトレジスタ604、およびバンク選択シフトレジスタ606は集合的に、選択シフトレジスタとして参照されてよい。選択シフトレジスタはデバイス、例えばメモリバンクを収容しているプリントヘッドのメモリデバイス内の幾つかのメモリバンクに接続されている。例えば選択シフトレジスタは、メモリバンク608−1、608−2、・・・、608−nに接続されている。
一つの実施形態では、各々の選択シフトレジスタは、クロックを共有し双安定状態を有するフリップフロップ回路のカスケード接続を含んでいる。各々のフリップフロップ回路は、カスケード接続の次の段のフリップフロップのデータ入力に接続することができ、その結果、クロック入力の遷移の各々について、アレイの入力で受信したデータをシフト入力させ、最後のビットをシフト出力することにより、記憶したビットアレイをシフト(移動)させる回路が得られる。選択シフトレジスタの各々のフリップフロップ回路は、段として参照されてよい。選択シフトレジスタは任意の数の段を含むことができる。一つの例では、各々の選択シフトレジスタは8つの段を含む。
先に記載したように、列選択シフトレジスタ602は列選択信号を生成し、これはEMメモリユニットの行列の単一の列にあるすべてのEMメモリユニットを選択するために使用可能である。そのため、先に説明したように、単一の列にあるすべてのEMメモリユニットの列選択トランジスタのゲート端子は一緒に接続されている。したがって、列選択信号がEMメモリユニットの行列の所与の列に対して与えられる場合、その列にあるすべてのEMメモリユニット内の列選択トランジスタがターンオンされる。
列選択シフトレジスタ602は、列選択信号をEMメモリユニットの異なる列に対して異なる時点で与えることができ、かくして任意の時点においてはEMメモリユニットの単一の列が選択される。列選択シフトレジスタ602は幾つかのEMバンク608−1、608−2、・・・、608−n(集合的にEMバンク608として参照される)に接続されているから、所与の列に対する列選択信号は、すべてのEMバンク608にある対応する列へと与えられる。例えば、EMメモリユニットの行列の第一の列にあるEMメモリユニットを選択する列選択信号は、幾つかのEMバンク608の各々の第一の列へと与えられる。
一つの実施形態では、EMメモリユニットの行列の各々の列に対する列選択信号は、列選択シフトレジスタ602の異なる段によって生成される。したがって、列選択シフトレジスタ602の段の数は、EMメモリユニットの行列にある列の数と同じであってよい。さらに、各々のEMバンクが、行よりも多い列を有するEMメモリユニットの行列を一つより多く持つ場合、例えばEMメモリユニットの二つの4×8行列を持つ場合、所与の列に対する列選択信号は、すべての行列にある対応する列へと与えられる。同様に、各々のEMバンクが、列よりも多い行を有する行列を一つより多く持つ場合には、列選択シフトレジスタ602にある段の数は、各々の行列にある列の数の合計であってよい。例えば、EMバンクがEMメモリユニットの二つの8×4行列を持つ場合には、列選択シフトレジスタ602は8つ(4+4)の段を含み、かくして8つの列のすべてに異なる列選択信号を与えることが可能になる。
行選択シフトレジスタ604は行選択信号を生成し、これはEMメモリユニットの行列の単一の行にあるすべてのEMメモリユニットを選択するために使用可能である。そのため、行選択信号は、EMメモリユニットの行に対応する行選択トランジスタのゲート端子に与えることができる。行選択シフトレジスタ604は、行選択信号をEMメモリユニットの異なる行に対して異なる時点で与えることができ、かくして任意の時点においては、EMメモリユニットの単一の行が選択される。行選択シフトレジスタ604は幾つかのEMバンク608に接続されているから、所与の行に対する行選択信号は、すべてのEMバンク608にある対応する行へと与えられる。例えば、EMメモリユニットの行列の第二の行にあるEMメモリユニットを選択する行選択信号は、幾つかのEMバンク608の各々の第二の行へと与えられる。
一つの実施形態では、EMメモリユニットの行列の各々の行に対する行選択信号は、行選択シフトレジスタ604の異なる段によって生成される。したがって、行選択シフトレジスタ604の段の数は、EMメモリユニットの行列にある行の数と同じであってよい。さらに、各々のEMバンクが、列よりも多い行を有するEMメモリユニットの行列を一つより多く持つ場合、例えば、EMメモリユニットの二つの8×4行列を持つ場合、所与の行に対する行選択信号は、全ての行列にある対応する行へと与えられることができる。同様に、各々のEMバンクが、行よりも多い列を有するEMメモリユニットの行列を一つより多く持つ場合には、行選択シフトレジスタ604にある段の数は、各々の行列にある行の数の合計であってよい。例えば、EMバンクがEMメモリユニットの二つの4×8行列を持つ場合には、行選択シフトレジスタ604は8つ(4+4)の段を含み、かくして8つの行のすべてに異なる行選択信号を与えることが可能になる。
一つの例では、各々のEMバンクは、EMメモリユニットを8つの行および8つの列において有する一つのEMバンクを含んでいる。別の例では、各々のEMバンクは二つの行列を含み、各々はEMメモリユニットを8つの行および4つの列において有する。さらなる例では、各々のEMバンクは二つの行列を含み、各々はEMメモリユニットを4つの行および8つの列において有する。これら三つの例のすべてによれば、列選択シフトレジスタ602および行選択シフトレジスタ604の両者は、各々が8つの段を含んでいる。
バンク選択シフトレジスタ606は、異なるEMバンクについて、バンク選択信号を異なる時点で生成することができる。バンク選択信号は、EMバンク内のバンク選択トランジスタに対して与えられることができる。例えば、EMバンク608−1に対するバンク選択信号は、バンク選択トランジスタ610に与えられる。各々のバンクが一つより多いバンク選択トランジスタを有している場合には、それぞれのゲート端子を一緒に接続することにより、バンク選択信号をそのバンクにあるすべてのバンク選択トランジスタに与えることができる。一つの実施形態では、バンク選択シフトレジスタ606は、それが接続されているEMバンクの数と同じ数の段を含んでいる。換言すれば、バンク選択シフトレジスタ606は、n個の異なるEMバンクに対してバンク選択信号を与えるために「n」段を含んでいる。
先に説明したように、読み出しまたは書き込みのためEMバンクにあるEMメモリユニットにアクセスするについては、そのEMメモリユニットの行に対応する行選択トランジスタおよびそのEMメモリユニットに対応する列選択トランジスタが、それぞれのゲート端子に行選択信号および列選択信号を供給することによってターンオンされ、そしてそのEMバンクにあるバンク選択トランジスタが、そのゲート端子にバンク選択信号を提供することによってターンオンされる。そのため、列選択シフトレジスタ602、行選択シフトレジスタ604、およびバンク選択シフトレジスタ606は、そのEMメモリユニットに対応する列選択信号、行選択信号、およびバンク選択信号を生成することができる。第二のEMバンク内の第二の行および第三の列にあるEMメモリユニット、すなわち608−2が、それにデータを書き込むためにアクセスされる、例示的な筋書きを考える。この筋書きにおいては、行選択シフトレジスタ604の第二段が第二の行のための行選択信号を与え、列選択シフトレジスタ602の第三段が第三の列のための列選択信号を与え、そしてバンク選択シフトレジスタ606の第二段が第二のEMバンク608−2のためのバンク選択信号を生成する。このようにして、選択シフトレジスタの組み合わせを使用することにより、任意の行、列、およびEMバンクにある任意のEMメモリユニットにアクセスすることが可能になる。
先に記載したように、異なるEMバンクに対するバンク選択信号は、バンク選択シフトレジスタ606の異なる段によって与えることができる。
図7は、本願の主題の例示的な実施形態に従う、バンク選択信号をEMバンク608−1に与えるバンク選択シフトレジスタ606の第一段700を示している。理解されるように、バンク選択シフトレジスタは、バンク選択信号を他のEMバンクに与えるための他の段を含んでいる。
図7に示されているように、バンク選択シフトレジスタ606の第一段700は、複数のトランジスタ702−712を含んでいる。トランジスタは例えば、Nチャネル電界効果トランジスタ(FET)であることができる。図示されているように、トランジスタ702のゲート端子およびドレーン端子はクロック信号S1を受信する。トランジスタ702のソース端子はノードY0に結合されている。トランジスタ704のゲート端子およびドレーン端子は、クロック信号S3を受信する。トランジスタ704のソース端子はノードYに結合されており、これは次いでバンク選択トランジスタ710のゲート端子に結合されている。トランジスタ706および708のドレーン端子は、ノードY0およびYのそれぞれに結合されている。トランジスタ706のゲート端子はクロック信号S2を受信し、そしてトランジスタ708のゲート端子はクロック信号S4を受信する。トランジスタ706および708のソース端子はそれぞれ、トランジスタ710および712のドレーン端子に結合されている。トランジスタ710および712のソース端子は、接地のような基準電圧に結合されている。トランジスタ710のゲート端子は、検出回路(図7には示されていない)の出力に結合されていてよい。バンク選択シフトレジスタ506の後続の段にある、トランジスタ710に対応するトランジスタは、それぞれの前段にある出力に結合されていてよい。例えば、トランジスタ710に対応する第二段にあるトランジスタは、ノードYに結合されていてよい。
クロック信号S1からS4の各々は、周期的なパルス列であり、位相は順次オフセットされていて、S2のパルスはS1のパルスの後に生じ、S3のパルスはS2のパルスの後に生ずる、といった具合になっている。
動作時には、S1に際して、トランジスタ702がノードY0を充電する(例えば論理1)。同時に、デコーダ回路はパルスをもたらし、トランジスタ710をターンオンする。S2に際しては、デコーダ回路は引き続きパルスをもたらす。したがってノードY0は放電されて論理0となるが、これはトランジスタ706および710が両方ともオンとなるためである。S3に際しては、デコーダ回路はパルスの供給を停止し、そしてノードYがトランジスタ704として充電される。S4に際しては、トランジスタ708がターンオンされるものの、Y0が論理0であるため、トランジスタ712はオフであり、そしてしたがって、Yは充電されたままである。ノードYはバンク選択トランジスタ710のゲート端子に接続されているから、バンク選択信号はノードYが充電された場合にバンク選択トランジスタ710に与えられる。理解されるように、上記のサイクルが反復された場合に、ノードYは充電されたままであり、それによつてバンク選択信号をバンク選択トランジスタ710へと継続的に提供する。例えば別のEMバンクを選択するために、バンク選択信号をバンク選択トランジスタ710に送信するのを停止するためには、デコーダ回路はパルスを供給する順序を変化させて、ノードYが放電されるようにすることができる。
メモリバンク内のメモリユニットにアクセスする側面の実施形態について、構造的特徴および/または方法に特有の用語を用いて説明してきたが、本願の主題は記載された具体的な特徴または方法に必然的に限定されるものではないことが理解されよう。むしろ、これらの具体的な特徴および方法は、例示的な実施形態として開示され、説明されているものである。

Claims (15)

  1. 流体吐出ダイであって:
    流体の液滴を吐出する複数のノズルと;
    行列の形に配列された複数のメモリユニットを有するメモリバンクと、この行列が複数の行および複数の列を有することと;および
    複数のメモリユニットに共通するバンク選択トランジスタとを含み、ここでバンク選択トランジスタはバンク選択信号に基づいて複数のメモリユニットのうちのメモリユニットに対するアクセスを促進する、流体吐出ダイ。
  2. 複数のメモリユニットの各々のメモリユニットは、電気的にプログラム可能なリードオンリーメモリ(EM)メモリユニットである、請求項1の流体吐出ダイ。
  3. メモリバンクは第二の行列の形に配列された第二の複数のメモリユニットを含み、ここでシステムは第二の複数のメモリユニットに共通する第二のバンク選択トランジスタを含み、そして第二のバンク選択トランジスタはバンク選択信号を受信し、バンク選択信号に基づいて第二の複数のメモリユニットのうちのメモリユニットに対するアクセスを促進する、請求項1の流体吐出ダイ。
  4. 複数のメモリユニットのうちのメモリユニットは、そのメモリユニットを有する行によって行選択信号が受信され、そのメモリユニットを有する列によって列選択信号が受信され、そしてバンク選択トランジスタがバンク選択信号を受信した場合にアクセス可能とされる、請求項1の流体吐出ダイ。
  5. 流体カートリッジであって:
    流体を格納する流体リザーバと;
    流体リザーバに結合された流体吐出ダイとを含み、流体吐出ダイが:
    流体の液滴を吐出する複数のノズルと;
    複数の電気的にプログラム可能なリードオンリーメモリ(EM)バンクとを含み、ここで各々のEMバンクが:
    行列の形に配列された複数のEMメモリユニットと、この行列が複数の行および列を有することと;および
    複数のEMユニットに共通するバンク選択トランジスタとを含み、ここでバンク選択トランジスタはバンク選択信号を受信してEMバンク内のEMメモリユニットに対するアクセスを促進する、流体カートリッジ。
  6. 各々のEMメモリユニットは読み出しおよび書き込みを行うためにアクセス可能な浮遊ゲートトランジスタを含み、
    各々のEMバンクは:
    複数の列選択トランジスタと、ここで各々の列選択トランジスタは複数のEMメモリユニットのEMメモリユニットに対応しており列選択信号を受信すること;および
    複数の行選択トランジスタと、ここで各々の行選択トランジスタは行列の行に対応しており行選択信号を受信することを含み、そして
    各々のEMメモリユニットの浮遊ゲートトランジスタは、そのEMメモリユニットに対応する列選択トランジスタおよびそのEMメモリユニットを有する行に対応する行選択トランジスタに接続されている、請求項5の流体カートリッジ。
  7. バンク選択トランジスタは複数の行選択トランジスタの各々の行選択トランジスタに接続されている、請求項6の流体カートリッジ。
  8. バンク選択トランジスタは複数のEMメモリユニットの周囲に配置されている、請求項5の流体カートリッジ。
  9. 各々のEMバンクは:
    第二の行列の形に配列された第二の複数のEMメモリユニット;および
    第二の複数のEMメモリユニットの各々のEMメモリユニットに共通する第二のバンク選択トランジスタを含み、そして
    第二のバンク選択トランジスタはバンク選択信号をそのゲート端子で受信する、請求項5の流体カートリッジ。
  10. 読み出しおよび書き込みの少なくとも一方についてEMメモリユニットにアクセスするために、複数のEMメモリユニットの各々のEMメモリユニットに接続された識別(ID)ラインを含む、請求項5の流体カートリッジ。
  11. バンク選択信号を複数のEMバンクのバンク選択トランジスタに提供するバンク選択レジスタを含む、請求項5の流体カートリッジ。
  12. 行選択信号を複数のEMバンクの行選択トランジスタに提供するための行選択レジスタ、および列選択信号を複数のEMバンクの列選択トランジスタに提供するための列選択レジスタを含む、請求項6の流体カートリッジ。
  13. プリントカートリッジであって:
    印刷材料を格納するための印刷材料リザーバと;
    印刷材料リザーバに結合されたプリントヘッドを含み、プリントヘッドが:
    印刷材料を吐出するための複数のノズルと;
    複数の電気的にプログラム可能なリードオンリーメモリ(EM)バンクとを含み、ここで複数のEMバンクの各々のEMバンクが:
    行および列の形に配列された第一の複数のEMメモリユニットと;および
    EMメモリユニットに接続された行選択トランジスタおよび列選択トランジスタを介して第一の複数のEMメモリユニットの各々のEMメモリユニットに接続された第一のバンク選択トランジスタとを含み、ここで第一のバンク選択トランジスタはバンク選択信号を受信した際にEMメモリユニットのアクセスを促進する、プリントカートリッジ。
  14. EMメモリユニットにアクセスするために第一の複数のEMメモリユニット各々のEMメモリユニットに接続された識別(ID)ラインを含む、請求項13のプリントカートリッジ。
  15. 各々のEMバンクは:
    行および列の形に配列された第二の複数のEMメモリユニットと;および
    第二の複数のEMメモリユニットの各々のEMメモリユニットに接続された第二のバンク選択トランジスタとを含み、第二のバンク選択トランジスタがバンク選択信号を受信した場合に第二の複数のEMメモリユニットのうちのEMメモリユニットに対するアクセスを促進する、請求項13のプリントカートリッジ。
JP2019541159A 2017-01-31 2017-01-31 メモリバンク内のメモリユニットに対するアクセス Active JP6832441B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2017/015830 WO2018143940A1 (en) 2017-01-31 2017-01-31 Accessing memory units in a memory bank

Publications (2)

Publication Number Publication Date
JP2020506479A true JP2020506479A (ja) 2020-02-27
JP6832441B2 JP6832441B2 (ja) 2021-02-24

Family

ID=63040003

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019541159A Active JP6832441B2 (ja) 2017-01-31 2017-01-31 メモリバンク内のメモリユニットに対するアクセス

Country Status (9)

Country Link
US (2) US10889122B2 (ja)
EP (2) EP3554844B1 (ja)
JP (1) JP6832441B2 (ja)
KR (1) KR102262682B1 (ja)
CN (2) CN110267817B (ja)
BR (1) BR112019015681B1 (ja)
CL (1) CL2019002147A1 (ja)
RU (1) RU2748727C2 (ja)
WO (1) WO2018143940A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6832441B2 (ja) * 2017-01-31 2021-02-24 ヒューレット−パッカード デベロップメント カンパニー エル.ピー.Hewlett‐Packard Development Company, L.P. メモリバンク内のメモリユニットに対するアクセス
US11500791B2 (en) * 2020-12-10 2022-11-15 Micron Technology, Inc. Status check using chip enable pin

Family Cites Families (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5881181A (ja) * 1981-11-06 1983-05-16 Matsushita Electric Ind Co Ltd 感熱記録ヘツド
JP2504743B2 (ja) 1985-03-18 1996-06-05 日本電気株式会社 半導体記憶装置
JP2598081B2 (ja) 1988-05-16 1997-04-09 株式会社東芝 半導体メモリ
US5261050A (en) 1990-07-27 1993-11-09 Eastman Kodak Company Apparatus for processing a digital image for window width, level and curve shape
KR930011662B1 (ko) 1990-11-30 1993-12-16 현대전자산업 주식회사 카트리지를 이용한 lbp 시스팀
JP3375087B2 (ja) * 1991-10-21 2003-02-10 ローム株式会社 半導体記憶装置およびその記憶情報読出方法
US5537576A (en) 1993-06-23 1996-07-16 Dsp Semiconductors Ltd. Expandable memory for a digital signal processor including mapped first and second memory banks forming a continuous and contiguous address space
US5483265A (en) * 1994-01-03 1996-01-09 Xerox Corporation Minimization of missing droplets in a thermal ink jet printer by drop volume control
KR0145225B1 (ko) * 1995-04-27 1998-08-17 김광호 블럭 단위로 스트레스 가능한 회로
US6022094A (en) 1995-09-27 2000-02-08 Lexmark International, Inc. Memory expansion circuit for ink jet print head identification circuit
US5870347A (en) * 1997-03-11 1999-02-09 Micron Technology, Inc. Multi-bank memory input/output line selection
US6804250B2 (en) * 1998-02-24 2004-10-12 Canon Kabushiki Kaisha Data communication system and node, and method of using the system and the node
EP0999522B1 (en) * 1998-11-06 2008-04-09 Canon Kabushiki Kaisha Image processing method, system and apparatus, and storage medium
CN1138636C (zh) 1998-11-09 2004-02-18 西尔弗布鲁克研究有限公司 用于打印机的打印机驱动程序及其驱动方法
AUPP702498A0 (en) * 1998-11-09 1998-12-03 Silverbrook Research Pty Ltd Image creation method and apparatus (ART77)
JP2000164736A (ja) * 1998-11-30 2000-06-16 Toshiba Corp 不揮発性半導体メモリ及びその製造方法
IT1310098B1 (it) * 1999-07-12 2002-02-11 Olivetti Lexikon Spa Testina di stampa integrata.
US6459647B1 (en) 2000-02-08 2002-10-01 Alliance Semiconductor Split-bank architecture for high performance SDRAMs
US6585352B1 (en) * 2000-08-16 2003-07-01 Hewlett-Packard Development Company, L.P. Compact high-performance, high-density ink jet printhead
JP2002100688A (ja) * 2000-09-22 2002-04-05 Oki Electric Ind Co Ltd 不揮発性半導体メモリの製造方法
US6543883B1 (en) * 2001-09-29 2003-04-08 Hewlett-Packard Company Fluid ejection device with drive circuitry proximate to heating element
US7311385B2 (en) 2003-11-12 2007-12-25 Lexmark International, Inc. Micro-fluid ejecting device having embedded memory device
KR100541819B1 (ko) * 2003-12-30 2006-01-10 삼성전자주식회사 스타트 프로그램 전압을 차등적으로 사용하는 불휘발성반도체 메모리 장치 및 그에 따른 프로그램 방법
US7278703B2 (en) * 2004-04-19 2007-10-09 Hewlett-Packard Development Company, L.P. Fluid ejection device with identification cells
US7497536B2 (en) * 2004-04-19 2009-03-03 Hewlett-Packard Development Company, L.P. Fluid ejection device
US7401875B2 (en) 2004-07-09 2008-07-22 Texas Instruments Incorporated Inkjet printhead incorporating a memory array
EP1825433A4 (en) 2004-11-23 2010-01-06 Efficient Memory Technology METHOD AND APPARATUS FOR MULTIPLE INTERLAYING ADDRESSING INTERLACES OF PAGINATED MEMORIES AND INTELLIGENT MEMORY BANKS
US8443162B2 (en) 2005-01-21 2013-05-14 Qualcomm Incorporated Methods and apparatus for dynamically managing banked memory
WO2009076396A1 (en) * 2007-12-10 2009-06-18 E. I. Du Pont De Nemours And Company Multicolor electronic devices and processes of forming the same by printing
US8120985B2 (en) 2008-03-12 2012-02-21 Qimonda Ag Multi-bank memory device method and apparatus
PT2263146E (pt) 2008-03-14 2013-06-04 Hewlett Packard Development Co Acesso seguro a uma memória de cartucho de fluido
US8161356B2 (en) 2008-03-28 2012-04-17 Intel Corporation Systems, methods, and apparatuses to save memory self-refresh power
JP5261003B2 (ja) 2008-03-31 2013-08-14 ローム株式会社 半導体記憶装置
US7815273B2 (en) * 2008-04-01 2010-10-19 Hewlett-Packard Development Company, L.P. Fluid ejection device
KR20100116493A (ko) * 2009-04-22 2010-11-01 삼성전자주식회사 비트 라인 저항을 보상하는 가변 저항 메모리 장치
WO2013019186A1 (en) 2011-07-29 2013-02-07 Hewlett-Packard Development Company, L.P. Printer
CN103129185B (zh) 2011-12-05 2016-04-06 珠海天威技术开发有限公司 数据存储装置及其数据访问方法、成像设备
US9252149B2 (en) * 2012-04-30 2016-02-02 Hewlett-Packard Development Company, L.P. Device including active floating gate region area that is smaller than channel area
US9919517B2 (en) 2014-01-17 2018-03-20 Hewlett-Packard Development Company, L.P. Addressing an EPROM on a printhead
HUE048477T2 (hu) 2014-01-31 2020-07-28 Hewlett Packard Development Co Háromdimenziós címzés törölhetõ és programozható csak olvasható tárolóhoz
ES2732192T3 (es) 2014-02-28 2019-11-21 Rhodia Operations Proceso para la preparación de sílice modificada, sílice modificada y sus usos, en particular para el refuerzo de polímeros
KR102225989B1 (ko) * 2014-03-04 2021-03-10 삼성전자주식회사 불휘발성 메모리 시스템 및 그것의 동작 방법
US9953991B2 (en) * 2014-03-14 2018-04-24 Hewlett-Packard Development Company, L.P. EPROM cell with modified floating gate
KR102159258B1 (ko) * 2014-04-04 2020-09-23 삼성전자 주식회사 메모리 장치 및 상기 메모리 장치의 동작 방법
CN204130178U (zh) 2014-06-11 2015-01-28 珠海艾派克微电子有限公司 一种芯片和墨盒
WO2016014082A1 (en) * 2014-07-25 2016-01-28 Hewlett-Packard Development Company, L.P. Printhead with a number of memristor cells and a number of firing cells coupled to a shared fire line
CN106716542B (zh) 2014-07-30 2021-01-26 惠普发展公司,有限责任合伙企业 分离存储器组
JP6832441B2 (ja) * 2017-01-31 2021-02-24 ヒューレット−パッカード デベロップメント カンパニー エル.ピー.Hewlett‐Packard Development Company, L.P. メモリバンク内のメモリユニットに対するアクセス

Also Published As

Publication number Publication date
CN112976813B (zh) 2022-10-04
CL2019002147A1 (es) 2019-11-22
US11370223B2 (en) 2022-06-28
CN110267817A (zh) 2019-09-20
US20210070057A1 (en) 2021-03-11
US10889122B2 (en) 2021-01-12
RU2748727C2 (ru) 2021-05-31
CN112976813A (zh) 2021-06-18
BR112019015681B1 (pt) 2023-10-31
CN110267817B (zh) 2021-01-29
BR112019015681A2 (pt) 2020-04-07
WO2018143940A1 (en) 2018-08-09
RU2019124016A3 (ja) 2021-03-02
US20190366727A1 (en) 2019-12-05
RU2019124016A (ru) 2021-03-02
EP3554844B1 (en) 2023-03-22
EP3554844A4 (en) 2020-07-15
EP3554844A1 (en) 2019-10-23
EP4147874A1 (en) 2023-03-15
KR20190102045A (ko) 2019-09-02
JP6832441B2 (ja) 2021-02-24
KR102262682B1 (ko) 2021-06-08

Similar Documents

Publication Publication Date Title
US10081178B2 (en) Addressing an EPROM
AU2021206879B2 (en) Selectors for nozzles and memory elements
US11518177B2 (en) Disposing memory banks and select register
US9138990B2 (en) Fluid ejection device
US11370223B2 (en) Accessing memory units in a memory bank
US20200031116A1 (en) Input control signals propagated over signal paths
US9776397B2 (en) Addressing an EPROM on a printhead
US7887150B2 (en) Controlling fire signals
US10556445B2 (en) Printhead assemblies
NZ755644B2 (en) Selectors for nozzles and memory elements

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190729

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200929

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201224

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210119

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210201

R150 Certificate of patent or registration of utility model

Ref document number: 6832441

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D02