JP2016048728A - 導電性ポスト、及び、導電性ポストを用いた積層基板の製造方法 - Google Patents

導電性ポスト、及び、導電性ポストを用いた積層基板の製造方法 Download PDF

Info

Publication number
JP2016048728A
JP2016048728A JP2014173112A JP2014173112A JP2016048728A JP 2016048728 A JP2016048728 A JP 2016048728A JP 2014173112 A JP2014173112 A JP 2014173112A JP 2014173112 A JP2014173112 A JP 2014173112A JP 2016048728 A JP2016048728 A JP 2016048728A
Authority
JP
Japan
Prior art keywords
conductive post
substrate
conductive
solder
post
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2014173112A
Other languages
English (en)
Japanese (ja)
Inventor
卓 小宮山
Suguru Komiyama
卓 小宮山
真大 小澤
Masahiro Ozawa
真大 小澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP2014173112A priority Critical patent/JP2016048728A/ja
Priority to CN201520608976.7U priority patent/CN205122571U/zh
Publication of JP2016048728A publication Critical patent/JP2016048728A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched

Landscapes

  • Combinations Of Printed Boards (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
JP2014173112A 2014-08-27 2014-08-27 導電性ポスト、及び、導電性ポストを用いた積層基板の製造方法 Pending JP2016048728A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2014173112A JP2016048728A (ja) 2014-08-27 2014-08-27 導電性ポスト、及び、導電性ポストを用いた積層基板の製造方法
CN201520608976.7U CN205122571U (zh) 2014-08-27 2015-08-13 导电柱

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014173112A JP2016048728A (ja) 2014-08-27 2014-08-27 導電性ポスト、及び、導電性ポストを用いた積層基板の製造方法

Publications (1)

Publication Number Publication Date
JP2016048728A true JP2016048728A (ja) 2016-04-07

Family

ID=55578152

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014173112A Pending JP2016048728A (ja) 2014-08-27 2014-08-27 導電性ポスト、及び、導電性ポストを用いた積層基板の製造方法

Country Status (2)

Country Link
JP (1) JP2016048728A (zh)
CN (1) CN205122571U (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018186204A (ja) * 2017-04-26 2018-11-22 富士通株式会社 高周波モジュール、無線装置、及び高周波モジュールの製造方法
WO2019053840A1 (ja) * 2017-09-14 2019-03-21 新電元工業株式会社 電子モジュール及び電子モジュールの製造方法
KR20190092404A (ko) 2016-12-19 2019-08-07 타츠타 전선 주식회사 패키지 기판 및 패키지 기판의 제조 방법
JP2020014189A (ja) * 2018-07-18 2020-01-23 サムソン エレクトロ−メカニックス カンパニーリミテッド. パッケージ基板及びこれを含むチップパッケージ
JP6927541B1 (ja) * 2020-10-06 2021-09-01 公立大学法人 富山県立大学 ピン配列装置、ピン配列用アレイ体及びピン配列方法
WO2023054193A1 (ja) * 2021-09-29 2023-04-06 京セラ株式会社 配線基板
JP7448771B2 (ja) 2019-10-10 2024-03-13 澁谷工業株式会社 導電性部材の搭載装置
JP7479404B2 (ja) 2019-06-19 2024-05-08 インターナショナル・ビジネス・マシーンズ・コーポレーション 低温デバイスの熱化のための極低温包装

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6097656A (ja) * 1983-10-31 1985-05-31 Matsushita Electric Works Ltd 混成集積回路の実装方法
JPH0189752U (zh) * 1988-12-08 1989-06-13
JPH0652722A (ja) * 1992-07-29 1994-02-25 Tokyo Electric Co Ltd 電子機器用被覆付き電線
JPH06188355A (ja) * 1992-08-07 1994-07-08 Internatl Business Mach Corp <Ibm> 電子相互接続の製作方法
JPH09307053A (ja) * 1996-05-15 1997-11-28 Furukawa Electric Co Ltd:The 半導体部品用リードピンおよびその製造方法
JP2001036224A (ja) * 1999-07-21 2001-02-09 Ngk Spark Plug Co Ltd 樹脂製配線基板及びその製造方法
JP2003234367A (ja) * 2002-02-07 2003-08-22 Nec Corp 半導体素子およびその製造方法並びに半導体装置およびその製造方法
JP2006245289A (ja) * 2005-03-03 2006-09-14 Casio Micronics Co Ltd 半導体装置及び実装構造体
JP2014090001A (ja) * 2012-10-29 2014-05-15 Fujitsu Ltd 電子部品、電子部品の製造方法及び電子装置の製造方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6097656A (ja) * 1983-10-31 1985-05-31 Matsushita Electric Works Ltd 混成集積回路の実装方法
JPH0189752U (zh) * 1988-12-08 1989-06-13
JPH0652722A (ja) * 1992-07-29 1994-02-25 Tokyo Electric Co Ltd 電子機器用被覆付き電線
JPH06188355A (ja) * 1992-08-07 1994-07-08 Internatl Business Mach Corp <Ibm> 電子相互接続の製作方法
JPH09307053A (ja) * 1996-05-15 1997-11-28 Furukawa Electric Co Ltd:The 半導体部品用リードピンおよびその製造方法
JP2001036224A (ja) * 1999-07-21 2001-02-09 Ngk Spark Plug Co Ltd 樹脂製配線基板及びその製造方法
JP2003234367A (ja) * 2002-02-07 2003-08-22 Nec Corp 半導体素子およびその製造方法並びに半導体装置およびその製造方法
JP2006245289A (ja) * 2005-03-03 2006-09-14 Casio Micronics Co Ltd 半導体装置及び実装構造体
JP2014090001A (ja) * 2012-10-29 2014-05-15 Fujitsu Ltd 電子部品、電子部品の製造方法及び電子装置の製造方法

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210132237A (ko) 2016-12-19 2021-11-03 타츠타 전선 주식회사 패키지 기판 및 패키지 기판의 제조 방법
KR20190092404A (ko) 2016-12-19 2019-08-07 타츠타 전선 주식회사 패키지 기판 및 패키지 기판의 제조 방법
JP2018186204A (ja) * 2017-04-26 2018-11-22 富士通株式会社 高周波モジュール、無線装置、及び高周波モジュールの製造方法
JPWO2019053840A1 (ja) * 2017-09-14 2019-11-07 新電元工業株式会社 電子モジュール及び電子モジュールの製造方法
WO2019053840A1 (ja) * 2017-09-14 2019-03-21 新電元工業株式会社 電子モジュール及び電子モジュールの製造方法
US11437298B2 (en) 2017-09-14 2022-09-06 Shindengen Electric Manufacturing Co., Ltd. Electronic module and method for manufacturing electronic module
JP2020014189A (ja) * 2018-07-18 2020-01-23 サムソン エレクトロ−メカニックス カンパニーリミテッド. パッケージ基板及びこれを含むチップパッケージ
JP7318169B2 (ja) 2018-07-18 2023-08-01 サムソン エレクトロ-メカニックス カンパニーリミテッド. パッケージ基板及びこれを含むチップパッケージ
JP7479404B2 (ja) 2019-06-19 2024-05-08 インターナショナル・ビジネス・マシーンズ・コーポレーション 低温デバイスの熱化のための極低温包装
JP7448771B2 (ja) 2019-10-10 2024-03-13 澁谷工業株式会社 導電性部材の搭載装置
JP6927541B1 (ja) * 2020-10-06 2021-09-01 公立大学法人 富山県立大学 ピン配列装置、ピン配列用アレイ体及びピン配列方法
WO2022075177A1 (ja) * 2020-10-06 2022-04-14 公立大学法人富山県立大学 ピン配列装置、ピン配列用アレイ体及びピン配列方法
JP2022061439A (ja) * 2020-10-06 2022-04-18 公立大学法人 富山県立大学 ピン配列装置、ピン配列用アレイ体及びピン配列方法
WO2023054193A1 (ja) * 2021-09-29 2023-04-06 京セラ株式会社 配線基板

Also Published As

Publication number Publication date
CN205122571U (zh) 2016-03-30

Similar Documents

Publication Publication Date Title
JP2016048728A (ja) 導電性ポスト、及び、導電性ポストを用いた積層基板の製造方法
JP4137112B2 (ja) 電子部品の製造方法
US7053491B2 (en) Electronic assembly having composite electronic contacts for attaching a package substrate to a printed circuit board
US10813209B2 (en) Multilayer substrate, electronic device, and a method for manufacturing a multilayer substrate
JP2005095977A (ja) 回路装置
JP2007305774A (ja) 電子部品内蔵基板及びその製造方法
CN107154388B (zh) 半导体封装件及其制造方法
JP2016032033A (ja) 積層基板の製造方法
JP2014525689A (ja) クワッドフラットノーリードパッケージ体をパッケージングする方法、及びパッケージ体
TW201247071A (en) Wiring board and method of manufacturing the same
JP2006339174A (ja) 半導体装置
JP2021022674A (ja) 配線基板及び配線基板の製造方法
JP3198331U (ja) 表面実装用ジャンパーチップ及び積層基板
CN107079588B (zh) 印刷基板、印刷基板的制造方法以及导电性部件的接合方法
JP5860256B2 (ja) 配線基板
JP4940662B2 (ja) はんだバンプ、はんだバンプの形成方法及び半導体装置
JP5672769B2 (ja) 半導体装置及びその製造方法
JP2011061179A (ja) 印刷回路基板及び印刷回路基板の製造方法
JP2008218552A (ja) 電子部品の実装基板および実装方法
US7944051B2 (en) Semiconductor device having external connection terminals and method of manufacturing the same
WO2017110136A1 (ja) 電子部品の実装構造、電子部品および電子部品の実装構造の形成方法
TWI420989B (zh) 印刷電路板及其製造方法
JP2004055958A (ja) ピン付き配線基板およびこれを用いた電子装置
CN205122570U (zh) 表面安装用跳线芯片及层叠基板
US20080079128A1 (en) Lead frame type stack package and method o fabricating the same

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160202

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20161222

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170110

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170307

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170926

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20180320