JP2011238899A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
JP2011238899A
JP2011238899A JP2011035949A JP2011035949A JP2011238899A JP 2011238899 A JP2011238899 A JP 2011238899A JP 2011035949 A JP2011035949 A JP 2011035949A JP 2011035949 A JP2011035949 A JP 2011035949A JP 2011238899 A JP2011238899 A JP 2011238899A
Authority
JP
Japan
Prior art keywords
conductivity type
layer
type impurity
region
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011035949A
Other languages
English (en)
Other versions
JP6005903B2 (ja
Inventor
Yuji Watanabe
祐司 渡辺
Masanori Fukui
正紀 福井
Yoshiki Miyakoshi
宜樹 宮腰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shindengen Electric Manufacturing Co Ltd
Original Assignee
Shindengen Electric Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shindengen Electric Manufacturing Co Ltd filed Critical Shindengen Electric Manufacturing Co Ltd
Priority to JP2011035949A priority Critical patent/JP6005903B2/ja
Priority to CN201110091688.5A priority patent/CN102222619B/zh
Publication of JP2011238899A publication Critical patent/JP2011238899A/ja
Application granted granted Critical
Publication of JP6005903B2 publication Critical patent/JP6005903B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electrodes Of Semiconductors (AREA)

Abstract

【課題】ガードリングの数を減らしたりガードリングの深さを浅くしたりすることなくガードリング領域の幅を狭くすることが可能で、かつ、ガードリングを形成するために複雑で時間のかかる工程を必要とすることのない半導体装置の製造方法を提供する。
【解決手段】半導体基体110のガードリング領域GRに、n型不純物拡散領域120の上方から第2マスクM1を介して多量のp型不純物を選択的に導入した後、p型不純物を半導体基体110内部に熱拡散させることにより、平面で見ればn型不純物拡散領域120内に、かつ、断面で見ればn型不純物拡散領域120の下面よりも深くp型不純物拡散領域122が形成された構造を有するガードリング124を形成する。
【選択図】図2

Description

本発明は、半導体装置の製造方法に関する。
パワーMOSFET、IGBTなどの電力用の半導体装置においては、能動領域を囲むガードリング領域に複数のガードリングが形成されている(例えば、特許文献1参照。)。
図8は、従来の半導体装置の製造方法を説明するために示す図である。図8(a)〜図8(c)は各工程図である。なお、図8中、符号920’は、半導体基体910の表面にp型不純物が導入された領域を示す。
従来の半導体装置の製造方法は、図8に示すように、半導体基体910のガードリング領域GRに、開口部Oを有するマスクMを形成する第1工程(図8(a)参照。)と、当該開口部Oからp型不純物を導入した後、p型不純物を半導体基体910中に熱拡散させて複数のガードリング920を形成する第2工程(図8(b)及び図8(c)参照。)とをこの順序で含む。従来の半導体装置の製造方法によれば、開口部Oからp型不純物を導入した後、p型不純物を半導体基体910中に熱拡散させるという比較的簡単な工程で、ガードリング領域GRに複数のガードリング920が形成された半導体装置900を製造することが可能となる。
ところで、産業界においては、電力用の半導体装置の性能をできるだけ高くするため、能動領域の面積比率をできるだけ高くしたいという要求がある。そこで、このような要求に応えるため、ガードリング領域の幅を狭くすることにより、能動領域の面積比率を高くすることが考えられる。しかしながら、このような場合であっても、ガードリングの数を減らしたりガードリングの深さを浅くしたりすると耐圧が低下してしまうため、ガードリングの数を減らしたりガードリングの深さを浅くしたりすることなく、ガードリング領域の幅を狭くする必要がある。
このようなことを実現するための技術として、ガードリング領域に幅の狭い溝を形成し、その溝の中にp型不純物を含有する半導体材料を埋め込む方法がある(例えば、特許文献2参照。)。
特開2003−133556号公報 特開2004−39655号公報
しかしながら、特許文献2に記載の方法によれば、ガードリング領域に幅の狭い溝を形成する工程と、溝の中にp型不純物を含有する半導体材料を埋め込む工程という複雑で時間のかかる工程が必要となるという問題がある。
そこで、本発明は、上記した問題を解決するためになされたもので、ガードリングの数を減らしたりガードリングの深さを浅くしたりすることなくガードリング領域の幅を狭くすることが可能で、かつ、ガードリングを形成するために複雑で時間のかかる工程を必要とすることのない半導体装置の製造方法を提供することを目的とする。
[1]本発明の半導体装置の製造方法は、半導体基体のガードリング領域に複数のガードリングが形成された半導体装置を製造する半導体装置の製造方法であって、前記半導体基体の前記ガードリング領域に、第1マスクを介して第1導電型不純物を選択的に導入した後、第1導電型不純物を前記半導体基体内部に熱拡散させて第1導電型不純物拡散領域を形成する第1工程と、前記半導体基体の前記ガードリング領域に、第1導電型不純物拡散領域の上方から第2マスクを介して、前記第1工程において導入した第1導電型不純物よりも多量の第2導電型不純物を選択的に導入した後、第2導電型不純物を前記半導体基体内部に熱拡散させることにより、前記ガードリングとして、平面で見れば前記第1導電型不純物拡散領域内に、かつ、断面で見れば前記第1導電型不純物拡散領域の下面よりも深く第2導電型不純物拡散領域が形成された構造を有するガードリングを形成する第2工程とをこの順序で含むことを特徴とする。
このため、本発明の半導体装置の製造方法によれば、第2工程においては、半導体基体のガードリング領域に、第1導電型不純物拡散領域の上方から第2導電型不純物を選択的に導入し、これを熱拡散させることとしているため、平面で見れば第1導電型不純物拡散領域内に、かつ、断面で見れば第1導電型不純物拡散領域の下面よりも深く第2導電型不純物拡散領域が形成された構造を有するガードリングを形成することが可能となる。これは、第1導電型不純物拡散領域内における第1導電型不純物の濃度プロファイルに起因して、第2導電体不純物の縦方向の拡散よりも第2導電体不純物の横方向の拡散が強く抑制されることによる。このことは、発明者の実験によっても確かめられている。その結果、同一深さのガードリングを形成したとしても、従来の半導体装置の製造方法(図8参照。)の場合よりもガードリングの幅を狭くすることが可能となる。また、本発明の半導体装置の製造方法によれば、ガードリングを形成するために複雑で時間のかかる工程を必要とすることもない。
従って、本発明の半導体装置の製造方法は、ガードリングの数を減らしたりガードリングの深さを浅くしたりすることなくガードリング領域の幅を狭くすることが可能で、かつ、ガードリングを形成するために複雑で時間のかかる工程を必要とすることのない半導体装置の製造方法となる。
[2]本発明の半導体装置の製造方法においては、前記第1工程において導入する第1導電型不純物の量をA1とし、前記第2工程において導入する第2導電型不純物の量をA2としたとき、「2×A1≦A2≦10×A1」の関係を満たすことが好ましい。
「2×A1≦A2≦10×A1」の関係を満たすことが好ましい理由は、「A2<2×A1」の関係を満たす場合には、第2導電型不純物の量が少なすぎて、安定してガードリングを形成することができない場合があるからである。一方、「A2>10×A1」の関係を満たす場合には、第2導電型不純物の量が多すぎて、幅の狭いガードリングを形成することが困難となる場合があるからである。この観点から言えば、「3×A1≦A2≦7×A1」の関係を満たすことがより一層好ましい。
[3]本発明の半導体装置の製造方法においては、前記第1導電型不純物拡散領域の深さd1とし、前記第2導電型不純物拡散領域の深さd2としたとき、「1.2×d1≦d2≦2.0×d1」の関係を満たすことが好ましい。
「1.2×d1≦d2≦2.0×d1」の関係を満たすことが好ましい理由は、「d2<1.2×d1」の関係を満たす場合には、安定してガードリングを形成することができない場合があるからである。一方、「d2>2.0×d1」の関係を満たす場合には、第1導電体不純物拡散領域の大きさに比べて第2導電体不純物の拡散距離が長くなるため、第1導電型不純物拡散領域によって第2導電体不純物の横方向の拡散を抑制する効果が得られなくなる場合があるからである。
[4]本発明の半導体装置の製造方法においては、前記第1導電型不純物の拡散係数D1及び前記第2導電型不純物の拡散係数D2は、第2工程の熱拡散を実施する温度において、「D1<D2」の関係を満たすことが好ましい。
このような方法とすることにより、第2工程を実施することで、平面で見れば第1導電型不純物拡散領域120内に、かつ、断面で見れば第1導電型不純物拡散領域120の下面よりも深く第2導電型不純物拡散領域122が形成された構造を有するガードリング124を形成することが可能となる。
[5]本発明の半導体装置の製造方法においては、前記第2マスクとして、前記第1工程で用いた前記第1マスクをそのまま用いることが好ましい。
このような方法とすることにより、高い生産性でガードリングを形成することが可能となる。
[6]本発明の半導体装置の製造方法においては、前記半導体装置は、前記ガードリング領域に囲まれた能動領域に形成されたトランジスタを備える半導体装置であり、前記トランジスタは、第1導電型不純物を第1基準濃度で含む基準濃度層及び当該基準濃度層の下面に設けられ前記第1基準濃度よりも低い濃度で前記第1導電型不純物を含む低濃度層から構成されるドリフト層と、前記基準濃度層の上面にゲート絶縁膜を介して形成されたゲート電極と、前記基準濃度層の表面において、該ゲート電極のそれぞれの端部の近傍に設けられ、前記第1基準濃度よりも高い濃度の第1導電型不純物を含む一対の第1導電型半導体領域と、当該第1導電型半導体領域各々を囲み、第2導電型不純物を第2基準濃度で含む一対のベース領域と、前記第1導電型半導体領域及び前記ベース領域に電気的に接続された第1電極と、該ベース領域の下部における前記基準濃度層内に設けられ、前記第2基準濃度より低い濃度の第2導電型不純物を含む空乏層伸長領域とを有し、前記空乏層伸長領域が、当該空乏層伸長領域の下面が前記低濃度層及び前記基準濃度層の界面位置より深く、かつ、前記低濃度層に入り込んで形成されている半導体装置であって、前記トランジスタは、前記第1導電型の不純物を含む低濃度層とから構成される半導体基板を準備する半導体基板準備工程と、前記低濃度層の不純物濃度より高い第1基準濃度により、第1導電型の不純物を前記低濃度層へ注入し、熱拡散して基準濃度層とすることで、該基準濃度層及び前記低濃度層からなるドリフト層を形成するドリフト層形成工程と、第2導電型の不純物を、前記基準濃度層における一定間隔離れた領域に注入し、空乏層伸長領域を形成する空乏層伸長領域形成工程と、前記空乏層伸長領域に注入された第2導電型の不純物を活性化するための熱拡散を行う熱拡散工程と、前記半導体基板上に酸化膜を形成した後にポリシリコン層を堆積し、前記空乏層伸長領域間にゲートパターンを形成するゲートパターン形成工程と、前記ゲートパターンをベース領域を形成するためのマスクとし、前記空乏層伸長領域より高い濃度の第2基準濃度により、第2導電型の不純物を注入し、熱拡散を行いベース領域を形成するベース領域形成工程と、前記ゲートパターンを第1導電型半導体領域を形成するためのマスクとして用い、第1導電型の不純物を前記第1基準濃度より高い濃度により、前記ベース領域内へ注入し、熱拡散を行い第1導電型半導体領域を形成する第1導電型半導体領域形成工程とを実施することにより製造されるトランジスタであり、前記ドリフト層形成工程において、前記第1工程を実施し、前記空乏層伸長領域形成工程において、前記第2工程を実施することが好ましい。
上記のような構造を有するトランジスタ(この場合MOSFET)を備える半導体装置は、半導体装置のオン抵抗を増加させることなく半導体装置を微細化することが可能で、かつ、良好な耐圧特性を有する半導体装置である(国際公開第WO2008/069309号パンフレット参照。)。
このように優れた半導体装置を製造する際に、上記のような方法を採用することによって、ドリフト領域形成工程で第1導電型不純物拡散領域を形成し、その後の空乏層伸長領域形成工程で、第1導電型不純物拡散領域の上方から第2導電型不純物を選択的に導入し、これを熱拡散させることが可能となるため、ガードリングの数を減らしたりガードリングの深さを浅くしたりすることなくガードリング領域の幅を狭くすることが可能な本発明のガードリング構造を特別な工程を付加することなく作り込むことができる。
なお、上記のような半導体装置は、上記のような優れた特徴を有する反面、空乏層伸長領域を比較的深く形成する必要が生じるため、従来の半導体装置の製造方法(図8参照。)を参照して、この空乏層伸長領域を形成する空乏層伸長領域形成工程でガードリング層を作り込むこととした場合には、深いガードリングを形成できる反面、それに応じてガードリングの幅が広くなるため、ガードリング領域の幅を狭くすることが困難となる。これに対して、本発明の半導体装置の製造方法によれば、上記のような方法とすることにより、ガードリングの数を減らしたりガードリングの深さを浅くしたりすることなくガードリング領域の幅を狭くすることが可能となるため、特に大きな効果が得られる。
[7]本発明の半導体装置の製造方法においては、前記トランジスタが、MOSFETであり、前記第1導電型の不純物を含む低濃度層を含む半導体基板が、第1導電型の不純物を所定濃度で含むドレイン層と、該ドレイン層の上面に設けられ、前記所定濃度よりも低い濃度で前記第1導電型の不純物を含む低濃度層とから構成される半導体基板であってもよい。
[8]本発明の半導体装置の製造方法においては、前記トランジスタが、IGBTであり、前記第1導電型の不純物を含む低濃度層を含む半導体基板が、第2導電型の不純物を含むコレクタ層と、該コレクタ層の上面に設けられ、前記第1導電型の不純物を含む低濃度層とから構成される半導体基板であってもよい。
[9]本発明の半導体装置の製造方法においては、前記トランジスタが、IGBTであり、前記第1導電型の不純物を含む低濃度層を含む半導体基板が、前記低濃度層から構成される半導体基板であり、前記低濃度層の下面にバリアメタル層を形成する工程をさらに有してもよい。
実施形態1に係る半導体装置の製造方法を説明するために示す図である。 実施形態1に係る半導体装置の製造方法を説明するために示す図である。 実施形態2における半導体装置200の断面図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 実施形態2に係る半導体装置の製造方法における工程図である。 半導体装置200の特性を示す図である。 変形例1における半導体装置200aの断面図である。 変形例2における半導体装置200bの断面図である。 従来の半導体装置の製造方法を説明するために示す図である。
以下、本発明の半導体装置の製造方法について、図に示す実施の形態に基づいて説明する。
[実施形態1]
1.実施形態1に係る半導体装置の製造方法
図1及び図2は、実施形態1に係る半導体装置の製造方法を説明するために示す図である。図1(a)〜図1(c)及び図2(a)〜図2(c)は各工程図である。なお、図1(b)中、符号120’はn型不純物導入領域を示し、図1(c)中、符号121は酸化膜を示し、図2(a)中、符号122’はp型不純物導入領域を示す。
実施形態1に係る半導体装置の製造方法は、図1及び図2に示すように、半導体基体110における能動領域ARに形成された複数のMOSFET(図示せず。)と、能動領域ARを囲むガードリング領域GRに形成された複数のガードリング124とを備える半導体装置100を製造する半導体装置の製造方法であり、以下の工程をこの順序で含む。以下、工程に沿って実施形態1に係る半導体装置の製造方法を詳細に説明する。能動領域ARには、例えばパワーMOSFETが形成されている。
1.第1工程
まず、半導体基体110のガードリング領域GRに、第1開口部Oを有する第1マスクM1を形成する(図1(a)参照。)。
半導体基体110としては、例えば、n型シリコン単結晶基板(厚さ:100〜400μm、不純物濃度:1×1019cm−3〜1×1020cm−3)上にn型エピタキシャル層(厚さ:5〜50μm、不純物濃度:1×1014cm−3〜10×1016cm−3)が積層体された半導体基体を用いる。第1マスクM1としては例えば、幅5μmの第1開口部Oがガードリング領域GRにおいて配列ピッチ26μmで3列配列され、厚さ0.8μmの酸化膜からなるマスクを用いる。
次に、第1マスクM1を介してn型不純物(第1導電型不純物)としてのリン(P)を、イオン注入法により、ドーズ量5×1012cm−2の条件で導入して、n型不純物導入領域120’を形成する(図1(b)参照。)。
その後、半導体基体110を1150℃で10時間熱処理することにより、n型不純物を半導体基体110中に熱拡散させてn型不純物拡散領域(第1導電型不純物拡散領域)120を形成する(図1(c)参照。)。
形成されたn型不純物拡散領域120は例えば、幅11μm、深さ2〜8μm、表面不純物濃度3×1015cm−3〜3×1016cm−3である。
2.第2工程
次に、n型不純物拡散領域120の上方から第1マスクM1を介して、第1工程において導入したn型不純物よりも多量のp型不純物(第2導電型不純物(ホウ素イオン)、ドーズ量2.5×1013cm−2)を、イオン注入法により導入する(図2(a)参照。)。
その後、半導体基体110を1200℃で8時間熱処理することにより、p型不純物を半導体基体110中に熱拡散させることにより、ガードリング124を形成する(図2(b)及び図2(c)参照。)。ガードリング124は、平面で見ればn型不純物拡散領域120内に、かつ、断面で見ればn型不純物拡散領域120の下面よりも深くp型不純物拡散領域122が形成された構造を有する。p型不純物拡散領域122は例えば、深さ4〜12μm、幅8μm、表面不純物濃度1×1016cm−3〜3×1017cm−3である。
2.実施形態1に係る半導体装置の製造方法の効果
実施形態1に係る半導体装置の製造方法によれば、第2工程においては、半導体基体110のガードリング領域GRに、第1導電型不純物拡散領域120の上方から第2導電型不純物を選択的に導入し、これを熱拡散させることとしているため、平面で見れば第1導電型不純物拡散領域120内に、かつ、断面で見れば第1導電型不純物拡散領域120の下面よりも深く第2導電型不純物拡散領域122が形成された構造を有するガードリング124を形成することが可能となる。その結果、同一深さのガードリングを形成したとしても、従来の半導体装置の製造方法(図8参照。)の場合よりもガードリングの幅を狭くすることが可能となる。また、実施形態1に係る半導体装置の製造方法によれば、ガードリングを形成するために複雑で時間のかかる工程を必要とすることもない。
従って、本発明の半導体装置の製造方法は、ガードリングの数を減らしたりガードリングの深さを浅くしたりすることなくガードリング領域の幅を狭くすることが可能で、かつ、ガードリングを形成するために複雑で時間のかかる工程を必要とすることのない半導体装置の製造方法となる。
また、実施形態1に係る半導体装置の製造方法によれば、第1工程において導入するn型不純物のドーズ量A1と、第2工程において導入するp型不純物のドーズ量A2とが「2×A1≦A2≦10×A1」の関係を満たすため、幅の狭いガードリングを安定して形成することが可能となる。
また、実施形態1に係る半導体装置の製造方法によれば、n型不純物拡散領域120の深さd1とし、p型不純物拡散領域122の深さd2としたとき、「1.2×d1≦d2≦2.0×d1」の関係を満たすため、幅の狭いガードリングを安定して形成することが可能となる。
また、実施形態1に係る半導体装置の製造方法によれば、n型不純物の拡散係数D1及びp型不純物の拡散係数D2は、第2工程の熱拡散を実施する温度において、「D1<D2」の関係を満たすため、第2工程を実施することで、平面で見ればn型不純物拡散領域120内に、かつ、断面で見ればn型不純物拡散領域120の下面よりも深くp型不純物拡散領域122が形成された構造を有するガードリング124を形成することが可能となる。
また、実施形態1に係る半導体装置の製造方法においては、p型不純物拡散領域122を形成するための第2マスクとして、第1工程で用いた第1マスクM1をそのまま用いるため、高い生産性でガードリングを形成することが可能となる。
[実施形態2]
1.半導体装置200の構成
図3は、実施形態2に係る半導体装置200の断面図である。
実施形態2に係る半導体装置200は、図3に示すように、能動領域ARに形成された複数のMOSFET(電界効果型トランジスタ)10と、ガードリング領域GRに形成された複数(この場合3列)のガードリング44とを備える。
MOSFET10は、図3に示すように第1導電型不純物としてのn型不純物を所定の第1基準濃度で含む基準濃度層4及び当該基準濃度層4に比較して低濃度のn型不純物を含む低濃度層3からなるドリフト層5と、基準濃度層4の表面上に形成されるゲート電極構造20とを有している。また、このゲート電極構造20の形成された基準濃度層4の表面近傍に、所定の離間間隔を有してゲート電極構造20の対向する端部近傍の半導体基板表面に、それぞれ設けられた一対の拡散領域であり、第1基準濃度より高い濃度のn型不純物を含むソース領域(第1導電型半導体領域)8a,8bが形成されている。そして、このソース領域8a,8bそれぞれと低濃度層3との間には、このソース領域8a,8b各々を覆う拡散層として、第2導電型不純物としてのp型不純物を第2基準濃度にて含んだベース領域7a、7bそれぞれが形成されている。
さらに、MOSFET10は、上記ベース領域7a、7b各々の拡散層の底面領域にp型不純物を第2基準濃度より低濃度で含んだ空乏層伸張領域6a、6bがそれぞれ設けられている。ここで、底面領域とは、例えば、ベース領域7a,7bの拡散層の場合、半導体基板表面に対して平行となる、ベース領域7a,7bにおける拡散層底部の平面領域の面を示している。上記空乏層伸張領域6は、拡散層の下面が基準濃度層4と低濃度層3との界面に対して、低濃度層3側に食い込む形状、すなわち、上記拡散層下面(空防伸張領域6及び低濃度層3の界面)が低濃度層3と基準濃度層4との界面位置より深く形成されている。
ソース電極(第1電極)14は、それぞれ上記ソース領域8a、8b及びベース領域7a,7bに電気的に接続されている。ドレイン電極1は、上記ソース電極14との間で電圧が印加される電極であり、半導体装置における半導体基板の裏面側に設けられている。また、上記ドレイン電極1と低濃度層3との間には、第1基準濃度より高い濃度でn型不純物を含むドレイン層2が設けられている。
上述した構成のMOSFET100においては、上記ソース電極14及びドレイン電極1との間に電圧が印加され、ゲート電極(ゲート絶縁構造20のポリシリコン層11)に制御電圧を印加することにより、ソース領域8に隣接するソース領域8を覆うベース領域7にチャネル(反転層)が形成され、ソース電極14とドレイン電極1との間にドリフト層5及びドレイン層2を介して電流が流れる。
また、上記ドリフト層5の基準濃度層4は、n型不純物として例えばリンを1×1016cm−3の表面濃度で含み、層の厚さが約5〜7μmで形成されている。また、低濃度層3は、n型不純物として例えばリンを3×1014cm−3の濃度で含み、層の厚さが約40μmで形成されている。また、ドレイン層2は、n型不純物として、例えばリン又はアンチモンを1×1020cm−3の濃度で含み、層の厚さが約200〜300μmで形成されている。
ソース電極14各々は、位置Aにおいて、アルミニウムを主とする材料により形成されており、例えば4μmの厚さ寸法を有して形成されている。また、ドレイン電極1は、Ti−Ni−Agなどの多層金属膜により形成され、厚さが例えば多層金属膜全体にて0.5μmを有するように形成されている。
ゲート電極構造20は、図3に示すように、基準濃度層4の表面上に形成されており、その形成位置が、基準濃度層4の表面近傍に形成された一対のソース領域8において離間する位置に対応する基準濃度層4の表面上に形成されている。
ゲート電極構造20は、順に積層されたゲート酸化膜9及びポリシリコン層11を有し、さらに積層するこれらの表面を覆う酸化膜12を有している。積層するゲート酸化膜9及びポリシリコン層11の表面を覆う酸化膜12は、ソース領域8上の一部に渡って延在しており、当該酸化膜12上には絶縁性を有する層間絶縁膜としてのPSG13が形成されている。PSG13を形成することで、後述するソース電極14及びゲート電極構造20のポリシリコン層11が電気的に接続することを防止することができる。
ところで、ゲート電極構造20のゲート酸化膜9は例えば0.1μmの厚さ寸法、ポリシリコン層11は例えば0.5μmの厚さ寸法で形成されている。また酸化膜12は例えば0.05μmの厚さ寸法、PSG13は例えば1μmの厚さ寸法を有して形成されている。
ゲート電極構造20直下の基準濃度層4の表面近傍において離間して対向するソース領域8a,8bは、約4〜6μmの離間間隔を有して形成されており、該ソース領域8a,8bは、n型不純物として例えば砒素(As)を、2×1020cm−3の表面濃度で含んでおり、約0.3μmの深さ寸法を有して形成されている。
ソース領域8a,8bを覆うベース領域7a,7bは、ドリフト層5の基準濃度層4を介して対向しており、当該ベース領域7a,7bはp型不純物として例えばホウ素(B)を3×1017cm−3の表面濃度で含み、約2〜2.5μmの深さ寸法を有して形成されている。
ベース領域7a,7b及び該ベース領域7a,7bの底面下に形成される空乏層伸長領域6a,6bは、ゲート電極構造20直下のドリフト層5を介して対向するように形成されている。ベース領域7aと7bとの間隔、すなわちベース領域7a,7b間に挟まれたドリフト層5の横幅寸法を、離間間隔(対向距離)とし、以下の説明を行う。
ところで、対向する空乏層伸長領域6aの一方の端部、すなわちドリフト層5を介して空乏層伸長領域6bと対向する側の端部は、離間間隔の中点(中間位置B)と当該空乏層伸長領域6のドリフト層5を介して対向してない他方の空乏層伸長領域6bの端部Eとの中点(基準位置C)付近に位置するように形成されている。この端部Eは、図3に示す複数のMOSFETが連続して形成されている折り返し点である。すなわち、端部Eは、図3のMOSFETと、このMOSFETの左側に連続して形成されている他のMOSFETと共通のベース領域7aの中心点となる。同様に、図3のMOSFETの右側に隣接する他のMOSFETも、ベース領域7bを共通に使用している。より具体的には図3に示すように、当該ゲート電極構造20の横幅寸法の1/2の中点Bから当該半導体装置10の端までの距離を1とするとき、その距離の1/2となる位置C(基準位置)付近に空乏層伸長領域6の一方の端部が形成されている。
さらに詳細に説明すると、位置C付近に形成される空乏層伸長領域6a,6bは、半導体装置の断面を示す図3において、ベース領域7a,7b底面下の上面側が位置Cより当該半導体装置の内側(位置B側の方向)に位置するように形成され、当該空乏層伸長領域6aの下面側が、位置Cより当該半導体装置10の外側(位置Dの方向)に位置するよう湾曲を有して形成されている。すなわち、ソース電極14及びドレイン電極1間に電圧が印加され、MOSFETがオフ状態の場合、ベース領域7a及び基準濃度層4の界面と、ベース領域7b及び基準濃度層4の界面とから各々延びる空乏層が双方の中間位置Bにて接合し、空乏層伸長領域6a及び基準濃度層4の界面と、空乏層伸長領域6b及び基準濃度層4の界面とから各々延びる空乏層が双方の中間位置Bにて接合するように構成されている。
また、湾曲形状を有する空乏層伸長領域6a,6bの端部は、緩やかな湾曲形状より、できるだけ急峻な湾曲形状を有するように形成することが好ましく、より好ましくは上面側と下面側を除いては図3の位置Cに示す垂線に出来るだけ沿い、上面側で僅に位置Cより当該半導体装置の内側(位置B側)に位置し、かつ下面側で僅に位置Cより当該半導体装置の外側(位置C側)に位置する、いわゆる和菜切り包丁の切先に似た形状とし、対向する面を平行とすることが好ましい。上述のように、空乏層伸長領域6a,6bを形成することにより、従来の構造に比較して、空乏層伸長領域6a,6bの対向距離を広く確保することができ、半導体装置のオン状態の場合、電子(キャリア)が移動する領域を広くすることができ、半導体装置のオン抵抗を低下させることができる。
前記した形状により、ドリフト層5を介して互いに対向する空乏層伸長領域6a,6bの離間間隔は、図3に示すように、空乏層伸長領域6a,6bを形成する拡散層の湾曲部に対応し、上面側から下面側に向かうに従い、次第に離間間隔が増加する。
また、空乏層伸長領域6a,6bは、p型不純物として例えばホウ素を約7×1016〜10×1016cm−3の表面濃度で含み、約7〜8μmの深さ寸法を有している。また、該空乏層伸長領域6a,6bは、下面までの深さ寸法(基準濃度層4表面から空乏層伸長領域6の底面までの深さ寸法)は、図3に示すように、ベース領域7の底面までの深さ寸法(基準濃度層4表面からベース領域7の底面までの深さ寸法d)の2倍以上(2d以上)を有するように設計されている。このため、空乏層伸長領域6a,6bは、対向する低濃度層3との間に逆バイアスが印加された際、低濃度層3との界面から、ベース領域7a,7bと、低濃度領域3との双方に十分な厚さの空乏層が延び、上記界面における耐圧が向上するように、十分な層厚寸法を有している。
ガードリング領域GRには、複数(3列)のガードリング44が形成されている。ガードリング44は、平面で見ればn型不純物拡散領域120内に、かつ、断面で見ればn型不純物拡散領域120の下面よりも深くp型不純物拡散領域122が形成された構造を有する。n型不純物拡散領域120は、ドリフト層を形成する工程(基準濃度層4を形成する工程)と同一の工程で形成され、例えば、幅11μm、深さ6〜7μm、表面不純物濃度1×1016cm−3である。また、p型不純物拡散領域122は、空乏層伸長領域6a,6bを形成する工程と同一の工程で形成され、例えば、幅8μm、深さ7〜8μm、表面不純物濃度7×1016cm−3〜10×1016cm−3である。
2.半導体装置の製造方法
次に、本発明の半導体装置10の製造方法を図4A〜図4Mを用いて説明する。
先ず、n型不純物として例えばアンチモン又はリンを1×1020cm−3の濃度で含む層と、層上にn型不純物として例えばリンを3×1014cm−3の濃度で含む層とが積層された半導体基板を用意する。用意した半導体基板の下層はドレイン層2のための層であり、上層はドリフト層5のための層である。尚、現段階において、ドリフト層5の基準濃度層4は未だ形成されていない(図4A)。
用意した上記半導体基板の表面に対し、基準濃度領域4を形成するためのn型不純物の燐(P)を100keVのエネルギーにより、ドーズ量4×1012〜8×1012cm−2の条件にてイオン注入する。このとき、ガードリング領域GRにはn型不純物拡散領域40を形成するための酸化膜(第1マスクM2)を形成しておく(図4B)。その後、イオン注入した上記燐の事前拡散を行い、所定の深さの拡散領域及びn型不純物拡散領域40を形成しておく(図4C)。
下地の酸化膜上にレジストを塗布し、フォトリソグラフィを行い、イオン注入を行うマスクパターンを形成する。上記マスクパターンは空乏層伸長領域6a,6bを形成するためのものである。なお、ガードリング領域GRにおいては、上記した酸化膜(第1マスクM”)をそのまま残しておく。その後、上記したマスクパターンにおける開口部及び酸化膜(第1マスクM2)における開口部から不純物(ホウ素イオン)をイオン注入する(図4D)。
ところで、当該マスクパターンにおけるイオン注入のための開口は、その開口寸法が所定値以下になるように形成されており、具体的には、図3を参照して、ゲート電極構造20の横幅寸法の1/2の位置B(中間位置)から当該半導体装置10の端部Eまでの距離を1とするとき、その1/4以下になるように形成されており、本実施例では、0.5〜2μm(なお、実際の製造では図3に示す半導体装置をすでに述べたように連続してつなげて配置するので、この部分の窓空けは1〜4μmとなる)の開口寸法を有するようにマスクパターンが形成されている。
なお、前記したマスクパターンにおけるイオン注入のための開口を1/4以下とする条件は、発明者が実験を繰り返すことで見出したものである。すなわち、このマスクパターンにおける開口部は、位置Bと基準位置Cとの距離の1/2以上、基準位置Cからポリシリコン層11の方向と逆方向に形成することにより、後述する熱拡散等による不純物拡散面の横方向の端部を、ベース領域7の拡散層の湾曲部に達しない位置に形成することができる。これにより、後に形成される空乏層伸長領域6a,6bの対向距離が必要以上に狭くなることを抑制し、オン抵抗を維持することができる。
上述したように、空乏層伸長領域6のためのp型不純物のホウ素(B)は、ドーズ量1×1013〜4×1013cm−2の条件により、上記マスクパターンをマスクとし、上記基準濃度領域4において一定間隔離にて離れた領域に対してイオン注入される。
なお、前記した開口寸法が1/4以下となるようにパターン加工を施し、前記した注入条件でイオン注入することにより、その後の熱拡散によって形成される空乏層伸長領域6が所望形状に形成され、良好な特性を得ることができることが度重なる実験で確認されている。
後述するp層である空乏層伸長領域6a,6bにおける不純物のホウ素(B)を活性化させる熱工程において、事前にある程度の深さのn型不純物の拡散領域を形成しておくことにより、半導体装置面に平行な方向(横方向)に対するp型不純物の拡散を抑制させることができる。これにより、一方の空乏層伸長領域6aが対向する他方の空乏層伸長領域6bとの間隔を、広く、設計値の幅にて形成することができるため、基準濃度領域4の幅が従来例に比較して広く取れ、MOSFETのオン抵抗を増加させることがない。また、燐(P)のイオン注入量とホウ素(B)のイオン注入量とにおいて、ホウ素(B)の注入量がイオンの注入量に対して約1桁ほど多いため、燐に比較してホウ素(B)の拡散速度が速く、空乏層伸長領域6a,6bをn型の基準濃度層4より深く拡散することができる。
その後、注入した不純物を活性化すべく、長時間拡散が行なわれる。これによって、半導体基板に基準濃度層4及び空乏層伸長領域6a,6bのための領域並びにn型不純物拡散領域40及びp型不純物拡散領域42からなるガードリング44が形成される(図4E)。上記基準濃度層4(n層)は、低濃度層3(n層)より不純物濃度が高く設定されている。また、低濃度層3及び基準濃度層4は、オン状態の場合に、電子が電界により移動するドリフト層5を形成している。なお、この工程の後、半導体基板の表面全面を酸化してフィールド酸化物46を形成する。
その後、能動領域から当該フィールド酸化膜を除去した後、新たに、ゲート酸化膜9となる酸化膜を形成し、当該酸化膜上に、さらにゲート電極を形成するためのポリシリコン層を形成する。なお、ガードリング領域においては、この工程以降もフィールド酸化膜を除去せずに残しておき、ガードリング領域に各種イオンが導入されないようにする。
その後、所定の位置にゲート電極を形成すべく、レジストを塗布し、ゲート電極のパターンを形成するマスクによるフォトリソグラフィ(写真工程)を行い、ポリシリコンをエッチングするためのレジストパターンを形成する(図4F)。上記ポリシリコン層のエッチングを、上記レジストパターンをマスクとして、異方性エッチングまたは等方性エッチング等により行う。これにより、所定位置に所定形状のゲート酸化膜9及びゲート電極としてのポリシリコン層11が形成される(図4G)。その後、形成に用いた上記レジストを取除く。
その後、上記ポリシリコン層11をマスクとしてベース領域7a,7bの拡散層を形成するためのホウ素(B)を、80keVのエネルギーにより、ドーズ量4×1013〜5×1013cm−2の条件にてイオン注入する(図4H)。
その後、ポリシリコン層11のゲートパターンが上部に形成されていない領域のゲート酸化膜9、すなわち露出しているゲート酸化膜9を除去し、新たに露出したシリコン表面に新たに酸化膜12を形成した後、拡散処理(チャネル拡散)を行ないベース領域7a,7bのための拡散層を形成する(図4I)。これにより、能動領域ARには、ゲート酸化膜9、ポリシリコン層11及び酸化膜12から或るゲート電極構造20が形成される。
その後、ソース領域8a,8bを形成するため、レジストを塗布し、ソース領域形成のマスクによりフォトリソグラフィを行いレジストパターンを形成する。そして、上記ゲート電極構造20及び形成したレジストパターンを、マスクとして、ソース領域8a,8bの拡散層を形成するための砥素(As)を、100keVのエネルギーにより、ドーズ量8×1015〜10×1015cm−2の条件にてイオン注入した後(図4J)、マスクに用いたレジストパターンを除去する。
次に、半導体基板の表面一面に層間絶縁膜の層として、PSG(Phosphorus Silicon Glass)13をCVD(Chemical Vapor Deposition)で積層形成する。その後、熱処理により、ソース領域8a,8bの拡散層を形成する拡散処理と、PSG13の焼き締め(膜表面を平坦化させるreflow処理)とを同時に行う(図4K)。
その後、ベース領域7a,7b及びソース領域8a,8bに対するコンタクトを形成するため、レジストを半導体基板全面に塗布し、コンタクト形成のためのマスクにより、フォトリソグラフィを行い、コンタクトのレジストパターンを形成する。そして、一面に形成したPSG13及び酸化膜12を上記コンタクトのレジストパターンを用いてエッチングし、ベース領域7a,7b及びソース領域8a,8bの一部が露出するようにコンタクトホール21を、PSG13及び酸化膜12に対して形成し、その後レジストを除去する(図4L)。
次に、PSG13が形成された半導体基板の表面に対し、スパッタ法(又は蒸着法)によりAl(アルミニウム)を堆積し、ソース電極14(表面電極)を形成する。このソース電極14は、ソース領域8a,8b及びベース領域7a,7bに対し、コンタクトホール21内に堆積させたアルミニウムにより電気的に接続されており、かつ層間絶縁層のPSG13により、ゲート電極構造20のポリシリコン層11と絶縁されている。なお、ゲート電極構造20のポリシリコン層11は、ソース電極14との間で短絡することのないように加工が施された図示されないコンタクトホール内に埋設された導電物を介しで外部と電気的に接続される。
また、ゲート電極構造20等が形成されていない半導体基板の裏面に対し、スパッタ法(又は蒸着法)により、Ti−Ni−Agの多層金属膜を堆積し、ドレイン層2と電気的に接続されたドレイン電極1(裏面電極)を形成する(図4M)。
以上の工程を経て、実施形態2に係る半導体装置200を形成することができる(図3参照。)。
3.半導体装置200の効果
図5は、半導体装置200の特性を示す図である。図5中、VDSSはゲート・ソース間を短絡した状態でドレイン・ソース間に印加できる最大の電圧を示し、RonAは、単位活性領域当りのオン抵抗を示す。なお、比較例1のデータは、特許第3484690号公報に記載の半導体装置におけるデータである。
上記した構成を備えた半導体装置200は、ソース電極14及びドレイン電極1間に電圧を印加し、ゲート電極(ゲート電極構造20のポリシリコン層11)にオンの制御電圧を印加したとき、すなわちソース電極14に負極の電圧(負電位)を印加し、ドレイン電極1に正極の電圧(正電位)を印加し、ソース電極14及びゲート電極間においてゲート電極に正極の電圧を印加し、負極の電圧をソース電極14に接続したとき、バックゲートとなるベース領域7a,7bにおいて、ゲート電極との界面に反転層が形成される。
ソース電極14及びドレイン電極1間に電圧が印加された状態で、反転層が形成されると、ソース電極14から供給される電子は、ソース領域8a,8b、ベース領域7a,7bの反転層、基準濃度層4、低濃度層3及びドレイン層2を介してドレイン電極1へと順に移勤し、当該電子の移動により、ドレイン電極1からソース電極14に電流が流れる。
一方、ソース電極14及びドレイン電極1間に電圧を印加し、ゲート電極にオフ制御電圧を印加したとき、すなわちソース電極14に負極の電圧及びドレイン電極1に正極の電圧を印加し、ソース電極14及びゲート電極間に電圧が印加されないようにソース電極14及びゲート電極間の電圧を0Vにした時、ゲート電極に電圧が印加されないことにより、ベース領域7におけるゲート電極との界面に反転層が形成されない。
これにより、ソース電極14及びドレイン電極1間に印加される電圧により、上述したように、p型のベース領域7a,7b及び空乏層伸長領域6a,6bと、n型のドリフト層5との接合部より空乏層が形成される。空乏層はソース電極14及びドレイン電極1間に印加される電圧に応じて次第に広がり、所定以上の電圧が印加されると、対向する空乏層伸長領域6a,6b及びベース領域7a,7b間に設けられたドリフト層5の基準濃度層4は広がる空乏層で満たされる。また、空乏層はドリフト層5の低濃度層3においても広がる。
ところで、半導体装置10は、p型不純物を低濃度で含み、かつ十分な層厚寸法を有する空乏層伸長領域6a,6bを備えている。これにより、実施形態2に係る半導体装置10は、ソース電極14及びドレイン電極1に対して、逆バイアスが印加された際、従来の半導体装置に比較して耐圧を向上させるため、空乏層伸長領域6a,6b及び低濃度層3間の電界強度、また空乏層伸長領域6a,6b及び基準濃度層4間の電界強度の増加を抑制させるように、空乏層伸長領域6a,6b内に空乏層の伸長を促すことを目的としている。上述したように、半導体装置200においては、特許第3484690号公報に記載の半導体装置のように空乏層の広がりを抑制することを目的としておらず、逆に空乏層の広がる距離を伸ばすことにより、空乏層内の電界強度を緩和させる構造を用いている。
すなわち、実施形態2における空乏層伸長領域6a,6bは、拡散層が十分伸長するように、p型不純物を低濃度で含み、かつ拡散層の厚さが従来例に比較して、より半導体装置表面からの距離、例えばベース領域7a,7bの深さの2倍以上の十分な深さ寸法を有している。これにより、実施形態2においては、上記空乏層伸長領域6a,6bに広がる空乏層を、電界強度を緩和させるために十分に伸長させることができ、伸長する空乏層により電界を緩和することができる。これにより、実施形態2に係る半導体装置10によれば、電界集中によって起こる耐圧の低下を改善することができ、良好な耐圧特性を得ることができる。
そのため、ソース電極14及びドレイン電極1間に対し、逆バイアスが印加された場合、空乏層伸長領域6a,6b及び低濃度層3の界面から、空乏層伸長領域6a,6b及び低濃度層3双方に対して空乏層(空乏層C)が延びる。この空乏層は、印加される逆バイアスの電圧が増加するにつれて延びる距離も増加する。このとき、同様に、ベース領域7a及び基準濃度層4の界面と、ベース領域7b及び基準濃度層4の界面とから、双方に対して空乏層(空乏層A)が伸び、また、空乏層伸長領域6a及び基準濃度層4の界面と、空乏層伸長領域6b及び基準濃度層4の界面とから、双方に対して空乏層(空乏層B)が伸び、中間位置Bにて接合する。したがって、従来のように極端に電界が集中する部分を無くすことにより、すなわち、上記空乏層A、空乏層B及び空乏層C各々における電界強度を同様の数値にて増加させていくことにより、半導体装置10全体の耐圧を増加させることができる。そのため、半導体装置10によれば、各PN接合部分の電界の上昇をほぼ同様とすることができ、半導体装置全体の耐圧を、オン抵抗を増加させずに向上させることができる。
なお、上述した半導体装置の構造における各種の設定条件は、発明者が実際のデバイスを作成し、デザインルール及び濃度をパラメータとして、実験を繰り返すことで見出したものである。上記設定条件に基づいて製造された半導体装置は、ベース領域7a,7bの側面を空乏層伸長領域6a,6bで覆わなくとも、ゲート・ソース間を短絡した状態でドレイン・ソース間に印加できる最大の電圧(以降、VDSSと略称する)を高くすることができ、かつ単位活性領域当りのオン抵抗(以降、RonAと略称する)を低く、図5に示すような良好な特性を得ることができる。
上述したように、半導体装置200は、空乏層伸長領域6a,6bをベース領域7a,7bの対向する端部(拡散層の湾曲領域を含む)に設けないことにより、従来の半導体装置のベース領域の側面に空乏層伸長領域(特許文献2の電界緩和層)を形成する場合と異なり、ソース領域8a,8bを覆うベース領域7a,7b間の離間間隔を狭めることができ、これによりオン抵抗を増加させずに維持したままで微細化を図ることができる。すなわち、実施形態2に係る半導体装置10は、ゲート電圧が0Vで、ソース電極14とドレイン電極1との間に印加された逆バイアスの電圧が増加する過程において、ベース領域7a,7bと基準濃度領域4との界面から空乏層Aが伸び、空乏層伸長領域6a,6bと基準濃度領域4との界面から空乏層Bが伸び、空乏層伸長領域6a,6bと低濃度層3との界面から空乏層Cが伸びる際、各空乏層A、B及びCのそれぞれ対応するPN接合が絶縁破壊を起こす電界強度に達するまで、各空乏層内の電界を同様の強度とするよう空乏層を伸張させる厚さ及び不純物濃度により、ベース領域、空乏層伸張領域、基準濃度層及び低濃度層の各拡散領域が形成されている。
4.半導体装置の製造方法の効果
上記のような構造を有するMOSFETを備える半導体装置は、半導体装置のオン抵抗を増加させることなく半導体装置を微細化することが可能で、かつ、良好な耐圧特性を有する半導体装置である(国際公開第WO2008/069309号パンフレット参照。)。
実施形態2に係る半導体装置の製造方法によれば、このように優れた半導体装置を製造する際に、上記のような方法を採用することによって、ドリフト層形成工程で第1導電型不純物拡散領域を形成し、その後の空乏層伸長領域形成工程で、第1導電型不純物拡散領域の上方から第2導電型不純物を選択的に導入し、これを熱拡散させることが可能となるため、ガードリングの数を減らしたりガードリングの深さを浅くしたりすることなくガードリング領域の幅を狭くすることが可能な本発明のガードリング構造を特別な工程を付加することなく作り込むことができる。
すなわち、実施形態2に係る半導体装置の製造方法によれば、ガードリング領域GRに、n型不純物拡散領域40の上方からp型不純物(ホウ素イオン)を選択的に導入し、これを熱拡散させることとしているため、平面で見ればn型不純物拡散領域40内に、かつ、断面で見ればn型不純物拡散領域40の下面よりも深くp型不純物拡散領域42が形成された構造を有するガードリング44を形成することが可能となる。その結果、同一深さのガードリングを形成したとしても、従来の半導体装置の製造方法(図8参照。)の場合よりもガードリングの幅を狭くすることが可能となる。また、実施形態2に係る半導体装置の製造方法によれば、ガードリングを形成するために複雑で時間のかかる工程を必要とすることもない。
なお、上記のような半導体装置は、上記のような優れた特徴を有する反面、空乏層伸長領域を比較的深く形成する必要が生じるため、従来の半導体装置の製造方法(図8参照。)を参照して、この空乏層伸長領域を形成する空乏層伸長領域形成工程でガードリング層を作り込むこととした場合には、深いガードリングを形成できる反面、それに応じてガードリングの幅が広くなるため、ガードリング領域の幅を狭くすることが困難となる。これに対して、本発明の半導体装置の製造方法によれば、上記のような方法とすることにより、ガードリングの数を減らしたりガードリングの深さを浅くしたりすることなくガードリング領域の幅を狭くすることが可能となるため、特に大きな効果が得られる。
以上、本発明を上記の各実施形態に基づいて説明したが、本発明は上記の各実施形態に限定されるものではない。その趣旨を逸脱しない範囲において種々の様態において実施することが可能であり、例えば、次のような変形も可能である。
(1)上記各実施形態においては、第1導電型をn型とし、第2導電型をp型として本発明を説明したが、本発明はこれに限定されるものではない。第1導電型をp型とし、第2導電型をn型としてもよい。
(2)上記実施形態においては、MOSFETからなる半導体装置200を用いて本発明を説明したが、本発明はこれに限定されるものではない。図6は、変形例1に係る半導体装置200aの断面図である。図7は、変形例2に係る半導体装置200bの断面図である。なお、図6及び図7中、符号8c,8dはエミッタ領域を示し、符号14aはエミッタ電極を示す。また、図6中、符号1aはコレクタ電極を示し、符号2aはコレクタ層を示す。また、図7中、符号1bはバリアメタル層を示す。図6及び図7に示すように、低濃度層3の下面側にコレクタ層2aやバリアメタル層1bを有する半導体装置200a,200b(IGBT又はショットキー接合を有するIGBT)に本発明を適用することもできる。
1…ドレイン電極、、1a…コレクタ電極、1b…バリアメタル層、2…ドレイン層、2a…コレクタ層、3…低濃度層、4…基準濃度層、5…ドリフト層、6a,6b…空乏層伸長領域、7a,7b…ベース領域、8a,8b…ソース領域、8c,8d…エミッタ領域、9…ゲート酸化膜、10…MOSFET、11…ポリシリコン層、12…酸化膜、13…PSG、14…ソース電極、14a…エミッタ電極、20…ゲート電極構造、40’…型不純物導入領域、40…n型不純物拡散領域、42’…p型不純物導入領域、42…p型不純物拡散領域、44…ガードリング、46…フィールド酸化膜、100,200,200a,200b,900…半導体装置、110、910…半導体基体、112,912…N型半導体基板,114,914…N型エピタキシャル層、120’…n型不純物導入領域、120…n型不純物拡散領域、、122’…p型不純物導入領域、122…p型不純物拡散領域、124…ガードリング、AR…能動領域、GR…ガードリング領域、M…マスク、M1…第1マスク、O…開口部

Claims (9)

  1. 半導体基体のガードリング領域に複数のガードリングが形成された半導体装置を製造する半導体装置の製造方法であって、
    前記半導体基体の前記ガードリング領域に、第1マスクを介して第1導電型不純物を選択的に導入した後、第1導電型不純物を前記半導体基体内部に熱拡散させて第1導電型不純物拡散領域を形成する第1工程と、
    前記半導体基体の前記ガードリング領域に、第1導電型不純物拡散領域の上方から第2マスクを介して、前記第1工程において導入した第1導電型不純物よりも多量の第2導電型不純物を選択的に導入した後、第2導電型不純物を前記半導体基体内部に熱拡散させることにより、前記ガードリングとして、平面で見れば前記第1導電型不純物拡散領域内に、かつ、断面で見れば前記第1導電型不純物拡散領域の下面よりも深く第2導電型不純物拡散領域が形成された構造を有するガードリングを形成する第2工程とをこの順序で含むことを特徴とする半導体装置の製造方法。
  2. 請求項1に記載の半導体装置の製造方法において、
    前記第1工程において導入する第1導電型不純物の量をA1とし、前記第2工程において導入する第2導電型不純物の量をA2としたとき、「2×A1≦A2≦10×A1」の関係を満たすことを特徴とする半導体装置の製造方法。
  3. 請求項1又は2に記載の半導体装置の製造方法において、
    前記第1導電型不純物拡散領域の深さd1とし、前記第2導電型不純物拡散領域の深さd2としたとき、「1.2×d1≦d2≦2.0×d1」の関係を満たすことを特徴とする半導体装置の製造方法。
  4. 請求項1〜3のいずれかに記載の半導体装置の製造方法において、
    前記第1導電型不純物の拡散係数D1及び前記第2導電型不純物の拡散係数D2は、第2工程の熱拡散を実施する温度において、「D1<D2」の関係を満たすことを特徴とする半導体装置の製造方法。
  5. 請求項1〜4のいずれかに記載の半導体装置の製造方法において、
    前記第2マスクとして、前記第1工程で用いた前記第1マスクをそのまま用いることを特徴とする半導体装置の製造方法。
  6. 請求項1〜5のいずれかに記載の半導体装置の製造方法において、
    前記半導体装置は、前記ガードリング領域に囲まれた能動領域に形成されたトランジスタを備える半導体装置であり、
    前記トランジスタは、
    第1導電型不純物を第1基準濃度で含む基準濃度層及び当該基準濃度層の下面に設けられ前記第1基準濃度よりも低い濃度で前記第1導電型不純物を含む低濃度層から構成されるドリフト層と、
    前記基準濃度層の上面にゲート絶縁膜を介して形成されたゲート電極と、
    前記基準濃度層の表面において、該ゲート電極のそれぞれの端部の近傍に設けられ、前記第1基準濃度よりも高い濃度の第1導電型不純物を含む一対の第1導電型半導体領域と、
    当該第1導電型半導体領域各々を囲み、第2導電型不純物を第2基準濃度で含む一対のベース領域と、
    前記第1導電型半導体領域及び前記ベース領域に電気的に接続された第1電極と、
    該ベース領域の下部における前記基準濃度層内に設けられ、前記第2基準濃度より低い濃度の第2導電型不純物を含む空乏層伸長領域とを有し、
    前記空乏層伸長領域が、当該空乏層伸長領域の下面が前記低濃度層及び前記基準濃度層の界面位置より深く、かつ、前記低濃度層に入り込んで形成されている半導体装置であって、
    前記トランジスタは、
    前記第1導電型の不純物を含む低濃度層とから構成される半導体基板を準備する半導体基板準備工程と、
    前記低濃度層の不純物濃度より高い第1基準濃度により、第1導電型の不純物を前記低濃度層へ注入し、熱拡散して基準濃度層とすることで、該基準濃度層及び前記低濃度層からなるドリフト層を形成するドリフト層形成工程と、
    第2導電型の不純物を、前記基準濃度層における一定間隔離れた領域に注入し、空乏層伸長領域を形成する空乏層伸長領域形成工程と、
    前記空乏層伸長領域に注入された第2導電型の不純物を活性化するための熱拡散を行う熱拡散工程と、
    前記半導体基板上に酸化膜を形成した後にポリシリコン層を堆積し、前記空乏層伸長領域間にゲートパターンを形成するゲートパターン形成工程と、
    前記ゲートパターンをベース領域を形成するためのマスクとし、前記空乏層伸長領域より高い濃度の第2基準濃度により、第2導電型の不純物を注入し、熱拡散を行いベース領域を形成するベース領域形成工程と、
    前記ゲートパターンを第1導電型半導体領域を形成するためのマスクとして用い、第1導電型の不純物を前記第1基準濃度より高い濃度により、前記ベース領域内へ注入し、熱拡散を行い第1導電型半導体領域を形成する第1導電型半導体領域形成工程とを実施することにより製造されるトランジスタであり、
    前記ドリフト層形成工程において、前記第1工程を実施し、
    前記空乏層伸長領域形成工程において、前記第2工程を実施することを特徴とする半導体装置の製造方法。
  7. 請求項6に記載の半導体装置の製造方法において、
    前記トランジスタが、MOSFETであり、
    前記第1導電型の不純物を含む低濃度層を含む半導体基板が、第1導電型の不純物を所定濃度で含むドレイン層と、該ドレイン層の上面に設けられ、前記所定濃度よりも低い濃度で前記第1導電型の不純物を含む低濃度層とから構成される半導体基板であることを特徴とする半導体装置の製造方法。
  8. 請求項6に記載の半導体装置の製造方法において、
    前記トランジスタが、IGBTであり、
    前記第1導電型の不純物を含む低濃度層を含む半導体基板が、第2導電型の不純物を含むコレクタ層と、該コレクタ層の上面に設けられ、前記第1導電型の不純物を含む低濃度層とから構成される半導体基板であることを特徴とする半導体装置の製造方法。
  9. 請求項6に記載の半導体装置の製造方法において、
    前記トランジスタが、IGBTであり、
    前記第1導電型の不純物を含む低濃度層を含む半導体基板が、前記低濃度層から構成される半導体基板であり、
    前記低濃度層の下面にバリアメタル層を形成する工程をさらに有することを特徴とする半導体装置の製造方法。
JP2011035949A 2010-04-13 2011-02-22 半導体装置の製造方法 Active JP6005903B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2011035949A JP6005903B2 (ja) 2010-04-13 2011-02-22 半導体装置の製造方法
CN201110091688.5A CN102222619B (zh) 2010-04-13 2011-04-13 半导体装置的制造方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2010092675 2010-04-13
JP2010092675 2010-04-13
JP2011035949A JP6005903B2 (ja) 2010-04-13 2011-02-22 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
JP2011238899A true JP2011238899A (ja) 2011-11-24
JP6005903B2 JP6005903B2 (ja) 2016-10-12

Family

ID=45326518

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011035949A Active JP6005903B2 (ja) 2010-04-13 2011-02-22 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JP6005903B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106531781A (zh) * 2016-11-15 2017-03-22 深圳深爱半导体股份有限公司 半导体器件的终端结构
DE102016108125A1 (de) * 2016-05-02 2017-11-02 Infineon Technologies Ag Halbleitervorrichtung und Herstellung davon
JP2019500746A (ja) * 2015-11-27 2019-01-10 アーベーベー・シュバイツ・アーゲー 面積効率の良いフローティングフィールドリング終端
JP2019531598A (ja) * 2016-08-31 2019-10-31 無錫華潤上華科技有限公司Csmctechnologies Fab2 Co., Ltd. 接合電界効果トランジスタと統合されたデバイス、およびそれを製造するための方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03222475A (ja) * 1990-01-29 1991-10-01 Matsushita Electron Corp 半導体装置
JPH10270370A (ja) * 1997-03-26 1998-10-09 Sharp Corp 不純物の拡散方法ならびに半導体装置およびその製造方法
WO2008069309A1 (ja) * 2006-12-07 2008-06-12 Shindengen Electric Manufacturing Co., Ltd. 半導体装置及びその製造方法
US20090072340A1 (en) * 2007-09-18 2009-03-19 Microsemi Corporation Edge termination for high voltage semiconductor device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03222475A (ja) * 1990-01-29 1991-10-01 Matsushita Electron Corp 半導体装置
JPH10270370A (ja) * 1997-03-26 1998-10-09 Sharp Corp 不純物の拡散方法ならびに半導体装置およびその製造方法
WO2008069309A1 (ja) * 2006-12-07 2008-06-12 Shindengen Electric Manufacturing Co., Ltd. 半導体装置及びその製造方法
US20090072340A1 (en) * 2007-09-18 2009-03-19 Microsemi Corporation Edge termination for high voltage semiconductor device

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019500746A (ja) * 2015-11-27 2019-01-10 アーベーベー・シュバイツ・アーゲー 面積効率の良いフローティングフィールドリング終端
DE102016108125A1 (de) * 2016-05-02 2017-11-02 Infineon Technologies Ag Halbleitervorrichtung und Herstellung davon
US11094779B2 (en) 2016-05-02 2021-08-17 Infineon Technologies Ag Semiconductor device having an edge termination region comprising a first edge termination region of a second conductivity type adjacent to a second edge termination region of a first conductivity type
DE102016108125B4 (de) 2016-05-02 2023-11-23 Infineon Technologies Ag Halbleitervorrichtung und Herstellung davon
JP2019531598A (ja) * 2016-08-31 2019-10-31 無錫華潤上華科技有限公司Csmctechnologies Fab2 Co., Ltd. 接合電界効果トランジスタと統合されたデバイス、およびそれを製造するための方法
CN106531781A (zh) * 2016-11-15 2017-03-22 深圳深爱半导体股份有限公司 半导体器件的终端结构

Also Published As

Publication number Publication date
JP6005903B2 (ja) 2016-10-12

Similar Documents

Publication Publication Date Title
JP6418340B2 (ja) 逆導通型絶縁ゲートバイポーラトランジスタの製造方法および逆導通型絶縁ゲートバイポーラトランジスタ
JP4851694B2 (ja) 半導体装置の製造方法
JP6855793B2 (ja) 半導体装置
JP2009004668A (ja) 半導体装置
EP2242107A1 (en) Semiconductor device
JP2009088005A (ja) 半導体装置およびその製造方法
JP5939448B2 (ja) 半導体装置及びその製造方法
JP2004342660A (ja) 半導体装置及びその製造方法
JPWO2008069309A1 (ja) 半導体装置及びその製造方法
JP2006186145A (ja) 半導体装置及びその製造方法
CN110291620B (zh) 半导体装置及半导体装置的制造方法
JP2011228643A (ja) 半導体装置及びその製造方法
TWI741185B (zh) 半導體裝置及半導體裝置之製造方法
US20110233607A1 (en) Semiconductor device and method for manufacturing same
JP6005903B2 (ja) 半導体装置の製造方法
JP5997426B2 (ja) 半導体装置および半導体装置の製造方法
JP7290028B2 (ja) 半導体装置および半導体装置の製造方法
JP2019102761A (ja) 半導体装置および半導体装置の製造方法
JP4844371B2 (ja) 縦型超接合半導体素子
JP2006295134A (ja) 半導体装置およびその製造方法
JP6138619B2 (ja) 半導体装置の製造方法および半導体装置
TWI760453B (zh) 半導體裝置之製造方法
US20210184030A1 (en) Semiconductor device, inverter circuit, drive device, vehicle, and elevating machine
JP2006332232A (ja) 半導体装置およびその製造方法
JP2014192191A (ja) 半導体装置及び半導体装置の製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130828

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140714

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140722

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140919

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20150331

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150630

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20150707

A912 Removal of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20150807

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160614

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160908

R150 Certificate of patent or registration of utility model

Ref document number: 6005903

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150