JP2011114304A5 - - Google Patents

Download PDF

Info

Publication number
JP2011114304A5
JP2011114304A5 JP2009271902A JP2009271902A JP2011114304A5 JP 2011114304 A5 JP2011114304 A5 JP 2011114304A5 JP 2009271902 A JP2009271902 A JP 2009271902A JP 2009271902 A JP2009271902 A JP 2009271902A JP 2011114304 A5 JP2011114304 A5 JP 2011114304A5
Authority
JP
Japan
Prior art keywords
insulating layer
semiconductor device
support
connection terminal
exposed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2009271902A
Other languages
English (en)
Other versions
JP5355363B2 (ja
JP2011114304A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2009271902A priority Critical patent/JP5355363B2/ja
Priority claimed from JP2009271902A external-priority patent/JP5355363B2/ja
Priority to US12/952,452 priority patent/US8232639B2/en
Publication of JP2011114304A publication Critical patent/JP2011114304A/ja
Publication of JP2011114304A5 publication Critical patent/JP2011114304A5/ja
Application granted granted Critical
Publication of JP5355363B2 publication Critical patent/JP5355363B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

本半導体装置内蔵基板の製造方法は、半導体集積回路に形成された電極パッド上に接続端子を形成する工程と、前記接続端子を覆うように前記半導体集積回路上に第1絶縁層を形成する工程と、前記第1絶縁層上に、前記第1絶縁層と対向する側の面が粗面とされた板状体を配設する工程と、前記板状体の前記粗面を前記第1絶縁層に圧着することにより、前記接続端子の一部を前記第1絶縁層から露出させる工程と、前記板状体を除去する工程と、を含む工程により半導体装置を製造する第1工程と、一方の面に凸部が設けられた支持体を前記接続端子の露出部側に配置し、前記半導体装置の少なくとも側面部を埋めるように、前記接続端子の露出部側の面に前記凸部によって凹部が設けられた第2絶縁層を形成する第2工程と、前記第1絶縁層の前記接続端子の露出部側の面、及び前記第2絶縁層の前記凹部を含む領域に、前記第2絶縁層の前記凹部の形状に対応する凹部を有し前記接続端子の露出部と電気的に接続する配線パターンを形成する第3工程と、を有することを要件とする。

Claims (12)

  1. 半導体集積回路に形成された電極パッド上に接続端子が形成され、前記半導体集積回路上に前記接続端子の一部を露出する第1絶縁層が形成された半導体装置と、
    前記半導体装置の少なくとも側面部を埋め、前記接続端子の露出部側の面に凹部が形成された第2絶縁層と、
    前記第1絶縁層の前記接続端子の露出部側の面、及び前記第2絶縁層の前記凹部を含む領域に形成され、前記第2絶縁層の前記凹部の形状に対応する凹部を有し前記接続端子の露出部と電気的に接続する配線パターンと、
    前記第1絶縁層の前記接続端子の露出部側の面、及び前記第2絶縁層の前記凹部を含む領域に、前記第2絶縁層の前記凹部に形成された前記配線パターンの一部のみを露出する開口部が設けられた第3絶縁層と、を有する半導体装置内蔵基板。
  2. 前記開口部は、前記配線パターンの凹部の底面及び内側面の一部を露出するように前記第3絶縁層に設けられている請求項1記載の半導体装置内蔵基板。
  3. 前記開口部は、前記配線パターンの凹部の全面を露出するように前記第3絶縁層に設けられている請求項1記載の半導体装置内蔵基板。
  4. 前記第2絶縁層は、前記半導体装置の側面部及び裏面部を覆うように形成されている請求項1乃至3の何れか一項記載の半導体装置内蔵基板。
  5. 半導体集積回路に形成された電極パッド上に接続端子を形成する工程と、前記接続端子を覆うように前記半導体集積回路上に第1絶縁層を形成する工程と、前記第1絶縁層上に、前記第1絶縁層と対向する側の面が粗面とされた板状体を配設する工程と、前記板状体の前記粗面を前記第1絶縁層に圧着することにより、前記接続端子の一部を前記第1絶縁層から露出させる工程と、前記板状体を除去する工程と、を含む工程により半導体装置を製造する第1工程と、
    一方の面に凸部が設けられた支持体を前記接続端子の露出部側に配置し、前記半導体装置の少なくとも側面部を埋めるように、前記接続端子の露出部側の面に前記凸部によって凹部が設けられた第2絶縁層を形成する第2工程と、
    前記第1絶縁層の前記接続端子の露出部側の面、及び前記第2絶縁層の前記凹部を含む領域に、前記第2絶縁層の前記凹部の形状に対応する凹部を有し前記接続端子の露出部と電気的に接続する配線パターンを形成する第3工程と、を有する半導体装置内蔵基板の製造方法。
  6. 前記第2工程は、一方の面に凸部が設けられた支持体を準備し、前記接続端子の露出部が前記支持体の前記一方の面と対向するように、前記半導体装置を前記支持体の前記一方の面の前記凸部を含まない領域に配置する第2A工程と、
    前記支持体の前記一方の面に配置された前記半導体装置の少なくとも側面部を埋めるように、前記支持体の前記一方の面の前記凸部を含む領域に第2絶縁層を形成する第2B工程と、
    前記支持体を除去し、前記第2絶縁層に前記凸部に対応する前記凹部を形成する第2C工程と、を有する請求項記載の半導体装置内蔵基板の製造方法。
  7. 前記第2工程は、第1支持体を準備し、前記接続端子の露出部が前記第1支持体の一方の面と対向するように、前記半導体装置を前記第1支持体の前記一方の面に配置する第2D工程と、
    一方の面に凸部が設けられた第2支持体を準備し、前記半導体装置が配置された前記第1支持体の他方の面を前記第2支持体の前記一方の面と対向させ、前記第2支持体の前記凸部を含まない領域に前記半導体装置が配置されるように、前記第1支持体を前記第2支持体の前記一方の面に吸着保持させ、前記第1支持体の前記一方の面に前記第2支持体の前記凸部の形状に対応する凸部を形成する第2E工程と、
    前記第1支持体の前記一方の面に配置された前記半導体装置の少なくとも側面部を埋めるように、前記第1支持体の前記一方の面の前記凸部を含む領域に第2絶縁層を形成する第2F工程と、
    前記第1支持体及び前記第2支持体を除去し、前記第2絶縁層に前記第1支持体の前記凸部に対応する前記凹部を形成する第2G工程と、を有する請求項記載の半導体装置内蔵基板の製造方法。
  8. 前記第1絶縁層の前記接続端子の露出部側の面、及び前記第2絶縁層の前記凹部を含む領域に、前記第2絶縁層の前記凹部に形成された前記配線パターンの少なくとも一部を露出する開口部が設けられた第3絶縁層を形成する第4工程を更に有する請求項乃至の何れか一項記載の半導体装置内蔵基板の製造方法。
  9. 前記第3絶縁層上に、前記開口部内に露出する前記配線パターンと電気的に接続される外部接続端子を形成する第5工程を更に有する請求項記載の半導体装置内蔵基板の製造方法。
  10. 前記第4工程では、前記第2絶縁層の前記凹部に形成された前記配線パターンの一部のみを前記開口部から露出する請求項又は記載の半導体装置内蔵基板の製造方法。
  11. 前記第4工程では、前記第2絶縁層の前記凹部の底面に形成された前記配線パターンのみを前記開口部から露出する請求項10記載の半導体装置内蔵基板の製造方法。
  12. 前記第2工程において、前記半導体装置の前記側面部及び裏面部を埋めるように、前記第2絶縁層を形成する請求項乃至11の何れか一項記載の半導体装置内蔵基板の製造方法。
JP2009271902A 2009-11-30 2009-11-30 半導体装置内蔵基板及びその製造方法 Active JP5355363B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2009271902A JP5355363B2 (ja) 2009-11-30 2009-11-30 半導体装置内蔵基板及びその製造方法
US12/952,452 US8232639B2 (en) 2009-11-30 2010-11-23 Semiconductor-device mounted board and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009271902A JP5355363B2 (ja) 2009-11-30 2009-11-30 半導体装置内蔵基板及びその製造方法

Publications (3)

Publication Number Publication Date
JP2011114304A JP2011114304A (ja) 2011-06-09
JP2011114304A5 true JP2011114304A5 (ja) 2012-10-18
JP5355363B2 JP5355363B2 (ja) 2013-11-27

Family

ID=44068236

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009271902A Active JP5355363B2 (ja) 2009-11-30 2009-11-30 半導体装置内蔵基板及びその製造方法

Country Status (2)

Country Link
US (1) US8232639B2 (ja)
JP (1) JP5355363B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012134270A (ja) * 2010-12-21 2012-07-12 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
US9070685B2 (en) * 2012-08-24 2015-06-30 Win Semiconductors Corp. Compound semiconductor integrated circuit
JP6500572B2 (ja) * 2015-04-14 2019-04-17 オムロン株式会社 回路構造体
JP7046639B2 (ja) * 2018-02-21 2022-04-04 新光電気工業株式会社 配線基板及びその製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2842378B2 (ja) 1996-05-31 1999-01-06 日本電気株式会社 電子回路基板の高密度実装構造
JP2001185444A (ja) * 1999-12-24 2001-07-06 Kyocera Corp 薄膜電子部品
JP3652281B2 (ja) * 2000-06-30 2005-05-25 京セラ株式会社 薄膜電子部品および基板
JP3888267B2 (ja) * 2002-08-30 2007-02-28 カシオ計算機株式会社 半導体装置およびその製造方法
JP4056360B2 (ja) * 2002-11-08 2008-03-05 沖電気工業株式会社 半導体装置及びその製造方法
JP2005079431A (ja) * 2003-09-02 2005-03-24 Matsushita Electric Ind Co Ltd 半導体装置
JP4298559B2 (ja) * 2004-03-29 2009-07-22 新光電気工業株式会社 電子部品実装構造及びその製造方法
JP4441325B2 (ja) 2004-05-18 2010-03-31 新光電気工業株式会社 多層配線の形成方法および多層配線基板の製造方法
JP2006222164A (ja) 2005-02-08 2006-08-24 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
JP2007201254A (ja) * 2006-01-27 2007-08-09 Ibiden Co Ltd 半導体素子内蔵基板、半導体素子内蔵型多層回路基板
JP5224845B2 (ja) * 2008-02-18 2013-07-03 新光電気工業株式会社 半導体装置の製造方法及び半導体装置

Similar Documents

Publication Publication Date Title
JP2012109350A5 (ja)
JP2009200389A5 (ja)
JP2013118255A5 (ja)
JP2010287874A5 (ja)
JP2008263125A5 (ja)
JP2010147281A5 (ja) 半導体装置
JP2010186847A5 (ja)
JP2015516693A5 (ja)
JP2011146524A5 (ja)
JP2014123722A5 (ja)
JP2010267805A5 (ja)
JP2011238767A5 (ja)
JP2011187800A5 (ja)
JP2011061116A5 (ja)
JP2017212376A5 (ja)
JP2012069761A5 (ja)
JP2013073994A5 (ja)
JP2016096292A5 (ja)
JP2009088336A5 (ja)
JP2011009514A5 (ja)
JP2011003758A5 (ja)
JP2010251367A5 (ja)
JP2008121097A5 (ja)
TW200640315A (en) Electrically connecting structure of circuit board and method for fabricating same
JP2011114304A5 (ja)