JP2011061186A - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP2011061186A JP2011061186A JP2010056711A JP2010056711A JP2011061186A JP 2011061186 A JP2011061186 A JP 2011061186A JP 2010056711 A JP2010056711 A JP 2010056711A JP 2010056711 A JP2010056711 A JP 2010056711A JP 2011061186 A JP2011061186 A JP 2011061186A
- Authority
- JP
- Japan
- Prior art keywords
- wiring layer
- semiconductor device
- chip
- semiconductor substrate
- terminal electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 166
- 238000004519 manufacturing process Methods 0.000 title claims description 75
- 239000000758 substrate Substances 0.000 claims abstract description 178
- 238000000034 method Methods 0.000 claims abstract description 158
- 229910052751 metal Inorganic materials 0.000 claims abstract description 101
- 239000002184 metal Substances 0.000 claims abstract description 101
- 238000007733 ion plating Methods 0.000 claims abstract description 34
- 239000004020 conductor Substances 0.000 claims abstract description 17
- 230000008569 process Effects 0.000 claims description 77
- 238000000206 photolithography Methods 0.000 claims description 31
- 239000007769 metal material Substances 0.000 claims description 23
- 229910052802 copper Inorganic materials 0.000 claims description 22
- 238000000151 deposition Methods 0.000 claims description 18
- 230000008021 deposition Effects 0.000 claims description 17
- 239000011810 insulating material Substances 0.000 claims description 11
- 230000015572 biosynthetic process Effects 0.000 claims description 10
- 239000013078 crystal Substances 0.000 claims description 10
- 229910052719 titanium Inorganic materials 0.000 claims description 5
- 229910045601 alloy Inorganic materials 0.000 claims description 4
- 239000000956 alloy Substances 0.000 claims description 4
- 229910052782 aluminium Inorganic materials 0.000 claims description 4
- 239000011248 coating agent Substances 0.000 claims description 4
- 238000000576 coating method Methods 0.000 claims description 4
- 238000005520 cutting process Methods 0.000 claims description 4
- 238000011161 development Methods 0.000 claims description 4
- 229910052804 chromium Inorganic materials 0.000 claims description 3
- 229910052759 nickel Inorganic materials 0.000 claims description 3
- 239000012530 fluid Substances 0.000 claims 1
- 230000002093 peripheral effect Effects 0.000 claims 1
- 239000010410 layer Substances 0.000 description 170
- 235000012431 wafers Nutrition 0.000 description 62
- 238000000605 extraction Methods 0.000 description 50
- 239000010949 copper Substances 0.000 description 46
- 230000001681 protective effect Effects 0.000 description 46
- 230000004888 barrier function Effects 0.000 description 25
- 238000012360 testing method Methods 0.000 description 25
- 229910000679 solder Inorganic materials 0.000 description 23
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 21
- 229910052710 silicon Inorganic materials 0.000 description 21
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 20
- 239000010703 silicon Substances 0.000 description 20
- 150000002500 ions Chemical class 0.000 description 13
- 239000000463 material Substances 0.000 description 13
- 238000002161 passivation Methods 0.000 description 12
- 238000010586 diagram Methods 0.000 description 11
- 239000000853 adhesive Substances 0.000 description 9
- 230000001070 adhesive effect Effects 0.000 description 9
- 230000000694 effects Effects 0.000 description 8
- 238000007747 plating Methods 0.000 description 8
- 238000007639 printing Methods 0.000 description 7
- 241000894007 species Species 0.000 description 7
- 230000006870 function Effects 0.000 description 6
- 229920002120 photoresistant polymer Polymers 0.000 description 6
- 239000000654 additive Substances 0.000 description 5
- 230000000996 additive effect Effects 0.000 description 5
- 238000009826 distribution Methods 0.000 description 4
- 239000012467 final product Substances 0.000 description 4
- 238000007429 general method Methods 0.000 description 4
- 239000004593 Epoxy Substances 0.000 description 3
- 239000007767 bonding agent Substances 0.000 description 3
- 230000007246 mechanism Effects 0.000 description 3
- 239000012528 membrane Substances 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 239000000843 powder Substances 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 239000000047 product Substances 0.000 description 3
- 229920002050 silicone resin Polymers 0.000 description 3
- 238000002441 X-ray diffraction Methods 0.000 description 2
- 230000001154 acute effect Effects 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000013508 migration Methods 0.000 description 2
- 230000005012 migration Effects 0.000 description 2
- 238000010295 mobile communication Methods 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 238000004382 potting Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 241000047703 Nonion Species 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 239000012298 atmosphere Substances 0.000 description 1
- 239000010953 base metal Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000011889 copper foil Substances 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000010894 electron beam technology Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 229910021645 metal ion Inorganic materials 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 150000002739 metals Chemical group 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000005289 physical deposition Methods 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
【解決手段】開口部101を介してチップ取り出し電極2を含む半導体基板1の一部表面が露出するようメタルマスク100を半導体基板1に被せ、イオンプレーティング法により金属導体を形成した後、メタルマスク100を剥離することによって、半導体基板1の一部表面に形成された金属導体からなる配線層21を形成する。これにより、フォトリソグラフィー法を用いることなく、半導体基板上に配線層21を直接形成することができるため、生産性が高く低コストな回路基板を提供することが可能となる。
【選択図】図7
Description
正確には、第3のチップと第5のチップがボンディングワイヤでワイヤリングされて積層された一つの第1の個別チップが、第4のチップに積層される。第1のチップと第2のチップがボンディングワイヤでワイヤリングされて積層された一つの第2の個別チップが、第3のチップに積層される。尚、第4のチップは、第1の端部21a、第2の端部21b及び再配線部21cを含む再配線が表面に形成された第2のウェハをダイシングして得られた個別のチップである。さらに、その後の工程において、第3と第4のチップは積層する。第3のチップは、少なくとも一部の第4のチップの取り出し電極(内部端子電極)2、第1の端部21a及び第2の端部21bが露出するように、第4のチップに積層される。その露出の意義は、絶縁基板配線51、その他のチップの取り出し電極(内部端子電極)2、第1の端部21a及び第2の端部21bの少なくとも一つとの接続のためである。
2 チップ取り出し電極(内部端子電極)
3 パッシベーション膜
4,6 バリア金属配線
4a,6a バリア金属材料
5,7 銅配線
8 保護絶縁膜
8a 保護絶縁膜の端部
9 半田ボール
9a 半田ボールの底面
10 シリコンウエハ
21 配線層(第1の配線層)
22 配線層(第2の配線層)
21a 第1の端部
21b 第2の端部
21c 再配線部
21e,22e エッジ部
21s,22s 側面
21u,22u 上面
22a 縁部
30 柱状の塊
31 基板
32,32a,32b スピーシーズ
32c スピーシーズの核
32d 島状の塊
40 ボンディングワイヤ
41 スクライブライン
42 接着剤
43、44 絶縁膜
50、52 絶縁基板(半導体装置の基板、システム基板)
51、a、b、d、e、f、g 絶縁基板配線
100,200 メタルマスク
101,201 開口部
Claims (31)
- フォトリソグラフィー法により形成された内部端子電極を有する半導体基板、及び前記内部端子電極と外部とを配線層を介して電気的に接続する外部端子電極を含む回路基板、を含む半導体装置の製造方法であって、
前記内部端子電極を含む前記半導体基板の表面の一部が露出するような開口部を有する金属性のメタルマスクを前記半導体基板に被せるマスク工程と、
前記半導体基板の表面の一部及び前記メタルマスク上に、イオンプレーティング法により金属性の導体を形成する成膜工程と、
前記メタルマスクを剥離することによって、前記半導体基板の表面の一部に形成された金属性の導体からなる配線層を残存させるリフトオフ工程と、
前記配線層に電気的に接続された前記外部端子電極を形成する電極形成工程と、
を備えることを特徴とする半導体装置の製造方法。 - 前記半導体基板は、前記フォトリソグラフィー法により形成され前記内部端子電極に電気的に接続された内部配線を有することを特徴とする請求項1に記載の半導体装置の製造方法。
- 前記半導体基板は、前記電子回路が前記フォトリソグラフィー法により前記半導体基板の主面に描画されていることを特徴とする請求項2に記載の半導体装置の製造方法。
- 前記半導体基板は、同一の前記電子回路が繰り返し形成された半導体ウェハであり、
少なくとも前記リフトオフ工程を行った後、前記半導体ウェハを切断することによって個々の半導体チップを取り出す切断工程をさらに備えることを特徴とする請求項3に記載の半導体装置の製造方法。 - 前記切断工程を前記電極形成工程の後に行うことを特徴とする請求項4に記載の半導体装置の製造方法。
- 前記リフトオフ工程を行った後、前記電極形成工程を行う前に、前記外部端子電極を形成すべき部分を除く前記半導体基板の表面に流動性を有する絶縁材料を選択的に供給する絶縁膜形成工程をさらに備えることを特徴とする請求項1乃至5のいずれか一項に記載の半導体装置の製造方法。
- 前記絶縁膜形成工程においては、前記配線層の上面の周縁部を前記絶縁材料で覆うことを特徴とする請求項6に記載の半導体装置の製造方法。
- 一回の前記マスク工程、連続する複数回の前記成膜工程、及び前記一回のマスク工程に対応する一回の前記リフトオフ工程からなる一連の工程群によって、複数の前記配線層を形成することを特徴とする請求項1乃至7のいずれか一項に記載の半導体装置の製造方法。
- 前記連続する複数回の成膜工程は、第1の金属性の導体を形成する第1の前記成膜工程と、第2の金属性の導体を形成する第2の前記成膜工程を含むことを特徴とする請求項8に記載の半導体装置の製造方法。
- 第1の前記メタルマスクを使用した前記マスク工程、少なくとも一回の前記成膜工程、及び前記マスク工程に対応する前記リフトオフ工程からなる第1の工程群と、
更に、前記外部端子電極を形成すべき第1の領域が露出するような開口部を有する金属性の第2のメタルマスクを前記半導体基板に被せる第2のマスク工程、
前記第1の領域及び前記第2のメタルマスク上に、イオンプレーティング法により金属性の導体を形成する少なくとも一回の第2の成膜工程、及び
前記第2のメタルマスクを剥離することによって、前記第1の領域に形成された金属性の導体からなる第2の配線層を残存させる第2のリフトオフ工程からなる第2の工程群を備え、
前記第1と第2の工程群により、複数の配線層を形成する、ことを特徴とする請求項1乃至7のいずれか一項に記載の半導体装置の製造方法。 - 前記複数の配線層は、
前記内部端子電極を覆う第1の端部と、前記外部端子電極を形成すべき領域である第2の端部と、前記半導体基板の表面に沿って延在し前記第1の端部と前記第2の端部とを接続する再配線部とを有する第1の配線層と、
前記第1の配線層の前記第2の端部を覆い、前記第1の配線層と接する第2の配線層と、を含み、
前記電極形成工程においては、前記第2の配線層と接するように前記外部端子電極を形成することを特徴とする請求項8乃至10のいずれか一項に記載の半導体装置の製造方法。 - 前記配線層の形成に関連して、レジストの塗布、露光、現像、及び前記レジストの剥離の各工程を含まない、ことを特徴とする請求項1乃至11のいずれか一項に記載の半導体装置の製造方法。
- 前記成膜工程は、前記半導体基板に所定の電位を与え、前記所定の電位と異なる電位にイオン化された被着金属に、0.01eVから250eVの被着エネルギを与えることを特徴とする請求項1乃至12のいずれか一項に記載の半導体装置の製造方法。
- 前記イオン化された被着金属に、5〜100eVの被着エネルギを与えることを特徴とする請求項13に記載の半導体装置の製造方法。
- 内部端子電極を有する半導体基板と、
前記半導体基板の表面の一部に形成され、前記内部端子電極に電気的に接続する配線層と、
前記配線層の表面の第1の部分を覆うことなく、前記配線層の表面の第2の部分を覆う絶縁膜と、
前記配線層の第1の部分を覆い、前記配線層に電気的に接続することによって外部と前記内部端子電極とを電気的に接続する外部端子電極と、を備え、
前記配線層の第2の部分は、前記半導体基板の表面に垂直な方向から見たエッジ部を含み、
前記半導体基板と接する前記エッジ部における前記配線層の前記半導体基板の表面と垂直な断面の角度が55°以下である、ことを特徴とする半導体装置。 - 前記第1の部分は、前記配線層の表面のパターン形状から、前記角度を有するエッジ部を構成する部分を除く内包領域であることを特徴とする請求項15に記載の半導体装置。
- 前記絶縁膜の前記半導体基板からの高さは、前記外部端子電極側における前記配線層の表面の前記半導体基板からの高さよりも高いことを特徴とする請求項15又は16に記載の半導体装置。
- 前記配線層は、前記半導体基板から前記外部端子電極の方向に積層され、前記内部端子電極に接続された第1の配線層と、前記第1の配線層に接続され且つ前記外部端子電極に接続された第2の前記エッジ部を含む第2の配線層を有し、
前記第2のエッジ部における前記第2の配線層の前記半導体基板の表面と垂直な断面の角度が55°以下である、ことを特徴とする請求項15乃至17のいずれか一項に記載の半導体装置。 - 前記エッジ部は、前記第1の部分を取り囲む部分を含んでいることを特徴とする請求項15乃至18のいずれか一項に記載の半導体装置。
- 前記配線層は、
前記内部端子電極を覆う第1の端部と、第2の端部と、前記半導体基板の表面に沿って延在し前記第1の端部と前記第2の端部とを接続する再配線部とを有する第1の配線層と、
前記第1の配線層の前記第2の端部を覆い、前記第1の配線層と電気的に導通する第2の配線層と、を含み、
前記配線層の第1の部分は前記第1の配線層に設けられることなく前記第2の配線層に設けられ、前記配線層の第2の部分は前記第1及び第2の配線層にそれぞれ設けられることを特徴とする請求項19に記載の半導体装置。 - 前記配線層は、前記半導体基板の表面方向とは異なる方向に伸びる柱状の塊の集合体によって構成されていることを特徴とする請求項15乃至20のいずれか一項に記載の半導体装置。
- 前記集合体に含まれる複数の柱状の塊の少なくとも一部は、前記半導体基板の表面からの高さが互いに異なることを特徴とする請求項21に記載の半導体装置。
- 前記集合体に含まれる複数の柱状の塊は、前記配線層を構成する金属材料の結晶体であることを特徴とする請求項21又は22に記載の半導体装置。
- 前記集合体に含まれる複数の柱状の塊の少なくとも一部は、互いに結晶方位が異なることを特徴とする請求項23に記載の半導体装置。
- 前記配線層は、Cu、Al、Ti、Cr及びNiからなる群より選ばれた金属を主成分として含むことを特徴とする請求項15乃至24のいずれか一項に記載の半導体装置。
- 前記配線層は、複数の金属材料からなる多元合金を含むことを特徴とする請求項15乃至25のいずれか一項に記載の半導体装置。
- 前記内部端子電極は、前記配線層と接する表面にメッキが施されている層を含むことを特徴とする請求項15乃至26のいずれか一項に記載の半導体装置。
- 前記半導体基板は、第1の半導体基板と、前記第1の半導体基板の表面に接し且つ前記内部端子電極の領域を除く前記第1の半導体基板を覆う第2の絶縁膜とを含むことを特徴とする請求項15乃至27のいずれか一項に記載の半導体装置。
- 前記配線層は前記第2の絶縁膜の表面に接し且つ前記第2の絶縁膜の一部を覆うことを特徴とする請求項28に記載の半導体装置。
- 前記半導体基板は、同一の回路が繰り返し形成された半導体ウエハであることを特徴とする請求項15乃至29のいずれか一項に記載の半導体装置。
- 内部端子電極を有する半導体基板と、
前記半導体基板の表面の一部に形成され、一端が前記内部端子電極に接続する導電性の配線層と、
前記配線層の他端に接続され、外部との接続に用いられる外部端子電極と、を備え、
前記配線層は、前記半導体基板の表面方向とは異なる方向へ垂直に伸びる柱状の塊の集合体によって構成されていることを特徴とする半導体装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010056711A JP5618579B2 (ja) | 2009-08-13 | 2010-03-12 | 半導体装置及びその製造方法 |
PCT/JP2010/063782 WO2011019080A1 (ja) | 2009-08-13 | 2010-08-13 | 回路基板及びその製造方法 |
CN2010800359175A CN102484101A (zh) | 2009-08-13 | 2010-08-13 | 电路基板及其制造方法 |
US13/371,323 US8508046B2 (en) | 2009-08-13 | 2012-02-10 | Circuit substrate and method of manufacturing same |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009203084 | 2009-08-13 | ||
JP2009203084 | 2009-08-13 | ||
JP2010056711A JP5618579B2 (ja) | 2009-08-13 | 2010-03-12 | 半導体装置及びその製造方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010029449 Division | 2009-08-13 | 2010-02-12 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011061186A true JP2011061186A (ja) | 2011-03-24 |
JP5618579B2 JP5618579B2 (ja) | 2014-11-05 |
Family
ID=43425672
Family Applications (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010012589A Active JP4589450B1 (ja) | 2009-08-13 | 2010-01-22 | 回路基板の製造方法 |
JP2010056711A Active JP5618579B2 (ja) | 2009-08-13 | 2010-03-12 | 半導体装置及びその製造方法 |
JP2010181465A Active JP4799679B2 (ja) | 2009-08-13 | 2010-08-13 | 回路基板 |
JP2010181464A Active JP4738541B2 (ja) | 2009-08-13 | 2010-08-13 | 回路基板の製造方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010012589A Active JP4589450B1 (ja) | 2009-08-13 | 2010-01-22 | 回路基板の製造方法 |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010181465A Active JP4799679B2 (ja) | 2009-08-13 | 2010-08-13 | 回路基板 |
JP2010181464A Active JP4738541B2 (ja) | 2009-08-13 | 2010-08-13 | 回路基板の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (4) | JP4589450B1 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013135225A (ja) * | 2011-12-22 | 2013-07-08 | Samsung Electronics Co Ltd | 再配線層を有する半導体パッケージ |
JP2014145973A (ja) * | 2013-01-30 | 2014-08-14 | Japan Oclaro Inc | 半導体光変調器及び光通信モジュール |
JP2014187337A (ja) * | 2013-03-25 | 2014-10-02 | Disco Abrasive Syst Ltd | ウエハレベルパッケージ構造およびその製造方法 |
JP2014187339A (ja) * | 2013-03-25 | 2014-10-02 | Disco Abrasive Syst Ltd | ウエハレベルパッケージ構造およびその製造方法 |
JP2014187338A (ja) * | 2013-03-25 | 2014-10-02 | Disco Abrasive Syst Ltd | ウエハレベルパッケージ構造およびその製造方法 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012243984A (ja) * | 2011-05-20 | 2012-12-10 | Fujikura Ltd | 半導体装置および半導体装置の製造方法 |
JP6249933B2 (ja) * | 2014-12-10 | 2017-12-20 | 三菱電機株式会社 | 半導体素子、半導体装置および半導体素子の製造方法 |
JP6711645B2 (ja) * | 2016-02-26 | 2020-06-17 | 国立大学法人茨城大学 | 銅の成膜装置、銅の成膜方法、銅配線形成方法 |
JP6895834B2 (ja) | 2017-07-21 | 2021-06-30 | 三菱電機株式会社 | パワーデバイス |
JP2019149485A (ja) | 2018-02-27 | 2019-09-05 | 株式会社村田製作所 | 半導体装置 |
JP7319808B2 (ja) * | 2019-03-29 | 2023-08-02 | ローム株式会社 | 半導体装置および半導体パッケージ |
JP7319075B2 (ja) * | 2019-03-29 | 2023-08-01 | ローム株式会社 | 半導体装置および半導体パッケージ |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0391928A (ja) * | 1989-09-04 | 1991-04-17 | Dainippon Printing Co Ltd | リフトオフ法によるパターン形成方法 |
JP2007335541A (ja) * | 2006-06-13 | 2007-12-27 | Mitsui Mining & Smelting Co Ltd | フレキシブルプリント配線基板および半導体装置 |
JP2008021849A (ja) * | 2006-07-13 | 2008-01-31 | Oki Electric Ind Co Ltd | 半導体装置 |
JP2008147491A (ja) * | 2006-12-12 | 2008-06-26 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63155751A (ja) * | 1986-12-19 | 1988-06-28 | Sumitomo Electric Ind Ltd | 半導体装置用絶縁基板 |
JPH03177056A (ja) * | 1989-12-05 | 1991-08-01 | Sumitomo Electric Ind Ltd | 回路基板の製造方法 |
JPH04111422A (ja) * | 1990-08-31 | 1992-04-13 | Fujitsu Ltd | 半導体装置の製造方法 |
JP4507452B2 (ja) * | 2001-05-17 | 2010-07-21 | パナソニック株式会社 | 電子部品、その製造方法及び電子回路装置 |
JP4635348B2 (ja) * | 2001-02-08 | 2011-02-23 | 凸版印刷株式会社 | パターン形成用マスクおよびそれを使用したパターン形成装置 |
JP2004055783A (ja) * | 2002-07-19 | 2004-02-19 | Shinkawa Ltd | 半導体装置 |
JP3949077B2 (ja) * | 2003-04-16 | 2007-07-25 | シャープ株式会社 | 半導体装置、基板、半導体装置の製造方法、及び半導体装置の実装方法 |
JP2006210406A (ja) * | 2005-01-25 | 2006-08-10 | Fujikura Ltd | 配線とそれを備えた半導体装置 |
-
2010
- 2010-01-22 JP JP2010012589A patent/JP4589450B1/ja active Active
- 2010-03-12 JP JP2010056711A patent/JP5618579B2/ja active Active
- 2010-08-13 JP JP2010181465A patent/JP4799679B2/ja active Active
- 2010-08-13 JP JP2010181464A patent/JP4738541B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0391928A (ja) * | 1989-09-04 | 1991-04-17 | Dainippon Printing Co Ltd | リフトオフ法によるパターン形成方法 |
JP2007335541A (ja) * | 2006-06-13 | 2007-12-27 | Mitsui Mining & Smelting Co Ltd | フレキシブルプリント配線基板および半導体装置 |
JP2008021849A (ja) * | 2006-07-13 | 2008-01-31 | Oki Electric Ind Co Ltd | 半導体装置 |
JP2008147491A (ja) * | 2006-12-12 | 2008-06-26 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013135225A (ja) * | 2011-12-22 | 2013-07-08 | Samsung Electronics Co Ltd | 再配線層を有する半導体パッケージ |
US9496216B2 (en) | 2011-12-22 | 2016-11-15 | Samsung Electronics Co., Ltd. | Semiconductor package including stacked semiconductor chips and a redistribution layer |
JP2014145973A (ja) * | 2013-01-30 | 2014-08-14 | Japan Oclaro Inc | 半導体光変調器及び光通信モジュール |
JP2014187337A (ja) * | 2013-03-25 | 2014-10-02 | Disco Abrasive Syst Ltd | ウエハレベルパッケージ構造およびその製造方法 |
JP2014187339A (ja) * | 2013-03-25 | 2014-10-02 | Disco Abrasive Syst Ltd | ウエハレベルパッケージ構造およびその製造方法 |
JP2014187338A (ja) * | 2013-03-25 | 2014-10-02 | Disco Abrasive Syst Ltd | ウエハレベルパッケージ構造およびその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP4589450B1 (ja) | 2010-12-01 |
JP5618579B2 (ja) | 2014-11-05 |
JP4738541B2 (ja) | 2011-08-03 |
JP4799679B2 (ja) | 2011-10-26 |
JP2011061193A (ja) | 2011-03-24 |
JP2011061183A (ja) | 2011-03-24 |
JP2011061194A (ja) | 2011-03-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5618579B2 (ja) | 半導体装置及びその製造方法 | |
US8508046B2 (en) | Circuit substrate and method of manufacturing same | |
TWI379394B (en) | Substrate having single patterned metal foil, and package applied with the same, and methods of manufacturing the substrate and package | |
US7727877B2 (en) | Method of manufacturing a wafer level package that uses the same seed layer for selectively electroplating a rewiring pattern and a conductive pillar | |
TW200805616A (en) | Integrated circuit device and method of forming one or more passive components on a plurality of substrates | |
JP2009010312A (ja) | スタックパッケージ及びその製造方法 | |
JP5112275B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
TW200937545A (en) | Semiconductor device and a method of manufacturing the same | |
CN104051383B (zh) | 封装的半导体器件、封装半导体器件的方法以及PoP器件 | |
CN104425432A (zh) | 半导体装置 | |
US20080224276A1 (en) | Semiconductor device package | |
JP2008211187A (ja) | 半導体パッケージ及びその製造方法 | |
WO2011019080A1 (ja) | 回路基板及びその製造方法 | |
US20040222520A1 (en) | Integrated circuit package with flat metal bump and manufacturing method therefor | |
CN101114599A (zh) | 半导体晶片中埋入式电阻器的制作方法 | |
JP2011211149A (ja) | 半導体装置及びその製造方法 | |
JP5670119B2 (ja) | 半導体装置及びその製造方法 | |
TWI511240B (zh) | 封裝結構及其製造方法 | |
JP5433849B2 (ja) | 磁気センサ | |
JP5670120B2 (ja) | 半導体装置及びその製造方法 | |
CN210467823U (zh) | 一种重新布线层 | |
EP2330618A1 (en) | Rebuilt wafer assembly | |
TWI559470B (zh) | 無基板的半導體封裝結構及其製造方法 | |
CN112582333B (en) | Rewiring layer and preparation method thereof | |
TWI825829B (zh) | 具有電氣連接基底之半導體元件的製備方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20120413 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20120413 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130128 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140617 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140618 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140916 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140916 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5618579 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |