JP2010278109A - 静電気保護回路 - Google Patents
静電気保護回路 Download PDFInfo
- Publication number
- JP2010278109A JP2010278109A JP2009127426A JP2009127426A JP2010278109A JP 2010278109 A JP2010278109 A JP 2010278109A JP 2009127426 A JP2009127426 A JP 2009127426A JP 2009127426 A JP2009127426 A JP 2009127426A JP 2010278109 A JP2010278109 A JP 2010278109A
- Authority
- JP
- Japan
- Prior art keywords
- protection
- circuit
- gate electrode
- circuits
- potential node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000003071 parasitic effect Effects 0.000 claims abstract description 22
- 239000000463 material Substances 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 description 14
- 230000005611 electricity Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 230000000116 mitigating effect Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
- H01L27/0285—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements bias arrangements for gate electrode of field effect transistors, e.g. RC networks, voltage partitioning circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
【解決手段】静電気保護回路は、各々がMOSトランジスタを備える複数の保護回路と、低電位ノードと高電位ノードとの間のサージ電圧に応答して複数の保護回路の各々のMOSトランジスタのゲート電極にトリガ信号を供給するトリガ回路とを備える。複数の保護回路の各々は、ゲート電極にトリガ信号が供給されたとき低電位ノードと高電位ノードとを導通する。複数の保護回路のうちトリガ回路の出力との間の寄生抵抗が最も大きい保護回路の寄生抵抗をRmaxとして、複数の保護回路の各々のゲート電極にはRmaxよりも抵抗値が大きい抵抗素子が接続されている。このような構成により、小面積の素子の追加によって、複数の放電回路の遅延時間差を緩和することができる。
【選択図】図2
Description
2 保護対象回路
3 トリガ回路
4、4−1〜4−4、4a、4b 保護回路
6 抵抗素子
8 容量素子
10 バッファ
12 導電部材
14 配線
D、D1、D2 ドレイン
G ゲート
GND グランド線
Rm1〜Rmn 寄生抵抗
Rg1〜Rgn 抵抗素子
S、S1、S2、S3 ソース
Tr トランジスタ
VDD 電源線
Claims (5)
- 各々がMOSトランジスタを備える複数の保護回路と、
低電位ノードと高電位ノードとの間のサージ電圧に応答して前記複数の保護回路の各々の前記MOSトランジスタのゲート電極にトリガ信号を供給するトリガ回路とを具備し、
前記複数の保護回路の各々は、前記ゲート電極に前記トリガ信号が供給されたとき前記低電位ノードと前記高電位ノードとを導通し、
前記複数の保護回路のうち前記トリガ回路の出力との間の寄生抵抗が最も大きい保護回路の寄生抵抗をRmaxとして、前記複数の保護回路の各々の前記ゲート電極にはRmaxよりも抵抗値が大きい抵抗素子が接続されている
静電気保護回路。 - 請求項1に記載された静電気保護回路であって、
前記複数の保護回路のうち所定の保護回路における前記MOSトランジスタは、複数のゲート電極と、前記複数のゲート電極を挟んでそれぞれ配置される複数のソースとドレインとを備え、
前記複数のゲート電極は、前記抵抗素子に並列に接続される
静電気保護回路。 - 請求項1又は2に記載された静電気保護回路であって、
前記複数の保護回路の各々は、一端が前記ゲート電極に接続された導電部材を備え、
前記抵抗素子は前記導電部材の他端に接続されている
静電気保護回路。 - 請求項1又は2に記載された静電気保護回路であって、
前記複数の保護回路の各々が備える前記ゲート電極は、前記抵抗素子を形成する材料をシリサイド化した材料によって形成されている
静電気保護回路。 - 請求項1から4のいずれか一項に記載された静電気保護回路と、
前記静電気保護回路と並列に接続され、前記低電位ノードと前記高電位ノードとを電源として用いる保護対象回路を具備する
集積回路チップ。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009127426A JP5431791B2 (ja) | 2009-05-27 | 2009-05-27 | 静電気保護回路 |
US12/801,098 US8493698B2 (en) | 2009-05-27 | 2010-05-21 | Electrostatic discharge protection circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009127426A JP5431791B2 (ja) | 2009-05-27 | 2009-05-27 | 静電気保護回路 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2010278109A true JP2010278109A (ja) | 2010-12-09 |
JP2010278109A5 JP2010278109A5 (ja) | 2012-05-17 |
JP5431791B2 JP5431791B2 (ja) | 2014-03-05 |
Family
ID=43219950
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009127426A Active JP5431791B2 (ja) | 2009-05-27 | 2009-05-27 | 静電気保護回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8493698B2 (ja) |
JP (1) | JP5431791B2 (ja) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012169522A (ja) * | 2011-02-16 | 2012-09-06 | Lapis Semiconductor Co Ltd | 過電圧保護回路及び半導体集積回路 |
JP2013207388A (ja) * | 2012-03-27 | 2013-10-07 | Asahi Kasei Electronics Co Ltd | Esd保護回路及びesd保護回路に係る半導体装置 |
JP2014003072A (ja) * | 2012-06-15 | 2014-01-09 | Toshiba Corp | 静電保護回路、および、半導体装置 |
JP2015128182A (ja) * | 2015-03-05 | 2015-07-09 | ラピスセミコンダクタ株式会社 | 過電圧保護回路及び半導体集積回路 |
JP2016119388A (ja) * | 2014-12-22 | 2016-06-30 | セイコーエプソン株式会社 | 静電気保護回路及び半導体集積回路装置 |
JP2016119389A (ja) * | 2014-12-22 | 2016-06-30 | セイコーエプソン株式会社 | 静電気保護回路及び半導体集積回路装置 |
US9401602B2 (en) | 2011-10-06 | 2016-07-26 | Socionext Inc. | Semiconductor integrated circuit device |
US9985433B2 (en) | 2014-03-12 | 2018-05-29 | Kabushiki Kaisha Toshiba | Output circuit |
JP2018129534A (ja) * | 2018-04-16 | 2018-08-16 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8982517B2 (en) * | 2012-02-02 | 2015-03-17 | Texas Instruments Incorporated | Electrostatic discharge protection apparatus |
CN108075460B (zh) * | 2016-11-15 | 2021-10-29 | 恩智浦有限公司 | 具有反馈控制的浪涌保护电路 |
CN115173384A (zh) * | 2021-04-01 | 2022-10-11 | 长鑫存储技术有限公司 | 静电防护电路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06318674A (ja) * | 1993-04-30 | 1994-11-15 | Sony Corp | 入出力保護回路 |
JP2003530698A (ja) * | 2000-04-10 | 2003-10-14 | モトローラ・インコーポレイテッド | 静電放電(esd)保護回路 |
JP2005536046A (ja) * | 2002-08-09 | 2005-11-24 | フリースケール セミコンダクター インコーポレイテッド | 静電気放電保護回路及び動作方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100188135B1 (en) * | 1996-06-27 | 1999-06-01 | Samsung Electronics Co Ltd | Protection device of semiconductor device |
US6552594B2 (en) * | 1997-03-27 | 2003-04-22 | Winbond Electronics, Corp. | Output buffer with improved ESD protection |
US5991134A (en) * | 1997-06-19 | 1999-11-23 | Advanced Micro Devices, Inc. | Switchable ESD protective shunting circuit for semiconductor devices |
JP2003068870A (ja) * | 2001-08-29 | 2003-03-07 | Yamaha Corp | Esd保護回路 |
US7327092B2 (en) * | 2005-11-30 | 2008-02-05 | Ge Homeland Protection, Inc. | Current driving circuit for inductive loads |
US8144441B2 (en) * | 2006-08-30 | 2012-03-27 | Triquint Semiconductor, Inc. | Electrostatic discharge protection circuit for compound semiconductor devices and circuits |
-
2009
- 2009-05-27 JP JP2009127426A patent/JP5431791B2/ja active Active
-
2010
- 2010-05-21 US US12/801,098 patent/US8493698B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06318674A (ja) * | 1993-04-30 | 1994-11-15 | Sony Corp | 入出力保護回路 |
JP2003530698A (ja) * | 2000-04-10 | 2003-10-14 | モトローラ・インコーポレイテッド | 静電放電(esd)保護回路 |
JP2005536046A (ja) * | 2002-08-09 | 2005-11-24 | フリースケール セミコンダクター インコーポレイテッド | 静電気放電保護回路及び動作方法 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012169522A (ja) * | 2011-02-16 | 2012-09-06 | Lapis Semiconductor Co Ltd | 過電圧保護回路及び半導体集積回路 |
US9401602B2 (en) | 2011-10-06 | 2016-07-26 | Socionext Inc. | Semiconductor integrated circuit device |
JP2013207388A (ja) * | 2012-03-27 | 2013-10-07 | Asahi Kasei Electronics Co Ltd | Esd保護回路及びesd保護回路に係る半導体装置 |
JP2014003072A (ja) * | 2012-06-15 | 2014-01-09 | Toshiba Corp | 静電保護回路、および、半導体装置 |
US9985433B2 (en) | 2014-03-12 | 2018-05-29 | Kabushiki Kaisha Toshiba | Output circuit |
JP2016119388A (ja) * | 2014-12-22 | 2016-06-30 | セイコーエプソン株式会社 | 静電気保護回路及び半導体集積回路装置 |
JP2016119389A (ja) * | 2014-12-22 | 2016-06-30 | セイコーエプソン株式会社 | 静電気保護回路及び半導体集積回路装置 |
JP2015128182A (ja) * | 2015-03-05 | 2015-07-09 | ラピスセミコンダクタ株式会社 | 過電圧保護回路及び半導体集積回路 |
JP2018129534A (ja) * | 2018-04-16 | 2018-08-16 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
US20100302694A1 (en) | 2010-12-02 |
JP5431791B2 (ja) | 2014-03-05 |
US8493698B2 (en) | 2013-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5431791B2 (ja) | 静電気保護回路 | |
KR101262066B1 (ko) | I/o 셀 esd 시스템 | |
JP4322806B2 (ja) | 静電気放電保護回路及び動作方法 | |
KR101383613B1 (ko) | 가변 클램프 크기를 갖는 분포된 정전기 방전 보호 회로 | |
KR101034614B1 (ko) | 정전기 보호 회로 | |
JP2008235886A (ja) | 改善された静電放電保護のための方法および装置 | |
JP2013055102A (ja) | 半導体集積回路及び保護回路 | |
JP2011176031A (ja) | 半導体装置 | |
CN106935583B (zh) | 半导体集成电路器件 | |
JP5165356B2 (ja) | 半導体集積回路装置 | |
JP2009054851A (ja) | 半導体集積回路 | |
JP4615023B2 (ja) | 切替可能i/oデカップリング・キャパシタンス機能を実現する局部esdパワーレールクランプ | |
JP2017011069A (ja) | 半導体装置 | |
JP2010283299A (ja) | 半導体装置及びその静電気保護方法 | |
JP4393535B2 (ja) | 半導体集積回路の設計方法 | |
US8194372B1 (en) | Systems and methods for electrostatic discharge protection | |
JP2008103945A (ja) | 半導体装置 | |
KR100878439B1 (ko) | 출력 드라이버단의 esd 보호 장치 | |
JP5546265B2 (ja) | 半導体装置 | |
JP2011096879A (ja) | 半導体集積回路 | |
JP5082841B2 (ja) | 半導体装置 | |
JP2015159137A (ja) | Esd保護回路 | |
JP2011222549A (ja) | 静電気保護回路及び集積回路 | |
JP6708992B2 (ja) | 半導体装置 | |
JP2005085980A (ja) | ヒューズ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120322 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120322 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130830 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130911 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131108 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131128 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131205 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5431791 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |