JP2009117793A - Dram素子 - Google Patents

Dram素子 Download PDF

Info

Publication number
JP2009117793A
JP2009117793A JP2008115410A JP2008115410A JP2009117793A JP 2009117793 A JP2009117793 A JP 2009117793A JP 2008115410 A JP2008115410 A JP 2008115410A JP 2008115410 A JP2008115410 A JP 2008115410A JP 2009117793 A JP2009117793 A JP 2009117793A
Authority
JP
Japan
Prior art keywords
gate
oxide film
transistor element
mos transistor
semiconductor substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2008115410A
Other languages
English (en)
Other versions
JP4857307B2 (ja
Inventor
Shing-Hwa Renn
任興華
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanya Technology Corp
Original Assignee
Nanya Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanya Technology Corp filed Critical Nanya Technology Corp
Publication of JP2009117793A publication Critical patent/JP2009117793A/ja
Application granted granted Critical
Publication of JP4857307B2 publication Critical patent/JP4857307B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66621Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation using etching to form a recess at the gate location
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26586Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/2822Making the insulator with substrate doping, e.g. N, Ge, C implantation, before formation of the insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/82385Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different shapes, lengths or dimensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823857Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823885Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of vertical transistor structures, i.e. with channel vertical to the substrate surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0922Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • H10B12/053Making the transistor the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/09Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

【課題】DRAM周辺回路の低電圧P+ゲートMOSトランジスタ素子の性能と、高電圧N+ゲートMOSトランジスタ素子のゲート酸化膜の信頼性とを兼ね備えたNMOSトランジスタ素子を提供する。
【解決手段】DRAM素子は、第一リセスゲートが設けられたメモリアレイ領域、及び第二リセスゲートが設けられた周辺回路領域を有しており、前記第一リセスゲート及び第二リセスゲートがはめ込まれている半導体基板と、前記第一リセスゲートと前記半導体基板との間に設けられた、均一な厚さの第一ゲート酸化膜と、前記第二リセスゲートと前記半導体基板との間に設けられた、不均一な厚さの第二ゲート酸化膜とを含む。
【選択図】図1

Description

本発明はディープトレンチキャパシタDRAM(動的ランダムアクセスメモリ)に関し、特にDRAMの周辺回路のトランジスタ素子に関する。
当業者に周知のとおり、DRAMのメモリセルは高電圧で動作するため、その周辺回路の高電圧MOS(金属酸化膜半導体)トランジスタ素子のゲート酸化膜の信頼性は重要である。
P+ゲートMOSトランジスタ素子のホウ素突き抜け現象を抑制するため、現在ではDPN(デカップルドプラズマ窒化)という技術で窒素をDRAM周辺回路のゲート酸化膜に注入することが一般的である。しかし、ゲート酸化膜に高濃度窒素を注入する方法では、高電圧MOSトランジスタ素子のゲート酸化膜の信頼性が低下する欠点がある。
したがって、従来の技術の問題は、DRAM周辺回路のP+ゲートMOSトランジスタ素子の性能と、高電圧N+ゲートMOSトランジスタ素子の信頼性とが両立できないというところにある。
本発明は上記従来の問題を解決するため、改良されたDRAM周辺回路のNMOSトランジスタ素子を提供することを課題とする。
本発明はDRAM(動的ランダムアクセスメモリ)素子を提供する。該DRAM素子は、第一リセスゲートが設けられたメモリアレイ領域、及び第二リセスゲートが設けられた周辺回路領域を有しており、前記第一リセスゲート及び第二リセスゲートがはめ込まれている半導体基板と、前記第一リセスゲートと前記半導体基板との間に設けられた、均一な厚さの第一ゲート酸化膜と、前記第二リセスゲートと前記半導体基板との間に設けられた、不均一な厚さの第二ゲート酸化膜とを含む。
本発明は、DRAM周辺回路の低電圧P+ゲートMOSトランジスタ素子の性能と、高電圧N+ゲートMOSトランジスタ素子のゲート酸化膜の信頼性とを兼ね備えたNMOSトランジスタ素子を提供する。
かかる装置の特徴を詳述するために、具体的な実施例を挙げ、図示を参照して以下に説明する。
図1を参照する。図1は本発明におけるDRAM素子の一部領域を表す断面図である。図1に示すように、DRAM素子1には、少なくともメモリアレイ領域100と周辺回路領域200とが設けられている。メモリアレイ領域100には複数のメモリセル10が設けられ、各メモリセル10はそれぞれEUD(拡張U字型装置)12とディープトレンチ容量14とを含む。
説明を簡素化するため、図1には1個のメモリセル10のみが描かれている。上記EUD12は、RCAT(リセスチャネルアレイ装置)、またはリセスゲートMOSトランジスタ素子とも呼ばれる。
EUD12は、リセスゲート121と、ソースドープ領域123と、ドレインドープ領域124と、ゲート酸化膜125とを含む。リセスゲート121は、所定の深さまでエッチングされたゲートトレンチ122にはめ込まれた素子であり、ポリシリコン、金属、またはその組み合わせでつくられる。
ゲートトレンチ122には垂直側壁部分122a及びU字型底部122bがある。EUD12のU字型チャネル126はこのU字型底部122bにある。
本発明の好ましい実施例では、ディープトレンチ容量構造14に、ドープポリシリコン層141と、ONO(酸化珪素−窒化珪素−酸化珪素からなる誘電層)などの側壁容量誘電層142とが含まれる。ドープシリコン構造141はディープトレンチ容量構造14の上電極として利用される。
説明を簡素化するため、図1ではディープトレンチ容量構造14の埋め込みプレートを示さず、ディープトレンチ容量構造14の上部構造のみ描くとする。
また、ディープトレンチ容量構造14の上部にはSSBS(単側埋め込みストラップ)プロセスによりSSBS143が形成されるとともに、トレントトップ酸化物(TTO)144が形成されている。TTO144は、HDCVD(高密度化学的気相成長)法などで酸化珪素を堆積して作成するものである。
上記SSBSプロセスは以下のプロセスを含む。まず側壁容量誘電層142及びポリシリコン層(Poly-2)141を第一所定深さまでエッチバックし、他のポリシリコン層(Poly-3)を埋め込んで第二所定深さまでエッチバックした後、Poly-3に不対称のスペーサーを形成し、このスペーサーに覆われないPoly-3及びPoly-2をエッチングする。最後にTTO酸化珪素絶縁層を埋め込んでCMP(化学的機械的研磨)法で平坦化する。
EUD12は、ドレインドープ領域124を通してディープトレンチ容量構造14のSSBS143から拡散した拡散領域145と接続される。電子または電流は、ビット線(図示せず)からコンタクトプラグ130、EUD12のソースドープ領域123、開かれたU字型チャネル126、ドレインドープ領域124、及び拡散領域145からなる経路を通ってディープトレンチ容量構造14の上電極に運ばれ、データにアクセスする。
本発明の好ましい実施例では、EUD12でリセスゲート121を収容するゲートトレンチ122は、深さd1が1500〜2000Åであって、幅w1が200〜600Åである。
また、周辺回路領域200内の半導体基板102には少なくとも高電圧MOSトランジスタ素子20と低電圧MOSトランジスタ素子30とが設けられ、高電圧MOSトランジスタ素子20と低電圧MOSトランジスタ素子30との間には、両者を分離するSTI(シャロートレンチ分離)104が設けられている。
上記高電圧MOSトランジスタ素子20は、リセスゲート221と、ソースドープ領域223と、ドレインドープ領域224と、ゲート酸化膜225とを含む。リセスゲート221は、所定の深さまでエッチングされたゲートトレンチ222にはめ込まれた素子であり、ポリシリコン、金属、またはその組み合わせでつくられる。
本発明の好ましい実施例では、高電圧MOSトランジスタ素子20はNMOSトランジスタであって、そのリセスゲート221はN+型ドープポリシリコンゲートである。また、ソースドープ領域223に更に濃度が高いN+ドープ領域223aを設け、ドレインドープ領域224に更に濃度が高いN+ドープ領域224aを設けることができる。
ゲートトレンチ222は垂直側壁部222a及びU字型底部222bを有し、高電圧MOSトランジスタ素子20のU字型チャネル226はU字型底部222bに設けられている。本発明の好ましい実施例では、リセスゲート221を収容するゲートトレンチ222の深さd2は、ゲートトレンチ122の深さd1と同じく1500〜2000Åであるが、ゲートトレンチ222の幅w2はゲートトレンチ122の幅w1よりも広く、1300〜1600Åとなる。
本発明では、周辺回路領域220内の高電圧MOSトランジスタ素子20のゲート構造と、メモリアレイ領域100内のEUD12のゲート構造とがいずれも半導体基板102にはめ込まれているので、製作工程が同一である。
また、高電圧MOSトランジスタ素子20のゲート酸化膜225は少なくとも2種類の厚さを有し、独特な非対称構造を呈している。その厚い部分225aは高電圧MOSトランジスタ素子20のリセスゲート221とドレインドープ領域224との間に位置し、薄い部分225bはリセスゲート221とドレインドープ領域223との間に位置する。
ゲート酸化膜225bは、ゲートトレンチ222のドレインドープ領域223に近い側の垂直側壁部分222aからU字型底部222bに延びる。本発明の好ましい実施例では、ゲート酸化膜225aは厚さが150〜300Åであって、ゲート酸化膜225bは厚さが20〜60Åである。
本発明の好ましい実施例では、低電圧MOSトランジスタ素子30は平面チャネルPMOSトランジスタであり、ゲート321と、P+ソースドープ領域323と、P+ドレインドープ領域324と、ゲート酸化膜325とを含み、そのゲート321はP+ドープポリシリコンゲートである。ゲート321の側壁にはスペーサー330が形成されている。ソースドープ領域323は低濃度ドープドレイン(LDD)323aを含み、ドレインドープ領域324はLDD324aを含み、LDD323aとLDD324aとの間は平面P型チャネル326である。
図2及び図3を参照する。図2及び図3は、本発明における高電圧MOSトランジスタ素子20の非対称ゲート酸化膜225を形成する方法を表す説明図である。上記素子と同一の素子には同じ番号がつけられている。まず、図2に示すように、半導体基板102に酸化珪素層402と窒化珪素層404とを形成し、フォトリソグラフィー工程でメモリアレイ領域100及び周辺回路領域200内の半導体基板102にゲートトレンチ122、222を形成する。ゲートトレンチ122は垂直側壁部分122a及びU字型底部122bを有し、ゲートトレンチ222は垂直側壁部分222a及びU字型底部222bを有する。
ゲートトレンチ122の深さとゲートトレンチ222の深さとは実質的に同じであるが、ゲートトレンチ222の幅w2はゲートトレンチ122の幅w1よりもはるかに広い。本発明の好ましい実施例では、ゲートトレンチ222の幅w2は約1300〜1600Åであり、ゲートトレンチ122の幅w1は約200〜600Åである。
続いて、チルト角イオン注入工程で、フッ素などの不純物を、所定の入射角θでゲートトレンチ222の片側の垂直側壁部分222aに注入する。本発明の好ましい実施例では、この不純物をU字型底部222bの一部に注入することができる。
上記チルト角イオン注入の入射角θは0〜30度であって、望ましくは10〜15度である。また、上記不純物はゲート酸化膜の成長速度を異にするものでなければならない。
メモリアレイ領域100内のゲートトレンチ122の幅は、周辺回路領域200内のゲートトレンチ222の幅よりもはるかに狭いので、上記チルト角イオン注入工程ではゲートトレンチ122の垂直側壁部分122a及びU字型底部122b、特にゲートトレンチ122のU字型底部122bに不純物を注入しない。
図3に示すように、チルト角イオン注入工程の完了後に、熱酸化工程(例えば酸化炉工程)で、ゲートトレンチ122とゲートトレンチ222とにそれぞれゲート酸化膜125とゲート酸化膜225とを形成する。ゲートトレンチ222の片側の垂直側壁部分222aにはフッ素が注入されているため、その酸化速度はフッ素が注入されていないゲートトレンチ222の他の部分よりも早く、それによって生成したゲート酸化膜225aは比較的に厚い。
最終的に生成したゲート酸化膜225は2種類の厚さを有し、非対称の構造となる。本発明の好ましい実施例では、ゲート酸化膜225aの厚さは約150〜300Åであり、ゲート酸化膜225bの厚さは約20〜60Åである。
前記チルト角イオン注入工程では、ゲートトレンチ122の垂直側壁部分122a及びU字型底部122b、特にゲートトレンチ122のU字型底部122bに不純物を注入しないので、メモリアレイ領域100内のトランジスタの製作工程には影響しない。
以上は本発明の好ましい実施例であり、本発明の実施の範囲を限定するものではない。よって、当業者のなし得る修正、もしくは変更であって、本発明の精神の下においてなされ、本発明に対して均等の効果を有するものは、いずれも本発明の特許請求の範囲に属するものとする。
本発明は従来の技術を変更したもので、実施可能である。
本発明におけるDRAM素子の一部領域を表す断面図である。 本発明における高電圧MOSトランジスタ素子の非対称ゲート酸化膜を形成する方法を表す第一説明図である。 本発明における高電圧MOSトランジスタ素子の非対称ゲート酸化膜を形成する方法を表す第二説明図である。
符号の説明
1 DRAM素子
10 メモリセル
12 EUD
14 ディープトレンチ容量
20 高電圧MOSトランジスタ素子
30 低電圧MOSトランジスタ素子
100 メモリアレイ領域
102 半導体基板
104 STI
121、221 リセスゲート
122、222 ゲートトレンチ
122a、222a 垂直側壁部分
122b、222b U字型底部
123、223 ソースドープ領域
124、224 ドレインドープ領域
125、225 ゲート酸化膜
225a〜b、325 ゲート酸化膜
126、226 U字型チャネル
130 コンタクトプラグ
141 ドープポリシリコン層
142 側壁容量誘電層
143 SSBS
144 TTO
145 拡散領域
223a、224a N+ドープ領域
321 ゲート
323 P+ソースドープ領域
323a、324a LDD
324 P+ドレインドープ領域
326 平面P型チャネル
330 スペーサー
402 酸化珪素層
404 窒化珪素層

Claims (3)

  1. DRAM(動的ランダムアクセスメモリ)素子であって、
    第一リセスゲートが設けられたメモリアレイ領域、及び第二リセスゲートが設けられた周辺回路領域を有しており、前記第一リセスゲート及び第二リセスゲートがはめ込まれている半導体基板と、
    前記第一リセスゲートと前記半導体基板との間に設けられた、均一な厚さの第一ゲート酸化膜と、
    前記第二リセスゲートと前記半導体基板との間に設けられた、不均一な厚さの第二ゲート酸化膜とを含むことを特徴とするDRAM素子。
  2. 前記第一リセスゲートの幅は前記第二リセスゲートの幅よりも狭いことを特徴とする請求項1記載のDRAM素子。
  3. 前記第一リセスゲート及び第二リセスゲートは、ポリシリコン、金属、またはその組み合わせによりつくられることを特徴とする請求項1記載のDRAM素子。
JP2008115410A 2007-11-06 2008-04-25 Dram素子 Active JP4857307B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW096141857 2007-11-06
TW096141857A TWI355069B (en) 2007-11-06 2007-11-06 Dram device

Publications (2)

Publication Number Publication Date
JP2009117793A true JP2009117793A (ja) 2009-05-28
JP4857307B2 JP4857307B2 (ja) 2012-01-18

Family

ID=40530736

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008115410A Active JP4857307B2 (ja) 2007-11-06 2008-04-25 Dram素子

Country Status (4)

Country Link
US (1) US7948028B2 (ja)
JP (1) JP4857307B2 (ja)
DE (1) DE102008023622B4 (ja)
TW (1) TWI355069B (ja)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2555241A1 (en) 2011-08-02 2013-02-06 Nxp B.V. IC die, semiconductor package, printed circuit board and IC die manufacturing method
KR101862345B1 (ko) 2012-02-27 2018-07-05 삼성전자주식회사 모오스 전계효과 트랜지스터를 포함하는 반도체 장치 및 그 제조 방법
FR3018139B1 (fr) 2014-02-28 2018-04-27 Stmicroelectronics (Rousset) Sas Circuit integre a composants, par exemple transistors nmos, a regions actives a contraintes en compression relachees
FR3021457B1 (fr) * 2014-05-21 2017-10-13 St Microelectronics Rousset Composant, par exemple transistor nmos, a region active a contraintes en compression relachees, et condensateur de decouplage associe
FR3025335B1 (fr) 2014-08-29 2016-09-23 Stmicroelectronics Rousset Procede de fabrication d'un circuit integre rendant plus difficile une retro-conception du circuit integre et circuit integre correspondant
US9412667B2 (en) 2014-11-25 2016-08-09 International Business Machines Corporation Asymmetric high-k dielectric for reducing gate induced drain leakage
US9722092B2 (en) 2015-02-25 2017-08-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a stacked metal oxide
US9379197B1 (en) * 2015-10-07 2016-06-28 Inotera Memories, Inc. Recess array device
US10224407B2 (en) 2017-02-28 2019-03-05 Sandisk Technologies Llc High voltage field effect transistor with laterally extended gate dielectric and method of making thereof
EP3631862A1 (en) 2017-05-25 2020-04-08 Dynex Semiconductor Limited A semiconductor device
TWI680570B (zh) * 2018-12-04 2019-12-21 南亞科技股份有限公司 記憶體裝置及其形成方法
US11257916B2 (en) * 2019-03-14 2022-02-22 Semiconductor Components Industries, Llc Electronic device having multi-thickness gate insulator
US11690216B2 (en) * 2019-12-13 2023-06-27 Micron Technology, Inc. Structure to reduce bending in semiconductor devices
KR20220075859A (ko) 2020-11-30 2022-06-08 삼성전자주식회사 반도체 메모리 장치
WO2023272584A1 (en) * 2021-06-30 2023-01-05 Yangtze Memory Technologies Co., Ltd. Peripheral circuit having recess gate transistors and method for forming the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003505886A (ja) * 1999-07-22 2003-02-12 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ セル状トレンチゲート電界効果トランジスタ
JP2005039270A (ja) * 2003-07-14 2005-02-10 Samsung Electronics Co Ltd メモリ素子およびその製造方法
JP2006135117A (ja) * 2004-11-08 2006-05-25 Elpida Memory Inc 半導体装置及びその製造方法
US20070148876A1 (en) * 2005-12-28 2007-06-28 Hynix Semiconductor Inc. Method for fabricating semiconductor device with dual poly-recess gate

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5640034A (en) 1992-05-18 1997-06-17 Texas Instruments Incorporated Top-drain trench based resurf DMOS transistor structure
JP4860022B2 (ja) 2000-01-25 2012-01-25 エルピーダメモリ株式会社 半導体集積回路装置の製造方法
TW591756B (en) 2003-06-05 2004-06-11 Nanya Technology Corp Method of fabricating a memory cell with a single sided buried strap
US7294879B2 (en) * 2003-07-18 2007-11-13 International Business Machines Corporation Vertical MOSFET with dual work function materials
US8188551B2 (en) * 2005-09-30 2012-05-29 Infineon Technologies Ag Semiconductor devices and methods of manufacture thereof
KR100675281B1 (ko) * 2005-09-05 2007-01-29 삼성전자주식회사 디커플링 캐패시터를 갖는 반도체 소자 및 그 제조방법
US20070132016A1 (en) 2005-12-12 2007-06-14 Elwin Matthew P Trench ld structure
TWI309066B (en) 2005-12-19 2009-04-21 Nanya Technology Corp Semiconductor device having a trench gate the fabricating method of the same
US8159035B2 (en) * 2007-07-09 2012-04-17 Taiwan Semiconductor Manufacturing Co., Ltd. Metal gates of PMOS devices having high work functions

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003505886A (ja) * 1999-07-22 2003-02-12 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ セル状トレンチゲート電界効果トランジスタ
JP2005039270A (ja) * 2003-07-14 2005-02-10 Samsung Electronics Co Ltd メモリ素子およびその製造方法
JP2006135117A (ja) * 2004-11-08 2006-05-25 Elpida Memory Inc 半導体装置及びその製造方法
US20070148876A1 (en) * 2005-12-28 2007-06-28 Hynix Semiconductor Inc. Method for fabricating semiconductor device with dual poly-recess gate

Also Published As

Publication number Publication date
DE102008023622A1 (de) 2009-05-14
US7948028B2 (en) 2011-05-24
US20090114966A1 (en) 2009-05-07
DE102008023622B4 (de) 2014-08-28
TWI355069B (en) 2011-12-21
TW200921902A (en) 2009-05-16
JP4857307B2 (ja) 2012-01-18

Similar Documents

Publication Publication Date Title
JP4857307B2 (ja) Dram素子
US7994559B2 (en) Recessed-gate transistor device having a dielectric layer with multi thicknesses and method of making the same
JP4738745B2 (ja) リセスゲートトランジスタ構造及びその形成方法
KR100720642B1 (ko) 반도체 집적 회로 장치의 제조 방법 및 반도체 집적 회로장치
JP4810504B2 (ja) 自己整合方式でリセスゲートmosトランジスタ素子を製作する方法
KR100547227B1 (ko) 신규한 디램 액세스 트랜지스터
US7378312B2 (en) Recess gate transistor structure for use in semiconductor device and method thereof
US8530962B2 (en) Transistor of semiconductor device and method for manufacturing the same
JP4773169B2 (ja) 半導体装置の製造方法
JP2008135458A (ja) 半導体装置及びその製造方法
JP2010147392A (ja) 半導体装置およびその製造方法
US20070128805A1 (en) Semiconductor memory device and method for fabricating the same
JP2009267354A (ja) 半導体素子の製造方法及び半導体記憶装置
US6902982B2 (en) Trench capacitor and process for preventing parasitic leakage
US20110298040A1 (en) Semiconductor device and method of manufacturing the same
US7265039B2 (en) Method for fabricating semiconductor device with improved refresh time
US20040129965A1 (en) Trench capacitor process for preventing parasitic leakage
US7056832B2 (en) Deep trench self-alignment process for an active area of a partial vertical cell
US6790735B2 (en) Method of forming source/drain regions in semiconductor devices
US7279741B2 (en) Semiconductor device with increased effective channel length and method of manufacturing the same
CN101447487B (zh) 动态随机存取存储器元件
JPS6340362A (ja) 半導体記憶装置
JPH06104399A (ja) 半導体記憶装置
KR100780645B1 (ko) 벌브형 리세스 게이트를 갖는 반도체 소자의 제조방법
KR101099562B1 (ko) 반도체 소자의 제조방법

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110628

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110630

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110825

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111004

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111031

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141104

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4857307

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250