JP2007036870A - プリエンファシス回路 - Google Patents
プリエンファシス回路 Download PDFInfo
- Publication number
- JP2007036870A JP2007036870A JP2005219345A JP2005219345A JP2007036870A JP 2007036870 A JP2007036870 A JP 2007036870A JP 2005219345 A JP2005219345 A JP 2005219345A JP 2005219345 A JP2005219345 A JP 2005219345A JP 2007036870 A JP2007036870 A JP 2007036870A
- Authority
- JP
- Japan
- Prior art keywords
- data
- parallel
- circuit
- serial
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 70
- 239000000872 buffer Substances 0.000 claims description 34
- 230000005540 biological transmission Effects 0.000 claims description 17
- 238000011084 recovery Methods 0.000 claims description 13
- 230000003111 delayed effect Effects 0.000 claims description 10
- 230000001360 synchronised effect Effects 0.000 claims description 5
- 239000004065 semiconductor Substances 0.000 claims 2
- 230000007704 transition Effects 0.000 claims 1
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 13
- 238000010586 diagram Methods 0.000 description 6
- HCUOEKSZWPGJIM-YBRHCDHNSA-N (e,2e)-2-hydroxyimino-6-methoxy-4-methyl-5-nitrohex-3-enamide Chemical compound COCC([N+]([O-])=O)\C(C)=C\C(=N/O)\C(N)=O HCUOEKSZWPGJIM-YBRHCDHNSA-N 0.000 description 4
- 101150110971 CIN7 gene Proteins 0.000 description 4
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 4
- 101001109689 Homo sapiens Nuclear receptor subfamily 4 group A member 3 Proteins 0.000 description 4
- 101000598778 Homo sapiens Protein OSCP1 Proteins 0.000 description 4
- 101150110298 INV1 gene Proteins 0.000 description 4
- 101001067395 Mus musculus Phospholipid scramblase 1 Proteins 0.000 description 4
- 102100022673 Nuclear receptor subfamily 4 group A member 3 Human genes 0.000 description 4
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 4
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 4
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- RYQHXWDFNMMYSD-UHFFFAOYSA-O (1-methylpyridin-4-ylidene)methyl-oxoazanium Chemical compound CN1C=CC(=C[NH+]=O)C=C1 RYQHXWDFNMMYSD-UHFFFAOYSA-O 0.000 description 2
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 2
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 2
- 239000000284 extract Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- JBKPUQTUERUYQE-UHFFFAOYSA-O pralidoxime Chemical class C[N+]1=CC=CC=C1\C=N\O JBKPUQTUERUYQE-UHFFFAOYSA-O 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Dc Digital Transmission (AREA)
- Manipulation Of Pulses (AREA)
Abstract
消費電流の削減、回路規模の削減、高速動作を可能とするプリエンファシス回路の提供。
【解決手段】
パラレルデータを第1のシリアルデータに変換する第1のパラレルシリアル変換回路1011と、該パラレルデータを第2のシリアルデータに変換する第2のパラレルシリアル変換回路1012と、前記第1及び第2のパラレルシリアル変換回路の第1及び第2のシリアルデータを入力して前記第1のシリアルデータの変化点を強調した信号を出力する混合回路103と、前記第1及び第2のパラレルシリアル変換回路に、互いに相の異なるクロック群よりなる第1のクロック群と、互いに相の異なるクロック群よりなる第2のクロック群をそれぞれ供給するクロック生成回路102とを備え、前記第2のクロック群の第1相のクロックは、前記第1のクロック群の第2相のクロックに対応している。
【選択図】
図1
Description
61、62 プリドライバ回路
63 ドライバ回路
101 パラレルシリアル変換回路
102 8分周8相クロック生成回路
103 混合回路
104 出力バッファ
105 入力バッファ
106 クロックアンドデータリカバリ回路
107 カウンタ
108 シリアルパラレル変換回路
109 PLL
110 プリエンファシス回路
111 フリップフロップ(遅延回路)
Claims (8)
- パラレルデータからシリアルデータに変換する第1のパラレルシリアル変換回路を備え、前記第1のパラレルシリアル変換回路から出力される第1のシリアルデータと、前記第1のシリアルデータを所定の遅延時間遅延させた第2のシリアルデータとから、前記第1のシリアルデータの論理値の遷移に基づきプリエンファシスした振幅の信号を生成するプリエンファシス回路であって、
前記第1のパラレルシリアル変換回路と前記パラレルデータを共通に入力し、前記パラレルデータをシリアルデータに変換する第2のパラレルシリアル変換回路をさらに備え、
前記第2のパラレルシリアル変換回路の変換タイミングを、前記第1のパラレルシリアル変換回路の変換タイミングから前記所定の遅延時間遅らせることで、前記第2のパラレルシリアル変換回路から、所定の遅延時間遅延させた前記第2のシリアルデータが生成される、ことを特徴とするプリエンファシス回路。 - 前記第1及び第2のパラレルシリアル変換回路からそれぞれ出力される前記第1及び第2のシリアルデータを入力して前記第1のシリアルデータの変化点を強調した信号を出力する混合回路と、
前記第1及び第2のパラレルシリアル変換回路に、互いに相の異なるクロック信号よりなる第1の多相クロック信号と、互いに相の異なるクロック信号よりなる第2の多相クロック信号をそれぞれ供給するクロック生成回路と、
を備え、
前記第2の多相クロック信号の第1相のクロックは、前記第1の多相クロック信号の第1相のクロックとは、前記所定の遅延時間に対応して位相がずれている、ことを特徴とする請求項1記載のプリエンファシス回路。 - 前記第1及び第2のパラレルシリアル回路の少なくとも1つは、
前記パラレルデータを構成する複数のビットデータについて、対応するビットデータをそれぞれ入力として受け、出力端が共通に接続され、前記第1及び第2の多相クロック信号のうち対応するクロック信号をそれぞれ受け、該クロック信号が第1の値のとき、オンして入力されたビットデータを出力し、該クロック信号が第2の値のときオフする、並置された複数のスイッチを備えている、ことを特徴とする請求項1又は2記載のプリエンファシス回路。 - 前記混合回路は、前記プリエンファシスした振幅の信号を出力している状態において、つづく前記第1のシリアルデータの論理値が変化しないときはデエンファシスした振幅の信号を出力する、ことを特徴とする請求項2記載のプリエンファシス回路。
- 前記混合回路は、前記第1のシリアルデータと、前記第2のシリアルデータのビットデータを反転した信号と、をそれぞれ入力する第1及び第2のバッファを備え、
前記第1及び第2のバッファ出力が共通接続され、
前記第2のバッファは、その出力インピーダンスが前記第1のバッファの出力インピーダンスより高いか、前記第2のバッファはその出力インピーダンスが、エンファシスを制御する制御信号により可変に制御される、ことを特徴とする請求項2記載のプリエンファシス回路。 - パラレルデータを共通に入力し前記パラレルデータをシリアルデータにそれぞれ変換する第1及び2のパラレルシリアル変換回路を備え、
前記第2のパラレルシリアル変換回路の変換タイミングを、前記第1のパラレルシリアル変換回路の変換タイミングから前記所定の遅延時間遅らせることで、前記第2のパラレルシリアル変換回路からは、前記第1のパラレルシリアル変換回路から出力される第1のシリアルデータを遅延させた第2のシリアルデータが出力され、
前記第1及び第2のパラレルシリアル変換回路から出力される前記第1及び第2のシリアルデータに基づき、前記第1のシリアルデータの変化点を強調した信号を生成して出力するプリエンファシス回路を備えている、ことを特徴とする半導体装置。 - 前記プリエンファシス回路は、強調した振幅の信号を出力している状態において、つづく前記第1のシリアルデータの論理値が変化しないときはデエンファシスした振幅の信号を出力する、ことを特徴とする請求項6記載の半導体装置。
- シリアル受信データからロック信号及びデータ信号を抽出するクロックアンドデータリカバリ回路と、
前記クロックアンドデータリカバリ回路で抽出された同期クロック信号に基づき前記クロックアンドデータリカバリ回路からのデータをパラレルデータに変換する回路と、
送信データを伝送線路に出力するプリエンファシス回路として、請求項1乃至5のいずれか一に記載のプリエンファシス回路を備えたことを特徴とするシリアルインタフェース回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005219345A JP4832020B2 (ja) | 2005-07-28 | 2005-07-28 | プリエンファシス回路 |
US11/493,602 US7345602B2 (en) | 2005-07-28 | 2006-07-27 | Pre-emphasis circuit |
KR1020060071784A KR100779435B1 (ko) | 2005-07-28 | 2006-07-28 | 프리엠퍼시스 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005219345A JP4832020B2 (ja) | 2005-07-28 | 2005-07-28 | プリエンファシス回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007036870A true JP2007036870A (ja) | 2007-02-08 |
JP4832020B2 JP4832020B2 (ja) | 2011-12-07 |
Family
ID=37693735
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005219345A Active JP4832020B2 (ja) | 2005-07-28 | 2005-07-28 | プリエンファシス回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7345602B2 (ja) |
JP (1) | JP4832020B2 (ja) |
KR (1) | KR100779435B1 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009171578A (ja) * | 2008-01-11 | 2009-07-30 | Korea Advanced Inst Of Sci Technol | 高速直列−並列変換システム及び方法 |
JP2012142902A (ja) * | 2011-01-06 | 2012-07-26 | Anritsu Corp | パルスパターン発生装置及び該装置を用いた誤り率測定システム並びにパルスパターン発生方法 |
JP2014183571A (ja) * | 2013-03-15 | 2014-09-29 | Terasquare Co Ltd | 低電力cmlレス送信器アーキテクチャ |
KR102292736B1 (ko) * | 2021-02-10 | 2021-08-23 | 한양대학교 산학협력단 | 고차 pam 구동 회로 |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7319705B1 (en) * | 2002-10-22 | 2008-01-15 | Marvell International Ltd. | Programmable pre-emphasis circuit for serial ATA |
US7868804B2 (en) * | 2005-07-26 | 2011-01-11 | Nxp B.V. | High speed driver equalization |
US7358872B2 (en) * | 2005-09-01 | 2008-04-15 | Micron Technology, Inc. | Method and apparatus for converting parallel data to serial data in high speed applications |
JP5017903B2 (ja) * | 2006-03-30 | 2012-09-05 | 日本電気株式会社 | プリエンファシス調整方式及び方法 |
US7298302B1 (en) * | 2006-05-17 | 2007-11-20 | Texas Instruments Incorporated | System and method for presenting serial drive signals for effecting communication of a plurality of parallel data signals |
KR101275796B1 (ko) * | 2006-07-25 | 2013-06-18 | 삼성전자주식회사 | 전송 라인 드라이버 및 이를 포함하는 직렬 인터페이스데이터 전송 장치 |
US8762608B1 (en) * | 2006-09-14 | 2014-06-24 | Marvell International Ltd. | System on a chip serial communication interface method and apparatus |
KR100825805B1 (ko) | 2007-02-13 | 2008-04-29 | 삼성전자주식회사 | 이미지 센서 소자 및 그 센서 소자의 제조방법 |
JP4398482B2 (ja) * | 2007-04-09 | 2010-01-13 | 株式会社日立製作所 | 出力バッファ回路、信号伝送インタフェース回路および装置 |
JP2011066621A (ja) * | 2009-09-16 | 2011-03-31 | Toshiba Corp | データ転送装置 |
JP2011108300A (ja) * | 2009-11-13 | 2011-06-02 | Elpida Memory Inc | 半導体装置及びその制御方法並びに半導体装置を備えたデータ処理システム |
JP5495779B2 (ja) * | 2009-12-28 | 2014-05-21 | キヤノン株式会社 | 送信装置および通信システム |
US9088276B2 (en) * | 2011-05-31 | 2015-07-21 | Ati Technologies Ulc | Pre-emphasis control circuit for adjusting the magnitude of a signal over a period according to a fraction of a bit-time |
US9071243B2 (en) | 2011-06-30 | 2015-06-30 | Silicon Image, Inc. | Single ended configurable multi-mode driver |
US8760188B2 (en) * | 2011-06-30 | 2014-06-24 | Silicon Image, Inc. | Configurable multi-dimensional driver and receiver |
JP2013219601A (ja) * | 2012-04-10 | 2013-10-24 | Canon Inc | シリアルデータ送信システム |
KR102534155B1 (ko) * | 2016-05-03 | 2023-05-19 | 에스케이하이닉스 주식회사 | 직렬화기, 이를 포함하는 반도체 장치 및 시스템 |
US10277435B2 (en) | 2017-08-07 | 2019-04-30 | Micron Technology, Inc. | Method to vertically align multi-level cells |
US10425260B2 (en) | 2017-08-07 | 2019-09-24 | Micron Technology, Inc. | Multi-level signaling in memory with wide system interface |
US10447512B2 (en) | 2017-08-07 | 2019-10-15 | Micron Technology, Inc. | Channel equalization for multi-level signaling |
US10530617B2 (en) | 2017-08-07 | 2020-01-07 | Micron Technology, Inc. | Programmable channel equalization for multi-level signaling |
EP4199373A4 (en) * | 2020-09-10 | 2023-10-18 | Mitsubishi Electric Corporation | OUTPUT SIGNAL GENERATING DEVICE, CONTROL CIRCUIT, RECORDING MEDIUM AND PHASE CORRECTION METHOD |
US11914416B2 (en) * | 2021-05-26 | 2024-02-27 | Samsung Electronics Co., Ltd. | Transmitter circuit and method of operating same |
KR20230135929A (ko) | 2022-03-17 | 2023-09-26 | 에스케이하이닉스 주식회사 | 데이터 샘플링 회로 및 데이터 전송 회로 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01103084A (ja) * | 1987-10-16 | 1989-04-20 | Nippon Hoso Kyokai <Nhk> | エンファシス・ディエンファシス回路 |
JP2002094365A (ja) * | 2000-09-14 | 2002-03-29 | Nec Corp | 出力バッファ回路 |
JP2003309461A (ja) * | 2002-04-15 | 2003-10-31 | Nec Electronics Corp | 出力バッファ回路 |
JP2004088693A (ja) * | 2002-08-29 | 2004-03-18 | Toshiba Corp | 差動データドライバー回路 |
WO2005027368A1 (ja) * | 2003-09-10 | 2005-03-24 | Japan Industrial Technology Association | デジタルデータ伝送装置 |
JP2006060808A (ja) * | 2004-08-16 | 2006-03-02 | Samsung Electronics Co Ltd | 適応型プリエンファシスデータ伝送をループバックするための方法、及び送信機 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59178689A (ja) * | 1983-03-30 | 1984-10-09 | Toshiba Corp | シフトレジスタ |
KR0135829B1 (ko) * | 1993-02-26 | 1998-04-27 | 김광호 | 디지탈 비선형 엠퍼시스 회로 |
FR2773422B1 (fr) | 1998-01-06 | 2000-02-04 | Alsthom Cge Alcatel | Dispositif de controle en amplitude et en phase d'un signal radiofrequence |
US6052073A (en) * | 1998-03-23 | 2000-04-18 | Pmc-Sierra Ltd. | Serial to parallel converter enabled by multiplexed flip-flop counters |
US6292116B1 (en) * | 1999-05-17 | 2001-09-18 | Altera Corporation | Techniques and circuitry for accurately sampling high frequency data signals input to an integrated circuit |
DE10210003B4 (de) * | 2002-03-07 | 2005-09-01 | Phoenix Contact Gmbh & Co. Kg | Schaltungsanordnung zur gezielten Bitlängenmanipulation für eine serielle Datenübertragung |
JP3846871B2 (ja) * | 2002-06-24 | 2006-11-15 | シャープ株式会社 | パラレル・シリアル変換回路、シリアルデータ生成回路、同期信号生成回路、クロック信号生成回路、シリアルデータ送信装置、シリアルデータ受信装置およびシリアルデータ伝送システム |
KR100734301B1 (ko) * | 2005-05-12 | 2007-07-02 | 삼성전자주식회사 | 프리 엠파시스 신호 발생기를 구비하는 반도체 메모리 장치 |
-
2005
- 2005-07-28 JP JP2005219345A patent/JP4832020B2/ja active Active
-
2006
- 2006-07-27 US US11/493,602 patent/US7345602B2/en active Active
- 2006-07-28 KR KR1020060071784A patent/KR100779435B1/ko active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01103084A (ja) * | 1987-10-16 | 1989-04-20 | Nippon Hoso Kyokai <Nhk> | エンファシス・ディエンファシス回路 |
JP2002094365A (ja) * | 2000-09-14 | 2002-03-29 | Nec Corp | 出力バッファ回路 |
JP2003309461A (ja) * | 2002-04-15 | 2003-10-31 | Nec Electronics Corp | 出力バッファ回路 |
JP2004088693A (ja) * | 2002-08-29 | 2004-03-18 | Toshiba Corp | 差動データドライバー回路 |
WO2005027368A1 (ja) * | 2003-09-10 | 2005-03-24 | Japan Industrial Technology Association | デジタルデータ伝送装置 |
JP2006060808A (ja) * | 2004-08-16 | 2006-03-02 | Samsung Electronics Co Ltd | 適応型プリエンファシスデータ伝送をループバックするための方法、及び送信機 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009171578A (ja) * | 2008-01-11 | 2009-07-30 | Korea Advanced Inst Of Sci Technol | 高速直列−並列変換システム及び方法 |
JP2012142902A (ja) * | 2011-01-06 | 2012-07-26 | Anritsu Corp | パルスパターン発生装置及び該装置を用いた誤り率測定システム並びにパルスパターン発生方法 |
JP2014183571A (ja) * | 2013-03-15 | 2014-09-29 | Terasquare Co Ltd | 低電力cmlレス送信器アーキテクチャ |
KR102292736B1 (ko) * | 2021-02-10 | 2021-08-23 | 한양대학교 산학협력단 | 고차 pam 구동 회로 |
WO2022173098A1 (ko) * | 2021-02-10 | 2022-08-18 | 한양대학교 산학협력단 | 고차 pam 구동 회로 |
Also Published As
Publication number | Publication date |
---|---|
KR20070015094A (ko) | 2007-02-01 |
US20070024476A1 (en) | 2007-02-01 |
US7345602B2 (en) | 2008-03-18 |
KR100779435B1 (ko) | 2007-11-26 |
JP4832020B2 (ja) | 2011-12-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4832020B2 (ja) | プリエンファシス回路 | |
US7864084B2 (en) | Serializer architecture for serial communications | |
EP3248290B1 (en) | Serializing transmitter | |
CN112397116A (zh) | 与时钟信号同步的信号生成电路及使用其的半导体装置 | |
JP2009503985A (ja) | 高速ドライバ等化方法及びシステム | |
TW201742379A (zh) | 使用正交時脈之高速序列轉換器 | |
CN108809276A (zh) | 数字控制延迟线 | |
JP3696812B2 (ja) | 入出力インタフェースおよび半導体集積回路 | |
US11550749B2 (en) | Serial data interface with reduced loop delay | |
US8912933B1 (en) | Serializer with multiple stages | |
US10848352B1 (en) | Time based feed forward equalization (TFFE) for high-speed DDR transmitter | |
KR100783691B1 (ko) | 프리엠퍼시스를 가지는 직렬 전송 장치 | |
JP2007036869A (ja) | シリアルパラレル変換、パラレルシリアル変換、fifo一体回路 | |
US20110246810A1 (en) | Clock signals for dynamic reconfiguration of communication link bundles | |
KR100933667B1 (ko) | 버스 반전 기술을 적용한 반도체 메모리 장치 | |
KR101405241B1 (ko) | 데이터 통신용 송신기 | |
US11502813B2 (en) | Clock generator circuit and integrated circuit including the same | |
JP2012114566A (ja) | 信号多重化回路 | |
US11972837B2 (en) | Data sampling circuit and data transmitter circuit | |
JP4412788B2 (ja) | パラレル−シリアル変換回路 | |
KR101046730B1 (ko) | 반도체 메모리 장치 및 그 구동 방법 | |
US8295121B2 (en) | Clock buffer and a semiconductor memory apparatus using the same | |
JP4477372B2 (ja) | 信号処理回路 | |
JP2014027657A (ja) | 高速シリアルトランスミッタ用のアーキテクチャ | |
CN102104376B (zh) | 相位产生装置及相位产生方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080411 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101203 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101214 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110214 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110920 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110920 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4832020 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140930 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |