KR102292736B1 - 고차 pam 구동 회로 - Google Patents

고차 pam 구동 회로 Download PDF

Info

Publication number
KR102292736B1
KR102292736B1 KR1020210018961A KR20210018961A KR102292736B1 KR 102292736 B1 KR102292736 B1 KR 102292736B1 KR 1020210018961 A KR1020210018961 A KR 1020210018961A KR 20210018961 A KR20210018961 A KR 20210018961A KR 102292736 B1 KR102292736 B1 KR 102292736B1
Authority
KR
South Korea
Prior art keywords
voltage
output
input
driver
circuit
Prior art date
Application number
KR1020210018961A
Other languages
English (en)
Inventor
한재덕
송은지
Original Assignee
한양대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한양대학교 산학협력단 filed Critical 한양대학교 산학협력단
Priority to KR1020210018961A priority Critical patent/KR102292736B1/ko
Application granted granted Critical
Publication of KR102292736B1 publication Critical patent/KR102292736B1/ko
Priority to PCT/KR2021/017559 priority patent/WO2022173098A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/02Amplitude modulation, i.e. PAM
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/09432Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors with coupled sources or source coupled logic
    • H03K19/09436Source coupled field-effect logic [SCFL]

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Abstract

일 실시예에 따른 PAM16 구동 회로는 제1입력 전압과 제2 입력 전압을 기초로 각각 서로 다른 전압 값을 가지는 제1-1출력 전압과 제1-2 출력 전압을 출력 전압으로 출력하는 제1프리 드라이버, 제3입력 전압과 제4 입력 전압을 기초로 각각 서로 다른 전압 값을 가지는 제2-1출력 전압과 제2-2출력 전압을 출력 전압으로 출력하는 제2프리 드라이버 및 상기 제1프리 드라이버의 출력 전압 및 상기 제2프리 드라이버의 출력 전압을 입력 전압으로 하여, 각각 서로 다른 전압 값을 가지는 제3-1출력 전압과 제3-2출력 전압을 출력 전압으로 출력하는 드라이버를 포함할 수 있다.

Description

고차 PAM 구동 회로{High-order PAM drive circuit}
본 발명은 고차 PAM 구동 회로에 관한 발명으로서, 보다 상세하게는 고차 PAM 구동 회로에 있어서 프리 드라이버단에서 드라이버단으로 보내는 입력 신호의 인가 방법을 달리하며, 종래기술 보다 작은 면적으로 고차 PAM 구동 회로를 구현하는 기술에 관한 발명이다.
전류 모드 로직 회로(Current Mode Logic Circuit)는 반도체 논리 디바이스의 일종으로, 차동 연결된 전류 스위치를 사용하여 구성한 비포화형 고속 논리 회로를 의미한다.
고속 동작 신호처리 회로들은 전류-모드-로직 (Current Mode Logic, CML)이라는 기법을 이용하여 구현되는데, 일반적으로 차동 증폭기에 저항 소자를 부하로 사용한 형태로 구성되므로, NMOS(N-channel metal oxide semiconductor) 나 PMOS(N-channel metal oxide semiconductor) 소자를 쌍으로 연결한 CMOS(Complementary metal-oxide semiconductor) 방식보다 높은 동작 속도를 달성할 수 있는 장점이 있으며, 전류 모드 로직 회로의 입력 신호는 일반적으로 0, 1과 같은 1bit 신호를 인가하여 트랜지스터가가 full swing되도록 구현된다.
한편, PAM(Pulse Amplitude Modulation) 회로는 이러한 전류 모드 로직 회로의 특징을 이용하여 구현되는데, 구체적으로 전류 모드 로직 회로를 병렬적으로 단계적으로 연결하여 PAM4, PAM8 등 고차 PAM 구동 회로로 구현한다.
도 1은 일반적인 PAM2 구동 회로의 회로도 및 입력 전압에 따른 출력 전압의 파형을 도시한 도면으로서, 도 1을 통해 PAM 회로의 가장 기본적인 단위 회로가 되는 PAM2 회로에 대해 설명한다.
도 1을 참조하면, PAM2 회로의 입력 전압은 정 입력 전압(Vip)와 반전 입력 전압(Vin) 으로 나누어 입력 되어 지며, 설명의 편의를 위해 0V와 1V로 이루어진 1bit 신호로 입력 전원이 입력된다고 가정한다.
도 1과 같은 PAM2 회로에 정 입력 전압(Vip)에 전압이 인가되고(Vip=1) 반전 입력 전압(Vin)에 전압이 인가되지 않는 경우(Vin=0), 반전 출력 전압(Vop)은 인가 전압(Vdd)에서 출력 전류(Itx)를 뺀 값이 되고 정 출력 전압(Von)은 인가 전압(Vdd)이 된다.
이와 반대로, 정 입력 전압(Vip)에 전압이 인가되지 않고(Vip=0) 반전 입력 전압(Vin)에 전압이 인가되지 않는 경우(Vin=1), 정 출력 전압(Vop)은 인가 전압(Vdd)에서 출력 전류(Itx)를 뺀 값이 되고, 반전 출력 전압(Von)은 인가 전압(Vdd)이 된다. 그리고 이러한 방식으로 작동되는 회로를 PAM2 회로 또는 PAM2 구동(driver) 회로라 지칭되어 진다.
다만, 종래 방식에 따라 1bit 신호를 인가하는 방식으로 PAM 의 차수를 증가시켜 고차 PAM 구동 회로를 구현하는 경우, 1bit의 신호의 특성상 PAM의 차수를 증가시키는 만큼 신호를 생성하기 위한 단위 회로/셀이 많이 필요하였다. 즉, 종래 기술에 따라 고차 PAM 구동 회로를 구현하는 경우 PAM의 차수를 증가시키는 만큼 많은 수의 트랜지스터가 필요하고, 이에 따라 회로의 면적이 커지는 문제점이 존재하였다.
대한민국 공개특허 10-2007-0034177호 - 셋/리셋 래치 회로, 시미트 트리거 회로 및 셋/리셋 래치회로를 이용한 모바일 기반의 D형 플립 플롭 회로와 주파수 분배기 회로
해결하기 위해 고안된 발명으로서, 프리 드라이버에서 출력하는 신호를 1bit 신호가 아닌 2bit의 신호를 인가하는 방식으로 보다 적은 면적으로 고차 PAM 구동 회로를 구현하는데 그 목적이 있다.
보다 구체적으로는, PAM16 구동 회로를 구현함에 있어서, 프리 드라이버를 종래 기술과 달리 PAM4 회로로 구현함으로써, 프리 드라이버의 셀의 개수를 줄이고, 동시에 드라이버 또한 종래 기술과 다르게 PAM4 회로로 구현함으로써, 드라이버를 구성하는데 필요한 트랜지스터의 개수를 감소시켜, 보다 작은 면적으로 PAM16 구동 회로를 제공하는데 그 목적이 있다.
일 실시예에 따른 PAM16 구동 회로는 제1입력 전압과 제2 입력 전압을 기초로 각각 서로 다른 전압 값을 가지는 제1-1출력 전압과 제1-2 출력 전압을 출력 전압으로 출력하는 제1프리 드라이버, 제3입력 전압과 제4 입력 전압을 기초로 각각 서로 다른 전압 값을 가지는 제2-1출력 전압과 제2-2출력 전압을 출력 전압으로 출력하는 제2프리 드라이버 및 상기 제1프리 드라이버의 출력 전압 및 상기 제2프리 드라이버의 출력 전압을 입력 전압으로 하여, 각각 서로 다른 전압 값을 가지는 제3-1출력 전압과 제3-2출력 전압을 출력 전압으로 출력하는 드라이버를 포함할 수 있다.
상기 제1입력 전압은 제1-1입력 전압과 상기 제1-1입력 전압의 반전 전압인 제1-2입력 전압을 포함하고, 상기 제2입력 전압은 제2-1입력 전압과 상기 제2-1입력 전압의 반전 전압인 제2-2입력 전압을 포함하며, 상기 제3입력 전압은 제3-1입력 전압과 상기 제3-1입력 전압의 반전 전압인 제3-2입력 전압을 포함하고, 상기 제4입력 전압은 제4-1입력 전압과 상기 제4-1입력 전압의 반전 전압인 제4-2입력 전압을 포함할 수 있다.
상기 제1프리 드라이버와 상기 제2프리 드라이버에 입력되는 신호는 2비트(bit) 신호로 구성될 수 있다.
상기 제1프리 드라이버, 제2프리 드라이버 및 드라이버는 각각PAM 4 구동 회로로 구현될 수 있다.
상기 PAM16 구동 회로의 상기 제1프리 드라이버의 제1저항의 크기는 상기 제2프리 드라이버의 제2저항의 크기보다 4배가 큰 값을 가질 수 있다.
상기 PAM16 구동 회로의 상기 제1프리 드라이버의 기준 전류의 크기는 상기 제2프리 드라이버의 기준 전류의 크기보다 4배가 큰 값을 가질 수 있다.
상기 제1-1출력 전압과 상기 제1-2출력 전압은, 상기 제1-1입력 전압, 제1-2입력 전압 및 상기 제2-1입력 전압, 제2-2입력 전압의 크기에 따라 총 4개의 서로 다른 전압 값을 출력 전압으로 출력할 수 있다.
상기 제2-1출력 전압과 상기 제2-2출력 전압은, 상기 제3-1입력 전압, 제3-2입력 전압 및 상기 제4-1입력 전압, 제4-2입력 전압의 크기에 따라 총 4개의 서로 다른 전압 값을 출력 전압으로 출력할 수 있다.
상기 제1-1출력 전압과 상기 제1-2출력 전압의 합의 크기는 동일하고,
상기 제2-1출력 전압과 상기 제2-2출력 전압의 합의 크기는 동일할 수 있다.
상기 제1-1출력 전압과 제1-2출력 전압은, 상기 드라이버의 제1회로의 입력 전압으로 입력 될 수 있다.
상기 제2-1출력 전압과 제2-2출력 전압은, 상기 드라이버의 제2회로의 입력 전압으로 입력 될 수 있다.
상기 제3-1출력 전압과 상기 제3-2출력 전압은, 상기 제1-1출력 전압, 제1-2출력 전압 및 상기 제2-1출력 전압, 제2-2출력 전압의 크기에 따라 총 16개의 서로 다른 전압 값을 출력 전압으로 출력 할 수 있다.
일 실시예에 따른 PAM16 구동 회로는 서로 다른 값을 가지는 2개의 입력 전압을 기초로 서로 다른 값을 가지는 2종류의 전압을 출력 전압으로 출력하는 제1 PAM2 회로, 서로 다른 값을 가지는 2개의 입력 전압을 기초로 서로 다른 값을 가지는 2종류의 전압을 출력 전압으로 출력하는 제2 PAM2 회로, 및 상기 제1 PAM2 회로의 출력 전압 및 상기 제2 PAM2 회로의 출력 전압을 입력 전압으로 하여, 각각 16개의 서로 다른 전압 값을 가지는 2종류의 전압을 출력 전압을 출력 전압으로 출력하는 제3 PAM2 회로를 포함할 수 있다.
일 실시예에 따른 PAM64 구동 회로는 서로 다른 값을 가지는 2개의 입력 전압을 기초로 서로 다른 값을 가지는 2종류의 전압을 출력 전압으로 각각 출력하는 제1 프리 드라이버, 제2프리 드라이버 및 제3프리 드라이버 및 상기 제1프리 드라이버, 제2프리 드라이버 및 제3프리 드라이버의 출력 전압들을 입력 전압으로 하여, 각각 64개의 서로 다른 전압 값을 가지는 2종류의 전압을 출력 전압으로 출력하는 드라이버를 포함할 수 있다.
상기 제1프리 드라이버는 제1 PAM2 구동 회로를 포함하고, 상기 제2프리 드라이버는 제2 PAM2 구동 회로를 포함하며, 상기 제3프리 드라이버는 제3 PAM2 구동 회로를 포함하고,상기 드라이버는 PAM8 구동 회로를 포함할 수 있다.
종래 기술에 따라 고차 PAM 구동 회로를 구현하는 경우, 1bit 신호를 입력 신호로 사용하다 보니, PAM의 차수를 증가시키는 만큼 프리 드라이버의 수 및 프리 드라이버의 신호를 모두 입력 받기 위해 드라이버에서 필요한 단위 회로의 수가 증가하는 문제점이 존재하였으나, 본 발명의 경우 프리 드라이버에서 2bit 신호를 입력 신호로 사용하여, 프리 드라이버의 수를 줄이면서 동시에 드라이버의 면적을 줄여, 보다 적은 면적으로 고차 PAM 구동 회로를 구현할 수 있는 장점이 존재한다.
구체적으로, 종래 기술에 따라 PAM 16 구동 회로를 구현하는 경우, 프리 드라이버단을 구현하기 위해 4개의 프리 드라이버가 필요하였으며, 동시에 드라이버를 구현하기 위해 8개의 트랜지스터가 필요하였으나, 본 발명에 따라 PAM 16 회로로 구현하는 경우 2개의 프리 드라이버로 프리 드라이버단을 구성할 수 있고. 드라이버를 트랜지스터가 4개만 필요한 PAM 4 회로만으로도 구현할 수 있어, 보다 적은 면적으로 PAM 16 구동 회로를 구현할 수 있는 장점이 존재한다. 또한, 단위 회로의 개수가 줄어든 만큼, 드라이버 단에서의 아웃풋 로딩이 줄어드는 장점 또한 존재한다.
도 1은 PAM 회로의 가장 기본적인 단위 회로가 되는 PAM2 회로의 구성 요소를 도시한 회로도 이다.
도 2는 종래 기술에 따른 PAM16 구동 회로에서, PAM16드라이버를 구현하는 PAM16 회로를 도시한 회로도이다.
도 3은 종래 기술에 따른 PAM16 구동 회로의 전체 구성 요소를 도시한 회로도이다.
도 4는 종래 기술에 따른 PAM16 구동 회로의 제1프라 드라이버 및 제2프리 드라이버의 회로도를 도시한 도면이다.
도 5는 종래 기술에 따른 PAM16 구동 회로의 제3프라 드라이버 및 제4프리 드라이버의 회로도를 도시한 도면이다.
도 6은 종래 기술에 따른 PAM16 구동 회로에서, 입력되는 신호들과 출력되는 신호들의 값을 도시한 표이다.
도 7은 본 발명의 일 실시예에 따른 PAM16 구동 회로의 전체 구성 요소를 도시한 회로도이다.
도 8은 본 발명의 일 실시예에 따른 제1프리 드라이버와 제2프리 드라이버를 구성하는 회로를 도시한 회로도이다.
도 9는 본 발명의 일 실시예에 따른, PAM4 회로의 입력 신호 및 출력 신호를 도시한 도면이다.
도 10은 종래 기술에 따른 1bit 신호와 본 발명에 적용된 2bit 신호를 비교 설명하기 위한 도면이다.
도 11은 본 발명의 일 실시예에 따른 드라이버를 구성하는 회로를 도시한 회로도이다.
도 12는 본 발명에 따른 제1프리 드라이버와 제2프리 드라이버에 입력되는 신호의 종류를 도시한 도면이다.
도 13은 이상적인 환경에서 본 발명에 따른 제1프리 드라이버, 제2프리 드라이버 및 드라이버에서 출력되는 신호를 시간에 따라 도시한 도면이다.
도 14는 본 발명에 따른 PAM16 구동 회로의 입력 전압과 출력 전압을 도시한 표이다.
본 명세서에 기재된 실시예와 도면에 도시된 구성은 개시된 발명의 바람직한 일 예에 불과할 뿐이며, 본 출원의 출원시점에 있어서 본 명세서의 실시예와 도면을 대체할 수 있는 다양한 변형 예들이 있을 수 있다.
본 명세서 전체에서, 어떤 부분이 다른 부분과 "연결"되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라, 간접적으로 연결되어 있는 경우를 포함하고, 간접적인 연결은 무선 통신망을 통해 연결되는 것을 포함한다.
또한, 본 명세서에서 사용한 용어는 실시예를 설명하기 위해 사용된 것으로, 개시된 발명을 제한 및/또는 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 명세서상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는다.
또한, 본 명세서에서 사용한 "제1", "제2" 등과 같이 서수를 포함하는 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되지는 않으며, 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다.
또한, "~부", "~기", "~블록", "~부재", "~모듈" 등의 용어는 적어도 하나의 기능이나 동작을 처리하는 단위를 의미할 수 있다. 예를 들어, 상기 용어들은 FPGA(field-programmable gate array) / ASIC(application specific integrated circuit) 등 적어도 하나의 하드웨어, 메모리에 저장된 적어도 하나의 소프트웨어 또는 프로세서에 의하여 처리되는 적어도 하나의 프로세스를 의미할 수 있다.
각 단계들에 붙여지는 부호는 각 단계들을 식별하기 위해 사용되는 것으로 이들 부호는 각 단계들 상호 간의 순서를 나타내는 것이 아니며, 각 단계들은 문맥상 명백하게 특정 순서를 기재하지 않는 이상 명기된 순서와 다르게 실시될 수 있다.
이하에서는 본 발명에 따른 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
도 2는 종래 기술에 따른 PAM16 구동 회로에서, 드라이버를 구현하는 PAM16 드라이버의 구성을 도시한 회로도이다.
도 2를 참조하면, 종래 기술에 따른 PAM16 드라이버(15)를 구현하는 PAM16 회로는, 16개의 서로 다른 신호를 출력하기 위해 PAM 2에 해당하는 기본 회로가 병렬적으로 4개가 연결되는 구조를 취하고 있다.
구체적으로, PAM16 드라이버(15)는 제1회로(15-1)에 입력되는 신호들의 크기(Vop1, Von1), 제2회로(15-2)에 입력되는 신호들의 크기(Vop2, Von2), 제3회로(15-3)에 입력되는 신호들의 크기(Vop3, Von3). 제4회로(15-4)에 입력되는 신호들의 크기(Vop4, Von4)에 따라, 총 16개의 서로 다른 크기를 가지는 전압을 출력 전압(VoutP, VoutN)으로 출력한다.
즉, PAM16 드라이버(15)는 일반적으로 서로 다른 레벨을 가진 16개의 신호를 출력 전압으로 출력할 수 있도록 구성되므로, 한 개의 단위 회로당 2개의 입력 트랜지스터가 필요하다. 따라서, PAM16 드라이버(15)를 구현하기 위해 필요한 입력 트랜지스터들(M1 - M8)의 개수는 도 2에 도시된 바와 같이 총 8개가 필요하다.
다만, 앞선 도면에서는 식을 간략화하기 위하여 PAM 드라이버에 입력되는 입력 전압으로 1, 0을 기준으로 설명하였지만, 일반적으로 PAM드라이버는 아날로그 회로에 해당하므로 PAM 드라이버에 입력되는 신호는 아날로그 신호(0.5 - 1.2V 사이의 전압)가 입력되어야 한다. 그러나, 일반적인 디지털 회로의 경우는 0V와 1V의 출력을 내기 때문에, 이렇게 출력되는 전압을 PAM 드라이버에 입력하기 위해서는 PAM 드라이버가 필요로 하는 전압으로 적절하게 변환시키기 위한 프리드라이버가 필요하다. 그리고 프리 드라이버는 한 드라이버 셀 마다 하나씩 필요하므로, 종래 기술에 따라 구현되는 PAM16 구동 회로는 도 3과 같이 구현된다.
도 3은 종래 기술에 따른, PAM16 구동 회로를 도시한 회로도이고, 도 4는 도 3에 따른 PAM16 구동 회로의 제1프라 드라이버 및 제2프리 드라이버의 회로도를 각각 도시한 도면이며, 도 5는 도 3에 따른 PAM16 구동 회로의 제3프라 드라이버 및 제4프리 드라이버의 회로도를 각각 도시한 도면이다. 도 6은 도 3에 따른 PAM16 구동 회로에서, 다양한 위치에 입력되는 신호들과 출력되는 신호들의 값을 도시한 표이다.
도 3을 참조하면, 종래 기술에 따른 PAM16 구동 회로(10)는 16개의 서로 다른 레벨을 가진 전압을 출력하는 PAM16 드라이버(15)와 PAM16 드라이버(15)에 입력 신호를 인가하는 프리 드라이버부(11~14)를 포함할 수 있으며, 프리 드라이버부(11~14)는 구체적으로 제1프리 드라이버(11), 제2프리 드라이버(12), 제3프리 드라이버(13) 및 제4프리 드라이버(14)를 포함할 수 있다.
각각의 프리 드라이버부는 PAM2 회로로 구현될 수 있는데, 구체적으로 제1프리 드라이버(11)는 도 4의 (a)에 도시된 PAM2 회로와 같이 구현될 수 있고, 제2프리 드라이버(12)는 도 4의 (b)에 도시된 PAM2 회로와 같이 구현될 수 있으며, 제3프리 드라이버(13)는 도 5의 (a)에 도시된 PAM2 회로와 같이 구현될 수 있고, 제4프리 드라이버(14)는 도 5의 (b)에 도시된 PAM2 회로와 같이 구현될 수 있다.
따라서, 제1프리 드라이버(11), 제2프리 드라이버(12), 제3프리 드라이버(13) 및 제4프리 드라이버(14)의 출력 신호들은 도 3에 도시된 바와 같이 모두 PAM16 드라이버(15)의 입력 신호로 인가되는데, 구체적으로 제1프리 드라이버(11)의 출력 신호는 PAM16 드라이버(15)의 제1회로(15-1)에 입력되며, 제2프리 드라이버(12)의 출력 신호는 PAM16 드라이버(15)의 제2회로(15-2)에 입력된다. 또한, 제3프리 드라이버(13)의 출력 신호는 PAM16 드라이버(15)의 제3회로(15-3)에 입력되며, 제4프리 드라이버(14)의 출력 신호는 PAM16 드라이버(15)의 제4회로(15-4)에 입력된다.
그리고 종래 기술에 따를 경우 각각의 프리 드라이버는 2bit의 신호를 출력하므로, 도 6의 표의 왼쪽에 도시된 식들과 같이, 제1프리 드라이버(11), 제2프리 드라이버(12), 제3프리 드라이버(13) 및 제4프리 드라이버(14)는 각각 2bit의 신호를 출력하며, 이 경우 PAM16 드라이버(15)에서 출력하는 정 출력 전압(VoutP)과 반전 출력 전압(VoutN)은 도 6의 표의 오른쪽 부분에 도시된 식들과 같이 출력된다.
도 6의 표에 모든 수치를 표현할 수가 없어 일부 중요하지 않은 요소는 생략되었는데, 2bit 신호의 특성상 Vip1, Vip2, Vip3 및 Vip4가 1로 인가되는 경우, 이에 대한 반전 입력 신호들인 Vin1, Vin2, Vin3 및 Vin4은 0으로 인가되며, Vip1, Vip2, Vip3 및 Vip4가 0으로 인가되는 경우 이에 대한 반전 입력 신호들인 Vin1, Vin2, Vin3 및 Vin4는 1로 인가된다. 또한, Vop1, Vop2, Vop3및 Vop4의 신호가 Vddh로 출력되는 경우, 이에 대한 반전 출력 전압인Von1, Von2, Von3및 Von4의 신호는 Vddh-Ip1, Vddh-Ip2, Vddh-Ip3 및 Vddh-Ip4로 출력될 수 있다.
따라서, 도 3에 도시된 바와 같은 PAM16 구동 회로(10)를 구동하기 위해 PAM 16 드라이버(15)의 입력 신호를 1bit 신호로 받는 경우, PAM16드라이버 (10)를 구현하기 위해서는 단위 회로가 4개가(15-1, 15-2, 15-3, 15-4) 필요하며, 동시에 각각의 단위 회로에 해당하는 회로를 구동하기 위한 프리 드라이버 또한 총 4개(11, 12, 13, 14)가 필요하다.
즉, 종래 기술에 따라 고차 PAM 구동 회로를 구현하기 위해서는 PAM의 차수가 높아질수록 더 많은 트랜지스터가 필요하고, 그에 따라 회로의 크기가 점점 더 커지는 문제점이 존재하였으며, 전력 또한 많이 소모되는 문제점이 존재하였다.
따라서, 일 실시예에 따른 고차 PAM 구동 회로는 상기 설명한 문제점을 해결하기 위해 고안된 발명으로서, 프리 드라이번단에서 출력하는 신호를 1bit의 신호가 아닌 2bit의 신호를 인가하는 방식으로 보다 적은 면적의 고차 PAM 구동 회로를 구현하는데 그 목적이 있다.
보다 구체적으로는, 각각의 프리 드라이버를 종래 기술과 달리 PAM4회로로 구현을 하여, 하나의 프리 드라이버마다 출력하는 신호의 종류를 4가지로 구현하였다. 이러한 경우 하나의 프리 드라이버에서 종래 기술과 다르게 2종류의 신호가 아닌 4종류의 신호를 송신할 수 있어 종래 기술보다 보다 적은 면적으로 프리 드라이버부를 구성할 수 있으며, 프리 드라이버의 수가 줄어든 만큼 PAM16 드라이버 또한 PAM4 회로로 구현할 수 있어, PAM16 구동 회로의 전체 면적을 종래 기술에 따른 PAM16 구동 회로보다 보다 작게 구현할 수 있다. 이하 도면을 통해 본 발명의 특징에 대해 자세히 알아본다.
도 7은 본 발명의 일 실시예에 따른 PAM16 구동 회로의 전체 구성 요소를 도시한 회로도이고, 도 8은 본 발명의 일 실시예에 따른 제1프리 드라이버와 제2프리 드라이버를 구성하는 회로를 도시한 회로도이다. 도 9는 본 발명의 일 실시예에 따른, PAM4 회로의 입력 신호 및 출력 신호를 도시한 도면이며, 도 10은 종래 기술에 따른 1bit 신호와 본 발명에 적용된 2bit 신호를 비교 설명하기 위한 도면이고, 도 11은 본 발명의 일 실시예에 따른 드라이버를 구성하는 회로를 도시한 회로도이다.
도 7 내지 도 8을 참조하면, 일 실시예 따른 PAM16 구동 회로(100)는, 각각 2bit의 신호를 출력하는 제1프리 드라이버(110), 제2프리 드라이버(120) 및 제1프리 드라이버(110)와 제2프리 드라이버(120)에서 출력하는 신호들을 입력 신호로 하여, 16개의 서로 다른 레벨을 가지는 신호를 출력하는 드라이버(130)를 포함할 수 있다.
제1프리 드라이버(110)와 제2프리 드라이버(120)는 각각 도 8의 (a)와 도 8의 (b)에 도시된 PAM4회로로 구현될 수 있다.
종래 기술과 다르게 제1프리 드라이버(110)와 제2프리 드라이버(120)를 PAM4 회로로 구현하는 경우, 도 9에 표현된 식과 같이 총 4개의 입력 신호를 기초로 각각 서로 다른 크기를 가지는 총 4개의 신호를 출력 신호로 출력할 수 있다.
구체적으로, 제1프리 드라이버(110)는 제1입력 전압(Vip1, Vin1)과 제2 입력 전압(Vip2, Vin2)을 기초로 각각 서로 다른 전압 값을 가지는 제1-1출력 전압(Vop1)과 제1-2 출력 전압(Von2)을 출력 전압으로 출력할 수 있으며, 제2프리 드라이버(120)는 제3입력 전압(Vip3, Vin3)과 제4 입력 전압(Vip4, Vin4)을 기초로 각각 서로 다른 전압 값을 가지는 제2-1출력 전압(Vop2)과 제2-2출력 전압(Von2)을 출력 전압으로 출력할 수 있다.
PAM 회로의 특성상 제1입력 전압 내지 제4입력 전압은 정 입력 전압과 반전 입력 전압으로 나누어 입력 전압이 입력되는데, 구체적으로, 제1입력 전압은 정 전압인 제1-1입력 전압(Vip1)과 상기 제1-1입력 전압의 반전 전압인 제1-2입력 전압(Vin1)으로 나누어 입력 전압으로 입력되며, 제2입력 전압은 정 전압인 제2-1입력 전압(Vip2)과 상기 제2-1입력 전압(Vip2)의 반전 전압인 제2-2입력 전압(Vin2)으로 나누어 입력 전압으로 입력될 수 있다.
이와 마찬가지로 제3입력 전압은 정 전압인 제3-1입력 전압(Vip3)과 상기 제3-1입력 전압(Vip3)의 반전 전압인 제3-2입력 전압(Vin3)으로 나누어 입력되며, 상기 제4입력 전압은 정 전압인 제4-1입력 전압(Vip4)과 상기 제4-1입력 전압(Vip4)의 반전 전압인 제4-2입력 전압(Vin4)으로 나누어 입력될 수 있다.
즉, 제1프리 드라이버(110)와 제2프리 드라이버(120)는 PAM4 회로로 구현되므로, 각각 총 4개의 입력 신호를 입력 받을 수 있어, 출력되는 신호 또한 서로 다른 크기를 가지는 4종류(2bit)의 신호를 출력 신호로 출력할 수 있다.
도 8의 (a)에 도시된 제1프리 드라이버(110)의 PAM4회로를 기준으로 구체적으로 설명하면, 제1프리 드라이버(110)에 입력될 수 있는 신호의 종류는 Vip1, Vin2, Vip2, Vin2 순으로 총 4가지의 신호(1-0-1-0,1-0-0-1, 0-1-1-0, 0-1-0-1)가 입력될 수 있으며, 이에 따라 출력되는 제1-1출력 전압(Vop1)과 제1-2출력 전압(Von1)은 도 9의 (a)에 표시되어 있는 식처럼 출력될 수 있다. 즉, 제1-1출력 전압(Vop1)과 제1-2출력 전압(Von1)은 각각 서로 다른 크기를 가지는 4종류의 전압(Vdd, Vdd-Itx1, Vdd-1/3·Itx1, Vop1=Vdd-2/3·Itx1)이 출력 전압으로 출력 될 수 있다.
이와 마찬가지로, 제2프리 드라이버(120) 또한 PAM4 회로로 구현되므로 입력되는 신호의 종류는 4가지이며, 이에 따라 제2프리 드라이버(120)에서 출력되는 제2-1출력 전압(Vop2)과 제2-2출력 전압(Von2)은 각각 서로 다른 크기를 가지는 4종류의 전압이 출력되어 출력될 수 있다.
즉. 제1프리 드라이버(110)와 제2프리 드라이버(120)가 앞서 설명한 바와 같이 PAM4회로 구현되어 각각 4개의 신호를 출력 전압으로 하여 출력하는 경우, 드라이버(130)에 입력되는 신호 선의 개수는 4개가 되므로 본 발명에 따른 드라이버(130)는 종래 기술과 다르게 PAM16회로로 구현할 필요가 없고, 도 11에 도시된 바와 같이 PAM4회로로 동일한 기능을 구현할 수 있다.
즉, 종래 기술에 따라 PAM16 구동 회로를 구현하는 경우, 도 10의 (a)에 도시된 바와 같이 입력 신호가 1bit 신호이다 보니 각각의 프리 드라이버가 PAM16 드라이버로 송신할 수 있는 신호의 수는 1bit에 해당하는2종류의 신호 밖에 송신할 수 밖에 없었다. 따라서, 4개의 드라이버를 통해 입력되는 신호의 종류는 16개이고, 16개의 신호를 모두 입력하기 위해서는 8개의 신호 선이 필요하였다. 그리고 이러한 8개의 신호 선을 모두 연결하기 위해서는 총 4개의 단위 회로가 필요하였으며, 이에 따라 드라이버를 구현하기 위해서는 PAM16 회로, 즉, 총 8개의 트랜지스터가 필요하였다.
그러나, 본 발명의 경우 프리 드라이버를 종래 기술과 다르게 PAM4회로로 구현하기 때문에, 도 10의 (b)에 도시된 바와 같이 입력 신호의 종류가 2배가 되어 제1프리 드라이버(110)와 제2프리 드라이버(120)에서는 2bit 신호에 해당하는 서로 다른 전압 레벨을 가지는 4종류의 신호(Vddh, Vddh-1/3*Itx1*R1, Vddh-2/3*Itx1*R1, Vddh-Itx1*R1)를 출력 신호로 출력할 수 있다.
즉, 입력되는 신호의 개수는 동일하나(16개), 하나의 프리 드라이버에서 종래 기술보다 2배 많은 종류의 신호를 출력하므로, 프리 드라이버가 종래 기술과 다르게 2개만으로 프리 드라이버단을 구현할 수 있어, 회로 전체 면적의 크기가 작아지는 효과가 존재한다.
또한, 이에 따라 프리 드라이버의 수가 줄어드므로, 프리 드라이버와 연결되어야 하는 단위 회로의 개수도 도 11에 도시된 바와 같이 4개에서 2개(131, 132)로 줄어든다. 따라서, 본 발명에 따른 드라이버(130)는 도 11에 도시된 바와 같이 2개의 단위 회로만 있어도 제1프리 드라이버(110)와 제2프리 드라이버(120)에서 송신하는 모든 종류의 신호를 수신할 수 있다.
다만, 동일한 크기의 전압이 출력되어야 하므로 본 발명의 경우 각각의 프리 드라이버의 밴드위스(band-width)를 동일하게 맞춰주기 위해, 제1프리 드라이버(110)에서의 기준 전류(Itx1)는 제2프리 드라이버(120)에서의 기준 전류(Itx2)보다 4배의 값을 가지도록 설계할 수 있고, 제1프리 드라이버(110)에서의 제1저항(R1)의 크기는 제2프리 드라이버(120)에서의 제2저항(R2)의 크기보다 4배의 값을 가지도록 설계할 수 있다.
종래 기술에 따라 PAM 16 구동 회로를 구현하는 경우, 드라이버를 PAM 16 회로로 구현하다 보니 총 8개의 트랜지스터가 필요하였는데, 본 발명의 경우 PAM16 구동 회로를 구현함에 있어, 종래 기술과 다르게 드라이버를 트랜지스터가 4개만 필요한 PAM 4 회로만으로도 구현할 수 있어, 보다 적은 면적으로 PAM 16 구동 회로를 구현할 수 있는 장점이 존재한다. 또한, 단위 회로의 개수가 줄어든 만큼, 드라이버 단에서의 아웃풋 로딩이 줄어드는 장점 또한 존재한다.
도 12내지 도 14는 시간에 따른 본 발명의 작동 원리를 설명하기 위한 도면으로서, 도 12는 본 발명에 따른 제1프리 드라이버와 제2프리 드라이버에 입력되는 신호의 종류를 도시한 도면이고, 도 13은 이상적인 환경에서 본 발명에 따른 제1프리 드라이버, 제2프리 드라이버 및 드라이버에서 출력되는 신호를 시간에 따라 도시한 도면이다.
도 12를 참조하면, 본 발명에 따른 제1프리 드라이버(110)와 제2프리 드라이버(120)는 PAM 4 회로로 구현되어 있어, 각각 2종류의 신호를 입력 받을 수 있다.
구체적으로, 제1프리 드라이버(110)는 제1입력 전원(Vip1, Vin1)과 제2입력 전원(Vip2, Vin2) 으로부터 신호를 입력 받을 수 있고, 제2프리 드라이버(120)는 제3입력 전원(Vip3, Vin3)과 제4입력 전원(Vip4, Vin4) 으로부터 신호를 입력 신호를 수신 받을 수 있다.
이에 따라 제1프리 드라이버(110)와 제2프리 드라이버(120)에 입력되는 신호의 종류는 도 12 (a)에 도시된 바와 같이 총 16개의 신호가 입력 신호로 입력될 수 있으며, 이를 시간의 흐름에 따라 표현하면Vin1, Vip2, Vin2, Vip3, Vin3, Vip4, Vin4 에 입력되는 신호는 도 12의 (b)에 도시된 바와 같이 각각 16개의 구간을 주기로 하여 입력될 수 있다.
이렇게 제1프리 드라이버(110)와 제2프리 드라이버(120)에 입력된 신호들은 도 12에 도시된 바와 같이 제1-1출력 전압(Vop1)과 제1-2출력 전압(Von2), 제2-1출력 전압(Vop2)과 제2-2출력 전압(Von2)으로 출력되며, 상기 4개의 출력 전압은 드라이버(130)의 입력 신호로 입력되어 도 13의 (c)에 도시된 바와 같이 제3-1출력 전압(VoutP)과 제3-2출력 전압(VoutN)으로 출력된다. 도 12에 도시된 바와 같이 입력 신호는 총 16개의 구간을 한 주기로 입력되므로, 최종 출력 신호 또한 총 16개의 구간을 한 주기로 하여 출력된다.
도 14는 본 발명에 따른 PAM16 구동 회로의 입력 전압과 출력 전압을 도시한 표이다.
도 14에는 드라이버(130)의 출력은 제3-1출력 전압(VoutP)과 제3-1의 반전 출력 전압인 제3-2출력 전압(VoutN) 및 제3-1출력 전압(VoutP)에서 제3-2출력 전압(VoutN)을 차감한 최종 출력 전압(VoutD)에 대한 전압 값들이 표시되어 있으며, 도 14와 도 6을 비교하여 살펴보면, 드라이버의 최종 출력 전압(VoutP, VoutN) 및 PAM 16 구동 회로의 최종 출력 전압(VoutD)는 동일하게 출력되는 것을 알 수 있다.
즉, 본 발명에 따른 PAM16 구동 회로는, 종래 기술에 따른PAM16 구동 회로와 동일한 전압을 출력하나, 앞서 설명한 바와 같이 프리 드라이버의 개수를 줄이고(4개->2개), 드라이버의 기본 회로의 개수 또한 줄일 수 있어서(4개->2개) 종래 기술 보다 적은 면적으로 PAM16 구동 회로를 구현할 수 있는 장점이 존재한다.
또한, 지금까지는 PAM16 구동 회로를 기준으로 설명하였지만, 본 발명에 따른 원리는 PAM32 구동 회로 및 PAM64 구동 회로로 구현될 수 있다. 일 예로 PAM64 구동 회로를 구현하는 경우 프리 드라이버부는 제1프리 드라이버, 제2프리 드라이버, 제3프리 드라이버로 구현될 수 있으며 각각의 프리 드라이버는 PAM4회로로 구현될 수 있으며, 프리 드라이버의 신호를 수신하는 드라이버는 PAM 8회로 구현될 수 있다.
지금까지 도면을 통해 일 실시예에 따른 PAM16 구동 회로(100)의 구성 및 효과에 대해 알아보았다.
종래 기술에 따라 PAM 16 구동 회로를 구현하는 경우, 드라이버를 PAM 16 회로로 구현하다 보니 총 8개의 트랜지스터가 필요하였는데, 본 발명의 경우 PAM16 구동 회로를 구현함에 있어, 종래 기술과 다르게 드라이버를 트랜지스터가 4개만 필요한 PAM 4 회로만으로도 구현할 수 있어, 보다 적은 면적으로 PAM 16 구동 회로를 구현할 수 있는 장점이 존재한다. 또한, 단위 회로의 개수가 줄어든 만큼, 드라이버 단에서의 아웃풋 로딩이 줄어드는 장점 또한 존재한다.
이상에서 설명된 장치는 하드웨어 구성요소, 소프트웨어 구성요소, 및/또는 하드웨어 구성요소 및 소프트웨어 구성요소의 조합으로 구현될 수 있다. 예를 들어, 실시예들에서 설명된 장치 및 구성요소는, 예를 들어, 프로세서, 컨트롤러, ALU(arithmetic logic unit), 디지털 신호 프로세서(digital signal processor), 마이크로컴퓨터, FPA(field programmable array), PLU(programmable logic unit), 마이크로프로세서, 또는 명령(instruction)을 실행하고 응답할 수 있는 다른 어떠한 장치와 같이, 하나 이상의 범용 컴퓨터 또는 특수 목적 컴퓨터를 이용하여 구현될 수 있다. 처리 장치는 운영 체제(OS) 및 운영 체제 상에서 수행되는 하나 이상의 소프트웨어 애플리케이션을 수행할 수 있다. 또한, 처리 장치는 소프트웨어의 실행에 응답하여, 데이터를 접근, 저장, 조작, 처리 및 생성할 수도 있다. 이해의 편의를 위하여, 처리 장치는 하나가 사용되는 것으로 설명된 경우도 있지만, 해당 기술분야에서 통상의 지식을 가진 자는, 처리 장치가 복수 개의 처리 요소(processing element) 및/또는 복수 유형의 처리 요소를 포함할 수 있음을 알 수 있다. 예를 들어, 처리 장치는 복수 개의 프로세서 또는 하나의 프로세서 및 하나의 컨트롤러를 포함할 수 있다. 또한, 병렬 프로세서(parallel processor)와 같은, 다른 처리 구성(processing configuration)도 가능하다.
소프트웨어는 컴퓨터 프로그램(computer program), 코드(code), 명령(instruction), 또는 이들 중 하나 이상의 조합을 포함할 수 있으며, 원하는 대로 동작하도록 처리 장치를 구성하거나 독립적으로 또는 결합적으로(collectively) 처리 장치를 명령할 수 있다. 소프트웨어 및/또는 데이터는, 처리 장치에 의하여 해석되거나 처리 장치에 명령 또는 데이터를 제공하기 위하여, 어떤 유형의 기계, 구성요소(component), 물리적 장치, 가상 장치(virtual equipment), 컴퓨터 저장 매체 또는 장치에 구체화(embody)될 수 있다. 소프트웨어는 네트워크로 연결된 컴퓨터 시스템 상에 분산되어서, 분산된 방법으로 저장되거나 실행될 수도 있다. 소프트웨어 및 데이터는 하나 이상의 컴퓨터 판독 가능 기록 매체에 저장될 수 있다.
실시예에 따른 방법은 다양한 컴퓨터 수단을 통하여 수행될 수 있는 프로그램 명령 형태로 구현되어 컴퓨터 판독 가능 매체에 기록될 수 있다. 상기 컴퓨터 판독 가능 매체는 프로그램 명령, 데이터 파일, 데이터 구조 등을 단독으로 또는 조합하여 포함할 수 있다. 상기 매체에 기록되는 프로그램 명령은 실시예를 위하여 특별히 설계되고 구성된 것들이거나 컴퓨터 소프트웨어 당업자에게 공지되어 사용 가능한 것일 수도 있다. 컴퓨터 판독 가능 기록 매체의 예에는 하드 디스크, 플로피 디스크 및 자기 테이프와 같은 자기 매체(magnetic media), CD-ROM, DVD와 같은 광기록 매체(optical media), 플롭티컬 디스크(floptical disk)와 같은 자기-광 매체(magneto-optical media), 및 롬(ROM), 램(RAM), 플래시 메모리 등과 같은 프로그램 명령을 저장하고 수행하도록 특별히 구성된 하드웨어 장치가 포함된다. 프로그램 명령의 예에는 컴파일러에 의해 만들어지는 것과 같은 기계어 코드 뿐만 아니라 인터프리터 등을 사용해서 컴퓨터에 의해서 실행될 수 있는 고급 언어 코드를 포함한다.
이상과 같이 실시예들이 비록 한정된 실시예와 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기의 기재로부터 다양한 수정 및 변형이 가능하다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다. 그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는 특허청구범위의 범위에 속한다.
100: PAM16 구동 회로
110: 제1프리 드라이버
120: 제2프리 드라이버
130: 드라이버

Claims (15)

  1. 제1입력 전압과 제2입력 전압을 기초로 각각 서로 다른 전압 값을 가지는 제1-1출력 전압과 제1-2출력 전압을 출력 전압으로 출력하는 제1프리 드라이버;
    제3입력 전압과 제4입력 전압을 기초로 각각 서로 다른 전압 값을 가지는 제2-1출력 전압과 제2-2출력 전압을 출력 전압으로 출력하는 제2프리 드라이버; 및
    상기 제1프리 드라이버의 출력 전압 및 상기 제2프리 드라이버의 출력 전압을 입력 전압으로 하여, 각각 서로 다른 전압 값을 가지는 제3-1출력 전압과 제3-2출력 전압을 출력 전압으로 출력하는 드라이버;를 포함하고
    상기 제1프리 드라이버와 상기 제2프리 드라이버에 입력되는 신호는 2비트(bit) 신호로 구성되는, PAM16 구동 회로.
  2. 제1항에 있어서,
    상기 제1입력 전압은,
    제1-1입력 전압과 상기 제1-1입력 전압의 반전 전압인 제1-2입력 전압을 포함하고, 상기 제2입력 전압은 제2-1입력 전압과 상기 제2-1입력 전압의 반전 전압인 제2-2입력 전압을 포함하며,
    상기 제3입력 전압은,
    제3-1입력 전압과 상기 제3-1입력 전압의 반전 전압인 제3-2입력 전압을 포함하고, 상기 제4입력 전압은 제4-1입력 전압과 상기 제4-1입력 전압의 반전 전압인 제4-2입력 전압을 포함하는, PAM16 구동 회로.
  3. 삭제
  4. 제2항에 있어서,
    상기 제1프리 드라이버, 상기 제2프리 드라이버 및 상기 드라이버는 각각 PAM 4 구동 회로로 구현되는, PAM16 구동 회로.
  5. 제1항에 있어서,
    상기 제1프리 드라이버는 제1저항을 포함하고, 상기 제2프리 드라이버는 제2저항을 포함하고,
    상기 제1저항의 크키는 상기 제2저항의 크기보다 4배 큰 값을 가지는, PAM16 구동 회로.
  6. 제1항에 있어서,
    상기 제1프리 드라이버에서 출력되는 기준 전류(Itx1)의 크기는 상기 제2프리 드라이버에서 출력되는 기준 전류(Itx2)의 크기보다 4배가 큰 값을 가지는, PAM16 구동 회로.
  7. 제2항에 있어서,
    상기 제1-1출력 전압과 상기 제1-2출력 전압은,
    상기 제1-1입력 전압, 제1-2입력 전압 및 상기 제2-1입력 전압, 제2-2입력 전압의 크기에 따라 총 4개의 서로 다른 전압 값을 출력 전압으로 출력하는, PAM16 구동 회로.
  8. 제7항에 있어서,
    상기 제2-1출력 전압과 상기 제2-2출력 전압은,
    상기 제3-1입력 전압, 제3-2입력 전압 및 상기 제4-1입력 전압, 제4-2입력 전압의 크기에 따라 총 4개의 서로 다른 전압 값을 출력 전압으로 출력하는, PAM16 구동 회로.
  9. 제8항에 있어서,
    상기 제1-1출력 전압의 크기와 상기 제1-2출력 전압의 크기의 합은 시간이 변해도 일정하도록 제어되고,
    상기 제2-1출력 전압의 크기와 상기 제2-2출력 전압의 크기의 합은 시간이 변해도 일정하도록 제어되는, PAM16 구동 회로.
  10. 제9항에 있어서,
    상기 제1-1출력 전압과 제1-2출력 전압은,
    상기 드라이버의 제1회로의 입력 전압으로 입력 되는, PAM16 구동 회로.
  11. 제10항에 있어서,
    상기 제2-1출력 전압과 제2-2출력 전압은,
    상기 드라이버의 제2회로의 입력 전압으로 입력 되는, PAM16 구동 회로.
  12. 제10항에 있어서,
    상기 제3-1출력 전압과 상기 제3-2출력 전압은,
    상기 제1-1출력 전압, 제1-2출력 전압 및 상기 제2-1출력 전압, 제2-2출력 전압의 크기에 따라 총 16개의 서로 다른 전압 값을 출력 전압으로 출력 하는, PAM16 구동 회로.
  13. 서로 다른 값을 가지는 2개의 입력 전압을 기초로 서로 다른 값을 가지는 2종류의 전압을 출력 전압으로 출력하는 제1 PAM2 회로;
    서로 다른 값을 가지는 2개의 입력 전압을 기초로 서로 다른 값을 가지는 2종류의 전압을 출력 전압으로 출력하는 제2 PAM2 회로;
    상기 제1 PAM2 회로의 출력 전압 및 상기 제2 PAM2 회로의 출력 전압을 입력 전압으로 하여, 각각 16개의 서로 다른 전압 값을 가지는 2종류의 전압을 출력 전압을 출력 전압으로 출력하는 제3 PAM2 회로;를 포함하고
    상기 제1 PAM2 회로와 상기 제2 PAM2 회로에 입력되는 신호는 2비트(bit) 신호로 구성되는, PAM16 구동 회로.
  14. 서로 다른 값을 가지는 2개의 입력 전압을 기초로 서로 다른 값을 가지는 2종류의 전압을 출력 전압으로 각각 출력하는 제1프리 드라이버, 제2프리 드라이버 및 제3프리 드라이버; 및
    상기 제1프리 드라이버, 상기 제2프리 드라이버 및 상기 제3프리 드라이버의 출력 전압들을 입력 전압으로 하여, 각각 64개의 서로 다른 전압 값을 가지는 2종류의 전압을 출력 전압으로 출력하는 드라이버;를 포함하는, PAM64 구동 회로.
  15. 제14항에 있어서,
    상기 제1프리 드라이버는 제1 PAM2 구동 회로를 포함하고, 상기 제2프리 드라이버는 제2 PAM2 구동 회로를 포함하며, 상기 제3프리 드라이버는 제3 PAM2 구동 회로를 포함하고,
    상기 드라이버는, PAM8 구동 회로를 포함하는, PAM 64 구동 회로.
KR1020210018961A 2021-02-10 2021-02-10 고차 pam 구동 회로 KR102292736B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020210018961A KR102292736B1 (ko) 2021-02-10 2021-02-10 고차 pam 구동 회로
PCT/KR2021/017559 WO2022173098A1 (ko) 2021-02-10 2021-11-25 고차 pam 구동 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210018961A KR102292736B1 (ko) 2021-02-10 2021-02-10 고차 pam 구동 회로

Publications (1)

Publication Number Publication Date
KR102292736B1 true KR102292736B1 (ko) 2021-08-23

Family

ID=77499194

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210018961A KR102292736B1 (ko) 2021-02-10 2021-02-10 고차 pam 구동 회로

Country Status (2)

Country Link
KR (1) KR102292736B1 (ko)
WO (1) WO2022173098A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022173098A1 (ko) * 2021-02-10 2022-08-18 한양대학교 산학협력단 고차 pam 구동 회로

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007036870A (ja) * 2005-07-28 2007-02-08 Nec Electronics Corp プリエンファシス回路
KR20070034177A (ko) 2005-09-23 2007-03-28 한국과학기술원 셋/리셋 래치 회로, 시미트 트리거 회로 및 셋/리셋 래치회로를 이용한 모바일 기반의 d형 플립 플롭 회로와주파수 분배기 회로

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4841786B2 (ja) * 2000-01-06 2011-12-21 ラムバス・インコーポレーテッド 低待ち時間多重レベル通信インタフェース
US9838239B2 (en) * 2015-01-22 2017-12-05 Futurewei Technologies, Inc. Digital generation of multi-level phase shifting with a Mach-Zehnder modulator (MZM)
KR20190051512A (ko) * 2017-11-07 2019-05-15 전자부품연구원 대역폭이 향상된 저소비전력형 pam-4 송신기
KR102292736B1 (ko) * 2021-02-10 2021-08-23 한양대학교 산학협력단 고차 pam 구동 회로

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007036870A (ja) * 2005-07-28 2007-02-08 Nec Electronics Corp プリエンファシス回路
KR20070034177A (ko) 2005-09-23 2007-03-28 한국과학기술원 셋/리셋 래치 회로, 시미트 트리거 회로 및 셋/리셋 래치회로를 이용한 모바일 기반의 d형 플립 플롭 회로와주파수 분배기 회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022173098A1 (ko) * 2021-02-10 2022-08-18 한양대학교 산학협력단 고차 pam 구동 회로

Also Published As

Publication number Publication date
WO2022173098A1 (ko) 2022-08-18

Similar Documents

Publication Publication Date Title
US7126389B1 (en) Method and apparatus for an output buffer with dynamic impedance control
US10693463B2 (en) Line driver apparatus with combined feed-through capacitance and feed-forward equalization
JP4756965B2 (ja) 出力バッファ回路
JP4528819B2 (ja) 多入力演算増幅回路、それを用いたデジタル/アナログ変換器、及びそれを用いた表示装置の駆動回路
US10855265B2 (en) Comparison circuit
US9455713B1 (en) Split resistor source-series terminated driver
US7109759B2 (en) Voltage mode current-assisted pre-emphasis driver
JP5906960B2 (ja) 半導体集積回路、信号伝送回路、信号伝送システム及び信号伝送方法
US9350337B2 (en) Clamp circuit and method for clamping voltage
JP2012161077A (ja) プリエンファシス回路及びこれを備えた差動電流信号伝送システム
US20190312757A1 (en) Decision feedback equalizer and interconnect circuit
WO2011045832A1 (ja) 差動ドライバ回路およびそれを用いた試験装置
KR102292736B1 (ko) 고차 pam 구동 회로
JP4992555B2 (ja) 低電圧差動信号ドライバ、低電圧差動信号を駆動する方法及びシステム
JP2015035780A (ja) 信号伝送回路および半導体集積回路
JP2021510874A (ja) Usb2.0高速アプリケーションにおけるdc損失の補償
KR101405241B1 (ko) 데이터 통신용 송신기
US9191006B1 (en) Current-limited level shift circuit
US7215148B1 (en) Programmable current output buffer
KR102295709B1 (ko) 고속 멀티플렉서
WO2018070261A1 (ja) ドライバ回路およびその制御方法、並びに、送受信システム
US8547134B1 (en) Architecture for high speed serial transmitter
US11936353B2 (en) Direct-switching h-bridge current-mode drivers
JP5598462B2 (ja) 信号送信回路
EP2779456B1 (en) Method for reducing overdrive need in mos switching and logic circuit

Legal Events

Date Code Title Description
GRNT Written decision to grant