JP2006235843A - 記憶制御装置及びその制御方法 - Google Patents
記憶制御装置及びその制御方法 Download PDFInfo
- Publication number
- JP2006235843A JP2006235843A JP2005047478A JP2005047478A JP2006235843A JP 2006235843 A JP2006235843 A JP 2006235843A JP 2005047478 A JP2005047478 A JP 2005047478A JP 2005047478 A JP2005047478 A JP 2005047478A JP 2006235843 A JP2006235843 A JP 2006235843A
- Authority
- JP
- Japan
- Prior art keywords
- control device
- storage control
- external storage
- code
- external
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0632—Configuration or reconfiguration of storage systems by initialisation or re-initialisation of storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/067—Distributed or networked storage systems, e.g. storage area networks [SAN], network attached storage [NAS]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
ユーザフレンドリーな情報表示を行い、サポート情報の更新を容易化させ、外部記憶制御装置の入出力性能を十分に発揮させ、又はサポート対象の範囲を拡大させ得る記憶制御装置及びその制御方法を提案する。
【解決手段】
外部記憶制御装置から送信される照会データに基づき得られる当該外部記憶制御装置のベンダ名及び又は装置名称を表す第1のコードを、当該外部記憶制御装置の実際のベンダ名及び又は前記装置名称を表す第2のコードに変換するコード抽出変換部を記憶制御装置に設けるようにした。またモデルごとの外部記憶制御装置の接続の可否情報を統括したサポート情報を生成するようにした。さらに外部記憶制御装置ごとにパス制御方式やタイムアウト時間を設定できるようにした。
【選択図】 図7
Description
図1〜図4は、本実施の形態に係る記憶制御装置1の外観構成を示すものである。記憶制御装置1は、図1に示すように、制御装置2と駆動装置3とを備えて構成される。
(2−1)本実施の形態による記憶システムの構成
図5は、本実施の形態による記憶システム40の構成を示すものである。この記憶システム40は、図1〜図4について上述した記憶制御装置1と同じ外観構成を有し、1以上の論理記憶デバイス(以下、これを「LDEV」と呼ぶ)41を有する第1の記憶制御装置42と、1以上のLDEV43を有する第2の記憶制御装置44とを備えて構成される。
ところで、上述のように第1の記憶制御装置42が第2の記憶制御装置44の有するLDEV43を自己のLDEV47としてホスト装置45,46に提供するためには、第2の記憶制御装置45が第1の記憶制御装置42のサポート対象の記憶制御装置であることが必要となる。つまり第2の記憶制御装置44は、外部接続デバイスとして第1の記憶制御装置41に接続可能な記憶制御装置でなければならない。このような確認は、照会コマンドを用いて行うことができる。
」の各欄については、上述の「ベンダ名」欄80A及び「装置名称」欄80Bと同様であるので説明を省略する。「ASCII」欄には、その外部記憶制御装置の装置製番がア
スキーコード及びバイナリのいずれで記述されているかが記載される。
次に、上述の第1の記憶制御装置42に搭載された各種機能について説明する。
本実施の形態による第1の記憶制御装置42には、Inquiryコマンドに対する応答として第2の記憶制御装置44から送信される照会データに基づき得られた当該第2の記憶制御装置44のコード化されたベンダ名及び装置名称を、実名のコード(文字列)に変換してホスト装置46に送信するコード変換機能が搭載されている。この機能は、第1の記憶制御装置42のサービスプロセッサ54(図5)に搭載された制御プログラムに基づくサービスプロセッサ54の処理により実現される。
一方、第1の記憶制御装置42には、当該第1の記憶制御装置42に接続された外部記憶制御装置(第2の記憶制御装置44)の機種ごとに、パス制御方式をその機種が採用するパス制御方式に切り換えるパス制御方式切換え機能が搭載されている。この機能は、第1の記憶制御装置42の各チャネルアダプタ52A,52B内のメモリに予め格納された制御プログラム64に基づいて、対応するチャネルアダプタ52Bが図12に示す処理手順を実行することにより実現される。
他方、第1の記憶制御装置42には、第2の記憶制御装置44の機種ごとにタイムアウト時間を切り替えるタイムアウト時間切換え機能が搭載されている。この機能は、第1の記憶制御装置42の各チャネルアダプタ52A,52B内のメモリに予め格納された制御プログラム64に基づいて、対応するチャネルアダプタ52Bが図13に示す処理手順を実行することにより実現される。
なお上述の実施の形態においては、本発明を図5について上述した構成を有する第1の記憶制御装置42に適用するようにした場合について述べたが、本発明はこれに限らず、この他種々の形態の記憶制御装置に広く適用することができる。
Claims (18)
- 所定の外部記憶制御装置を外部接続デバイスとして接続可能な記憶制御装置において、
接続された外部記憶制御装置に対して所定の照会コマンドを送信すると共に、当該照会コマンドに応答して前記外部記憶制御装置から送信される照会データを受信する送受信部と、
前記照会データの中から、前記外部記憶制御装置のベンダ名及び又は装置名称を表す第1のコードを抽出すると共に、抽出した前記第1のコードを前記外部記憶制御装置の実際の前記ベンダ名及び又は前記装置名称を表す第2のコードに変換するコード抽出変換部と
を備えることを特徴とする記憶制御装置。 - 接続可能な各前記外部記憶制御装置について、当該外部記憶制御装置から送信される前記照会データにおける前記第1のコードの位置と、前記第2のコードとがそれぞれ対応付けて格納されたデータベースを記憶する記憶部を備え、
前記コード抽出変換部は、
前記外部記憶制御装置から送信される前記照会データにおける前記第1のコードの位置を前記データベースを参照して検出し、当該検出結果に基づいて当該照会データの中から前記第1のコードを抽出し、抽出した前記第1のコードを前記データベースを参照して前記第2のコードに変換する
ことを特徴とする請求項1に記載の記憶制御装置。 - 前記記憶制御装置は、複数種類のモデルを有し、
前記データベースには、
前記接続可能な各外部記憶制御装置について、前記モデルごとの接続の可否の情報である第1のサポート情報を統括した第2のサポート情報が格納された
ことを特徴とする請求項2に記載の記憶制御装置。 - 前記第2のサポート情報は、
前記接続可能な各外部記憶制御装置について、前記モデルごとの接続の可否がそれぞれフラグで表された
ことを特徴とする請求項3に記載の記憶制御装置。 - 前記データベースには、
前記接続可能な各外部記憶制御装置について、当該各外部記憶制御装置にそれぞれ採用されているパス制御方式が格納され、
前記送受信部は、
前記接続された外部記憶制御装置から送信される前記照会データに基づき、前記データベースを参照して、当該外部記憶制御装置において採用されている前記パス制御方式を検出し、検出した前記パス制御方式を当該外部記憶制御装置との間のデータの入出力時におけるパス制御方式として設定する
ことを特徴とする請求項2に記載の記憶制御装置。 - 前記データベースには、
前記接続可能な各外部記憶制御装置について、当該外部記憶制御装置ごとに予め設定されたタイムアウト閾値がそれぞれ格納され、
前記送受信部は、
接続された前記外部記憶制御装置から送信される前記照会データに基づき、前記データベースを参照して、当該外部記憶制御装置に対して設定された前記タイムアウト閾値を検出し、検出した前記タイムアウト閾値を当該外部記憶制御装置との間のデータの入出力時におけるタイムアウト時間として設定する
ことを特徴とする請求項2に記載の記憶制御装置。 - 所定の外部記憶制御装置を外部接続デバイスとして接続可能な記憶制御装置において、
接続された外部記憶制御装置に対して所定の照会コマンドを送信すると共に、当該照会コマンドに応答して前記外部記憶制御装置から送信される照会データを受信する送受信部と、
接続可能な各前記外部記憶制御装置について、前記外部記憶制御装置から送信される前記照会データに含まれる、当該外部記憶制御装置のメーカにおいて任意に定められた当該外部記憶制御装置のベンダ名及び又は装置名称を表す第1のコードの位置と、当該外部記憶制御装置の実際の前記ベンダ名及び又は前記装置名称を表す第2のコードとがそれぞれ対応付けて格納されたデータベースを記憶する記憶部と、
前記外部記憶制御装置から送信される前記照会データにおける前記第1のコードの位置を前記データベースを参照して検出し、当該検出結果に基づいて当該照会データの中から前記第1のコードを抽出し、抽出した前記第1のコードを前記データベースを参照して前記第2のコードに変換するコード抽出変換部と
を備え、
前記データベースには、
外部接続デバイスとして接続可能でない前記外部記憶制御装置について前記第2のコードに代えて共通に使用する、接続された前記外部記憶制御装置が外部接続デバイスとして接続可能でないことを表す第3のコードが格納され、
前記コード抽出変換部は、
前記照会データの送信元が前記接続可能な外部記憶制御装置でないときには、前記第3のコードを変換結果として出力する
ことを特徴とする記憶制御装置。 - 複数種類のモデルを有し、所定の外部記憶制御装置を外部接続デバイスとして接続可能な記憶制御装置において、
接続可能な各前記外部記憶制御装置について、前記モデルごとの接続の可否の情報である第1のサポート情報を統括した第2のサポート情報を記憶する記憶部
を備えることを特徴とする記憶制御装置。 - 前記第2のサポート情報は、
前記接続可能な各外部記憶制御装置について、前記モデルごとの接続の可否がそれぞれフラグで表された
ことを特徴とする請求項8に記載の記憶制御装置。 - 所定の外部記憶制御装置を外部接続デバイスとして接続可能な記憶制御装置において、
接続可能な各前記外部記憶制御装置について、当該外部記憶制御装置ごとに予め設定されたタイムアウト閾値がそれぞれ格納されたデータベースを記憶する記憶部と、
接続された外部記憶制御装置に対して所定の照会コマンドを送信すると共に、当該照会コマンドに応答して前記外部記憶制御装置から送信される照会データを受信する送受信部と
を備え、
前記送受信部は、
前記接続された外部記憶制御装置から送信される前記照会データに基づき、前記データベースを参照して、当該外部記憶制御装置に対して設定された前記タイムアウト閾値を検出し、検出した前記タイムアウト閾値を当該外部記憶制御装置との間のデータの入出力時におけるタイムアウト時間として設定する
ことを特徴とする記憶制御装置。 - 所定の外部記憶制御装置を外部接続デバイスとして接続可能な記憶制御装置の制御方法において、
前記記憶制御装置に接続された外部記憶制御装置に対して所定の照会コマンドを送信すると共に、当該照会コマンドに応答して前記外部記憶制御装置から前記記憶制御装置に送信される照会データを受信する第1のステップと、
前記照会データの中から、前記外部記憶制御装置のベンダ名及び又は装置名称を表す第1のコードを抽出すると共に、抽出した前記第1のコードを前記外部記憶制御装置の実際の前記ベンダ名及び又は前記装置名称を表す第2のコードに変換する第2のステップと
を備えることを特徴とする記憶制御装置の制御方法。 - 前記記憶制御装置は、
前記記憶制御装置に前記接続可能な各外部記憶制御装置について、当該外部記憶制御装置から送信される前記照会データにおける前記第1のコードの位置と、前記第2のコードとがそれぞれ対応付けて格納されたデータベースを記憶し、
前記第2のステップでは、
前記外部記憶制御装置から送信される前記照会データにおける前記第1のコードの位置を前記データベースを参照して検出し、当該検出結果に基づいて当該照会データの中から前記第1のコードを抽出し、抽出した前記第1のコードを前記データベースを参照して前記第2のコードに変換する
ことを特徴とする請求項11に記載の記憶制御装置の制御方法。 - 前記記憶制御装置は、複数種類のモデルを有し、
前記データベースには、
前記記憶制御装置に前記接続可能な各外部記憶制御装置について、前記モデルごとの接続の可否の情報である第1のサポートを統括したサポート情報が格納された
ことを特徴とする請求項12に記載の記憶制御装置の制御方法。 - 前記サポート情報は、
前記記憶制御装置に前記接続可能な各外部記憶制御装置について、前記モデルごとの接続の可否がそれぞれフラグで表された
ことを特徴とする請求項13に記載の記憶制御装置の制御方法。 - 前記データベースには、
前記記憶制御装置に前記接続可能な各外部記憶制御装置について、当該各外部記憶制御装置にそれぞれ採用されているパス制御方式が格納され、
前記第2のステップでは、
前記接続された外部記憶制御装置から前記記憶制御装置に送信される前記照会データに基づき、前記データベースを参照して、当該外部記憶制御装置において採用されている前記パス制御方式を検出し、検出した前記パス制御方式を当該外部記憶制御装置と前記記憶制御装置との間のデータの入出力時におけるパス制御方式として設定する
ことを特徴とする請求項12に記載の記憶制御装置の制御方法。 - 前記データベースには、
前記記憶制御装置に前記接続可能な各外部記憶制御装置について、当該外部記憶制御装置ごとに予め設定されたタイムアウト閾値がそれぞれ格納され、
前記第2のステップでは、
接続された前記外部記憶制御装置から送信される前記照会データに基づき、前記データベースを参照して、当該外部記憶制御装置に対して設定された前記タイムアウト閾値を検出し、検出した前記タイムアウト閾値を当該外部記憶制御装置との間のデータの入出力時におけるタイムアウト時間として設定する
ことを特徴とする請求項12に記載の記憶制御装置の制御方法。 - 所定の外部記憶制御装置を外部接続デバイスとして接続可能な記憶制御装置の制御方法において、
前記記憶制御装置は、
接続可能な各前記外部記憶制御装置について、前記外部記憶制御装置から送信される照会データに含まれる、当該外部記憶制御装置のメーカにおいて任意に定められた当該外部記憶制御装置のベンダ名及び又は装置名称を表す第1のコードの位置と、当該外部記憶制御装置の実際の前記ベンダ名及び又は前記装置名称を表す第2のコードとがそれぞれ対応付けて格納されたデータベースを予め記憶する記憶部を有し、
接続された外部記憶制御装置に対して所定の照会コマンドを送信すると共に、当該照会コマンドに応答して前記外部記憶制御装置から送信される前記照会データを受信する第1のステップと、
受信した前記照会データにおける前記第1のコードの位置を前記データベースを参照して検出し、当該検出結果に基づいて当該照会データの中から前記第1のコードを抽出し、抽出した前記第1のコードを前記データベースを参照して前記第2のコードに変換する第2のステップと
を備え、
前記データベースには、
外部接続デバイスとして接続可能でない前記外部記憶制御装置について前記第2のコードに代えて共通に使用する、接続された前記外部記憶制御装置が外部接続デバイスとして接続可能でないことを表す第3のコードが格納され、
前記第2のステップでは、
前記照会データの送信元が前記接続可能な外部記憶制御装置でないときには、前記第3のコードを変換結果として出力する
ことを特徴とする記憶制御装置の制御方法。 - 所定の外部記憶制御装置を外部接続デバイスとして接続可能な記憶制御装置の制御方法において、
前記記憶制御装置は、接続可能な各前記外部記憶制御装置について、当該外部記憶制御装置ごとに予め設定されたタイムアウト閾値がそれぞれ格納されたデータベースを記憶し、
接続された外部記憶制御装置に対して所定の照会コマンドを送信する第1のステップと、
当該照会コマンドに応答して前記外部記憶制御装置から送信される照会データに基づき、前記データベースを参照して、当該外部記憶制御装置に対して設定された前記タイムアウト閾値を検出する第2のステップと、
検出した前記タイムアウト閾値を当該外部記憶制御装置との間のデータの入出力時におけるタイムアウト時間として設定する第3のステップと
を備えることを特徴とする記憶制御装置の制御方法。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005047478A JP4927339B2 (ja) | 2005-02-23 | 2005-02-23 | 記憶制御装置及びその制御方法 |
US11/107,758 US20060200593A1 (en) | 2005-02-23 | 2005-04-18 | Storage controller and controlling method therefor |
EP05256114A EP1696308A1 (en) | 2005-02-23 | 2005-09-29 | Storage controller and controlling method therefor |
CNB2005101322357A CN100520695C (zh) | 2005-02-23 | 2005-12-22 | 存储控制装置及其控制方法 |
CN2007101604136A CN101183297B (zh) | 2005-02-23 | 2005-12-22 | 存储控制装置及其控制方法 |
US12/216,086 US8051225B2 (en) | 2005-02-23 | 2008-06-30 | Storage controller and controlling method therefor |
US13/248,064 US8296468B2 (en) | 2005-02-23 | 2011-09-29 | Storage controller and controlling method therefor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005047478A JP4927339B2 (ja) | 2005-02-23 | 2005-02-23 | 記憶制御装置及びその制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006235843A true JP2006235843A (ja) | 2006-09-07 |
JP4927339B2 JP4927339B2 (ja) | 2012-05-09 |
Family
ID=35431117
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005047478A Expired - Fee Related JP4927339B2 (ja) | 2005-02-23 | 2005-02-23 | 記憶制御装置及びその制御方法 |
Country Status (4)
Country | Link |
---|---|
US (3) | US20060200593A1 (ja) |
EP (1) | EP1696308A1 (ja) |
JP (1) | JP4927339B2 (ja) |
CN (2) | CN100520695C (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2746928A2 (en) | 2012-12-19 | 2014-06-25 | Fujitsu Limited | Information processing apparatus, storage apparatus, information processing system, and input/output method |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4927339B2 (ja) * | 2005-02-23 | 2012-05-09 | 株式会社日立製作所 | 記憶制御装置及びその制御方法 |
US8019854B2 (en) * | 2005-11-25 | 2011-09-13 | Samsung Electronics Co., Ltd. | System and method of providing information on computer memory use |
US7734836B2 (en) | 2006-10-11 | 2010-06-08 | Coatney Douglas W | Method and apparatus for dynamically qualifying mass storage devices |
EP2210153B1 (en) * | 2007-11-13 | 2013-04-24 | Rockwell Automation Technologies, Inc. | Industrial controller using shared memory multicore architecture |
CN101308028B (zh) * | 2008-06-25 | 2011-03-23 | 中国科学院地理科学与资源研究所 | 一种适合路况信息加载的导航数据库概化方法 |
US8495256B2 (en) * | 2011-01-14 | 2013-07-23 | International Business Machines Corporation | Hard disk drive availability following transient vibration |
JP5923977B2 (ja) * | 2011-12-27 | 2016-05-25 | 富士通株式会社 | ストレージシステム、コントローラモジュールおよびストレージシステムの制御方法 |
JP6035908B2 (ja) * | 2012-06-29 | 2016-11-30 | 富士通株式会社 | ストレージシステム |
JP6060708B2 (ja) * | 2013-01-30 | 2017-01-18 | セイコーエプソン株式会社 | 制御システムの制御方法、及び、制御装置の制御方法 |
KR102192242B1 (ko) | 2014-02-24 | 2020-12-17 | 삼성전자주식회사 | 메모리로 커맨드를 이슈하는 커맨드 이슈 방법 및 메모리의 커맨드 처리 방법 |
CN105760261B (zh) * | 2014-12-16 | 2019-06-11 | 华为技术有限公司 | 业务输入输出io处理方法和装置 |
US10089042B2 (en) * | 2015-01-15 | 2018-10-02 | Dell Products, Lp | System and method for discovering a virtual disk spanned across independent storage controllers |
KR102396441B1 (ko) | 2015-08-11 | 2022-05-10 | 삼성전자주식회사 | 통신 중단시 데이터 손실을 방지하도록 동작하는 스토리지 장치 |
CN105677519B (zh) * | 2016-02-25 | 2019-04-30 | 浙江宇视科技有限公司 | 一种资源的访问方法和装置 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0553954A (ja) * | 1991-08-28 | 1993-03-05 | Fuji Xerox Co Ltd | ネツトワーク資源アクセス方式 |
JPH08249247A (ja) * | 1995-03-14 | 1996-09-27 | Mitsubishi Electric Corp | 計算機システム |
JPH10207817A (ja) * | 1997-01-20 | 1998-08-07 | Nec Eng Ltd | 接続判定方式 |
JP2002073519A (ja) * | 2000-08-25 | 2002-03-12 | Ricoh Co Ltd | インタフェース情報出力方法および出力プログラムを記録した記録媒体 |
JP2002222158A (ja) * | 2000-10-17 | 2002-08-09 | Microsoft Corp | マスストレージクラスデジタル画像装置を制御するシステムおよび方法 |
JP2003195940A (ja) * | 2001-12-25 | 2003-07-11 | Omron Corp | 異常管理装置及び異常管理システム |
JP2003256790A (ja) * | 2002-02-27 | 2003-09-12 | Toshiba Corp | 携帯可能電子装置 |
JP2004005577A (ja) * | 2003-04-14 | 2004-01-08 | Hitachi Ltd | 情報処理システム及び情報処理装置 |
JP2004005370A (ja) * | 2002-04-26 | 2004-01-08 | Hitachi Ltd | 記憶装置システムの制御方法および記憶制御装置 |
JP2004192105A (ja) * | 2002-12-09 | 2004-07-08 | Hitachi Ltd | 記憶装置の接続装置およびそれを含むコンピュータシステム |
JP2004326342A (ja) * | 2003-04-23 | 2004-11-18 | Hitachi Ltd | モジュール型計算機システム及びi/oモジュール |
JP2004326401A (ja) * | 2003-04-24 | 2004-11-18 | Hitachi Ltd | 記憶装置制御方法、記憶装置制御システム、および、スイッチ |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5717950A (en) * | 1994-01-11 | 1998-02-10 | Hitachi, Ltd. | Input/output device information management system for multi-computer system |
JP3528094B2 (ja) * | 1994-02-09 | 2004-05-17 | 株式会社日立製作所 | バス利用方法および記憶制御装置 |
US5680640A (en) | 1995-09-01 | 1997-10-21 | Emc Corporation | System for migrating data by selecting a first or second transfer means based on the status of a data element map initialized to a predetermined state |
JPH09288547A (ja) | 1996-04-22 | 1997-11-04 | Hitachi Inf Technol:Kk | アレイ型記憶装置 |
US6256740B1 (en) * | 1998-02-06 | 2001-07-03 | Ncr Corporation | Name service for multinode system segmented into I/O and compute nodes, generating guid at I/O node and exporting guid to compute nodes via interconnect fabric |
JPH11338762A (ja) * | 1998-05-26 | 1999-12-10 | Mitsubishi Electric Corp | Icメモリ及びそのicメモリによる動作互換性判定方法 |
JP2001337850A (ja) | 2000-05-25 | 2001-12-07 | Hitachi Ltd | 記憶装置および記憶装置の制御方法 |
US20030093509A1 (en) * | 2001-10-05 | 2003-05-15 | Li Raymond M. | Storage area network methods and apparatus with coordinated updating of topology representation |
JP4927339B2 (ja) * | 2005-02-23 | 2012-05-09 | 株式会社日立製作所 | 記憶制御装置及びその制御方法 |
-
2005
- 2005-02-23 JP JP2005047478A patent/JP4927339B2/ja not_active Expired - Fee Related
- 2005-04-18 US US11/107,758 patent/US20060200593A1/en not_active Abandoned
- 2005-09-29 EP EP05256114A patent/EP1696308A1/en not_active Withdrawn
- 2005-12-22 CN CNB2005101322357A patent/CN100520695C/zh active Active
- 2005-12-22 CN CN2007101604136A patent/CN101183297B/zh active Active
-
2008
- 2008-06-30 US US12/216,086 patent/US8051225B2/en not_active Expired - Fee Related
-
2011
- 2011-09-29 US US13/248,064 patent/US8296468B2/en active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0553954A (ja) * | 1991-08-28 | 1993-03-05 | Fuji Xerox Co Ltd | ネツトワーク資源アクセス方式 |
JPH08249247A (ja) * | 1995-03-14 | 1996-09-27 | Mitsubishi Electric Corp | 計算機システム |
JPH10207817A (ja) * | 1997-01-20 | 1998-08-07 | Nec Eng Ltd | 接続判定方式 |
JP2002073519A (ja) * | 2000-08-25 | 2002-03-12 | Ricoh Co Ltd | インタフェース情報出力方法および出力プログラムを記録した記録媒体 |
JP2002222158A (ja) * | 2000-10-17 | 2002-08-09 | Microsoft Corp | マスストレージクラスデジタル画像装置を制御するシステムおよび方法 |
JP2003195940A (ja) * | 2001-12-25 | 2003-07-11 | Omron Corp | 異常管理装置及び異常管理システム |
JP2003256790A (ja) * | 2002-02-27 | 2003-09-12 | Toshiba Corp | 携帯可能電子装置 |
JP2004005370A (ja) * | 2002-04-26 | 2004-01-08 | Hitachi Ltd | 記憶装置システムの制御方法および記憶制御装置 |
JP2004192105A (ja) * | 2002-12-09 | 2004-07-08 | Hitachi Ltd | 記憶装置の接続装置およびそれを含むコンピュータシステム |
JP2004005577A (ja) * | 2003-04-14 | 2004-01-08 | Hitachi Ltd | 情報処理システム及び情報処理装置 |
JP2004326342A (ja) * | 2003-04-23 | 2004-11-18 | Hitachi Ltd | モジュール型計算機システム及びi/oモジュール |
JP2004326401A (ja) * | 2003-04-24 | 2004-11-18 | Hitachi Ltd | 記憶装置制御方法、記憶装置制御システム、および、スイッチ |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2746928A2 (en) | 2012-12-19 | 2014-06-25 | Fujitsu Limited | Information processing apparatus, storage apparatus, information processing system, and input/output method |
US9092144B2 (en) | 2012-12-19 | 2015-07-28 | Fujitsu Limited | Information processing apparatus, storage apparatus, information processing system, and input/output method |
Also Published As
Publication number | Publication date |
---|---|
CN101183297B (zh) | 2012-08-08 |
US20120023266A1 (en) | 2012-01-26 |
US20060200593A1 (en) | 2006-09-07 |
CN101183297A (zh) | 2008-05-21 |
JP4927339B2 (ja) | 2012-05-09 |
US8051225B2 (en) | 2011-11-01 |
CN100520695C (zh) | 2009-07-29 |
US8296468B2 (en) | 2012-10-23 |
EP1696308A1 (en) | 2006-08-30 |
CN1825267A (zh) | 2006-08-30 |
US20090013112A1 (en) | 2009-01-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4927339B2 (ja) | 記憶制御装置及びその制御方法 | |
JP4836118B2 (ja) | 複数の種類のストレージ装置を管理するための装置と方法 | |
JP4307202B2 (ja) | 記憶システム及び記憶制御装置 | |
JP4634136B2 (ja) | 記憶制御システム | |
US8352595B2 (en) | Operation management system, management apparatus, management method and management program | |
US7237083B2 (en) | Storage control system | |
JP2005250938A (ja) | 記憶制御システム及び方法 | |
JP4843294B2 (ja) | 計算機システム及び管理計算機 | |
JP2005234820A (ja) | 記憶制御システム及び同システムの制御方法 | |
JP2005157636A (ja) | 処理オフロード機能モジュールを備えた磁気ディスクアレイ装置 | |
JP2008276596A (ja) | 記憶装置を決定する方法及び計算機 | |
JP2005018159A (ja) | ストレージシステム構築支援装置、ストレージシステム構築支援方法、およびストレージシステム構築支援プログラム | |
JP2008027312A (ja) | ストレージ装置及び変換ボード | |
JP2005293370A (ja) | 記憶制御システム | |
EP1647880A1 (en) | Control device connected to external device | |
US7546433B2 (en) | Storage system, and data management and migration method | |
JP2005202893A (ja) | 記憶デバイス制御装置、ストレージシステム、プログラムを記録した記録媒体、情報処理装置、及びストレージシステムの制御方法 | |
JP4620502B2 (ja) | ディスクアレイ装置 | |
JP2005293478A (ja) | 記憶制御システム、記憶制御システムに備えられるチャネル制御装置、データ転送装置 | |
JP2006134049A (ja) | ホスト装置が接続される制御装置の接続部とその制御装置が備える記憶デバイスとの間の論理パスを生成する装置及び方法 | |
JP2010191583A (ja) | ストレージシステム,ストレージ制御装置,受信制御装置および制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071102 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20090217 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100611 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100806 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101004 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101118 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110419 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110620 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120117 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120209 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150217 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4927339 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |