JP2006072476A5 - - Google Patents

Download PDF

Info

Publication number
JP2006072476A5
JP2006072476A5 JP2004252314A JP2004252314A JP2006072476A5 JP 2006072476 A5 JP2006072476 A5 JP 2006072476A5 JP 2004252314 A JP2004252314 A JP 2004252314A JP 2004252314 A JP2004252314 A JP 2004252314A JP 2006072476 A5 JP2006072476 A5 JP 2006072476A5
Authority
JP
Japan
Prior art keywords
data storage
bus
storage device
state
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004252314A
Other languages
English (en)
Other versions
JP4298610B2 (ja
JP2006072476A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2004252314A priority Critical patent/JP4298610B2/ja
Priority claimed from JP2004252314A external-priority patent/JP4298610B2/ja
Priority to US11/208,675 priority patent/US7594129B2/en
Priority to CNB2005100939078A priority patent/CN100339799C/zh
Publication of JP2006072476A publication Critical patent/JP2006072476A/ja
Publication of JP2006072476A5 publication Critical patent/JP2006072476A5/ja
Application granted granted Critical
Publication of JP4298610B2 publication Critical patent/JP4298610B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (9)

  1. データを記憶するためのデータ記憶手段と、
    複数の信号線からなるバスを介して、前記データ記憶手段へデータを出力するために前記複数の信号線の各々に設けられた複数のバッファ手段と、
    前記バスが前記データ記憶手段とのデータの送受信を実行する動作状態にあるか否かを判定する判定手段と、
    前記複数の信号線に基準電圧を供給する基準電圧供給手段と、
    前記バスが動作状態から非動作状態に切り替わったと前記判定手段が判定した場合、前記基準電圧供給手段を介して前記バスに流れる電流量を減少させるよう、前記複数のバッファ手段の出力状態を所定の出力状態に切り替えるよう制御する制御手段と、
    を有することを特徴とするデータ記憶装置。
  2. 前記データ記憶装置に電源電圧を供給する電源電圧供給手段を有し、
    前記基準電圧供給手段が供給する前記基準電圧は、前記電源電圧供給手段が供給する前記電源電圧の略半分の電圧であることを特徴とする請求項1に記載のデータ記憶装置。
  3. 前記所定の出力状態を示す情報を記憶する記憶手段を有し、
    前記制御手段は、前記記憶手段に記憶された前記所定の出力状態を示す情報に基づいて、前記複数のバッファ手段の出力状態を前記所定の出力状態に切り替えるよう制御することを特徴とする請求項1又は2に記載のデータ記憶装置。
  4. 前記バスが前記データ記憶手段とのデータの送受信を実行しうる活性状態にあるか否かを判定する第2の判定手段を有し、
    前記制御手段は、前記バスが前記活性状態に無いと前記第2の判定手段が判定した場合、前記複数のバッファ手段の出力状態を高インピーダンス状態とすることを特徴とする請求項1乃至3のいずれか1項に記載のデータ記憶装置。
  5. 前記データ記憶手段はデータを保持するためのリフレッシュ動作を実行するDRAMであり、
    前記データ記憶装置は、前記バスを介して前記DRAMに前記リフレッシュ動作を実行させるための信号を送信する送信手段を有することを特徴とする請求項1乃至4のいずれか1項に記載のデータ記憶装置。
  6. 前記DRAMは、前記バスを介して入力される前記リフレッシュ動作を実行させるための信号に基づいて前記リフレッシュ動作を実行する第1のリフレッシュモードと、前記リフレッシュ動作を実行させるための信号を用いることなく前記リフレッシュ動作を実行する第2のリフレッシュモードのいずれか一方にて前記リフレッシュ動作を実行することを特徴とする請求項5に記載のデータ記憶装置。
  7. 前記送信手段は、前記バスが前記データ記憶手段とのデータの送受信を実行しうる活性状態から前記データの送受信を実行しえない非活性状態に移行するのに応じて前記第1のリフレッシュモードから前記第2のリフレッシュモードに移行させるための信号を送信することを特徴とする請求項に記載のデータ記憶装置。
  8. 前記基準電圧供給手段は、前記バスが前記活性状態から前記非活性状態に移行したことに応じて、前記バスへ前記基準電圧を供給する供給状態から前記バスへ前記基準電圧を供給しない非供給状態へ移行することを特徴とする請求項に記載のデータ記憶装置。
  9. 前記DRAMは、前記第2のリフレッシュモードにてリフレッシュ動作を実行する場合、前記送信手段を介して入力される信号に応答することなく前記リフレッシュ動作を実行することを特徴とする請求項6乃至8のいずれか1項に記載のデータ記憶装置。
JP2004252314A 2004-08-31 2004-08-31 データ記憶装置 Expired - Fee Related JP4298610B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2004252314A JP4298610B2 (ja) 2004-08-31 2004-08-31 データ記憶装置
US11/208,675 US7594129B2 (en) 2004-08-31 2005-08-22 Method and apparatus for reducing current flow in bus in nonoperating state
CNB2005100939078A CN100339799C (zh) 2004-08-31 2005-08-31 数据存储装置及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004252314A JP4298610B2 (ja) 2004-08-31 2004-08-31 データ記憶装置

Publications (3)

Publication Number Publication Date
JP2006072476A JP2006072476A (ja) 2006-03-16
JP2006072476A5 true JP2006072476A5 (ja) 2008-01-31
JP4298610B2 JP4298610B2 (ja) 2009-07-22

Family

ID=35944869

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004252314A Expired - Fee Related JP4298610B2 (ja) 2004-08-31 2004-08-31 データ記憶装置

Country Status (3)

Country Link
US (1) US7594129B2 (ja)
JP (1) JP4298610B2 (ja)
CN (1) CN100339799C (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008083998A (ja) * 2006-09-27 2008-04-10 Saxa Inc 電子装置
JP2008123127A (ja) * 2006-11-09 2008-05-29 Fuji Xerox Co Ltd 情報処理装置
US8161310B2 (en) * 2008-04-08 2012-04-17 International Business Machines Corporation Extending and scavenging super-capacitor capacity
US8040750B2 (en) * 2008-06-25 2011-10-18 International Business Machines Corporation Dual mode memory system for reducing power requirements during memory backup transition
US8219740B2 (en) 2008-06-25 2012-07-10 International Business Machines Corporation Flash sector seeding to reduce program times
US8037380B2 (en) 2008-07-08 2011-10-11 International Business Machines Corporation Verifying data integrity of a non-volatile memory system during data caching process
US8093868B2 (en) * 2008-09-04 2012-01-10 International Business Machines Corporation In situ verification of capacitive power support
JP2010146259A (ja) * 2008-12-18 2010-07-01 Funai Electric Co Ltd 電子機器装置
JP5725695B2 (ja) * 2009-03-16 2015-05-27 キヤノン株式会社 データ記憶装置、及びデータ記憶装置の制御方法
US7869300B2 (en) * 2009-04-29 2011-01-11 Agere Systems Inc. Memory device control for self-refresh mode
US8139433B2 (en) * 2009-05-13 2012-03-20 Lsi Corporation Memory device control for self-refresh mode
WO2012115839A1 (en) 2011-02-23 2012-08-30 Rambus Inc. Protocol for memory power-mode control
TWI489444B (zh) * 2012-07-17 2015-06-21 Etron Technology Inc 應用於嵌入式顯示埠的動態隨機存取記憶體
JP2014209324A (ja) * 2013-03-28 2014-11-06 パナソニック株式会社 電子機器
US20170220520A1 (en) * 2016-01-29 2017-08-03 Knuedge Incorporated Determining an operation state within a computing system with multi-core processing devices
CN110633166B (zh) * 2018-06-22 2023-03-21 迈普通信技术股份有限公司 复位装置及复位方法
WO2020097868A1 (zh) * 2018-11-15 2020-05-22 华为技术有限公司 控制从动态随机存储器中预取数据的方法、装置及系统
CN112712833A (zh) * 2019-10-25 2021-04-27 长鑫存储技术(上海)有限公司 写操作电路、半导体存储器和写操作方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4311927A (en) * 1979-07-18 1982-01-19 Fairchild Camera & Instrument Corp. Transistor logic tristate device with reduced output capacitance
JPH04236682A (ja) 1991-01-18 1992-08-25 Mitsubishi Electric Corp マイクロコンピュータシステム
JPH07244986A (ja) * 1994-02-28 1995-09-19 Sony Corp 半導体記憶装置
JPH07334432A (ja) 1994-06-07 1995-12-22 Hitachi Ltd メモリ制御回路
US5761129A (en) * 1997-03-25 1998-06-02 Adaptec, Inc. Method and apparatus for I/O multiplexing of RAM bus
CA2278472C (en) * 1997-11-19 2006-01-10 Menico Ag Serial data- and control-bus with distribution voltage
JP3500623B2 (ja) * 1997-12-10 2004-02-23 横河電機株式会社 アナログ信号入出力装置
US5896331A (en) * 1997-12-23 1999-04-20 Lsi Logic Corporation Reprogrammable addressing process for embedded DRAM
JPH11345486A (ja) * 1998-06-01 1999-12-14 Mitsubishi Electric Corp セルフ・リフレッシュ制御回路を備えたdramおよびシステムlsi
US6049501A (en) * 1998-12-14 2000-04-11 Motorola, Inc. Memory data bus architecture and method of configuring multi-wide word memories
JP2000250666A (ja) 1999-02-26 2000-09-14 Nec Corp 中央処理装置及び該中央処理装置の消費電力低減方法
JP2002007316A (ja) 2000-06-19 2002-01-11 Niigata Fuji Xerox Manufacturing Co Ltd 低消費電力コンピュータシステム
JP3878442B2 (ja) * 2001-07-30 2007-02-07 株式会社リコー 情報記録再生装置とプログラム
JP4765222B2 (ja) 2001-08-09 2011-09-07 日本電気株式会社 Dram装置
JP2003271266A (ja) 2002-03-14 2003-09-26 Toshiba Corp 電子機器、電子機器の省電力化方法
US6838331B2 (en) * 2002-04-09 2005-01-04 Micron Technology, Inc. Method and system for dynamically operating memory in a power-saving error correction mode
CN1177279C (zh) * 2002-10-21 2004-11-24 威盛电子股份有限公司 维持动态随机存取存储器的存储数据的方法及相关装置
JP2004287948A (ja) 2003-03-24 2004-10-14 Seiko Epson Corp メモリ制御装置および電子機器のコントローラ
KR100591759B1 (ko) * 2003-12-03 2006-06-22 삼성전자주식회사 반도체 메모리의 전원 공급장치

Similar Documents

Publication Publication Date Title
JP2006072476A5 (ja)
US8041968B2 (en) Power management for driving display with baseband portion when application portion is in low power mode
US7908501B2 (en) Progressive power control of a multi-port memory device
EP3198361B1 (en) Hardware controlled power domains with automatic power on request
JP2010218142A5 (ja)
KR101971488B1 (ko) 클록 신호와 개폐 제어된 클록 신호를 동기 요소로 제공하는 장치 및 방법
RU2007137640A (ru) Управление режимами ожидания в беспроводном приемопередатчике
JP2010157124A5 (ja) データ格納装置、システム、及び制御方法
TW200422819A (en) Method and apparatus for controlling a data processing system during debug
JP2009009532A5 (ja)
KR101742763B1 (ko) 버스 속도에 기초하여 양방향성 데이터 버스 상에서 신호들을 선택적으로 종결하기 위한 방법 및 장치
US20160363986A1 (en) Fast link wake-up in serial-based io fabrics
JP2009296802A (ja) 電池ユニットおよび電子機器システム
JP2007257290A5 (ja)
KR102300316B1 (ko) 대기 전력 제어 장치, 이를 포함하는 액정 표시 장치 및 대기 전력 제어 방법
US20230280819A1 (en) Technique for extended idle duration for display to improve power consumption
JP2011141707A5 (ja)
JP2006251982A (ja) 省電力システム、記録媒体、ドライバ及びプログラム
JP6642990B2 (ja) 通信装置、制御方法、および、プログラム
JP6458582B2 (ja) 情報処理装置及び情報処理プログラム
JP2012175160A5 (ja)
TW201504812A (zh) 電子裝置、處理器以及記憶體控制方法
KR101432274B1 (ko) 백업모듈을 포함하는 철도 차량용 제어기
KR101123165B1 (ko) 교육용 전자책 단말 및 그 모드 제어 방법
JP2009246913A5 (ja)