JP2005099714A - 電気光学装置、電気光学装置の駆動方法および電子機器 - Google Patents

電気光学装置、電気光学装置の駆動方法および電子機器 Download PDF

Info

Publication number
JP2005099714A
JP2005099714A JP2004191356A JP2004191356A JP2005099714A JP 2005099714 A JP2005099714 A JP 2005099714A JP 2004191356 A JP2004191356 A JP 2004191356A JP 2004191356 A JP2004191356 A JP 2004191356A JP 2005099714 A JP2005099714 A JP 2005099714A
Authority
JP
Japan
Prior art keywords
electro
lines
power supply
optical device
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2004191356A
Other languages
English (en)
Inventor
Takashi Miyazawa
貴士 宮澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2004191356A priority Critical patent/JP2005099714A/ja
Priority to US10/921,867 priority patent/US20050057459A1/en
Priority to KR1020040067385A priority patent/KR100605347B1/ko
Priority to CN2009100073891A priority patent/CN101488322B/zh
Priority to TW093125832A priority patent/TWI266269B/zh
Priority to CN2004100683067A priority patent/CN1591105B/zh
Priority to CN2010102610780A priority patent/CN101916546B/zh
Publication of JP2005099714A publication Critical patent/JP2005099714A/ja
Priority to US12/837,594 priority patent/US8373696B2/en
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • G09G2310/0256Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Abstract

【課題】画素回路に電圧を供給する電源線の本数の低減を図る。
【解決手段】それぞれの画素2は、走査線Y1〜Ynとデータ線X1〜Xmとの各交差に対応して設けられているとともに、走査線Y1〜Ynに対応して設けられた電源線L1〜Ln+1のうち、互いに隣接した電源線(例えばL1,L2)に共通接続されている。走査線駆動回路3は、走査線Y1〜Ynに走査信号を出力することにより、走査線Yを選択する。電源線制御回路6は、走査線駆動回路3による走査線Yの選択と同期して、電源線L1〜Ln+1の電圧を可変に設定する。
【選択図】図1

Description

本発明は、電気光学装置などの電子装置、電気光学装置の駆動方法および電子機器に係り、特に、画素回路に電圧を供給する電源線の共通化に関する。
近年、有機EL(Electronic Luminescence)素子を用いたディスプレイが注目されている。有機EL素子は、自己を流れる駆動電流に応じて輝度が設定される電流駆動型素子の一つである。有機EL素子を用いた画素へのデータ書込方式には、電流プログラム方式と電圧プログラム方式とがある。電流プログラム方式は、データ線へのデータの供給を電流ベースで行う方式であり、電圧プログラム方式は、データ線へのデータの供給が電圧ベースで行う方式である。
本発明の目的の一つは、電気光学素子やトランジスタ等の特性の変化や劣化等を防止し、かつ、画素回路に電圧を供給する電源線の本数の低減を図ることである。
かかる課題を解決するために、本発明の第1の電気光学装置は、複数の走査線と、複数のデータ線と、前記複数のデータ線と交差する方向に延在する複数の電源線と、前記複数の走査線と前記複数のデータ線との交差に対応して複数の画素回路が設けられているとともに、前記複数の画素回路のそれぞれが、前記複数の電源線のうち互いに隣接した一対の電源線に共通接続された画素群と、前記複数の走査線に走査信号を出力することにより、前記走査線を選択する走査線駆動回路と、前記走査線駆動回路による前記走査線の選択と同期して、前記複数の電源線の電圧を可変に設定する電源線制御回路とを有することを特徴とする。
本発明の第2の電気光学装置において、複数の走査線と、複数のデータ線と、前記複数のデータ線と交差する方向に延在する複数の電源線と、前記複数の走査線と前記複数のデータ線との交差に対応して設けられた複数の画素回路と、を含み、前記複数の電源線のうちの一つの電源線には、前記複数の画素回路のうち、前記複数のデータ線のうち一つのデータ線に沿って相隣接して配置された画素回路が接続されていることを特徴とする。
上記の電気光学装置において、前記複数の電源線のうち隣接する2つの電源線の一方の電源線の電圧値の経時変化は、当該2つの電源線の他方の電源線の電圧値の経時変化に対して所定時間分シフトしていることが好ましい。
前記所定時間とは、例えば、水平走査期間であってもよい。
上記の電気光学装置において、前記複数の画素回路の各々は、前記複数のデータ線の一つのデータ線を介して供給されたデータ電流またはデータ電圧に応じた電荷を保持するキャパシタと、前記キャパシタに保持された前記電荷に基づいて導通状態が設定される駆動トランジスタと、前記導通状態に応じて輝度が設定される電気光学素子とを有することが好ましい。
上記の電気光学装置において、前記電源線制御回路は、前記複数の電源線のうち、前記複数の画素回路の各々に接続された2つの電源線の電圧値を可変に設定することにより、前記駆動トランジスタに印加されるバイアス方向を変えるようにしてもよい。
上記の電気光学装置において、前記2つの電源線のうちの一方の電源線は、前記駆動トランジスタの一方の端部に接続されて2つの電源線のうちの他方の電源線は、前記駆動トランジスタの他方の端部と前記電気光学素子との間のノードに接続されていることが好ましい。
上記の電気光学装置において、前記電源線制御回路は、所定の期間の一部である駆動期間において、前記一方の電源線の電圧を前記所定の電圧よりも高く設定することにより、前記駆動トランジスタに順バイアスを印加するとともに、前記所定の期間の一部であって前記駆動期間とは異なる期間において、前記他方の電源線の電圧を前記一方電源線の電圧よりも高く設定することにより、前記駆動トランジスタに非順バイアスを印加するようにしてもよい。
上記の電気光学装置において、前記電源線制御回路は、前記複数の電源線のうち、前記複数の画素回路の各々に接続された2つの電源線の電圧値を可変に設定することにより、前記電気光学素子に印加されるバイアス方向を変えるようにしてもよい。
上記の電気光学装置において、前記2つの電源線のうちの一方の電源線は、前記駆動トランジスタの一方の端部に接続されており、前記2つの電源線のうちの他方の電源線は、前記駆動トランジスタの他方の端部と前記電気光学素子との間のノードに接続されているようにしてもよい。
上記の電気光学装置において、前記電源線制御回路は、所定の期間の一部である駆動期間において、前記一方の電源線の電圧を前記所定の電圧よりも高く設定することにより、前記電気光学素子に順バイアスを印加するとともに、前記所定の期間の一部であって前記駆動期間とは異なる期間において、前記他方の電源線の電圧を前記所定の電圧よりも低く設定することにより、前記電気光学素子に非順バイアスを印加するようにしてもよい。
本発明の電子機器は、上記の電気光学装置を実装したことを特徴とする。
本発明の第1の電気光学装置の駆動方法は、複数の走査線と複数のデータ線との交差に対応して、各々が電気光学素子と駆動トランジスタとを含む複数の画素回路が設けられており、前記複数の画素回路のそれぞれが、前記複数の走査線に対応して設けられた複数の電源線のうち互いに隣接した一対の電源線に共通接続された電気光学装置の駆動方法において、前記複数の画素回路の各々に前記複数のデータ線のうちの一つのデータ線を介してデータ信号を供給する第1のステップと、前記データ信号により設定された前記駆動トランジスタの導通状態に応じた順バイアスを前記電気光学素子に印加する第2のステップと、前記電気光学素子に非順バイアス第3のステップと、前記順バイアスの印加による前記駆動トランジスタの特性の変化または劣化を回復させるための第4のステップと、を有することを特徴とする。
上記の電気光学装置の駆動方法において、前記第3のステップ及び前記第4のステップは互いに異なる期間を利用して行うようにしてもよい。
上記の電気光学装置の駆動方法において、前記第4のステップは前記電気光学素子と前記駆動トランジスタとの電気的接続を切った状態で行われるようにしてもよい。
上記の電気光学装置の駆動方法において、前記第4ステップにおいて、前記駆動トランジスタには非順バイアスが印加されることが好ましい。
上記の電気光学装置の駆動方法において、前記第2のステップにおいて、前記一方の電源線の電圧を前記所定の電圧よりも高く設定することにより、前記駆動トランジスタに順バイアスを印加し、前記第4のステップにおいて、前記他方の電源線の電圧を前記一方の電源線の電圧よりも高く設定することにより、前記駆動トランジスタに非順バイアスを印加するようにしてもよい。
本発明の第2の電気光学装置の駆動方法は、複数の走査線と複数のデータ線との交差に対応して、各々が電気光学素子と駆動トランジスタとを含む複数の画素回路を備えた電気光学装置の駆動方法であって、前記複数の画素回路の各々に前記複数のデータ線のうちの一つのデータ線を介してデータ信号を供給する第1のステップと、前記データ信号により設定された前記駆動トランジスタの導通状態に応じた順バイアスを前記電気光学素子に印加する第2のステップと、前記電気光学素子に非順バイアス第3のステップと、前記駆動トランジスタに非順バイアスを印加する第4のステップとを有することを特徴とする。
上記の電気光学装置の駆動方法において、前記駆動トランジスタの特性バラツキの補償を行った上で前記駆動トランジスタの導通状態を設定することが好ましい。
本発明の第3の電気光学装置の駆動方法は、複数の走査線と複数のデータ線との交差に対応して、各々が電気光学素子と駆動トランジスタとを含む複数の画素回路を備えた電気光学装置の駆動方法であって、前記複数の画素回路の各々に前記複数のデータ線のうちの一つのデータ線を介してデータ信号を供給する第1のステップと、前記データ信号により設定された前記駆動トランジスタの導通状態に応じた順バイアスを前記電気光学素子に印加する第2のステップと、前記電気光学素子及び前記駆動トランジスタの少なくともいずれか一方に非順バイアスを印加する第3のステップと、を含み、前記駆動トランジスタの特性バラツキの補償を行った上で前記駆動トランジスタの導通状態設定をすることを特徴とする。
なお、本発明において「順バイアス」とは一義に設定されてしまうものばかりではなく、用途等に応じて適宜設定してもよい。また、本発明において「非順バイアス」とは、「順バイアス」の設定に応じて定義され、「順バイアス」と反対方向のバイアスまたは電流が流れない状態を意味している。
本発明の効果の一つは、駆動トランジスタや電気光学素子の特性の変化や劣化を抑制すると同時に電源線の本数を減らすことが可能になる点である。
(第1の実施形態)
図1は、本実施形態にかかる電気光学装置のブロック構成図である。表示部1は、例えばTFT(Thin Film Transistor)によって電気光学素子を駆動するアクティブマトリクス型の表示パネルである。この表示部1には、mドット×nライン分の画素群がマトリクス状(二次元平面的)に並んでいる。表示部1には、それぞれが水平方向に延在している走査線群Y1〜Ynと、それぞれが垂直方向に延在しているデータ線群X1〜Xmとが設けられており、これらの交差に対応して画素2(画素回路)が配置されている。なお、後述する各実施形態にかかる画素回路の構成との関係で、図1に示した1つの走査線Yは4本の走査線Ya〜Ydのセットを示している(図2および図8を参照)。また、本実施形態では、1つの画素2を画像の最小表示単位としているが、1つの画素2をRGBの3つのサブ画素で構成してもよい。
電源線L1〜Ln+1は、走査線Y1〜Ynに対応して設けられており、表示部1を構成する各画素2に可変電圧に供給すべく、走査線Y1〜Ynの延在方向、換言すれば、データ線X1〜Xmと交差する方向に延在している。i番目(1≦i≦n)の走査線Yiに対応するmドット分の画素行には、i番目の電源線L(i)と、これと隣接した(i+1)番目の電源線L(i+1)とが共通接続されている。このように、上下の隣接した一対の電源線Lを1画素行に接続するため、表示部全体として必要な電源線Lの本数は、走査線Yの本数nよりも1つ多くなる。
制御回路5は、図示しない上位装置より入力される垂直同期信号Vs、水平同期信号Hs、ドットクロック信号DCLKおよび階調データD等に基づいて、走査線駆動回路3、データ線駆動回路4および電源線制御回路6を同期制御する。この同期制御の下、これらの回路3,4,6は、互いに協働して表示部1の表示制御を行う。
走査線駆動回路3は、シフトレジスタ、出力回路等を主体に構成されており、走査線Y1〜Ynに走査信号SELを出力することによって、走査線Y1〜Ynの選択を行う。走査信号SELは、高電位レベル(以下「Hレベル」という)または低電位レベル(以下「Lレベル」という)の2値的な信号レベルをとり、データの書込対象となる画素行に対応する走査線YはHレベル、これ以外の走査線YはLレベルにそれぞれ設定される。これにより、1フレームの画像を表示する期間(1F)毎に、所定の選択順序で(一般的には最上から最下に向かって)、それぞれの走査線Yを順番に選択する線順次走査が行われる。
データ線駆動回路4は、シフトレジスタ、ラインラッチ回路、出力回路等を主体に構成されている。データ線駆動回路4は、1本の走査線Yを選択する期間に相当する1水平走査期間(1H)において、今回データを書き込む画素行に対するデータの一斉出力と、次の1Hで書き込みを行う画素行に関するデータの点順次的なラッチとを同時に行う。ある1Hにおいて、データ線Xの本数に相当するm個のデータが順次ラッチされる。そして、次の1Hにおいて、ラッチされたm個のデータは、データ電流Idataとして、対応するデータ線X1〜Xmに対して一斉に出力される。本実施形態は電流プログラム方式に関するものであり、この方式を採用する場合、データ線駆動回路4は、画素2の表示階調に相当するデータ(データ電圧Vdata)をデータ電流Idataへと変換する可変電流源を含む。一方、後述する第2の実施形態のように、電圧プログラム方式を採用する場合、このような可変電流源をデータ線駆動回路4が備える必要はなく、画素2の階調を規定する電圧レベルのデータ電圧Vdataがデータ線X1〜Xmに出力される。
一方、電源線制御回路6は、シフトレジスタ、出力回路等を主体に構成されている。電源線L1〜Ln+1の電圧は、走査線駆動回路3による走査線Yの選択と同期して可変に設定され、基準電圧Vss(例えば0V)よりも高い電源電圧Vddまたは基準電圧Vssよりも低い電圧Vrvsのいずれかに設定される。
図2は、本実施形態にかかるボルテージフォロワ型電流プログラム方式の画素回路図である。i番目の画素行における1つの画素回路には、i番目の走査線Yiを構成する4本の走査線Ya〜Yd、この走査線Yiに対応するi番目の電源線L(i)および(i+1)番目の電源線L(i+1)が接続されている。ここで、i番目および(i+1)番目は、表示部1の配置上において物理的に隣接しているが、線順次走査の順序においても隣接している。
この画素回路は、電流駆動型素子の一形態である有機EL素子OLED、6つのトランジスタT1〜T6、およびデータを保持するキャパシタC1によって構成されている。本実施形態では、アモルファスシリコンによってTFTが形成されているため、トランジスタT1〜T6のチャネル型はすべてn型になっているが、チャネル型はこれに限定されるものではない(後述する第2の実施形態についても同様)。また、本明細書では、ソース、ドレインおよびゲートを備える三端子型素子であるトランジスタに関して、ソースまたはドレインの一方を「一方の端子」、他方を「他方の端子」とそれぞれ呼ぶ。
スイッチングトランジスタT1は、そのゲートが第1の走査信号SEL1が供給される第1の走査線Yaに接続されており、この走査信号SEL1によって導通制御される。このスイッチングトランジスタT1の一方の端子は、データ電流Idataが供給されるデータ線Xに接続されており、その他方の端子は、ノードN3に接続されている。このノードN3には、スイッチングトランジスタT1以外にも、スイッチングトランジスタT6の一方の端子と、駆動トランジスタT3の一方の端子とが共通接続されている。このスイッチングトランジスタT6は、その他方の端子が電源線L(i)に接続され、そのゲートが第4の走査信号SEL4が供給される第4の走査線Ydに接続されているとともに、この走査信号SEL4によって導通制御される。一方、スイッチングトランジスタT2は、そのゲートが第1の走査信号SEL1が供給される第1の走査線Yaに接続されており、スイッチングトランジスタT1と同様、この走査信号SEL1によって導通制御される。このスイッチングトランジスタT2の一方の端子は、データ線Xに接続され、その他方の端子は、ノードN1に接続されている。このノードN1には、スイッチングトランジスタT2以外にも、キャパシタC1の一方の電極と、駆動トランジスタT3のゲートとが共通接続されている。キャパシタC1の他方の電極は、ノードN2に接続されている。このノードN2には、キャパシタC1以外にも、駆動トランジスタT3の他方の端子と、スイッチングトランジスタT4の一方の端子と、スイッチングトランジスタT5の一方の端子とが共通接続されている。駆動トランジスタT3のソース,ゲートに相当するノードN1,N2の間にキャパシタC1を設けることにより、ボルテージフォロワ型の回路が構成される。スイッチングトランジスタT4は、その他方の端子が電源線L(i+1)に接続され、そのゲートが第2の走査信号SEL2が供給される第2の走査線Ybに接続されているとともに、この走査信号SEL2によって導通制御される。スイッチングトランジスタT5は、その他方の端子が有機EL素子OLEDのアノード(陽極)に接続され、そのゲートが第3の走査信号SEL3が供給される第3の走査線Ycに接続されているとともに、この走査信号SEL3によって導通制御される。この有機EL素子OLEDのカソード(陰極)、すなわち、対向電極には、基準電圧Vssが固定的に印加されている。
図3は、図2に示した画素回路の動作タイミングチャートである。上述した1Fに相当する期間t0〜t4における一連の動作プロセスは、最初の期間t0〜t1におけるデータ書込プロセス、期間t1〜t2における駆動プロセス、期間t2〜t3における第1の逆バイアスの印加プロセス、および期間t3〜t4における第2の逆バイアスの印加プロセスに大別される。
まず、データ書込期間t0〜t1では、図4に示す動作によって、キャパシタC1に対するデータの書き込みが行われる。具体的には、第1の走査信号SEL1がHレベルになって、スイッチングトランジスタT1,T2が共にオンする。これにより、駆動トランジスタT3のドレインに相当するノードN3と、データ線Xとが電気的に接続される。それとともに、駆動トランジスタT3は、トランジスタT1,T2とデータ線Xとを介して、自己のゲートと自己のドレインとが電気的に接続されたダイオード接続となる。また、第2の走査信号SEL2がLレベル、第3の走査信号SEL3がHレベルであるから、スイッチングトランジスタT4がオフし、スイッチングトランジスタT5がオンする。これにより、電源線L(i+1)を介したノードN2に対する電圧VL(i+1)(=Vrvs)の供給が停止するとともに、ノードN2と有機EL素子OLEDのアノードとが電気的に接続される。さらに、第4の走査信号SEL4がLレベルであるから、スイッチングトランジスタT6がオフする。これにより、電源線L(i)を介したノードN3に対する電圧VL(i)の供給が停止する。その結果、同図において矢印で示したように、データ線Xから基準電圧Vssに向って、トランジスタT1,T3,T5、有機EL素子OLEDの順序で流れるデータ電流Idataの経路が形成される。駆動トランジスタT3は、データ線Xより供給されたデータ電流Idataを自己のチャネルに流し、このデータ電流Idataに応じたゲート電圧VgをノードN1に発生する。これにより、キャパシタC1には、発生したゲート電圧Vgに応じた電荷が蓄積され、蓄積された電荷量に相当するデータが書き込まれる。このように、データ書込期間t0〜t1において、駆動トランジスタT3は、キャパシタC1にデータを書き込むプログラミングトランジスタとして機能する。なお、データ電流Idataの経路中に有機EL素子OLEDが含まれるため、このデータ書込プロセスにおいて、有機EL素子OLEDが発光し始める。
つぎに、駆動期間t1〜t2では、図5に示す動作によって、駆動電流Ioledが有機EL素子OLEDを流れ、有機EL素子OLEDが発光する。1H(すなわち、1本の走査線Yが選択される選択期間)に相当する書込期間t0〜t1が経過すると、第1の走査信号SEL1がLレベルに立ち下がって、スイッチングトランジスタT1,T2が共にオフする。これにより、データ電流Idataが供給されるデータ線XとノードN3とが電気的に分離され、駆動トランジスタT3のダイオード接続も解除される。ただし、このダイオード接続が解除された後も、駆動トランジスタT3のゲートに相当するノードN1には、キャパシタC1に保持されているデータに応じたゲート電圧Vgが印加され続ける。そして、第1の走査信号SEL1がLレベルになるのと「同期」して、第4の走査信号SEL4がHレベルに立ち上がって、スイッチングトランジスタT6がオンする。本明細書では、「同期」という用語を、同一タイミングである場合のみならず、設計上のマージン等の理由で若干の時間的なオフセットを許容する意味で用いている。これにより、電源線L(i)の電圧VL(i)、すなわち、基準電圧Vssよりも高い電源電圧VddがノードN3に供給される。なお、先のデータ書込期間t0〜t1と同様、この期間t1〜t2でも、スイッチングトランジスタT4はオフ、スイッチングトランジスタT5はオンのままである。その結果、駆動トランジスタT3および有機EL素子OLEDの双方に順バイアスが印加され、VL(i)=Vddに設定された電源線L(i)から対向電極側の基準電圧Vssに向かって、トランジスタT6,T3,T5、有機EL素子OLEDの順序で流れる駆動電流Ioledの経路が形成される。有機EL素子OLEDを流れる駆動電流Ioledは、駆動トランジスタT3のチャネル電流に相当し、その電流レベルは、キャパシタC1の蓄積電荷(保持データ)に起因したゲート電圧Vgによって設定される。有機EL素子OLEDは、駆動トランジスタT3が発生した駆動電流Ioledに応じた輝度で発光し、これによって、画素2の階調が設定される。
続く第1の逆バイアス印加期間t2〜t3では、図6に示す動作によって、駆動トランジスタT3に対して非順バイアス、すなわち、駆動期間t1〜t2における順バイアスとは異なる方向のバイアスが印加される。具体的には、第3の走査信号SEL3がLレベルに立ち下がるとともに、これと同期して、第2の走査信号SEL2がHレベルに立ちがある。これにより、ノードN2と有機EL素子OLEDのアノードとが電気的に分離され、VL(i+1)=Vddに設定された電源線L(i+1)によってノードN2の電圧V2がVddに設定される。また、この期間t2〜t3でも、スイッチングトランジスタT6はオンのままであるが、電源線L(i)の電圧VL(i)は、先の駆動期間t1〜t2におけるVL(i)=Vddとは異なり、基準電圧Vssよりも低い電圧Vrvsに設定されている。したがって、ノードN2の電圧V2は電源線L(i)の電圧VL(i)(=Vrvs)よりも高いVddになる。その結果、駆動トランジスタT3に作用するバイアス(ノードN2,N3間の電圧関係)は、先の駆動期間t1〜t2のそれとは逆になる。このように、駆動トランジスタT3に逆バイアス(非順バイアスの一形態)を印加することにより、駆動トランジスタT3のVthシフト、すなわち、同一方向のバイアスのみが印加し続けることで、駆動トランジスタT3のしきい値Vthが経時変化してしまう現象等の特性の変化や劣化を抑制できる。
最後に、第2の逆バイアス印加期間t3〜t4では、図7に示す動作によって、有機EL素子OLEDに対して非順バイアス、すなわち、駆動期間t1〜t2における順バイアスとは異なる方向のバイアスが印加される。具体的には、第4の走査信号SEL4がLレベルに立ち下がるとともに、これと同期して、第3の走査信号SEL3がHレベルに立ちがある。これにより、ノードN3と電源線L(i)とが電気的に分離され、ノードN2と有機EL素子OLEDのアノードとが電気的に接続される。また、この期間t3〜t4でも、スイッチングトランジスタT4はオンのままであるが、電源線L(i+1)の電圧VL(i+1)は、先の期間t2〜t3におけるVL(i+1)=Vddとは異なりVrvsに設定されている。したがって、ノードN2の電圧V2は対向電極の基準電圧Vssよりも低いVrvsになる。その結果、有機EL素子OLEDに作用するバイアスは、駆動期間t1〜t2のそれとは逆になる。このように、有機EL素子OLEDに逆バイアスを印加することにより、有機EL素子OLEDの長寿命化を図ることが可能になる。
図3に示した電源線L(i+1)の電圧VL(i+1)の経時変化は、電源線L(i)それに対して1H分オフセットしている。そして、(i+1)番目の画素行に関しては、タイミングt0から1Hが経過したタイミングt1を始点として、電源線L(i+1),L(i+2)を用いた動作プロセスが上述したプロセスと同様に行われる(それ以降の画素行についても同様)。
このように、本実施形態では、隣接した一対の電源線L(i),L(i+1)を画素回路に共通接続し、これらの電圧VL(i),VL(i+1)を走査線Yの選択と同期して可変に設定する。これらの電圧VL(i),VL(i+1)は、同一波形であり、所定期間分(ここでは1H分)オフセットさせた関係になっている。そして、(i+1)番目の画素行の動作プロセスで本来使用すべき電源線L(i+1)をi番目の画素行の動作プロセスでも使用する。このように、電源線Lの共通化を図ることで、電源線Lの本数を減らすことが可能になる。
また、本実施形態によれば、電源線L(i),L(i+1)の電圧VL(i),VL(i+1)を可変に設定することにより、駆動トランジスタT3に非順バイアスを印加するとともに、有機EL素子OLEDにも非順バイアスを印加する。駆動トランジスタT3に非順バイアスを印加することにより、駆動トランジスタT3におけるVthシフト等の特性の変化を有効に抑制することが可能になる。また、有機EL素子OLEDに非順バイアスを印加することにより、有機EL素子OLEDの長寿命化を図ることができる。電源線L(i),L(i+1)の電圧VL(i),VL(i+1)を振る手法は、対向電極の電圧Vcaを振る手法と比較して、回路負担を軽減でき、フレーム設定等を行う上でも有利になる。
(第2の実施形態)
図8は、本実施形態にかかるボルテージフォロワ型電圧プログラム方式の画素回路図である。i番目の画素行における1つの画素回路には、i番目の走査線Yiを構成する4本の走査線Ya〜Yd、この走査線Yiに対応するi番目の電源線L(i)、および、これと隣接した(i+1)番目の電源線L(i+1)が接続されている。この画素回路は、有機EL素子OLED、5つのトランジスタT1〜T5、およびデータを保持するキャパシタC1,C2によって構成されている。
スイッチングトランジスタT1は、そのゲートが第1の走査信号SEL1が供給される第1の走査線Yaに接続されており、この走査信号SEL1によって導通制御される。このスイッチングトランジスタT1の一方の端子は、データ電圧Vdataが供給されるデータ線Xに接続されており、その他方の端子は、第1のキャパシタC1の一方の電極に接続されている。このキャパシタC1の他方の電極は、ノードN1に接続されている。このノードN1には、第1のキャパシタC1以外に、駆動トランジスタT3のゲート、スイッチングトランジスタT2の一方の端子、および第2のキャパシタC2の一方の電極が共通接続されている。駆動トランジスタT3の一方の端子は、電源線L(i)に接続されており、その他方の端子は、ノードN2に接続されている。このノードN2には、駆動トランジスタT3以外に、スイッチングトランジスタT2の他方の端子、第2のキャパシタC2の他方の電極、スイッチングトランジスタT4の一方の端子、およびスイッチングトランジスタT5の一方の端子が共通接続されている。駆動トランジスタT3のソース,ゲートに相当するノードN1,N2の間にキャパシタC2を設けることにより、ボルテージフォロワ型の回路が構成される。スイッチングトランジスタT4は、その他方の端子が電源線L(i+1)に接続され、そのゲートが第3の走査信号SEL3が供給される第3の走査線Ycに接続されているとともに、この走査信号SEL3によって導通制御される。スイッチングトランジスタT5は、その他方の端子が有機EL素子OLEDのアノード(陽極)に接続され、そのゲートが第4の走査信号SEL4が供給される第4の走査線Ydに接続されているとともに、この走査信号SEL4によって導通制御される。この有機EL素子OLEDのカソード(陰極)、すなわち対向電極には、基準電圧Vssが固定的に印加されている。
図9は、図8に示した画素回路の動作タイミングチャートである。本実施形態において、1Fに相当する期間t0〜t5における一連の動作プロセスは、期間t0〜t1における初期化プロセス、期間t1〜t2におけるデータ書込プロセス、駆動期間t2〜t3における駆動プロセス、期間t3〜t4における逆バイアスの印加プロセス、および期間t4〜t5における待機プロセスに大別される。
まず、初期化期間t0〜t1では、図10に示す動作によって、駆動トランジスタT3に対する非順バイアスの印加とVth補償とが同時に行われる。具体的には、走査信号SEL1,SEL4がLレベルになって、スイッチングトランジスタT1,T5が共にオフする。これにより、第1のキャパシタC1とデータ線Xとが電気的に分離されるとともに、有機EL素子OLEDとノードN2とが電気的に分離される。また、第2の走査信号SEL2がHレベルになって、スイッチングトランジスタT2がオンする。さらに、初期化期間t0〜t1の一部期間(前半)において、第3の走査信号SEL3がHレベルになって、スイッチングトランジスタT4がオンする。ここで、電源線L(i)はVL(i)=Vrvsに設定されており、ノードN2の電圧V2は、電源線L(i+1)を介した電圧Vddの供給によって、電源線L(i)の電圧VL(i)、すなわちVrvsよりも高い電圧になっている。このような電圧関係より、駆動トランジスタT3には、駆動電流Ioledが流れる方向とは逆方向のバイアスが印加され、自己のゲートと自己のドレイン(ノードN2側の端子)とが順方向に接続されたダイオード接続となる。その後、第3の走査信号SEL3がLレベルに立ち下がって、スイッチングトランジスタT4がオフすると、ノードN2の電圧V2(およびこれと直結したノードN1の電圧V1)がオフセット電圧(Vrvs+Vth)に設定される。ノードN1に接続されたキャパシタC1,C2は、データの書き込みに先立ち、ノードN1の電圧V1がオフセット電圧(Vrvs+Vth)になるような電荷状態に設定される。このように、データの書き込みに先立ち、ノードN1の電圧をオフセット電圧(Vrvs+Vth)にオフセットさせておくことにより、駆動トランジスタT3のしきい値Vthを補償することが可能になる。
つぎに、データ書込期間t1〜t2では、図11に示す動作によって、初期化期間t0〜t1にて設定されたオフセット電圧(Vss+Vth)を基準に、キャパシタC1,C2に対するデータの書き込みが行われる。具体的には、第2の走査信号SEL2がLレベルに立ち下がって、スイッチングトランジスタT2がオフし、駆動トランジスタT3のダイオード接続が解除される。この走査信号SEL2の立ち下がりと同期して、第1の走査信号SEL1がHレベルに立ち上がって、スイッチングトランジスタT1がオンする。これにより、データ線Xと第1のキャパシタC1とが電気的に接続される。そして、タイミングt1から所定の時間が経過した時点で、データ線Xの電圧Vxが基準電圧Vrvsからデータ電圧Vdataに立ち上がる。データ線XおよびノードN1は、第1のキャパシタC1を介して容量結合している。そのため、このノードN1の電圧V1は、数式1に示すように、データ線Xの電圧変化量ΔVdata(=Vdata−Vss)に応じて、オフセット電圧(Vrvs+Vth)を基準としてα・ΔVdata分だけ上昇する。なお、同数式において、係数αは、第1のキャパシタC1の容量Caと第2のキャパシタC2の容量Cbとの容量比によって一義的に特定される係数である(α=Ca/(Ca+Cb))。
(数式1)
V1=Vrvs+Vth+α・ΔVdata
=Vrvs+Vth+α(Vdata−Vss)
キャパシタC1,C2には、数式1より算出される電圧V1に相当する電荷がデータとして書き込まれる。この期間t1〜t2において、ノードN2の電圧V2は、ノードN1の電圧変動の影響を受けることなく、ほぼVrvs+Vthに維持される。なぜなら、これらのノードN1,N2は、第2のキャパシタC2を介して容量結合しているものの、通常、このキャパシタC2の容量は有機EL素子OLEDの自己容量よりも十分に小さいからである。なお、この期間t1〜t2において、電源線L(i)をVL=Vssにする理由は、駆動電流Ioledを流さないことで、有機EL素子OLEDの発光を規制するためである。なお、この期間t1〜t2において、スイッチングトランジスタT5がオフしているので、駆動電流Ioledが流れず、有機EL素子OLEDは発光しない。
そして、駆動期間t2〜t3では、図12に示す動作によって、駆動トランジスタT3のチャネル電流に相当する駆動電流Ioledが有機EL素子OLEDに供給され、有機EL素子OLEDが発光する。具体的には、第1の走査信号SEL1がLレベルに立ち下がって、スイッチングトランジスタT1がオフする。これにより、データ電圧Vdataが供給されるデータ線Xと第1のキャパシタC1とが電気的に分離されるが、駆動トランジスタT3のゲートN1には、キャパシタC1,C2に保持されているデータに応じた電圧が印加され続ける。そして、第1の走査信号SEL1の立ち下がりと同期して、第4の走査信号SEL4がHレベルに立ち上がり、スイッチングトランジスタT5がオンするとともに、電源線L(i)の電圧VL(i)もVrvsからVddに立ち上がる。その結果、電源線L(i)から対向電極の基準電圧Vssに向かう方向に駆動電流Ioledの経路が形成される。駆動トランジスタT3が飽和領域で動作することを前提として、有機EL素子OLEDを流れる駆動電流Ioled(駆動トランジスタT3のチャネル電流Ids)は、数式2に基づいて算出される。同数式において、Vgsは、駆動トランジスタT3のゲート−ソース間電圧である。また、利得係数βは、駆動トランジスタT3のキャリアの移動度μ、ゲート容量A、チャネル幅W、チャネル長Lより一義的に特定される係数である(β=μAW/L)。
(数式2)
Ioled=Ids
=β/2(Vgs−Vth)2
ここで、駆動トランジスタT3のゲート電圧Vgとして数式1で算出されたV1を代入すると、数式2は数式3のように変形できる。
(数式3)
Ioled=β/2(Vg−Vs−Vth)2
=β/2{(Vrvs+Vth+α・ΔVdata)−Vs−Vth}2
=β/2(Vrvs+α・ΔVdata−Vs)2
数式3において留意すべき点は、駆動トランジスタT3が発生する駆動電流Ioledは、Vthの相殺によって、駆動トランジスタT3のしきい値Vthに依存しない点である。したがって、キャパシタC1,C2に対するデータの書き込みをVthを基準に行えば、製造バラツキや経時変化等によってVthにバラツキが生じたととしても、その影響を受けることなく駆動電流Ioledを生成できる。
有機EL素子OLEDの発光輝度は、データ電圧Vdata(電圧変化量ΔVdata)に応じた駆動電流Ioledにより決定され、これによって、画素2の階調が設定される。なお、図12に示した経路で駆動電流Ioledが流れると、駆動トランジスタT3のソース電圧V2は、有機EL素子OLEDの自己抵抗に起因した電圧降下Velに応じて、当初のVrvs+Vthよりも上昇する。しかしながら、駆動トランジスタT3のゲートN1とソースN2とは第2のキャパシタC2を介して容量結合しており、ソース電圧V2の上昇にともないゲート電圧V1も上昇するので、結果的に、ゲート−ソース間電圧Vgsはほぼ一定に維持される。
続く逆バイアス期間t3〜t4では、図13に示す動作によって、有機EL素子OLEDの長寿命化を図るべく、有機EL素子OLEDに対して非順バイアスが印加される。具体的には、第3の走査信号SEL3がHレベルに立ち上がるとともに、電源線L(i)の電圧VL(i)がVddからVrvsになっている。また、この期間t3〜t4では、電源線L(i+1)がVL(i+1)=Vrvsになっている。したがって、ノードN2に電源線L(i+1)の電圧Vrvsが直接印加され、V2=Vrvsになるので、有機EL素子OLEDに非順バイアスの一形態である逆バイアスが印加される。
待機期間t4〜t5は、図9に示した電圧VL(i),V(i+1)を所定期間分(ここでは1H分)オフセットさせた同一波形にしたことに伴い生じる、タイミングを調整するための期間である。なお、上述したi番目の画素行に続いて選択される(i+1)番目の画素行に関しては、1H分オフセットしたタイミングで、電源線L(i+1),L(i+2)を用いた動作プロセスが上述したプロセスと同様に行われる(それ以降の画素行についても同様)。
このように、本実施形態によれば、第1の実施形態と同様の理由で、電源線Lの本数を減らすことができる。それとともに、駆動トランジスタT3に非順バイアスを印加することによるVthシフトの抑制と、有機EL素子OLEDに非順バイアスを印加することによる有機EL素子OLEDの長寿命化とを図れる。
なお、上述した実施形態では、電気光学素子として有機EL素子OLEDを用いた例について説明した。しかしながら、本発明はこれに限定されるものではなく、駆動電流に応じて輝度が設定される電気光学素子(無機LED表示装置、フィールド・エミッション表示装置等)、或いは、駆動電流に応じた透過率・反射率を呈する電気光学装置(エレクトロクロミック表示装置、電気泳動表示装置等)に対しても広く適用可能である。
また、上述した実施形態にかかる電気光学装置は、例えば、テレビ、プロジェクタ、携帯電話機、携帯端末、モバイル型コンピュータ、パーソナルコンピュータ等を含む様々な電子機器に実装可能である。これらの電子機器に上述した電気光学装置を実装すれば、電子機器の商品価値を一層高めることができ、市場における電子機器の商品訴求力の向上を図ることができる。
本発明の電気光学装置以外の応用としては、例えば、本発明の画素回路の構成はバイオチップ等の電子装置の電子回路としても採用可能である。
電気光学装置のブロック構成図。 第1の実施形態にかかる画素回路図。 第1の実施形態にかかる動作タイミングチャート。 データ書込期間における動作説明図。 駆動期間における動作説明図。 第1の逆バイアス期間における動作説明図。 第2の逆バイアス期間における動作説明図。 第2の実施形態にかかる画素回路図。 第2の実施形態にかかる動作タイミングチャート。 初期化期間における動作説明図。 データ書込期間における動作説明図。 駆動期間における動作説明図。 逆バイアス期間における動作説明図。
符号の説明
1 表示部
2 画素
3 走査線駆動回路
4 データ線駆動回路
5 制御回路
6 電源線制御回路
T1〜T6 トランジスタ
C1〜C2 キャパシタ
OLED 有機EL素子
N1〜N3 ノード

Claims (19)

  1. 複数の走査線と、
    複数のデータ線と、
    前記複数のデータ線と交差する方向に延在する複数の電源線と、
    前記複数の走査線と前記複数のデータ線との交差に対応して複数の画素回路が設けられているとともに、前記複数の画素回路のそれぞれが、前記複数の電源線のうち互いに隣接した一対の電源線に共通接続された画素群と、
    前記複数の走査線に走査信号を出力することにより、前記走査線を選択する走査線駆動回路と、
    前記走査線駆動回路による前記走査線の選択と同期して、前記複数の電源線の電圧を可変に設定する電源線制御回路とを有することを特徴とする電気光学装置。
  2. 複数の走査線と、
    複数のデータ線と、
    前記複数のデータ線と交差する方向に延在する複数の電源線と、
    前記複数の走査線と前記複数のデータ線との交差に対応して設けられた複数の画素回路と、を含み、
    前記複数の電源線のうちの一つの電源線には、前記複数の画素回路のうち、前記複数のデータ線の一つのデータ線に沿って相隣接して配置された画素回路が接続されていることを特徴とする電気光学装置。
  3. 前記複数の電源線のうち隣接する2つの電源線の一方の電源線の電圧値の経時変化は、当該2つの電源線の他方の電源線の電圧値の経時変化に対して所定時間分シフトしていることを特徴とする請求項1または2に記載された電気光学装置。
  4. 前記複数の画素回路の各々は、
    前記複数のデータ線の一つのデータ線を介して供給されたデータ電流またはデータ電圧に応じた電荷を保持するキャパシタと、
    前記キャパシタに保持された前記電荷に基づいて導通状態が設定される駆動トランジスタと、
    前記導通状態に応じて輝度が設定される電気光学素子とを有することを特徴とする請求項1乃至3いずれかに記載された電気光学装置。
  5. 前記電源線制御回路は、前記複数の電源線のうち、前記複数の画素回路の各々に接続された2つの電源線の電圧値を可変に設定することにより、前記駆動トランジスタに印加されるバイアス方向を変えることを特徴とする請求項4に記載された電気光学装置。
  6. 前記2つの電源線のうちの一方の電源線は、前記駆動トランジスタの一方の端部に接続されて2つの電源線のうちの他方の電源線は、前記駆動トランジスタの他方の端部と前記電気光学素子との間のノードに接続されていることを特徴とする請求項5に記載された電気光学装置。
  7. 前記電源線制御回路は、所定の期間の一部である駆動期間において、前記一方の電源線の電圧を前記所定の電圧よりも高く設定することにより、前記駆動トランジスタに順バイアスを印加するとともに、前記所定の期間の一部であって前記駆動期間とは異なる期間において、前記他方の電源線の電圧を前記一方電源線の電圧よりも高く設定することにより、前記駆動トランジスタに非順バイアスを印加することを特徴とする請求項6に記載された電気光学装置。
  8. 前記電源線制御回路は、前記複数の電源線のうち、前記複数の画素回路の各々に接続された2つの電源線の電圧値を可変に設定することにより、前記電気光学素子に印加されるバイアス方向を変えることを特徴とする請求項4に記載された電気光学装置。
  9. 前記2つの電源線のうちの一方の電源線は、前記駆動トランジスタの一方の端部に接続されており、
    前記2つの電源線のうちの他方の電源線は、前記駆動トランジスタの他方の端部と前記電気光学素子との間のノードに接続された請求項8に記載された電気光学装置。
  10. 前記電源線制御回路は、所定の期間の一部である駆動期間において、前記一方の電源線の電圧を前記所定の電圧よりも高く設定することにより、前記電気光学素子に順バイアスを印加するとともに、前記所定の期間の一部であって前記駆動期間とは異なる期間において、前記他方の電源線の電圧を前記所定の電圧よりも低く設定することにより、前記電気光学素子に非順バイアスを印加することを特徴とする請求項8に記載された電気光学装置。
  11. 請求項1乃至10のいずれかに記載された電気光学装置を実装したことを特徴とする電子機器。
  12. 複数の走査線と複数のデータ線との交差に対応して、各々が電気光学素子と駆動トランジスタとを含む複数の画素回路が設けられており、前記複数の画素回路のそれぞれが、前記複数の走査線に対応して設けられた複数の電源線のうち互いに隣接した一対の電源線に共通接続された電気光学装置の駆動方法において、
    前記複数の画素回路の各々に前記複数のデータ線のうちの一つのデータ線を介してデータ信号を供給する第1のステップと、
    前記データ信号により設定された前記駆動トランジスタの導通状態に応じた順バイアスを前記電気光学素子に印加する第2のステップと、
    前記電気光学素子に非順バイアス第3のステップと、
    前記順バイアスの印加による前記駆動トランジスタの特性の変化または劣化を回復させるための第4のステップと、
    を有することを特徴とする電気光学装置の駆動方法。
  13. 請求項12に記載の電気光学装置の駆動方法において、
    前記第3のステップ及び前記第4のステップは互いに異なる期間を利用して行うこと、
    ことを特徴とする電気光学装置の駆動方法。
  14. 請求項12または13に記載の電気光学装置の駆動方法において、
    前記第4のステップは前記電気光学素子と前記駆動トランジスタとの電気的接続を切った状態で行われることを特徴とする電気光学装置の駆動方法。
  15. 請求項12乃至14のいずれかに記載の電気光学装置の駆動方法において、
    前記第4ステップにおいて、前記駆動トランジスタには非順バイアスが印加されることことを特徴とする電気光学装置の駆動方法。
  16. 請求項12乃至15のいずれかに記載の電気光学装置の駆動方法において、
    前記第2のステップにおいて、前記一方の電源線の電圧を前記所定の電圧よりも高く設定することにより、前記駆動トランジスタに順バイアスを印加し、
    前記第4のステップにおいて、前記他方の電源線の電圧を前記一方の電源線の電圧よりも高く設定することにより、前記駆動トランジスタに非順バイアスを印加することを特徴とする電気光学装置の駆動方法。
  17. 複数の走査線と複数のデータ線との交差に対応して、各々が電気光学素子と駆動トランジスタとを含む複数の画素回路を備えた電気光学装置の駆動方法であって、
    前記複数の画素回路の各々に前記複数のデータ線のうちの一つのデータ線を介してデータ信号を供給する第1のステップと、
    前記データ信号により設定された前記駆動トランジスタの導通状態に応じた順バイアスを前記電気光学素子に印加する第2のステップと、
    前記電気光学素子に非順バイアス第3のステップと、
    前記駆動トランジスタに非順バイアスを印加する第4のステップと、
    を有することを特徴とする電気光学装置の駆動方法。
  18. 請求項12乃至17のいずれかに記載の電気光学装置の駆動方法において、
    前記駆動トランジスタの特性バラツキの補償を行った上で前記駆動トランジスタの導通状態を設定することを特徴とする電気光学装置の駆動方法。
  19. 複数の走査線と複数のデータ線との交差に対応して、各々が電気光学素子と駆動トランジスタとを含む複数の画素回路を備えた電気光学装置の駆動方法であって、
    前記複数の画素回路の各々に前記複数のデータ線のうちの一つのデータ線を介してデータ信号を供給する第1のステップと、
    前記データ信号により設定された前記駆動トランジスタの導通状態に応じた順バイアスを前記電気光学素子に印加する第2のステップと、
    前記電気光学素子及び前記駆動トランジスタの少なくともいずれか一方に非順バイアスを印加する第3のステップと、を含み、
    前記駆動トランジスタの特性バラツキの補償を行った上で前記駆動トランジスタの導通状態設定をすることを特徴とする電気光学装置の駆動方法。
JP2004191356A 2003-08-29 2004-06-29 電気光学装置、電気光学装置の駆動方法および電子機器 Withdrawn JP2005099714A (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP2004191356A JP2005099714A (ja) 2003-08-29 2004-06-29 電気光学装置、電気光学装置の駆動方法および電子機器
US10/921,867 US20050057459A1 (en) 2003-08-29 2004-08-20 Electro-optical device, method of driving the same, and electronic apparatus
KR1020040067385A KR100605347B1 (ko) 2003-08-29 2004-08-26 전기 광학 장치, 전기 광학 장치의 구동 방법 및 전자 기기
CN2009100073891A CN101488322B (zh) 2003-08-29 2004-08-27 电光学装置、电光学装置的驱动方法以及电子机器
TW093125832A TWI266269B (en) 2003-08-29 2004-08-27 Electro-optical device, driving method of electro-optical device, and electronic equipment
CN2004100683067A CN1591105B (zh) 2003-08-29 2004-08-27 电光学装置、电光学装置的驱动方法以及电子机器
CN2010102610780A CN101916546B (zh) 2003-08-29 2004-08-27 电光学装置、电光学装置的驱动方法以及电子机器
US12/837,594 US8373696B2 (en) 2003-08-29 2010-07-16 Electro-optical device, method of driving the same, and electronic apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003306803 2003-08-29
JP2004191356A JP2005099714A (ja) 2003-08-29 2004-06-29 電気光学装置、電気光学装置の駆動方法および電子機器

Publications (1)

Publication Number Publication Date
JP2005099714A true JP2005099714A (ja) 2005-04-14

Family

ID=34277661

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004191356A Withdrawn JP2005099714A (ja) 2003-08-29 2004-06-29 電気光学装置、電気光学装置の駆動方法および電子機器

Country Status (5)

Country Link
US (2) US20050057459A1 (ja)
JP (1) JP2005099714A (ja)
KR (1) KR100605347B1 (ja)
CN (2) CN101916546B (ja)
TW (1) TWI266269B (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007140488A (ja) * 2005-10-18 2007-06-07 Semiconductor Energy Lab Co Ltd 表示装置及び表示装置の駆動方法
WO2008087801A1 (ja) * 2007-01-15 2008-07-24 Sony Corporation 表示装置及びその駆動方法
JP2010243578A (ja) * 2009-04-01 2010-10-28 Sony Corp 表示素子の駆動方法、及び、表示装置の駆動方法
US8988400B2 (en) 2005-10-18 2015-03-24 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
JP2017054137A (ja) * 2005-06-30 2017-03-16 株式会社半導体エネルギー研究所 半導体装置
JP2020013147A (ja) * 2006-04-05 2020-01-23 株式会社半導体エネルギー研究所 半導体装置
JP2020016887A (ja) * 2006-10-26 2020-01-30 株式会社半導体エネルギー研究所 表示装置

Families Citing this family (71)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7061453B2 (en) * 2001-06-28 2006-06-13 Matsushita Electric Industrial Co., Ltd. Active matrix EL display device and method of driving the same
JP2005099715A (ja) * 2003-08-29 2005-04-14 Seiko Epson Corp 電子回路の駆動方法、電子回路、電子装置、電気光学装置、電子機器および電子装置の駆動方法
JP2008521033A (ja) * 2004-11-16 2008-06-19 イグニス・イノベイション・インコーポレーテッド アクティブマトリクス型発光デバイス表示器のためのシステム及び駆動方法
CA2490858A1 (en) 2004-12-07 2006-06-07 Ignis Innovation Inc. Driving method for compensated voltage-programming of amoled displays
JP5173196B2 (ja) 2004-12-27 2013-03-27 エルジー ディスプレイ カンパニー リミテッド 画像表示装置およびその駆動方法、並びに電子機器の駆動方法
JP5037795B2 (ja) * 2005-03-17 2012-10-03 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置
JP5007491B2 (ja) * 2005-04-14 2012-08-22 セイコーエプソン株式会社 電気光学装置、及び電子機器
US7852298B2 (en) 2005-06-08 2010-12-14 Ignis Innovation Inc. Method and system for driving a light emitting device display
TW200703216A (en) * 2005-07-12 2007-01-16 Sanyo Electric Co Electroluminescense display device
US8629819B2 (en) * 2005-07-14 2014-01-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
EP1764770A3 (en) * 2005-09-16 2012-03-14 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method of display device
KR20090006057A (ko) 2006-01-09 2009-01-14 이그니스 이노베이션 인크. 능동 매트릭스 디스플레이 회로 구동 방법 및 시스템
US9489891B2 (en) 2006-01-09 2016-11-08 Ignis Innovation Inc. Method and system for driving an active matrix display circuit
US9269322B2 (en) 2006-01-09 2016-02-23 Ignis Innovation Inc. Method and system for driving an active matrix display circuit
JP4207988B2 (ja) * 2006-07-03 2009-01-14 セイコーエプソン株式会社 発光装置、画素回路の駆動方法および駆動回路
JP2008152096A (ja) * 2006-12-19 2008-07-03 Sony Corp 表示装置、表示装置の駆動方法および電子機器
KR100824852B1 (ko) * 2006-12-20 2008-04-23 삼성에스디아이 주식회사 유기 전계 발광 표시 장치
KR100917094B1 (ko) * 2007-04-24 2009-09-15 주식회사 엘지화학 유기발광표시장치 및 이의 구동방법
JP2008286953A (ja) * 2007-05-16 2008-11-27 Sony Corp 表示装置及びその駆動方法と電子機器
JP2008310128A (ja) * 2007-06-15 2008-12-25 Sony Corp 表示装置、表示装置の駆動方法および電子機器
WO2009127065A1 (en) * 2008-04-18 2009-10-22 Ignis Innovation Inc. System and driving method for light emitting device display
JP2009288767A (ja) * 2008-05-01 2009-12-10 Sony Corp 表示装置及びその駆動方法
JP2009288734A (ja) 2008-06-02 2009-12-10 Sony Corp 画像表示装置
CA2637343A1 (en) 2008-07-29 2010-01-29 Ignis Innovation Inc. Improving the display source driver
US9370075B2 (en) 2008-12-09 2016-06-14 Ignis Innovation Inc. System and method for fast compensation programming of pixels in a display
US8633873B2 (en) 2009-11-12 2014-01-21 Ignis Innovation Inc. Stable fast programming scheme for displays
CA2687631A1 (en) 2009-12-06 2011-06-06 Ignis Innovation Inc Low power driving scheme for display applications
CA2696778A1 (en) * 2010-03-17 2011-09-17 Ignis Innovation Inc. Lifetime, uniformity, parameter extraction methods
WO2011125107A1 (ja) 2010-04-05 2011-10-13 パナソニック株式会社 有機el表示装置及びその制御方法
WO2011125105A1 (ja) 2010-04-05 2011-10-13 パナソニック株式会社 有機el表示装置及びその制御方法
JP5982147B2 (ja) 2011-04-01 2016-08-31 株式会社半導体エネルギー研究所 発光装置
US8922464B2 (en) 2011-05-11 2014-12-30 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device and driving method thereof
JP6018409B2 (ja) * 2011-05-13 2016-11-02 株式会社半導体エネルギー研究所 発光装置
US9351368B2 (en) 2013-03-08 2016-05-24 Ignis Innovation Inc. Pixel circuits for AMOLED displays
US9886899B2 (en) 2011-05-17 2018-02-06 Ignis Innovation Inc. Pixel Circuits for AMOLED displays
US20140368491A1 (en) 2013-03-08 2014-12-18 Ignis Innovation Inc. Pixel circuits for amoled displays
CN103597534B (zh) 2011-05-28 2017-02-15 伊格尼斯创新公司 用于快速补偿显示器中的像素的编程的系统和方法
KR101960971B1 (ko) * 2011-08-05 2019-03-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US8710505B2 (en) 2011-08-05 2014-04-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6050054B2 (ja) 2011-09-09 2016-12-21 株式会社半導体エネルギー研究所 半導体装置
US9117409B2 (en) * 2012-03-14 2015-08-25 Semiconductor Energy Laboratory Co., Ltd. Light-emitting display device with transistor and capacitor discharging gate of driving electrode and oxide semiconductor layer
US10043794B2 (en) 2012-03-22 2018-08-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
KR101924996B1 (ko) 2012-03-29 2018-12-05 삼성디스플레이 주식회사 유기 발광 표시 장치
US9747834B2 (en) 2012-05-11 2017-08-29 Ignis Innovation Inc. Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore
CN104541320B (zh) * 2012-07-31 2016-10-26 夏普株式会社 像素电路、具备其的显示装置和该显示装置的驱动方法
JP6120511B2 (ja) * 2012-09-20 2017-04-26 キヤノン株式会社 発光装置、発光素子の駆動回路および駆動方法
US9336717B2 (en) 2012-12-11 2016-05-10 Ignis Innovation Inc. Pixel circuits for AMOLED displays
US9786223B2 (en) 2012-12-11 2017-10-10 Ignis Innovation Inc. Pixel circuits for AMOLED displays
US9183780B2 (en) 2012-12-13 2015-11-10 Lg Display Co., Ltd. Organic light emitting display
CA2894717A1 (en) 2015-06-19 2016-12-19 Ignis Innovation Inc. Optoelectronic device characterization in array with shared sense line
US9721505B2 (en) 2013-03-08 2017-08-01 Ignis Innovation Inc. Pixel circuits for AMOLED displays
TWI594221B (zh) * 2013-11-12 2017-08-01 友達光電股份有限公司 像素結構及其驅動方法
WO2015075844A1 (ja) 2013-11-20 2015-05-28 パナソニック液晶ディスプレイ株式会社 表示装置
WO2015075845A1 (ja) * 2013-11-21 2015-05-28 パナソニック液晶ディスプレイ株式会社 表示装置
KR102068589B1 (ko) * 2013-12-30 2020-01-21 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법
US10997901B2 (en) * 2014-02-28 2021-05-04 Ignis Innovation Inc. Display system
CN104050916B (zh) * 2014-06-04 2016-08-31 上海天马有机发光显示技术有限公司 一种有机发光显示器的像素补偿电路及方法
CN104318899B (zh) * 2014-11-17 2017-01-25 京东方科技集团股份有限公司 像素单元驱动电路和方法、像素单元和显示装置
CA2873476A1 (en) 2014-12-08 2016-06-08 Ignis Innovation Inc. Smart-pixel display architecture
CA2886862A1 (en) 2015-04-01 2016-10-01 Ignis Innovation Inc. Adjusting display brightness for avoiding overheating and/or accelerated aging
CA2898282A1 (en) 2015-07-24 2017-01-24 Ignis Innovation Inc. Hybrid calibration of current sources for current biased voltage progra mmed (cbvp) displays
US10373554B2 (en) 2015-07-24 2019-08-06 Ignis Innovation Inc. Pixels and reference circuits and timing techniques
US10657895B2 (en) 2015-07-24 2020-05-19 Ignis Innovation Inc. Pixels and reference circuits and timing techniques
CA2908285A1 (en) 2015-10-14 2017-04-14 Ignis Innovation Inc. Driver with multiple color pixel structure
JP6733361B2 (ja) * 2016-06-28 2020-07-29 セイコーエプソン株式会社 表示装置及び電子機器
CN106373528B (zh) * 2016-10-28 2019-02-19 上海天马微电子有限公司 显示装置、像素驱动电路与像素驱动方法
JP6957919B2 (ja) * 2017-03-23 2021-11-02 セイコーエプソン株式会社 駆動回路及び電子機器
CN107452335B (zh) 2017-09-22 2019-11-26 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路及驱动方法、oled显示面板
US11114031B2 (en) * 2018-03-28 2021-09-07 Sharp Kabushiki Kaisha Display device and method for driving same
KR102582618B1 (ko) * 2019-02-26 2023-09-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
JP2022025570A (ja) * 2020-07-29 2022-02-10 セイコーエプソン株式会社 回路装置及びリアルタイムクロック装置

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69112698T2 (de) * 1990-05-07 1996-02-15 Fujitsu Ltd Anzeigeeinrichtung von höher Qualität mit aktiver Matrix.
JP2784615B2 (ja) * 1991-10-16 1998-08-06 株式会社半導体エネルギー研究所 電気光学表示装置およびその駆動方法
DE69838780T2 (de) * 1997-02-17 2008-10-30 Seiko Epson Corp. Stromgesteuerte emissionsanzeigevorrichtung, verfahren zu deren ansteuerung und herstellungsverfahren
JP2001109432A (ja) 1999-10-06 2001-04-20 Pioneer Electronic Corp アクティブマトリックス型発光パネルの駆動装置
TW525122B (en) 1999-11-29 2003-03-21 Semiconductor Energy Lab Electronic device
JP3736399B2 (ja) * 2000-09-20 2006-01-18 セイコーエプソン株式会社 アクティブマトリクス型表示装置の駆動回路及び電子機器及び電気光学装置の駆動方法及び電気光学装置
JP3937789B2 (ja) * 2000-10-12 2007-06-27 セイコーエプソン株式会社 有機エレクトロルミネッセンス素子を含む駆動回路及び電子機器及び電気光学装置
JP4017371B2 (ja) 2000-11-06 2007-12-05 三洋電機株式会社 アクティブマトリクス型表示装置
EP1204089B1 (en) 2000-11-06 2006-04-26 SANYO ELECTRIC Co., Ltd. Active matrix display device with pixels comprising both analog and digital storage
JP2002304156A (ja) 2001-01-29 2002-10-18 Semiconductor Energy Lab Co Ltd 発光装置
JP2002304155A (ja) 2001-01-29 2002-10-18 Semiconductor Energy Lab Co Ltd 発光装置
JP2002311898A (ja) 2001-02-08 2002-10-25 Semiconductor Energy Lab Co Ltd 発光装置及びそれを用いた電子機器
JP4869497B2 (ja) 2001-05-30 2012-02-08 株式会社半導体エネルギー研究所 表示装置
US7209101B2 (en) * 2001-08-29 2007-04-24 Nec Corporation Current load device and method for driving the same
TW563088B (en) 2001-09-17 2003-11-21 Semiconductor Energy Lab Light emitting device, method of driving a light emitting device, and electronic equipment
JP3810724B2 (ja) 2001-09-17 2006-08-16 株式会社半導体エネルギー研究所 発光装置及び電子機器
JP4213376B2 (ja) 2001-10-17 2009-01-21 パナソニック株式会社 アクティブマトリクス型表示装置及びその駆動方法と携帯情報端末
JP2003150108A (ja) 2001-11-13 2003-05-23 Matsushita Electric Ind Co Ltd アクティブマトリックス基板及びそれを用いた電流制御型発光素子の駆動方法
US7167169B2 (en) * 2001-11-20 2007-01-23 Toppoly Optoelectronics Corporation Active matrix oled voltage drive pixel circuit
JP3883854B2 (ja) 2001-11-29 2007-02-21 株式会社半導体エネルギー研究所 表示装置、コンピュータ、ナビゲーションシステム、ゲーム機器、及び携帯情報端末
JP2003186436A (ja) 2001-12-18 2003-07-04 Seiko Epson Corp 電子回路及びその駆動方法、電気光学装置、及び電子機器
JP2003186437A (ja) * 2001-12-18 2003-07-04 Sanyo Electric Co Ltd 表示装置
JP2003195810A (ja) 2001-12-28 2003-07-09 Casio Comput Co Ltd 駆動回路、駆動装置及び光学要素の駆動方法
JP2003216103A (ja) 2002-01-23 2003-07-30 Sanyo Electric Co Ltd 表示装置
JP2003228324A (ja) 2002-01-31 2003-08-15 Sanyo Electric Co Ltd 表示装置
JP2003302936A (ja) * 2002-03-29 2003-10-24 Internatl Business Mach Corp <Ibm> ディスプレイ装置、oledパネル、薄膜トランジスタの制御装置、薄膜トランジスタの制御方法およびoledディスプレイの制御方法
JP4069408B2 (ja) 2002-04-03 2008-04-02 セイコーエプソン株式会社 電子回路及びその駆動方法、及び電子装置
JP4407790B2 (ja) * 2002-04-23 2010-02-03 セイコーエプソン株式会社 電子装置及びその駆動方法並びに電子回路の駆動方法
TW550538B (en) * 2002-05-07 2003-09-01 Au Optronics Corp Method of driving display device
JP3829778B2 (ja) * 2002-08-07 2006-10-04 セイコーエプソン株式会社 電子回路、電気光学装置、及び電子機器
JP2004145278A (ja) 2002-08-30 2004-05-20 Seiko Epson Corp 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器
JP4016962B2 (ja) * 2003-05-19 2007-12-05 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法
JP2005099715A (ja) * 2003-08-29 2005-04-14 Seiko Epson Corp 電子回路の駆動方法、電子回路、電子装置、電気光学装置、電子機器および電子装置の駆動方法

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10224347B2 (en) 2005-06-30 2019-03-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic appliance
US11444106B2 (en) 2005-06-30 2022-09-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic appliance
US10903244B2 (en) 2005-06-30 2021-01-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic appliance
JP2017054137A (ja) * 2005-06-30 2017-03-16 株式会社半導体エネルギー研究所 半導体装置
JP2007140488A (ja) * 2005-10-18 2007-06-07 Semiconductor Energy Lab Co Ltd 表示装置及び表示装置の駆動方法
US8988400B2 (en) 2005-10-18 2015-03-24 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
US9184186B2 (en) 2005-10-18 2015-11-10 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
US9455311B2 (en) 2005-10-18 2016-09-27 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
JP2020013147A (ja) * 2006-04-05 2020-01-23 株式会社半導体エネルギー研究所 半導体装置
JP2020016887A (ja) * 2006-10-26 2020-01-30 株式会社半導体エネルギー研究所 表示装置
JP2021103322A (ja) * 2006-10-26 2021-07-15 株式会社半導体エネルギー研究所 表示装置
US11887535B2 (en) 2006-10-26 2024-01-30 Semiconductor Energy Laboratory Co., Ltd. Electronic device, display device, and semiconductor device and method for driving the same
US7903057B2 (en) 2007-01-15 2011-03-08 Sony Corporation Display apparatus and driving method therefor
WO2008087801A1 (ja) * 2007-01-15 2008-07-24 Sony Corporation 表示装置及びその駆動方法
JP2010243578A (ja) * 2009-04-01 2010-10-28 Sony Corp 表示素子の駆動方法、及び、表示装置の駆動方法

Also Published As

Publication number Publication date
TW200516532A (en) 2005-05-16
US8373696B2 (en) 2013-02-12
CN1591105B (zh) 2010-10-27
US20050057459A1 (en) 2005-03-17
CN101916546A (zh) 2010-12-15
CN1591105A (zh) 2005-03-09
KR100605347B1 (ko) 2006-07-28
US20100277402A1 (en) 2010-11-04
CN101916546B (zh) 2013-07-24
TWI266269B (en) 2006-11-11
KR20050021296A (ko) 2005-03-07

Similar Documents

Publication Publication Date Title
JP2005099714A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP4608999B2 (ja) 電子回路の駆動方法、電子回路、電子装置、電気光学装置、電子機器および電子装置の駆動方法
JP3707484B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
KR100594834B1 (ko) 전기 광학 장치, 전기 광학 장치의 구동 방법 및 전자 기기
KR100654206B1 (ko) 전자 회로의 구동 방법, 전자 회로, 전자 장치, 전기 광학장치, 및 전자 기기
KR100653752B1 (ko) 전기 광학 장치 및 전자 기기
JP4023335B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
CN112992049B (zh) 具有像素驱动电路的电致发光显示装置
JP4049085B2 (ja) 画素回路の駆動方法、画素回路および電子機器
JP2010266492A (ja) 画素回路、表示装置、画素回路の駆動方法
JP6853662B2 (ja) 表示パネルおよび表示装置
CN113053281A (zh) 像素驱动电路以及包括像素驱动电路的电致发光显示装置
JP5162807B2 (ja) 電気光学装置及び電子機器
JP4636195B2 (ja) 電気光学装置及び電子機器
JP4075922B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP2009048212A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP3966270B2 (ja) 画素回路の駆動方法、電気光学装置及び電子機器
JP4412398B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP2004325885A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP2010276783A (ja) アクティブマトリクス型表示装置
JP6789796B2 (ja) 表示装置および駆動方法
JP4821381B2 (ja) 電気光学装置及び電子機器
JP3922246B2 (ja) 電流生成回路、電流生成回路の制御方法、電気光学装置および電子機器
KR20230139915A (ko) 표시 장치
JP2008203654A (ja) 表示装置及びその駆動方法

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070403

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20070619

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070625