JP2004158705A - 微細孔への金属充填方法及びその方法により形成された金属が充填した微細孔を備えたワーク - Google Patents
微細孔への金属充填方法及びその方法により形成された金属が充填した微細孔を備えたワーク Download PDFInfo
- Publication number
- JP2004158705A JP2004158705A JP2002324135A JP2002324135A JP2004158705A JP 2004158705 A JP2004158705 A JP 2004158705A JP 2002324135 A JP2002324135 A JP 2002324135A JP 2002324135 A JP2002324135 A JP 2002324135A JP 2004158705 A JP2004158705 A JP 2004158705A
- Authority
- JP
- Japan
- Prior art keywords
- metal
- fine holes
- substrate
- filled
- filling
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/4038—Through-connections; Vertical interconnect access [VIA] connections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10P—GENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
- H10P14/00—Formation of materials, e.g. in the shape of layers or pillars
- H10P14/40—Formation of materials, e.g. in the shape of layers or pillars of conductive or resistive materials
- H10P14/46—Formation of materials, e.g. in the shape of layers or pillars of conductive or resistive materials using a liquid
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10P—GENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
- H10P50/00—Etching of wafers, substrates or parts of devices
- H10P50/60—Wet etching
- H10P50/61—Electrolytic etching
- H10P50/613—Electrolytic etching of Group IV materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/01—Manufacture or treatment
- H10W20/021—Manufacture or treatment of interconnections within wafers or substrates
- H10W20/023—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/01—Manufacture or treatment
- H10W20/021—Manufacture or treatment of interconnections within wafers or substrates
- H10W20/023—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias
- H10W20/0245—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias comprising use of blind vias during the manufacture
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/01—Manufacture or treatment
- H10W20/021—Manufacture or treatment of interconnections within wafers or substrates
- H10W20/023—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias
- H10W20/0249—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias wherein the through-semiconductor via protrudes from backsides of the chips, wafers or substrates during the manufacture
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/01—Manufacture or treatment
- H10W20/021—Manufacture or treatment of interconnections within wafers or substrates
- H10W20/023—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias
- H10W20/0261—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias characterised by the filling method or the material of the conductive fill
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/20—Interconnections within wafers or substrates, e.g. through-silicon vias [TSV]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/01—Manufacture or treatment
- H10W70/05—Manufacture or treatment of insulating or insulated package substrates, or of interposers, or of redistribution layers
- H10W70/095—Manufacture or treatment of insulating or insulated package substrates, or of interposers, or of redistribution layers of vias therein
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/0306—Inorganic insulating substrates, e.g. ceramic, glass
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/12—Using specific substances
- H05K2203/128—Molten metals, e.g. casting thereof, or melting by heating and excluding molten solder
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/012—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps
- H10W72/01231—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps using blanket deposition
- H10W72/01233—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps using blanket deposition in liquid form, e.g. spin coating, spray coating or immersion coating
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/221—Structures or relative sizes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/251—Materials
- H10W72/252—Materials comprising solid metals or solid metalloids, e.g. PbSn, Ag or Cu
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/29—Bond pads specially adapted therefor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/921—Structures or relative sizes of bond pads
- H10W72/923—Bond pads having multiple stacked layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/931—Shapes of bond pads
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/941—Dispositions of bond pads
- H10W72/9415—Dispositions of bond pads relative to the surface, e.g. recessed, protruding
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/941—Dispositions of bond pads
- H10W72/942—Dispositions of bond pads relative to underlying supporting features, e.g. bond pads, RDLs or vias
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/951—Materials of bond pads
- H10W72/952—Materials of bond pads comprising metals or metalloids, e.g. PbSn, Ag or Cu
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/20—Configurations of stacked chips
- H10W90/297—Configurations of stacked chips characterised by the through-semiconductor vias [TSVs] in the stacked chips
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/721—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors
- H10W90/722—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors between stacked chips
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/49155—Manufacturing circuit on or in base
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/49155—Manufacturing circuit on or in base
- Y10T29/49165—Manufacturing circuit on or in base by forming conductive walled aperture in base
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】ガラス基板1の一方の面5上に複数の微細孔3を形成する。この際、微細孔3の深さDは、前記ガラス基板1の板圧Tよりも小さくする。すなわち、非貫通に生成する。そして、微細孔3の開け口付近に金属層7を形成する。その後、前記ガラス基板1を溶融金属11の入った金属溶融槽9の中に入れる。このとき、加圧して溶融金属を前記微細孔3に充填する溶融金属充填法により充填する。そして、ガラス基板1を引き上げた後、他方の面17を研磨して、バンプ15と、貫通配線13を備えたガラス基板を製造する。
【選択図】 図1
Description
【発明の属する技術分野】
本発明は微細孔への金属充填方法及びその方法により形成された金属が充填した微細孔を備えたワークに関し、さらに詳細には、シリコンICチップなどを積層する高密度3次元実装あるいはその配線、またはレーザーダイオード、フォトダイオード、光導波路などの光学デバイスを実装するための台座基板(シリコンオプティカルベンチ)に関するものであり、シリコン基板の表裏に形成された配線パターンを繋ぐための貫通電極用微細孔へ、導体用の金属を充填し、電極あるいは配線として利用し、なおかつ同時にバンプ形成する微細孔への金属充填方法及びその方法により形成された金属が充填した微細孔を備えたワークに関する。
【0002】
【従来の技術】
一般に、微細孔へ金属を充填する技術としては、溶融した金属を圧力差により孔内へ充填する方法(例えば溶融金属吸引法)がある(例えば特許文献1)。またこの作業と一括で基板の片面にバンプを形成する方法として、微細孔の入口周辺に金属層を形成し、その後、溶融金属吸引法により金属充填を行うものがある。
【0003】
図4及び図5を参照する。図4(a)及び図5(a)に示すようにチャンバー51内で基板53を真空圧に減圧する。ここで、基板53は基板ホルダ55により支持されている。この基板53は微細孔57、耐熱性シート59、金属層61等を備えている。その後、図4(b)及び図5(b)に示すようにヒータ65により溶融された溶融金属63が入っている金属溶融槽67に基板53を挿入する。このとき、まだ微細孔57に溶融金属63は充填されていない。図4(b)及び図5(c)に示すように基板53が溶融金属63とほぼ同じ温度に達した後、チャンバー51内を例えば大気圧以上に加圧して、溶融金属63を微細孔57に充填する。
【0004】
続いて、図4(c)及び図5(d)に示すように、基板53を金属溶融槽67から引き上げて冷却する。これにより、配線69とバンプ形状71が形成される。
【0005】
【特許文献1】
特開2002−158191号公報
【0006】
【発明が解決しようとする課題】
ところで、上述のように、従来までの微細孔へ金属を充填する技術としては、例えば前述の溶融金属吸引法があるが、本技術の場合、耐熱シートの粘着力が熱により悪くなり、微細孔の終端に金属がきれいに充填できないときがある。
【0007】
図6(a)は、耐熱性シート59の封止が良く配線69が正常の場合であるが、図6(b)に示すように、耐熱性シート59の粘着力が熱により悪くなり、封止が上手く行かず、微細孔の終端で充填した金属基板底部75に漏れだしている。図6(c)に示すように、漏れだした金属75が固まると図6(c)に示すように金属75同士が接触し基板が不良になる。
【0008】
特に使用する金属材料の融点が高く、充填作業時の金属の溶融温度が350°Cを越えるような場合、使用できる耐熱シートは無いという問題があった。
【0009】
【課題を解決するための手段】
本発明は以上の如き問題に鑑みてなされたものであり、請求項1に係る発明は、ワークに形成された微細孔に対して溶融金属を圧力差により吸引させて充填する微細孔への金属充填方法において、微細孔をワークの一方の面から他方の面に向け非貫通に形成する工程と、前記非貫通の微細孔に対して金属を充填する工程と、金属が充填された非貫通の微細孔を前記他方の面から貫通させる工程とを含む微細孔への金属充填方法である。
【0010】
請求項2に係る発明は、ワークに形成された微細孔に対して溶融金属を圧力差により吸引させて充填する微細孔への金属充填方法において、微細孔をワークの一方の面から他方の面に向け非貫通に形成する工程と、前記ワークの表面及び前記非貫通の微細孔の内面に絶縁層を形成する工程と、前記非貫通の微細孔に対して金属を充填する工程と、前記金属が充填された非貫通の微細孔を貫通させるため、他方の面をエッチングにより除去することにより微細孔に充填された金属を出現させる工程とを含む微細孔への金属充填方法である。
【0011】
請求項3に係る発明は、微細孔がワークの一方の面から他方の面に向け非貫通に形成され、前記非貫通の微細孔には溶融金属が圧力差により吸引され充填し、前記他方の面から非貫通の微細孔が貫通されて形成された金属が充填した微細孔を備えたワークである。
【0012】
上記の各請求項の手段により、例えば以下のような具体的な作用がある。すなわち、微細孔は基板に対して非貫通に形成する。次に、基板が絶縁体材料である場合は該当しないが、それ以外の材料の場合は、微細孔の内壁におよび基板表面に絶縁層を形成する。その後、微細孔の入口周辺に金属層を形成し、溶融金属吸引法にて金属を微細孔に充填し尚且つ同時にバンプも形成する。この方法によれば、微細孔の片側を基板自身が封止しているため。耐熱シートを使用する必要がない上、封止状態が熱によって壊れることもない。
【0013】
基板が絶縁体材料である場合は、金属充填後、基板底面を研磨し、充填した金属配線を出現させる。これにより貫通配線が完成する。
【0014】
次に、基板が絶縁体材料以外の場合は、金属充填後、同様に基板底面を研磨するが、微細孔内に形成してある絶縁層の手前で止め、それ以降は基板材料のみ例えばケミカルエッチングによりエッチングし、微細孔の底部を出現させる。微細孔底部の絶縁層はエッチングの保護層としても使用できる。充填金属まで研磨を行わない理由は、研磨によって充填金属が削れる際、その金属粉が基板材料へ付着あるいは拡散することで、基板を汚染してしまうことを防止するためである。また、基板材料が単結晶材料の場合は、研磨後に例えばケミカルエッチングを実施することは、研磨によって生じる研磨表面の破砕層を除去することが可能であり、基板表面にマイクロクラックなどの欠陥を残さない効果もある。
【0015】
次に、露出した基板材料の表面に絶縁層を形成する。絶縁層を形成する際のプロセス温度は、充填した金属の融点以下の温度で行い、作業中に充填金属が溶融し微細孔より抜け出てしまうことを防止する。その後、再度、基板底面を研磨し、金属充填部を出現させる。これにより貫通配線が完成する。このとき、基板材料表面は絶縁層で覆われているため、充填金属による汚染の心配はない。
【0016】
【発明の実施の形態】
本発明の実施の形態を、図面を参照して説明する。
【0017】
図1はワーク(以下の説明においてはワークが基板の場合を想定している)が絶縁材料の場合を示す。図1(a)を参照する。ガラス基板1の一方の面5に微細孔3を複数形成する、この際、微細孔は非貫通とする。すなわち、ガラス基板1の板圧Tは各微細孔3の一方の面5からの深さDより大きい。
【0018】
ここでガラス基板1を採用しているが、基板としてはこれに限定されず、充填する金属の溶融温度に対して耐熱性がありさえすれば、例えばセラミック、樹脂、あるいはそれらの複合材料でも採用可能である。基板の厚さは数十μm〜数cm程度である。微細孔の口径及び深さは、数nm〜数mm程度である。また、基板に形成する微細孔の数に制限はない。
【0019】
図1(b)を参照する。次に複数の微細孔3の入口周辺に金属層7を、例えばスパッタリングにより形成し、所定の形状にパターンニングする。金属層7の形状は、最終的に形成したいバンプ形状である。例えば、まず下地にCr30nm、次いでAu500nmをスパッタリングし、その後、フォトレジスト塗布後、フォトリソグラフィーによりレジストをパターンニングし、それをマスクにAuついでCrをエッチングする。
【0020】
図1(c)を参照する。チャンバ(図示しない)内の金属溶融槽9の中に、溶融金属(例えば330°Cに加熱し溶融した金−錫共晶ハンダ(Au−20wt%Sn))11が入っている。そして、前述の溶融金属吸引法により、ガラス基板1の微細孔3へ溶融金属11を充填する。続いて、金属溶融槽9からガラス基板1を引き上げる。この際、同時にバンプが形成される。
【0021】
図1(d)は処理後のガラス基板1を示す。すなわち、前記ガラス基板1の複数の微細孔3の内部に溶融金属11が充填され固形し貫通してない配線13が形成される。さらに、金属層7を形成することにより、バンプ15も形成される。
【0022】
図1(e)を参照する。次に、ガラス基板1の他方の面(底面)17を研磨によって平坦化し、充填した金属の表面を出現させる。これにより、ガラス材料Maから配線13が露出する。すなわち、貫通した配線13、金属層により形成されたバンプ15等を備えたガラス基板1が完成する。
【0023】
図2及び図3は基板が絶縁体材料以外の場合の微細孔の形成工程を示す。
【0024】
図2(a)を参照する。シリコン基板21の一方の面25に複数の微細孔23を形成する。この際、微細孔23は非貫通とする。すなわち、シリコン基板21の板圧T2は各微細孔23の一方の面25からの深さD2より大きい。
【0025】
ここではシリコン基板21を採用しているが、基板としてはこれに限定されず、充填する金属の溶融温度に対し耐熱性がありさえすれば、例えば化合物、半導体、金属のものも採用可能である。基板の厚さは数十μm〜数cm程度である。微細孔の口径および深さは数nm〜数mm程度である。また、基板に形成する微細孔の数に限定はない。
【0026】
図2(b)を参照する。形成した微細孔23の内面および基板表面に絶縁層27を形成する。例えばSiO2膜やSiN膜などを、熱酸化やCVD、スピンオンガラスの塗布などの方法を用いて形成する。絶縁層27の厚さは、数十nm〜数mm程度である。
【0027】
図2(c)を参照する。次に、微細孔23の入口周辺に金属層29をスパッタリングにより形成し、所定の形状にパターンニングする。金属層29の形状は、最終的に形成したいバンプ形状である。例えば、まず下地にCr30nm、次いで、Au500nmをスパッタリングし、その後、フォトレジスト塗布後、フォトリソグラフィーによりレジストをパターンニングし、それをマスクにAuついでCrをエッチングする。
【0028】
図2(d)を参照する。チャンバー(図示しない)内の金属溶融槽31に、溶融金属(例えば330°Cに加熱し溶融した金−錫共晶ハンダ(Au−20wt%Sn))33が入っている。そして、前述の溶融金属吸引法により、シリコン基板21の微細孔23へ溶融金属33を充填する。続いて、金属溶融槽31からシリコン基板21を引き上げる。この際、同時にバンプが形成される。
【0029】
図3(a)に処理後のシリコン基板21を示す。すなわち、複数の微細孔23に溶融金属33が充填され複数の配線35が形成される。また、金属層29上にバンプ形状37が形成される。一方、上述のように、シリコン基板21の表面は絶縁層27に覆われている。この後、他方の面(底面)39を研磨する。
【0030】
図3(b)を参照する。シリコン基板21の他方の面(底面)39を研磨するが、微細孔23内に形成してある絶縁層27の手前で止める(シリコン基板21の板圧T3は溶融金属33が絶縁層27を設けた微細孔23の深さD3より大きい)。
【0031】
図3(c)を参照する。それ以降は基板材料のみ、例えばケミカルエッチングによりエッチングし、そして、微細孔の底部(すなわち、絶縁層に覆われた充填金属である配線35)を数μm程度出現させる(シリコン基板21の板圧T4は配線35の長さD4より小さくなる)。ここで、前述の方法以外に研磨はせず、最初から例えばケミカルエッチングのみで、微細孔の底部出現させてもよい。
【0032】
図3(d)を参照する。次に、露出した基板材料の表面に絶縁層41を形成する。絶縁層41を形成する際のプロセス温度は、充填した金属の融点以下の温度で行い、作業中に充填金属が溶融し微細孔23より抜け出てしまうことを防止する。また、絶縁層41の材料は、融点以下のプロセス温度で形成可能であれば、それ以外の制限はない。また絶縁層41の厚さは数μm〜数十μm程度である。具体的には、充填金属が金−錫共晶ハンダ(Au−20wt%Sn)の場合、融点が280°Cであるので、プラズマCVDにより200°CでSiO2膜を5μm成膜する。その後、再度、基板の他方の面(底面)39を研磨し、金属充填部を露出させる。これにより貫通配線が完成する。
【0033】
図3(e)に処理後のシリコン基板21を示す。すなわち、シリコン基板21の材料Mbの表面は絶縁層27と絶縁層41に覆われている。また、金属層29により作られたバンプ形状37を備えた配線35が形成されている。このとき、基板材料表面は絶縁層で覆われているため、充填金属による汚染の心配はない。
【0034】
なお、本発明は、上述した実施の態様の例に限定されることなく、適宜の変更を加えることにより、その他の態様で実施できるものである。
【0035】
【発明の効果】
上述の如く本発明によれば、例えば、非貫通の微細孔を基板に形成することで、溶融金属吸引法にて金属を微細孔に充填する際、微細孔の片側を基板自身が封止しているため、耐熱シートを使用する必要がない上、封止状態が熱によって壊されることもない。これにより緻密できれいな充填が可能になる。
【0036】
また、基板が絶縁体材料以外の場合は、金属充填後、基板底面を研磨するが、微細孔内に形成してある絶縁層の手前で止め、それ以降は基板材料のみ、例えばケミカルエッチングによりエッチングし、微細孔の底部を出現させる。この際、微細孔底部の絶縁層はエッチングの保護層としても利用できる。
【0037】
そして、充填金属まで研磨を行わないので、研磨によって充填金属が削れる際、その金属粉が基板材料へ付着あるいは拡散することで、基板を汚染してしまうことを防止できる。
【0038】
また、基板材料が単結晶材料の場合は、研磨後に例えばケミカルエッチングを実施することは、研磨によって生じる研磨表面の破砕層を除去することが可能であり、基板表面にマイクロクラックなどの欠陥を残さない効果もある。
【0039】
さらに、露出した基板材料の表面に絶縁層を形成する際、絶縁層形成のプロセス温度を、充填した金属の融点以下の温度で行うことで、作業中に充填金属が溶融し微細孔より抜け出てしまうことを防止できる。
【0040】
これにより、基板材料を問わず、緻密、且つ、平坦で汚染のない、微細貫通配線付き基板ができる。
【図面の簡単な説明】
【図1】絶縁体材料のときの微細孔形成の断面工程図である。
【図2】絶縁体以外のときの微細孔形成の断面工程図である。
【図3】図2の続きの断面工程図である。
【図4】従来の技術を説明する説明図である。
【図5】従来に技術を説明する説明図である。
【図6】従来の技術の課題を説明する説明図である。
【符号の説明】
1…ガラス基板
3…微細孔
7…金属層
9…金属溶融槽
11…溶融金属
13…配線
15…バンプ
21…シリコン基板
23…微細孔
27…絶縁層
29…金属層
31…金属溶融槽
33…溶融金属
35…配線
37…バンプ形状
41…絶縁層
51…チャンバー
53…基板
55…基板ホルダ
57…微細孔
59…耐熱性シート
61…金属層
63…溶融金属
65…ヒータ
67…金属溶融槽
Claims (3)
- ワークに形成された微細孔に対して溶融金属を圧力差により吸引させて充填する微細孔への金属充填方法において、
微細孔をワークの一方の面から他方の面に向け非貫通に形成する工程と、
前記非貫通の微細孔に対して金属を充填する工程と、
金属が充填された非貫通の微細孔を前記他方の面から貫通させる工程と、
を含むことを特徴とする微細孔への金属充填方法。 - ワークに形成された微細孔に対して溶融金属を圧力差により吸引させて充填する微細孔への金属充填方法において、
微細孔をワークの一方の面から他方の面に向け非貫通に形成する工程と、
前記ワークの表面及び前記非貫通の微細孔の内面に絶縁層を形成する工程と、
前記非貫通の微細孔に対して金属を充填する工程と、
前記金属が充填された非貫通の微細孔を貫通させるため、他方の面をエッチングにより除去することにより微細孔に充填された金属を出現させる工程と、
を含むことを特徴とする微細孔への金属充填方法。 - 微細孔がワークの一方の面から他方の面に向け非貫通に形成され、前記非貫通の微細孔には溶融金属が圧力差により吸引され充填し、前記他方の面から非貫通の微細孔が貫通されて形成された金属が充填した微細孔を備えたワーク。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002324135A JP4057399B2 (ja) | 2002-11-07 | 2002-11-07 | 微細孔への金属充填方法 |
| US10/701,635 US7217890B2 (en) | 2002-11-07 | 2003-11-06 | Method for fabricating a through-hole interconnection substrate and a through-hole interconnection substrate |
| DE10351924A DE10351924A1 (de) | 2002-11-07 | 2003-11-07 | Durchkontaktierungssubstrat und ein Verfahren zur Herstellung eines Durchkontaktierungssubstrats |
| US11/739,575 US7814651B2 (en) | 2002-11-07 | 2007-04-24 | Method for fabricating a through-hole interconnection substrate |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002324135A JP4057399B2 (ja) | 2002-11-07 | 2002-11-07 | 微細孔への金属充填方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2004158705A true JP2004158705A (ja) | 2004-06-03 |
| JP4057399B2 JP4057399B2 (ja) | 2008-03-05 |
Family
ID=32211927
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2002324135A Expired - Fee Related JP4057399B2 (ja) | 2002-11-07 | 2002-11-07 | 微細孔への金属充填方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US7217890B2 (ja) |
| JP (1) | JP4057399B2 (ja) |
| DE (1) | DE10351924A1 (ja) |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2006080337A1 (ja) * | 2005-01-31 | 2006-08-03 | Nec Corporation | 半導体装置およびその製造方法と、積層型半導体集積回路 |
| JP2008047895A (ja) * | 2006-08-01 | 2008-02-28 | Qimonda Ag | 電気スルーコンタクト |
| WO2009104314A1 (ja) * | 2008-02-18 | 2009-08-27 | セイコーインスツル株式会社 | 圧電振動子の製造方法、圧電振動子、発振器、電子機器及び電波時計 |
| CN102007690A (zh) * | 2008-02-18 | 2011-04-06 | 精工电子有限公司 | 压电振动器的制造方法、压电振动器、振荡器、电子设备及电波钟 |
| JP2011228511A (ja) * | 2010-04-21 | 2011-11-10 | Asahi Glass Co Ltd | 半導体デバイス貫通電極用のガラス基板およびその製造方法 |
| US9881860B2 (en) | 2015-06-17 | 2018-01-30 | Fujikura Ltd. | Method for producing waveguide substrate |
Families Citing this family (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102005033254B4 (de) * | 2005-07-15 | 2008-03-27 | Qimonda Ag | Verfahren zur Herstellung eines Chip-Trägersubstrats aus Silizium mit durchgehenden Kontakten |
| US20090210103A1 (en) * | 2007-12-03 | 2009-08-20 | Mr. Michael Cook | Controlling aircraft aerial movements, defeating icing on aircraft surfaces, aiding decontamination, and damping turbulence effects on aircraft by the method of micro-perforated airfoil coordinated precision flow management |
| US7745321B2 (en) * | 2008-01-11 | 2010-06-29 | Qimonda Ag | Solder contacts and methods of forming same |
| KR20100126714A (ko) * | 2008-01-30 | 2010-12-02 | 이노벤트 테크놀로지스, 엘엘씨 | 비아 디스크 제조를 위한 방법 및 장치 |
| US7973417B2 (en) * | 2008-04-18 | 2011-07-05 | Qimonda Ag | Integrated circuit and method of fabricating the same |
| US8319344B2 (en) | 2008-07-14 | 2012-11-27 | Infineon Technologies Ag | Electrical device with protruding contact elements and overhang regions over a cavity |
| DE102008035901A1 (de) * | 2008-07-31 | 2010-02-18 | Osram Opto Semiconductors Gmbh | Verfahren zur Herstellung von optoelektronischen Bauelementen und optoelektronisches Bauelement |
| JP4278007B1 (ja) * | 2008-11-26 | 2009-06-10 | 有限会社ナプラ | 微細空間への金属充填方法 |
| CN102310602B (zh) * | 2010-06-30 | 2014-03-26 | 鸿富锦精密工业(深圳)有限公司 | 铝塑复合结构及其制作方法 |
| JP2012059738A (ja) * | 2010-09-03 | 2012-03-22 | Toshiba Corp | 半導体装置 |
| TWI456277B (zh) * | 2011-03-24 | 2014-10-11 | Ct A Photonics Inc | 光連接器 |
| US9057850B2 (en) | 2011-03-24 | 2015-06-16 | Centera Photonics Inc. | Optoelectronic module |
| WO2014038326A1 (ja) | 2012-09-07 | 2014-03-13 | 旭硝子株式会社 | インターポーザ用の中間品を製造する方法およびインターポーザ用の中間品 |
| DE102012217881A1 (de) * | 2012-10-01 | 2014-04-03 | Siemens Aktiengesellschaft | Sensoranordnung und Herstellungsverfahren |
| CN104143525B (zh) * | 2013-05-09 | 2018-12-18 | 盛美半导体设备(上海)有限公司 | 穿透硅通孔背面金属平坦化方法 |
| US11152294B2 (en) | 2018-04-09 | 2021-10-19 | Corning Incorporated | Hermetic metallized via with improved reliability |
| WO2020061437A1 (en) | 2018-09-20 | 2020-03-26 | Industrial Technology Research Institute | Copper metallization for through-glass vias on thin glass |
| CN113474311B (zh) | 2019-02-21 | 2023-12-29 | 康宁股份有限公司 | 具有铜金属化贯穿孔的玻璃或玻璃陶瓷制品及其制造过程 |
| WO2023184401A1 (zh) * | 2022-03-31 | 2023-10-05 | 京东方科技集团股份有限公司 | 基板及其制备方法、集成无源器件、电子装置 |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3852877A (en) * | 1969-08-06 | 1974-12-10 | Ibm | Multilayer circuits |
| US5071359A (en) * | 1990-04-27 | 1991-12-10 | Rogers Corporation | Array connector |
| JPH04206875A (ja) | 1990-11-30 | 1992-07-28 | Mitsubishi Electric Corp | 半導体素子の貫通孔製造方法 |
| US5231751A (en) * | 1991-10-29 | 1993-08-03 | International Business Machines Corporation | Process for thin film interconnect |
| US5340947A (en) * | 1992-06-22 | 1994-08-23 | Cirqon Technologies Corporation | Ceramic substrates with highly conductive metal vias |
| JP3673094B2 (ja) | 1997-10-01 | 2005-07-20 | 株式会社東芝 | マルチチップ半導体装置 |
| US6005198A (en) * | 1997-10-07 | 1999-12-21 | Dimensional Circuits Corporation | Wiring board constructions and methods of making same |
| US6583058B1 (en) * | 1998-06-05 | 2003-06-24 | Texas Instruments Incorporated | Solid hermetic via and bump fabrication |
| JP3627856B2 (ja) | 2000-11-22 | 2005-03-09 | 株式会社フジクラ | 微細空間への金属充填装置及び金属充填方法 |
| US6498381B2 (en) * | 2001-02-22 | 2002-12-24 | Tru-Si Technologies, Inc. | Semiconductor structures having multiple conductive layers in an opening, and methods for fabricating same |
| US6691408B2 (en) * | 2001-10-10 | 2004-02-17 | Mack Technologies Florida, Inc. | Printed circuit board electrical interconnects |
| JP4206875B2 (ja) | 2003-09-09 | 2009-01-14 | パナソニック株式会社 | 貯湯式給湯器 |
-
2002
- 2002-11-07 JP JP2002324135A patent/JP4057399B2/ja not_active Expired - Fee Related
-
2003
- 2003-11-06 US US10/701,635 patent/US7217890B2/en not_active Expired - Fee Related
- 2003-11-07 DE DE10351924A patent/DE10351924A1/de not_active Ceased
-
2007
- 2007-04-24 US US11/739,575 patent/US7814651B2/en not_active Expired - Fee Related
Cited By (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2006080337A1 (ja) * | 2005-01-31 | 2006-08-03 | Nec Corporation | 半導体装置およびその製造方法と、積層型半導体集積回路 |
| JPWO2006080337A1 (ja) * | 2005-01-31 | 2008-06-19 | 日本電気株式会社 | 半導体装置およびその製造方法と、積層型半導体集積回路 |
| JP2008047895A (ja) * | 2006-08-01 | 2008-02-28 | Qimonda Ag | 電気スルーコンタクト |
| US8124521B2 (en) | 2006-08-01 | 2012-02-28 | Qimonda Ag | Electrical through contact |
| WO2009104314A1 (ja) * | 2008-02-18 | 2009-08-27 | セイコーインスツル株式会社 | 圧電振動子の製造方法、圧電振動子、発振器、電子機器及び電波時計 |
| CN102007690A (zh) * | 2008-02-18 | 2011-04-06 | 精工电子有限公司 | 压电振动器的制造方法、压电振动器、振荡器、电子设备及电波钟 |
| JPWO2009104314A1 (ja) * | 2008-02-18 | 2011-06-16 | セイコーインスツル株式会社 | 圧電振動子の製造方法、圧電振動子、発振器、電子機器及び電波時計 |
| JP2011228511A (ja) * | 2010-04-21 | 2011-11-10 | Asahi Glass Co Ltd | 半導体デバイス貫通電極用のガラス基板およびその製造方法 |
| US9881860B2 (en) | 2015-06-17 | 2018-01-30 | Fujikura Ltd. | Method for producing waveguide substrate |
Also Published As
| Publication number | Publication date |
|---|---|
| US20040092117A1 (en) | 2004-05-13 |
| US20070187142A1 (en) | 2007-08-16 |
| US7217890B2 (en) | 2007-05-15 |
| US7814651B2 (en) | 2010-10-19 |
| JP4057399B2 (ja) | 2008-03-05 |
| DE10351924A1 (de) | 2004-06-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4057399B2 (ja) | 微細孔への金属充填方法 | |
| US6861345B2 (en) | Method of disposing conductive bumps onto a semiconductor device | |
| CN100456467C (zh) | 具有导电穿透通道的硅芯片载体及其制造方法 | |
| KR100741864B1 (ko) | 반도체장치의 제조방법 | |
| EP1987535B1 (en) | Method of making vias | |
| KR100512971B1 (ko) | 솔더볼을 이용한 마이크로 전자 기계 시스템의 제조 방법 | |
| US6100175A (en) | Method and apparatus for aligning and attaching balls to a substrate | |
| EP1167281A2 (en) | Chip scale surface-mountable packaging method for electronic and MEMS devices | |
| KR20160145801A (ko) | 관통-유리 비아의 제조를 위한 본딩 재료의 엣칭 백 공정 | |
| JP2008047914A (ja) | 低アスペクト比のウエハ貫通ホールを使用したウエハレベルのパッケージング方法 | |
| JP2003204005A (ja) | シリコンガスケットを含むウエハレベルパッケージ | |
| JP4601686B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| CN107567651B (zh) | 具有贯通电极的布线基板及其制造方法 | |
| JP7510654B2 (ja) | パッケージ筐体の製造方法及びパッケージチップの製造方法 | |
| JP4069028B2 (ja) | 貫通電極付き基板、その製造方法及び電子デバイス | |
| JP4586009B2 (ja) | ウェハレベルパッケージングキャップ及びその製造方法 | |
| JP4285604B2 (ja) | 貫通電極付き基板、その製造方法及び電子デバイス | |
| JP5380817B2 (ja) | 貫通電極形成方法及び半導体チップ | |
| KR20050030148A (ko) | 반도체 장치 및 반도체 장치의 제조 방법 | |
| CN100434354C (zh) | 具有y形通孔的圆片级气密性封装工艺 | |
| JP2003332417A (ja) | 半導体チップの製造方法 | |
| JP4019985B2 (ja) | 半導体装置の製造方法、回路基板、及び電子機器 | |
| JP3307262B2 (ja) | 半田バンプの形成方法 | |
| JP4050163B2 (ja) | 貫通電極付き基板の製造方法 | |
| JPH0992675A (ja) | 半導体装置及びその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050606 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070207 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070306 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070420 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070911 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071101 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20071127 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20071213 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101221 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101221 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111221 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111221 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121221 Year of fee payment: 5 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121221 Year of fee payment: 5 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131221 Year of fee payment: 6 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |