JP2004004556A - 薄膜トランジスタ型液晶表示装置のソースドライバ回路及び方法 - Google Patents

薄膜トランジスタ型液晶表示装置のソースドライバ回路及び方法 Download PDF

Info

Publication number
JP2004004556A
JP2004004556A JP2003035189A JP2003035189A JP2004004556A JP 2004004556 A JP2004004556 A JP 2004004556A JP 2003035189 A JP2003035189 A JP 2003035189A JP 2003035189 A JP2003035189 A JP 2003035189A JP 2004004556 A JP2004004556 A JP 2004004556A
Authority
JP
Japan
Prior art keywords
signal
output
response
polarity inversion
color data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003035189A
Other languages
English (en)
Other versions
JP4363619B2 (ja
Inventor
Sang-Ho Park
朴相鎬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2004004556A publication Critical patent/JP2004004556A/ja
Application granted granted Critical
Publication of JP4363619B2 publication Critical patent/JP4363619B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】スルーレート(Slew Rate)を減少させる薄膜トランジスタ型液晶表示装置のソースドライバ回路及び方法を提供する。
【解決手段】データラッチ部はメインクロック信号に応答してカラーデータを受信して保存し、所定の第1信号に応答して保存された前記カラーデータを出力する。スイッチバッファ部は前記データラッチ部から出力される前記カラーデータを受信し所定の第2信号に応答して前記カラーデータをパネルに印加する。出力制御部は前記メインクロック信号、パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して前記第1信号及び前記第2信号を発生する。これにより、半導体チップの外部から別の信号を作らず既存の信号を用いてパネルに印加されるカラーデータのスルーレート(カラーデータの出力が所望の値になるまでの時間に対応する)が減らせる長所がある。
【選択図】 図3

Description

【0001】
【発明の属する技術分野】
本発明は薄膜トランジスタ型液晶表示装置に係り、特にスルーレートを減少させうる薄膜トランジスタ型液晶表示装置のソースドライバ回路に関する。
【0002】
【従来の技術】
一般に、液晶表示装置はパネルのゲートラインを駆動するためのゲートドライバとパネルのソースラインを駆動するためのソースドライバを具備する。ゲートドライバがパネルに高電圧を印加してパネルを導通状態にした後に、ソースドライバがそれぞれのソースラインに色を表示するための階調電圧(ソースドライバ出力信号)を印加することによってパネルに画面を表示する。
【0003】
さらに詳しく説明すると、ソースドライバはパネルにディスプレイされる1画素当たり6ビットのカラーデータをプロセッサから1画素ずつ入力される。ソースドライバにはパネルのゲートラインの1ライン分の画素についてのカラーデータが入力されラッチされる。パネルのゲートラインの1ライン分に相当するカラーデータを全てラッチした後に、最後にそのライン分の各画素のカラーデータをまとめて、カラーを表示する電圧をパネルに1ラインずつ同時に印加する。この際、ゲートドライバはゲートラインのうち1ラインだけに高い電圧を印加してソースラインに印加されたカラーデータが該当ゲートラインに保存されうるようトランジスタをターンオンさせ電圧が貯蔵されカラーが表示できるようにする。
【0004】
図1は従来の薄膜トランジスタ型液晶表示装置のソースドライバ回路を示すブロック図である。
【0005】
図2は図1のソースドライバ回路の動作を示すタイミング図である。
【0006】
図1を参照すれば、従来のソースドライバ回路100はシフトレジスタ110、第1データラッチ部120、第2データラッチ部130、デコーダ140及び出力バッファ部150を備える。
【0007】
シフトレジスタ110はメインクロック信号MCLKを受信して第1データラッチ部120に印加する。メインクロック信号MCLKに応答してカラーデータDATAが第1データラッチ部120に入力されラッチされる。第2データラッチ部130は第1データラッチ部120からカラーデータDATAを受信し第1クロック信号CLK1に応答して出力する。デコーダ140は第2データラッチ部130から出力されるカラーデータDATAを受信し電圧制御信号VGMAに応答してカラーデータDATAが一定電圧レベルを有するようにする。出力バッファ部150は一定した電圧レベルを有するカラーデータDATAを受信し所定の基準電圧を基準にして基準電圧より高い電圧であるか低い電圧であるかを表示する極性反転信号POLに応答してカラーデータYDATAの極性を表示してパネル160に出力する。
【0008】
ところが、ソースドライバ回路100において出力バッファ部150から出力されるカラーデータYDATAはスルーレート(Slew Rate)が重要な要素の一つである。特に、UXGA(Ultra Extended Graphics Array)級パネル以上では水平同期区間が13μs〜15μsほどにしかならないため、出力バッファ部150から出力されるカラーデータYDATAのスルーレートが3μs以上の場合は良好な画質駆動が困難である。
【0009】
出力バッファ部150から出力されるカラーデータYDATAのスルーレートはパネル160の高負荷によってさらに制約を受けるため、ソースドライバ回路100の外部のパネル160上の抵抗やキャパシタによって矩形波のような駆動ができない。
【0010】
図2を参照すると、出力バッファ部150から出力されるカラーデータYDATAは第1クロック信号CLK1に応答して出力される。極性反転信号POLの位相が変わる度にカラーデータYDATAの極性が基準電圧VCOMを基準にして変わることが分かる。
【0011】
カラーデータYDATAが第1クロック信号CLK1に応答して出力されるが、第1クロック信号CLK1は第2データラッチ部130に印加される信号なので出力バッファ部150から出力されるカラーデータYDATAのスルーレートには第2データラッチ部130から出力バッファ部150までの移動時間が含まれる。図2においても長いスルーレートによってカラーデータYDATAの出力曲線が緩やかに変わることが分かる。
【0012】
このようにスルーレートが延びる(カラーデータの出力が所望の値となるまでに時間がかかる)ことによってソースドライバ回路における電流消費が多くなり、高い負荷及び高解像度を有するパネルの特性が不安定になる問題点がある。
【0013】
【発明が解決しようとする課題】
本発明は前述した問題点を解決するために案出されたもので、その目的はカラーデータをパネルに印加する信号が入力される前に予めカラーデータをソースドライバ回路の出力バッファ部に印加してパネルに印加されるカラーデータのスルーレートを減らせる(カラーデータの出力が所望の値になるまでの時間を減少させる)ソースドライバ回路を提供するところにある。
【0014】
本発明がなそうとする他の技術的課題は、カラーデータをパネルに印加する信号が入力される前に予めカラーデータをソースドライバ回路の出力バッファ部に印加してパネルに印加されるカラーデータのスルーレートを調節する方法を提供するところにある。
【0015】
【課題を解決するための手段】
前述した技術的課題を達成するための本発明の好適な第1の実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路は、データラッチ部、スイッチバッファ部及び出力制御部を備えることを特徴とする。
【0016】
データラッチ部はメインクロック信号に応答してカラーデータを受信して保存し、所定の第1信号に応答して保存された前記カラーデータを出力する。
【0017】
スイッチバッファ部は前記データラッチ部から出力される前記カラーデータを受信し所定の第2信号に応答して前記カラーデータをパネルに印加する。
【0018】
出力制御部は前記メインクロック信号、前記パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して前記第1信号及び前記第2信号を発生する。
【0019】
望ましくは、前記第1信号は前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化され、前記極性反転信号の位相が変わらない場合は、前記第1クロック信号が前記第1信号として発生することを特徴とする。
【0020】
また、前記第2信号は前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され前記第1クロック信号の立ち上がりエッジに応答して活性化され、前記極性反転信号の位相が変わらない場合は現在の状態を維持することを特徴とする。
【0021】
望ましくは、前記出力制御部は前記メインクロック信号に応答して前記極性反転信号を受信し所定時間遅らせて出力する遅延部、第1クロック信号に応答して前記極性反転信号を受信し、前記極性反転信号の位相が反転される度に活性化され、前記極性反転信号の位相が変わらない場合は、前記第1クロック信号を前記第1信号として発生する第1信号発生部及び前記極性反転信号、前記遅延部の出力信号、及び所定の遅延第1クロック信号を受信して、前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され前記第1クロック信号の立ち上がりエッジに応答して活性化され、前記極性反転信号の位相が変わらない場合は、現在の状態を維持する前記第2信号を発生する第2信号発生部を備えることを特徴とする。前記第2信号発生部は前記メインクロック信号に応答して前記第1クロック信号を受信し所定時間遅らせて前記遅延第1クロック信号を発生する遅延クロック部をさらに備える。
【0022】
前記遅延部は複数個のフリップフロップを備えることを特徴とする。前記第1信号発生部は第1クロック信号に応答して前記極性反転信号を受信し遅らせて出力する第1及び第2フリップフロップ、前記第1フリップフロップの出力及び前記第2フリップフップの出力信号を受信して排他的論理和演算する第2排他的論理和手段、前記第2排他的論理和手段の出力を反転して出力する第2インバータ、前記第2インバータの出力及び前記第1クロック信号を論理積演算する論理積手段、前記遅延部のフリップフロップのうち一番目のフリップフロップの反転出力信号を反転した信号及び三番目のフリップフロップの出力信号を排他的論理和演算する第3排他的論理和手段及び前記第3排他的論理和手段及び前記論理積手段の出力を論理和演算して前記第1信号として出力する論理和手段を備えることを特徴とする。
【0023】
前記第2信号発生部は前記極性反転信号及び前記遅延部の出力信号を受信して排他的論理和演算する第1排他的論理和手段、前記第1排他的論理和手段の出力及び前記遅延第1クロック信号を受信して出力するSRラッチ及び該SRラッチの出力を反転して前記第2信号として発生する第1インバータを備えることを特徴とする。
【0024】
前述した技術的課題を達成するための本発明の好適な第2の実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路はデータラッチ部及びスイッチバッファ部を備えることを特徴とする。
【0025】
データラッチ部はメインクロック信号に応答してカラーデータを受信して保存し、
所定の第1信号に応答して保存された前記カラーデータを出力する。スイッチバッファ部は前記データラッチ部から出力される前記カラーデータを受信し所定の第2信号に応答して前記カラーデータをパネルに印加する。
【0026】
望ましくは、前記第1信号は前記メインクロック信号、前記パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して発生され、前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化され、前記極性反転信号の位相が変わらない場合は前記第1クロック信号が前記第1信号として発生されることを特徴とする。また前記第2信号は前記メインクロック信号、パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クック信号に応答して発生され、前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され前記第1クロック信号の立ち上がりエッジに応答して活性化され、前記極性反転信号の位相が変わらない場合は現在の状態を維持することを特徴とする。
【0027】
前述した技術的課題を達成するための本発明の好適な第3の実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路は、第1データラッチ部、第2データラッチ部、デコーディング部、出力バッファ部、出力スイッチ部及び出力制御部を備えることを特徴とする。
【0028】
第1データラッチ部はメインクロック信号に応答してカラーデータを受信して保存する。第2データラッチ部は前記第1データラッチ部から出力される前記カラーデータを受信して保存した後所定の第1信号に応答して保存された前記カラーデータを出力する。デコーディング部は所定の電圧制御信号に応答して前記第2データラッチ部から出力される前記カラーデータがそれぞれ一定した電圧を表示するよいうにする。出力バッファ部は前記デコーディング部から出力される前記カラーデータを受信しバッファリングして出力する。出力スイッチ部は所定の第2信号に応答して前記出力バッファ部から出力される前記カラーデータをパネルに印加したり遮断したりする。
【0029】
出力制御部は前記メインクロック信号、パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して前記第1信号及び前記第2信号を発生する。
【0030】
望ましくは、前記出力制御部は前記メインクロック信号に応答して前記極性反転信号を受信し所定時間遅らせて出力する遅延部、第1クロック信号に応答して前記極性反転信号を受信し、前記極性反転信号の位相が反転される度に活性化され、前記極性反転信号の位相が変わらない場合前記第1クロック信号を前記第1信号として発生する第1信号発生部及び前記極性反転信号、前記遅延部の出力信号及び所定の遅延第1クロック信号を受信して、前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され前記第1クロック信号の立ち上がりエッジに応答して活性化され、前記極性反転信号の位相が変わらない場合は現在の状態を維持する前記第2信号を発生する第2信号発生部を備える。
【0031】
第2信号発生部は前記メインクロック信号に応答して前記第1クロック信号を受信し所定時間遅らせて前記遅延第1クロック信号を発生する遅延クロック部をさらに備える。前記遅延部は複数個のフリップフロップを備える。前記第1信号発生部は第1クロック信号に応答して前記極性反転信号を受信し遅らせて出力する第1及び第2フリップフロップ、前記第1フリップフロップの出力及び前記第2フリップフロップの出力信号を受信して排他的論理和演算する第2排他的論理和手段、該第2排他的論理和手段の出力を反転して出力する第2インバータ、該第2インバータの出力及び前記第1クロック信号を論理積演算する論理積手段、前記遅延部のフリップフロップのうち一番目のフリップフロップの反転出力信号を反転した信号及び三番目のフリップフロップの出力信号を排他的論理和演算する第3排他的論理和手段及び前記第3排他的論理和手段及び前記論理積手段の出力を論理和演算して前記第1信号として出力する論理和手段を備える。
【0032】
前記第2信号発生部は前記極性反転信号及び前記遅延部の出力信号を受信して排他的論理和演算する第1排他的論理和手段、該排他的論理和手段の出力及び前記遅延第1クロック信号を受信して出力するSRラッチ、該SRラッチの出力を反転して前記第2信号として発生する第1インバータを備える。
【0033】
前述した他の技術的課題を達成するための本発明の好適な第1の実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路においてパネルに印加されるカラーデータのスルーレートを調節する方法は、(a)メインクロック信号に応答してカラーデータを受信して保存し、所定の第1信号に応答して保存された前記カラーデータを出力する段階、及び(b)前記出力されるカラーデータを受信し所定の第2信号に応答して前記カラーデータをパネルに印加する段階を備えることを特徴とする。
【0034】
前記(a)段階は、(a1)前記メインクロック信号に応答して前記カラーデータを受信して保存する段階、(a2)前記メインクロック信号、パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して前記第1信号を発生する段階、及び(a3)前記第1信号に応答して前記カラーデータを出力する段階を備えることを特徴とする。前記(a2)段階は、(a21)前記第1クロック信号に応答して前記極性反転信号を受信し、前記極性反転信号を相異なる時間の間遅らせた二つの信号を排他的論理和演算する段階、(a22)前記(a21)段階の出力を反転して出力する段階、(a23)前記(a22)段階の出力及び前記第1クロック信号を論理積演算する段階、(a24)メインクロック信号に応答して前記極性反転信号を受信し、前記極性反転信号を前記相異なる時間の間遅らせた前記二つの信号を排他的に論理和演算する段階、(a25)前記(a23)段階と前記(a24)段階の出力を論理和演算して前記第1信号を発生する段階と、を含むことを特徴とする。
【0035】
前記(b)段階は、(b1)前記出力されるカラーデータを受信し前記カラーデータがそれぞれ一定した電圧を表示するようデコーディングする段階、(b2)前記デコーディングされたカラーデータを受信しバッファリングして出力する段階、(b3)前記メインクロック信号、前記パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して前記第2信号を発生する段階、及び(b4)前記第2信号に応答して前記カラーデータを前記パネルに印加する段階を備えることを特徴とする。前記(b3)段階は(b31)メインクロック信号に応答して前記極性反転信号を受信し、前記極性反転信号及び前記極性反転信号を遅らせた信号を受信して排他的論理和演算する段階、(b32)前記(b31)段階の出力及び前記第1クロック信号を遅らせた遅延第1クロック信号を受信しラッチする段階、及び(b33)前記(b32)段階の出力を反転して前記第2信号を発生する段階と、
を含むことを特徴とする。
【0036】
従って、本発明に係るソースドライバ回路及び方法は半導体チップの外部から別の信号を作らず既存の信号を用いてパネルに印加されるカラーデータのスルーレートを減らせる長所がある。また本発明に係るソースドライバ回路はソースドライバ回路の内部のシフトレジスタと出力バッファ部が同時にスイッチングされながら発生されるスイッチング電流を分散させることによって消費電流の減少が可能であり、スルーレートを減らすために出力バッファ部に使用されるドライビングトランジスタを小さくすることもできるため、チップ面積及び消費電流の減少が可能であるという長所がある。
【0037】
【発明の実施の形態】
本発明と本発明の動作上の利点及び本発明の実施によって達成される目的を十分理解するためには本発明の望ましい実施形態を例示する添付した図面及び図面に記載された内容を参照すべきである。
【0038】
以下、添付した図面に基づき本発明の望ましい実施形態を説明することによって本発明を詳述する。各図面に示された同一な参照符号は同様な構成要素を示す。
【0039】
図3は本発明の好適な第1の実施形態に係る薄膜トランジスタ型液晶表示装置のソースドライバ回路を示す図である。
【0040】
図4は図3のソースドライバ回路300の動作を示すタイミング図である。
【0041】
図5は図3の出力制御部395を示す回路図である。
【0042】
図3、図4及び図5を参照すれば、本発明の好適な第1の実施形態に係る薄膜トランジスタ型液晶表示装置のソースドライバ回路300はデータラッチ部380、スイッチバッファ部390及び出力制御部395を備えることを特徴とする。
【0043】
データラッチ部380は、メインクロック信号MCLKに応答してカラーデータDATAを受信して保存し、所定の第1信号CTRLS1に応答して保存されたカラーデータDATAを出力する。
【0044】
スイッチバッファ部390は、データラッチ部380から出力されるカラーデータDATAを受信し所定の第2信号CTRLS2に応答してカラーデータYDATAをパネル370に印加する。
【0045】
出力制御部395は、メインクロック信号MCLK、パネル370に出力されるカラーデータYDATAの電圧の極性を制御する極性反転信号POL及び第1クロック信号CLK1に応答して第1信号CTRLS1及び第2信号CTRLS2を発生する。望ましくは、第1信号CTRLS1は極性反転信号POLの位相が反転される度に極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化され、極性反転信号POLの位相が変わらない場合、第1クロック信号CLK1が第1信号CTRLS1として発生されることを特徴とする。
【0046】
また、第2信号CTRLS2は極性反転信号POLの位相が反転される度に極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され第1クロック信号CLK1の立ち上がりエッジに応答して活性化され、極性反転信号POLの位相が変わらない場合は現在の状態を維持することを特徴とする。
【0047】
望ましくは、図5に示すように、出力制御部395はメインクロック信号MCLKに応答して極性反転信号POLを受信し所定時間遅らせて出力する遅延部510、第1クロック信号CLK1に応答して極性反転信号POLを受信し、極性反転信号POLの位相が反転される度に活性化され、極性反転信号POLの位相が変わらない場合第1クロック信号CLK1を第1信号CTRLS1として発生する第1信号発生部520及び極性反転信号POL、遅延部510の出力信号及び所定の遅延第1クロック信号CLK1_Dを受信して、極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され第1クロック信号CLK1の立ち上がりエッジに応答して活性化され、極性反転信号POLの位相が変わらない場合は現在の状態を維持する第2信号CTRLS2を発生する第2信号発生部530を備えることを特徴とする。
【0048】
第2信号発生部530はメインクロック信号MCLKに応答して第1クロック信号CLK1を受信し所定時間遅らせて遅延第1クロック信号CLK1_Dを発生する遅延クロック部536をさらに備える。
【0049】
遅延部510は複数個のフリップフロップを備えることを特徴とする。第1信号発生部520は第1クロック信号CLK1に応答して極性反転信号POLを受信し遅らせて出力する第1及び第2フリップフロップ521、522、第1フリップフロップ521の出力及び第2フリップフロップ522の出力信号を受信して排他的論理和演算する第2排他的論理和手段523、第2排他的論理和手段523の出力を反転して出力する第2インバータ524、第2インバータ524の出力及び第1クロック信号CLK1を論理積演算する論理積手段525、遅延部510のフリップフロップのうち一番目のフリップフロップ511の反転出力信号を反転した信号及び三番目のフリップフロップ513の出力信号を排他的論理和演算する第3排他的論理和手段527、及び第3排他的論理和手段527及び論理積手段525の出力を論理和演算して第1信号CTRLS1として出力する論理和手段525を備えることを特徴とする。
【0050】
第2信号発生部530は極性反転信号POL及び遅延部510の出力信号を受信して排他的論理和演算する第1排他的論理和手段531、第1排他的論理和手段531の出力及び遅延第1クロック信号CLK1_Dを受信して出力するSRラッチ532、及びSRラッチ532の出力を反転して第2信号CTRLS2として発生する第1インバータ535を備えることを特徴とする。
【0051】
以下、図3、図4及び図5を参照して本発明の好適な第1の実施形態によるソースドライバ回路の動作を詳述する。
【0052】
図3に示すように、データラッチ部380はメインクロック信号MCLKに応答してカラーデータDATAを受信して保存し、所定の第1信号CTRLS1に応答して保存されたカラーデータDATAを出力する。
【0053】
さらに詳述すれば、メインクロック信号MCLKはデータラッチ部380の内部のシフトレジスタ310によって第1データラッチ部320に入力され、カラーデータDATAはメインクロック信号MCLKに同期されデータラッチ部380内部の第1データラッチ部320に印加される。第1データラッチ部320にラッチされたカラーデータDATAは第2データラッチ部330に入力され第1信号CTRLS1に応答して出力される。
【0054】
図4のタイミング図を見れば、第1信号CTRLS1は極性反転信号POLの反転位相が反転される度に極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化され、極性反転信号POLの位相が変わらない場合は、第1クロック信号CLK1が第1信号CTRLS1として発生される。
【0055】
このように働く第1信号CTRLS1は出力制御部395から発生される。出力制御部395の構成及び機能は後述する。
【0056】
第1信号CTRLS1に応答してカラーデータDATAはデータラッチ部380からスイッチバッファ部390の出力バッファ部350に伝達される。図4から分かるように、第1信号CTRLS1の活性区間、すなわち論理ハイレベル区間内ではカラーデータAMPOUTは出力バッファ部350から出力される。この際、出力バッファ部350から出力されるカラーデータAMPOUTの極性は極性反転信号POLに応じて基準電圧VCOMを基準に変わることが分かる。極性反転信号POLの位相が変わらない場合(i)、(ii)には第1クロック信号CTRLS1が第1信号CTRLS1として使用され、第1クロック信号CTRLS1に応答してカラーデータAMPOUTが出力バッファ部350から出力される。
【0057】
スイッチバッファ部390はデータラッチ部380から出力されるカラーデータDATAを受信し所定の第2信号CTRLS2に応答してカラーデータYDATAをパネル370に印加する。
【0058】
さらに詳述すれば、データラッチ部380から出力されたカラーデータDATAはスイッチバッファ部390内部のデコーディング部340で電圧制御信号VCMAに応答して一定電圧レベルを有する。そして、カラーデータDATAは出力バッファ部350に印加され出力される。カラーデータDATAが出力バッファ部350まで印加され出力されることは第1信号CTRLS1によってなされる。第2信号CTRLS2はスイッチバッファ部390内部の出力スイッチ部360を制御してカラーデータYDATAをパネルに出力する。出力スイッチ部360は第2信号CTRLS2が活性化されればターンオンされ、非活性化されればターンオフされる複数個のスイッチを備える。
【0059】
第2信号CTRLS2は極性反転信号POLの位相が反転される毎に極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され第1クロック信号CLK1の立ち上がりエッジに応答して活性化され、極性反転信号POLの位相が変わらない場合は現在の状態を維持する。
【0060】
このような機能を果たす第2信号CTRLS2は出力制御部395から発生される。出力制御部395の構成及び機能は後述する。
【0061】
第1信号CTRLS1によってカラーデータDATAが出力スイッチ部360の直前まで至っており、このときに第2信号CTRLS2がハイレベルに活性化されれば出力スイッチ部360がターンオンされながらカラーデータYDATAがパネルに出力される。第2信号CTRLS2がハイレベルに活性化される間、第1信号CTRLS1はローレベルに非活性化される。すなわち、第2信号CTRLS2によって出力スイッチ部360からカラーデータYDATAがパネルに出力される間はデータラッチ部380に印加されるカラーデータDATAは第2データラッチ部380に保存されており、出力スイッチ部360からパネル370にカラーデータYDATAが全て出力されれば、すなわち第2信号CTRLS2がローレベルに非活性化されれば第1信号CTRLS1がハイレベルに活性化され、第2データラッチ部380に保存されていたカラーデータDATAは出力バッファ部340に印加される。
【0062】
また、第2信号CTRLS2がハイレベルに活性化される時間は第1クロック信号がハイレベルに活性化される時間と同様である。すなわち、スイッチバッファ部390の出力スイッチ部360からカラーデータYDATAがパネル370に印加される時間は従来のソースドライバ回路100と同一でありながらデータラッチ部380のカラーデータDATAは第1クロック信号CLK1が印加される前に出力バッファ部340に転送される。従って、第1クロック信号CLK1がハイレベルに発生されれば、すなわち第2信号CTRLS2がハイレベルに発生されればカラーデータYDATAは出力スイッチ部360からパネルに直ちに出力される。
【0063】
従来のソースドライバ回路100では第1クロック信号CLK1が発生された後カラーデータDATAが第1及び第2データラッチ部380、デコーディング部340及び出力バッファ部340を通過する時間がパネル370に出力されるカラーデータYDATAのスルーレートに全て含まれる。しかし、本発明によれば第1クロック信号CLK1が発生する前にカラーデータDATAが予め出力バッファ部340に転送されているため、出力スイッチ部360からパネル370に出力されるカラーデータYDATAのスルーレート(カラーデータの出力が所望の値になるまでの時間に対応する)は極めて減少する。
【0064】
第1信号CTRLS1と第2信号CTRLS2を発生する出力制御部395について説明する。
【0065】
出力制御部395はメインクロック信号MCLK、パネル370に出力されるカラーデータYDATAの電圧の極性を制御する極性反転信号POL及び第1クロック信号CLK1に応答して第1信号CTRLS1及び第2信号CTRLS2を発生する。
【0066】
望ましくは、出力制御部395は遅延部510、第1信号発生部520及び第2信号発生部530を備える。
【0067】
遅延部510はメインクロック信号MCLKに応答して極性反転信号POLを受信し所定時間遅らせて出力する。遅延部510は複数個のフリップフロップ511、512、513、514を備えることを特徴とする。
【0068】
第1信号発生部520は第1クロック信号CLKに応答して極性反転信号POLを受信し、極性反転信号POLの位相が反転される毎に活性され、極性反転信号POLの位相が変わらない場合第1クロック信号CLK1を第1信号CTRLS1として発生する。このため、第1信号発生部520は第1及び第2フリップフロップ521、522、排他的論理和手段523、527、インバータ524、526、論理積手段525及び論理和手段528を備える。
【0069】
第1及び第2フリップフロップ521、522は第1クロック信号CLK1に応答して動作され、極性反転信号POLを受信し遅らせて第2排他的論理和手段523に印加する。また第1フリップフロップ521も極性反転信号POLを遅らせて第2排他的論理和手段523に印加する。第2排他的論理和手段523の出力は第2インバータ524を経て論理積手段525に入力される。論理積手段525としては第1クロック信号CLK1も印加される。
【0070】
第2インバータ524の出力がハイレベルなら第2排他的論理和手段523の出力はローレベルであり、これは第2排他的論理和手段523の二つの入力が互いに同一な論理レベルを有することを意味する。すなわち、極性反転信号POLが第1フリップフロップ521及び第2フリップフロップ522によって遅延され出力された信号の論理レベルが同一であるという意味なので、これは極性反転信号の論理レベルが所定時間の間に変化しないということを示す。この際論理積手段525に入力される第2インバータ524の出力がハイレベルなので、論理積手段525の出力は第1クロック信号CLK1と同様な信号になる。
【0071】
第1クロック信号CLK1に同期される極性反転信号POLの論理レベルが所定時間の間に変化しないため、遅延部510の三番目のフリップフロップ513の出力と一番目のフリップフロップ511の反転出力をインバータ526を通して受信する第3排他的論理和手段527の出力もローレベルになる。メインクロック信号MCLKの周期は第1クロック信号CLK1の周期に比べて相当に短いため、第1クロック信号CLK1に同期される極性反転信号POLの論理レベルが変わらなければメインクロック信号MCLKに同期される極性反転信号の論理レベルも変わらないからである。ここで、第3排他的論理和手段527の入力は必ず遅延部510の一番目及び三番目のフリップフロップ511、513の出力である必要はなく、極性反転信号POLが遅延される程が相異なる二つの入力であれば良い。第3排他的論理和手段527は極性反転信号POLの論理レベルが変わるかどうかを感知する機能を果たすからである。
【0072】
従って、第3排他的論理和手段527の出力がローレベルなので論理和手段528の出力である第1信号CTRLS1は論理積手段525の出力と同様になり、論理積手段525の出力は第1クロック信号CLK1と同様なので、結局極性反転信号POLの論理レベルが変わらない場合は第1クロック信号CLK1が第1信号CTRLS1として発生される。これは、図4の(i)及び(ii)部分に該当する。図4のタイミング図の(i)及び(ii)部分は第1クロック信号CLK1が第1信号CTRLS1として発生されるため、出力バッファ部340の出力及び出力スイッチ部360の出力も従来のソースドライバ回路100と同様な形態に出力される。
【0073】
極性反転信号POLの論理レベルが変われば、第3排他的論理和手段527の出力はハイレベルになり、よって論理和手段528は論理積手段525の出力の論理レベルを問わず第1信号CTRLS1をハイレベルで出力する。すなわち、第1信号CTRLS1は極性反転信号POLの論理レベルが変われば極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化される。
【0074】
第2信号発生部530は極性反転信号POL、遅延部510の出力信号及び所定の遅延第1クロック信号CLK1_Dを受信して、極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され第1クロック信号CLK1の立ち上がりエッジに応答して活性化され、極性反転信号POLの位相が変わらない場合は現在の状態を維持する第2信号CTRLS2を発生する。このため、第2信号発生部530は第1排他的論理和手段531、SRラッチ532及び第1インバータ535を備える。第2信号発生部530はメインクロック信号MCLKに応答して第1クロック信号CLK1を受信し所定時間遅らせて遅延第1クロック信号CLK1_Dを発生する遅延クロック部536をさらに備える。
【0075】
極性反転信号POLの論理レベルが変われば第1排他的論理和手段531の出力はハイレベルになり、SRラッチ532の動作特性上SRラッチ532の出力もハイレベルになる。従って、第1インバータ535の出力である第2信号CTRLS2はローレベルになる。すなわち、極性反転信号POLの論理レベルが変わる毎に第2信号CTRLS2はローレベルで出力される。極性反転信号POLの論理レベルが変わらなければ第1排他的論理和手段531の出力はローレベルになり、次いで第1クロック信号CLK1が所定時間だけ遅延された遅延第1クロック信号CLK1がハイレベルになればSRラッチ532の出力はローレベルになる。従って、第1インバータ535の出力である第2信号CTRLS2はハイレベルになる。第2信号CTRLS2は極性反転信号POLの位相が変わるまでハイレベルを維持していてから極性反転信号POLの位相が変わればローレベルに落ちる。
【0076】
図4のタイミング図から分かる通り、第1信号CTRLS1は極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して遅延部510の一番目のフリップフロップ511と三番目のフリップフロップ513による遅延時間間ハイレベルに活性化された後ローレベルに落ちる。勿論、極性反転信号POLの論理レベルが変わらない場合は第1クロック信号CLK1が第1信号CTRLS1として発生される。
【0077】
第2信号CTRLS2は極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答してローレベルに落ち、第1クロック信号CLK1の立ち上がりエッジに応答してハイレベルに活性化される。第1クロック信号CLK1の立ち上がりエッジよりやや後でハイレベルに活性化されることは遅延クロック部536による遅延時間のためである。
【0078】
第1信号CTRLS1と第2信号CTRLS2はハイレベルに活性化される区間が重複されない。従って、第1信号CTRLS1が活性化されデータラッチ部380に印加されたカラーデータDATAがスイッチバッファ部390の出力バッファ部340まで転送された後第1信号CTRLS1がローレベルに非活性化されれば、第2信号CTRLS2がハイレベルに活性化され出力スイッチ部360をターンオンさせ、出力スイッチ部360から出力されるカラーデータYDATAをパネル370に印加する。
【0079】
そして、第2信号CTRLS2がローレベルに非活性化されれば、再び第1信号CTRLS1がハイレベルに活性化されデータラッチ部380のカラーデータDATAをスイッチバッファ部390に印加する。従って、従来のソースドライバ回路100で第1クロック信号CLK1が発生される時間と同一な時間にパネル370にカラーデータYDATAが印加されるが、出力スイッチ部360からパネル370に印加されるカラーデータYDATAのスルーレートは従来のソースドライバ回路100より減少されうる。
【0080】
本発明の好適な実施形態に係るソースドライバ回路300は半導体チップの外部から別に信号を作らず既存の信号を用いてパネルに印加されるカラーデータYDATAのスルーレート(カラーデータの出力が所望の値になるまでの時間に対応する)が減らせる。また、本発明はドット反転型ソースドライバ回路以外もN−ライン反転型のモジュールにも適用できる。
【0081】
本発明はソースドライバ回路内部のレベルシフターと出力バッファ部が同時にスイッチングされながら発生するスイッチング電流を分散させ消費電流の節減が可能であり、スルーレートを減らすために出力バッファ部に使われるドライビングトランジスタを小さくすることもできるため、チップ面積及び消費電流の節減が可能である。
【0082】
ここで、第1信号CTRLS1及び第2信号CTRLS2の活性化レベルをハイレベルにし、非活性化レベルをローレベルに定義して説明したが、回路を構成するによっては活性化レベルをローレベルにし非活性化レベルをハイレベルにすることができることは当然である。
【0083】
本発明の好適な第2の実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路300はデータラッチ部380及びスイッチバッファ部390を備えることを特徴とする。
【0084】
データラッチ部380はメインクロック信号MCLKに応答してカラーデータDATAを受信して保存し、所定の第1信号CTRLS1に応答して保存されたカラーデータDATAを出力する。
【0085】
スイッチバッファ部390はデータラッチ部380から出力されるカラーデータDATAを受信し所定の第2信号CTRLS2に応答してカラーデータYDATAをパネル370に印加する。
【0086】
望ましくは、第1信号CTRLS1は極性反転信号POLの位相が反転される毎に極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化され、極性反転信号POLの位相が変わらない場合は、第1クロック信号CLK1が第1信号CTRLS1として発生される。
【0087】
また、第2信号CTRLS2は極性反転信号POLの位相が反転される毎に極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され第1クロック信号CLK1の立ち上がりエッジに応答して活性化され、極性反転信号POLの位相が変わらない場合は現在の状態を維持する。
【0088】
当業者であれば、本発明の好適な第2の実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路の動作は第1実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路300の動作から理解できよう。従って、この動作に対する詳細な説明は略する。
【0089】
本発明の好適な第3の実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路300は第1データラッチ部320、第2データラッチ部330、デコーディング部340、出力バッファ部350、出力スイッチ部360及び出力制御部395を備えることを特徴とする。
【0090】
第1データラッチ部320はメインクロック信号MCLKに応答してカラーデータDATAを受信して保存する。第2データラッチ部330は第1データラッチ部320から出力されるカラーデータDATAを受信して保存した後所定の第1信号CTRLS1に応答して保存されたカラーデータDATAを出力する。デコーディング部340は所定の電圧制御信号VGMAに応答して第2データラッチ部330から出力されるカラーデータDATAがそれぞれ一定した電圧を表示するようにする。出力バッファ部350はデコーディング部340から出力されるカラーデータDATAを受信しバッファリングしてカラーデータAMPOUTとして出力する。出力スイッチ部360は所定の第2信号CTRLS2に応答して出力バッファ部350から出力されるカラーデータAMPOUTをパネル370にカラーデータYDATAとして印加したり遮断したりする。
【0091】
出力制御部395はメインクロック信号MCLK、パネル370に出力されるカラーデータYDATAの電圧の極性を制御する極性反転信号POL及び第1クロック信号CLK1に応答して第1信号CTRLS1及び第2信号CTRLS2を発生する。
【0092】
出力制御部395はメインクロック信号MCLKに応答して極性反転信号POLを受信し所定時間遅らせて出力する遅延部510、第1クロック信号CLK1に応答して極性反転信号POLを受信し、極性反転信号POLの位相が反転される時毎に活性化され、極性反転信号POLの位相が変わらない場合第1クロック信号CLK1を第1信号CTRLS1として発生する第1信号発生部520及び極性反転信号POL、遅延部510の出力信号及び所定の遅延第1クロック信号CLK1_Dを受信して、極性反転信号POLの立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され第1クロック信号CLK1の立ち上がりエッジに応答して活性化され、極性反転信号POLの位相が変わらない場合は現在の状態を維持する第2信号CTRLS2を発生する第2信号発生部530を備える。
【0093】
第2信号発生部530はメインクロック信号MCLKに応答して第1クロック信号CLK1を受信し所定時間遅らせて遅延第1クロック信号CLK1を発生する遅延クロック部536をさらに備える。遅延部510は複数個のフリップフロップ511、512、513、514を備える。第1信号発生部520は第1クロック信号CLK1に応答して極性反転信号POLを受信し遅らせて出力する第1及び第2フリップフロップ521、522、第1フリップフロップ521の出力及び第2フリップフロップ522の出力信号を受信して排他的論理和演算する第2排他的論理和手段523、第2排他的論理和手段523の出力を反転して出力する第2インバータ524、第2インバータ524の出力及び第1クロック信号CLK1を論理積演算する論理積手段525、遅延部510のフリップフロップのうち一番目のフリップフロップ511の反転出力信号を反転した信号及び三番目のフリップフロップ513の出力信号を排他的論理和演算する第3排他的論理和手段527、及び第3排他的論理和手段527及び論理積手段525の出力を論理和演算して第1信号CTRLS1として出力する論理和手段528を備える。
【0094】
第2信号発生部530は極性反転信号POL及び遅延部510の出力信号を受信して排他的論理和演算する第1排他的論理和手段531、第1排他的論理和手段531の出力及び遅延第1クロック信号CLK1_Dを受信して出力するSRラッチ532、SRラッチ532の出力を反転して第2信号CTRLS2として発生する第1インバータ535を備える。
【0095】
当業者であれば、本発明の好適な第3の実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路の動作は第1実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路300の動作から理解できよう。従って、この動作に対する詳細な説明は省略される。
【0096】
図6は本発明の好適な第1の実施形態によるパネルに印加されるカラーデータのスルーレートを調節する方法を示すフローチャートである。
【0097】
図7は図6の第610段階を説明するフローチャートである。
【0098】
図8は図7の第720段階を説明するフローチャートである。
【0099】
図9は図6の第620段階を説明するフローチャートである。
【0100】
図10は図9の第930段階を説明するフローチャートである。
【0101】
図6〜図10を参照すれば、本発明の好適な第1の実施形態による薄膜トランジスタ型液晶表示装置のソースドライバ回路においてパネルに印加されるカラーデータのスルーレートを調節する方法600は、メインクロック信号に応答してカラーデータを受信して保存し、所定の第1信号に応答して保存されたカラーデータを出力する段階(第610段階)、及びこの出力されるカラーデータを受信し所定の第2信号に応答してカラーデータをパネルに印加する段階(第620段階)と、を含むことを特徴とする。
【0102】
さらに詳述すると、メインクロック信号に応答してカラーデータを受信して保存する段階(第710段階)、メインクロック信号、パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して第1信号を発生する段階(第720段階)、及び第1信号に応答してカラーデータを出力する段階(第730段階)を含むことを特徴とする。第720段階は第1クロック信号に応答して極性反転信号を受信し、極性反転信号を相異なる時間の間遅らせた二つの信号を排他的論理和演算する段階(第810段階)、第810段階の出力を反転して出力する段階(第820段階)、第820段階の出力及び第1クロック信号を論理積演算する段階(第830段階)、メインクロック信号に応答して極性反転信号を受信し、極性反転信号を相異なる時間の間遅らせた二つの信号を排他的に論理和演算する段階(第840段階)、第830段階と第840段階の出力を論理和演算して第1信号を発生する段階(第850段階)を含むことを特徴とする。
【0103】
第620段階はこの出力されるカラーデータを受信しカラーデータがそれぞれ一定した電圧を表示するようデコーディングする段階(第910段階)、デコーディングされたカラーデータを受信しバッファリングして出力する段階(第920段階)、メインクロック信号、パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して第2信号を発生する段階(第930段階)、及び第2信号に応答してカラーデータをパネルに印加する段階(第940段階)を含むことを特徴とする。
【0104】
第930段階はメインクロック信号に応答して極性反転信号を受信し、極性反転信号及び極性反転信号を遅らせた信号を受信して排他的論理和演算する段階(第1010段階)、該第1010段階の出力及び第1クロック信号を遅らせた遅延第1クロック信号を受信しラッチする段階(第1020段階)、及び第1020段階の出力を反転して第2信号を発生する段階(第1030段階)を含むことを特徴とする。
【0105】
以下、図6ないし図10を参照してパネルに印加されるカラーデータのスルーレートを調節する方法を詳述する。
【0106】
パネルに印加されるカラーデータのスルーレートを調節する方法(600)は薄膜トランジスタ型液晶表示装置のソースドライバ回路に係る。このようなソースドライバ回路は図3において既に説明されている。
【0107】
薄膜トランジスタ型液晶表示装置のソースドライバ回路はメインクロック信号に応答してカラーデータを受信して保存し、所定の第1信号に応答して保存されたカラーデータを出力する(第610段階)。
【0108】
さらに詳述すると、ソースドライバ回路はメインクロック信号に応答してカラーデータを受信して保存する(第710段階)。メインクロック信号はソースドライバ回路内部のシフトレジスタに入力され、シフトレジスタは入力されたメインクロック信号をシフトさせ出力する。カラーデータはシフトレジスタから出力されたメインクロック信号に同期されソースドライバ回路に入力され保存される。
【0109】
ソースドライバ回路はメインクロック信号、パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して第1信号を発生する(第720段階)。具体的に、第1信号は極性反転信号の位相が反転される毎に極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化され、極性反転信号の位相が変わらない場合は第1クロック信号が第1信号として発生される。
【0110】
ソースドライバ回路は第1信号に応じてカラーデータをパネルに出力する直前まで移動させ、後述する第2信号に応じてカラーデータをパネルに出力する。
【0111】
このような第1信号は次のような方法によって発生される。すなわち、ソースドライバ回路は第1クロック信号に応答して極性反転信号を受信し、極性反転信号を相異なる時間の間遅らせた二つの信号を排他的論理和演算する(第810段階)。第810段階の出力を反転して出力する(第820段階)。第820段階の出力及び第1クロック信号を論理積演算する(第830段階)。
【0112】
メインクロック信号に応答して極性反転信号を受信し、極性反転信号を相異なる時間の間遅らせた二つの信号を排他的に論理和演算する(第840段階)。第1信号は第830段階と第840段階の出力を論理和演算して発生される(第850段階)。
【0113】
ソースドライバ回路は前述した過程を経て発生された第1信号に応答してカラーデータを出力する(第730段階)。従来は第1クロック信号に応答してカラーデータがパネルに印加されることによってパネルに印加されるカラーデータのスルーレートにはカラーデータがソースドライバ回路に入力された後再びソースドライバ回路から出力されるまでの時間が全て含まれる。しかし、本発明の好適な実施形態に係る方法(600)によれば、第1クロック信号より先に第1信号を発生させカラーデータをソースドライバ回路からパネルに出力される直前の状態にし、後述する第2信号に応答してカラーデータをパネルに印加する。第2信号は従来のソースドライバ回路からパネルにカラーデータを印加する際発生する第1クロック信号と同一なタイミングに発生する。従って、カラーデータが従来のソースドライバ回路と同一なタイミングでパネルに出力されながらも、パネルに出力されるカラーデータのスルーレート(カラーデータの出力が所望の値になるまでの時間に対応する)は極めて減少する。
【0114】
ソースドライバ回路はこの出力されるカラーデータを受信し、所定の第2信号に応答してカラーデータをパネルに印加する(第620段階)。
【0115】
さらに具体的に説明すれば、ソースドライバ回路はこの出力されるカラーデータを受信しカラーデータがそれぞれ一定した電圧を表示するようデコーディングし、デコーディングされたカラーデータを受信しバッファリングして出力する(第910段階、第920段階)。
【0116】
ソースドライバ回路はメインクロック信号、パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して第2信号を発生する(第930段階)。第2信号は極性反転信号の位相が反転される毎に極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され第1クロック信号の立ち上がりエッジに応答して活性化され、極性反転信号の位相が変わらない場合は現在の状態を維持する。
【0117】
このような第2信号は次のような方法によって発生される。すなわち、ソースドライバ回路はメインクロック信号に応答して極性反転信号を受信し、極性反転信号及び極性反転信号を遅らせた信号を受信して排他的論理和演算する(第1010段階)。第1010段階の出力及び第1クロック信号を遅らせた遅延第1クロック信号を受信しラッチする(第1020段階)。第2信号は第1020段階の出力を反転して発生される(第1030段階)。
【0118】
ソースドライバ回路は前述した過程を経て発生された第2信号に応答してソースドライバ回路から出力される直前の状態になっているカラーデータをパネルに印加する(第940段階)。従って、カラーデータのスルーレートは減少する。
【0119】
第1信号と第2信号は活性化される区間が重複しない。従って、第1信号が活性化されソースドライバ回路に印加されたカラーデータがパネルに出力される直前まで転送された後第1信号が非活性化されれば、第2信号が活性化されカラーデータをパネルに印加する。
【0120】
そして、第2信号は非活性化されれば、再び第1信号が活性化されカラーデータをパネルに出力される直前まで転送する。従って、従来のソースドライバ回路で第1クロック信号が発生する時間と同一な時間にパネルにカラーデータが印加されるが、パネルに印加されるカラーデータのスルーレートは従来のソースドライバ回路より減少されうる。
【0121】
以上のように図面と明細書において最適の実施形態が開示された。ここで特定の用語が使用されたが、これは単に本発明を説明するための目的から使用されるものであり、意味の限定や特許請求の範囲に記載された本発明の範囲を制限するために使用されたものではない。従って、当業者であれば、これより多様な変形及び均等な他の実施形態が可能である点を理解できよう。従って、本発明の真の技術的保護範囲は特許請求の範囲の技術的思想によって定められるべきである。
【0122】
【発明の効果】
前述した通り本発明に係るソースドライバ回路及び方法は、半導体チップの外部から別の信号を作らず既存の信号を用いてパネルに印加されるカラーデータのスルーレート(カラーデータの出力が所望の値になるまでの時間に対応する)を減らせるという長所がある。また本発明に係るソースドライバ回路はソースドライバの回路内部のシフトレジスタと出力バッファ部が同時にスイッチングされながら発生されるスイッチング電流を分散させることによって消費電流の節減が可能であり、スルーレートを減らすために出力バッファ部に使われるドライビングトランジスタを小さくすることもできるため、チップ面積及び消費電流の節減が可能であるという長所がある。
【図面の簡単な説明】
【図1】従来の薄膜トランジスタ型液晶表示装置のソースドライバ回路を示すブロック図である。
【図2】図1のソースドライバ回路の動作を示すタイミング図である。
【図3】本発明の好適な第1の実施形態に係る薄膜トランジスタ型液晶表示装置のソースドライバ回路を示す図である。
【図4】図3のソースドライバ回路の動作を示すタイミング図である。
【図5】図3の出力制御部を示す回路図である。
【図6】本発明の好適な第1の実施形態によるパネルに印加されるカラーデータのスルーレートを調節する方法を示すフローチャートである。
【図7】図6の第610段階を説明するフローチャートである。
【図8】図7の第720段階を説明するフローチャートである。
【図9】図6の第620段階を説明するフローチャートである。
【図10】図9の第930段階を説明するフローチャートである。

Claims (24)

  1. 薄膜トランジスタ型液晶表示装置のソースドライバ回路において、
    メインクロック信号に応答してカラーデータを受信して保存し、所定の第1信号に応答して保存された前記カラーデータを出力するデータラッチ部と、
    前記データラッチ部から出力される前記カラーデータを受信し所定の第2信号に応答して前記カラーデータをパネルに印加するスイッチバッファ部と、
    前記メインクロック信号、前記パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号、及び第1クロック信号に応答して前記第1信号及び前記第2信号を発生する出力制御部と、
    を備えることを特徴とする薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  2. 前記第1信号は、
    前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化され、
    前記極性反転信号の位相が変わらない場合は、前記第1クロック信号が前記第1信号として発生されることを特徴とする請求項1に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  3. 前記第2信号は、前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され前記第1クロック信号の立ち上がりエッジに応答して活性化され、
    前記極性反転信号の位相が変わらない場合は、現在の状態を維持することを特徴とする請求項1に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  4. 前記出力制御部は、
    前記メインクロック信号に応答して前記極性反転信号を受信し所定時間遅らせて出力する遅延部と、
    第1クロック信号に応答して前記極性反転信号を受信し、前記極性反転信号の位相が反転される度に活性化され、前記極性反転信号の位相が変わらない場合は、前記第1クロック信号を前記第1信号として発生する第1信号発生部と、
    前記極性反転信号、前記遅延部の出力信号、及び所定の遅延第1クロック信号を受信して、前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され前記第1クロック信号の立ち上がりエッジに応答して活性化され、前記極性反転信号の位相が変わらない場合は、現在の状態を維持する前記第2信号を発生する第2信号発生部と、
    を備えることを特徴とする請求項1に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  5. 前記第2信号発生部は、
    前記メインクロック信号に応答して前記第1クロック信号を受信し所定時間遅らせて前記遅延第1クロック信号を発生する遅延クロック部をさらに備えることを特徴とする請求項4に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  6. 前記遅延部は、
    複数個のフリップフロップを備えることを特徴とする請求項4に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  7. 前記第1信号発生部は、
    第1クロック信号に応答して前記極性反転信号を受信し遅らせて出力する第1及び第2フリップフロップと、
    前記第1フリップフロップの出力及び前記第2フリップフロップの出力信号を受信して排他的論理和演算する第2排他的論理和手段と、
    前記第2排他的論理和手段の出力を反転して出力する第2インバータと、
    前記第2インバータの出力及び前記第1クロック信号を論理積演算する論理積手段と、
    前記遅延部のフリップフロップのうち一番目のフリップフロップの反転出力信号を反転した信号及び三番目のフリップフロップの出力信号を排他的論理和演算する第3排他的論理和手段と、
    前記第3排他的論理和手段及び前記論理積手段の出力を論理和演算して前記第1信号として出力する論理和手段と、を備えることを特徴とする請求項4に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  8. 前記第2信号発生部は、
    前記極性反転信号及び前記遅延部の出力信号を受信して排他的論理和演算する第1排他的論理和手段と、
    前記第1排他的論理和手段の出力及び前記遅延第1クロック信号を受信して出力するSRラッチと、
    前記SRラッチの出力を反転して前記第2信号として発生する第1インバータと、
    を備えることを特徴とする請求項4に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  9. 薄膜トランジスタ型液晶表示装置のソースドライバ回路においてパネルに印加されるカラーデータのスルーレートを調節する方法において、
    (a)メインクロック信号に応答してカラーデータを受信して保存し、所定の第1信号に応答して保存された前記カラーデータを出力する段階と、
    (b)前記出力されるカラーデータを受信し所定の第2信号に応答して前記カラーデータをパネルに印加する段階と、
    を含むことを特徴とするパネルに印加されるカラーデータのスルーレートを調節する方法。
  10. 前記(a)段階は、
    (a1)前記メインクロック信号に応答して前記カラーデータを受信して保存する段階と、
    (a2)前記メインクロック信号、前記パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号、及び第1クロック信号に応答して前記第1信号を発生する段階と、
    (a3)前記第1信号に応答して前記カラーデータを出力する段階と、
    を含むことを特徴とする請求項9に記載のパネルに印加されるカラーデータのスルーレートを調節する方法。
  11. 前記(a2)段階は、
    (a21) 前記第1クロック信号に応答して前記極性反転信号を受信し、前記極性反転信号を相異なる時間の間遅らせた二つの信号を排他的論理和演算する段階と、
    (a22)前記(a21)段階の出力を反転して出力する段階と、
    (a23)前記(a22)段階の出力及び前記第1クロック信号を論理積演算する段階と、
    (a24)メインクロック信号に応答して前記極性反転信号を受信し、前記極性反転信号を前記相異なる時間の間遅らせた前記二つの信号を排他的に論理和演算する段階と、
    (a25)前記(a23)段階と前記(a24)段階の出力を論理和演算して前記第1信号を発生する段階と、
    を含むことを特徴とする請求項10に記載のパネルに印加されるカラーデータのスルーレートを調節する方法。
  12. 前記(b)段階は、
    (b1)前記出力されるカラーデータを受信し前記カラーデータがそれぞれ一定した電圧を表示するようデコーディングする段階と、
    (b2)前記デコーディングされたカラーデータを受信しバッファリングして出力する段階と、
    (b3)前記メインクロック信号、前記パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号及び第1クロック信号に応答して前記第2信号を発生する段階と、
    (b4)前記第2信号に応答して前記カラーデータを前記パネルに印加する段階と、
    を含むことを特徴とする請求項9に記載のパネルに印加されるカラーデータのスルーレートを調節する方法。
  13. 前記(b3)段階は、
    (b31)メインクロック信号に応答して前記極性反転信号を受信し、前記極性反転信号及び前記極性反転信号を遅らせた信号を受信して排他的論理和演算する段階と、
    (b32)前記(b31)段階の出力及び前記第1クロック信号を遅らせた遅延第1クロック信号を受信しラッチする段階と、
    (b33)前記(b32)段階の出力を反転して前記第2信号を発生する段階と、
    を含むことを特徴とする請求項12に記載のパネルに印加されるカラーデータのスルーレートを調節する方法。
  14. 前記第1信号は、
    前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化され、
    前記極性反転信号の位相が変わらない場合は、前記第1クロック信号が前記第1信号として発生されることを特徴とする請求項9に記載のパネルに印加されるカラーデータのスルーレートを調節する方法。
  15. 前記第2信号は、
    前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され、前記第1クロック信号の立ち上がりエッジに応答して活性化され、
    前記極性反転信号の位相が変わらない場合は、現在の状態を維持することを特徴とする請求項9に記載のパネルに印加される カラーデータのスルーレートを調節する方法。
  16. 薄膜トランジスタ型液晶表示装置のソースドライバ回路において、
    メインクロック信号に応答してカラーデータを受信して保存し、所定の第1信号に応答して保存された前記カラーデータを出力するデータラッチ部と、
    前記データラッチ部から出力される前記カラーデータを受信し所定の第2信号に応答して前記カラーデータをパネルに印加するスイッチバッファ部と、
    を備えることを特徴とする薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  17. 前記第1信号は、
    前記メインクロック信号、前記パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号、及び第1クロック信号に応答して発生され、
    前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して所定時間の間活性化され、
    前記極性反転信号の位相が変わらない場合は、前記第1クロック信号が前記第1信号として発生されることを特徴とする請求項16に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  18. 前記第2信号は、
    前記メインクロック信号、前記パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号、及び第1クロック信号に応答して発生され、
    前記極性反転信号の位相が反転される度に前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され前記第1クロック信号の立ち上がりエッジに応答して活性化され、
    前記極性反転信号の位相が変わらない場合は、現在の状態を維持することを特徴とする請求項16に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  19. 薄膜トランジスタ型液晶表示装置のソースドライバにおいて、
    メインクロック信号に応答してカラーデータを受信して保存する第1データラッチ部と、
    前記第1データラッチ部から出力される前記カラーデータを受信して保存した後所定の第1信号に応答して保存された前記カラーデータを出力する第2データラッチ部と、
    所定の電圧制御信号に応答して前記第2データラッチ部から出力される前記カラーデータがそれぞれ一定電圧を表示するようにするデコーディング部と、
    前記デコーディング部から出力される前記カラーデータを受信しバッファリングして出力する出力バッファ部と、
    所定の第2信号に応答して前記出力バッファ部から出力される前記カラーデータをパネルに印加したり遮断したりする出力スイッチ部と、
    前記メインクロック信号、前記パネルに出力されるカラーデータの電圧の極性を制御する極性反転信号、及び第1クロック信号に応答して前記第1信号及び前記第2信号を発生する出力制御部と、
    を備えることを特徴とする薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  20. 前記出力制御部は、
    前記メインクロック信号に応答して前記極性反転信号を受信し所定時間遅らせて出力する遅延部と、
    第1クロック信号に応答して前記極性反転信号を受信し、前記極性反転信号の位相が反転される毎に活性化され、前記極性反転信号の位相が変わらない場合前記第1クロック信号を前記第1信号として発生する第1信号発生部と、
    前記極性反転信号、前記遅延部の出力信号、及び所定の遅延第1クロック信号を受信して、前記極性反転信号の立ち上がりエッジまたは立ち下がりエッジに応答して非活性化され前記第1クロック信号の立ち上がりエッジに応答して活性化され、前記極性反転信号の位相が変わらない場合は、現在の状態を維持する前記第2信号を発生する第2信号発生部と、
    を備えることを特徴とする請求項19に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  21. 前記第2信号発生部は、
    前記メインクロック信号に応答して前記第1クロック信号を受信し所定時間遅らせて前記遅延第1クロック信号を発生する遅延クロック部をさらに備えることを特徴とする請求項20に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  22. 前記遅延部は、
    複数個のフリップフロップを備えることを特徴とする請求項19に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  23. 前記第1信号発生部は、
    第1クロック信号に応答して前記極性反転信号を受信し遅らせて出力する第1及び第2フリップフロップと、
    前記第1フリップフロップの出力及び前記第2フリップフロップの出力信号を受信して排他的論理和演算する第2排他的論理和手段と、
    前記第2排他的論理和手段の出力を反転して出力する第2インバータと、
    前記第2インバータの出力及び前記第1クロック信号を論理積演算する論理積手段と、
    前記遅延部のフリップフロップのうち一番目のフリップフロップの反転出力信号を反転した信号及び三番目のフリップフロップの出力信号を排他的論理和演算する第3排他的論理和手段と、
    前記第3排他的論理和手段及び前記論理積手段の出力を論理和演算して前記第1信号として出力する論理和手段と、を備えることを特徴とする請求項19に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
  24. 前記第2信号発生部は、
    前記極性反転信号及び前記遅延部の出力信号を受信して排他的論理和演算する第1排他的論理和手段と、
    前記排他的論理和手段の出力及び前記遅延第1クロック信号を受信して出力するSRラッチと、
    前記SRラッチの出力を反転して前記第2信号として発生する第1インバータと、
    を備えることを特徴とする請求項19に記載の薄膜トランジスタ型液晶表示装置のソースドライバ回路。
JP2003035189A 2002-02-23 2003-02-13 薄膜トランジスタ型液晶表示装置のソースドライバ回路及び方法 Expired - Fee Related JP4363619B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0009732A KR100438785B1 (ko) 2002-02-23 2002-02-23 슬루 레이트 (slew rate)를 감소시키는 박막트랜지스터형 액정 표시 장치의 소스 드라이버 회로 및 방법

Publications (2)

Publication Number Publication Date
JP2004004556A true JP2004004556A (ja) 2004-01-08
JP4363619B2 JP4363619B2 (ja) 2009-11-11

Family

ID=27751923

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003035189A Expired - Fee Related JP4363619B2 (ja) 2002-02-23 2003-02-13 薄膜トランジスタ型液晶表示装置のソースドライバ回路及び方法

Country Status (4)

Country Link
US (1) US6970153B2 (ja)
JP (1) JP4363619B2 (ja)
KR (1) KR100438785B1 (ja)
TW (1) TWI225633B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012008519A (ja) * 2010-05-21 2012-01-12 Optrex Corp 液晶表示パネルの駆動装置

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3958271B2 (ja) * 2003-09-19 2007-08-15 シャープ株式会社 レベルシフタ及びそれを用いた表示装置
KR100555528B1 (ko) 2003-11-13 2006-03-03 삼성전자주식회사 Asg 박막 액정 표시 장치 패널의 게이트 라인을구동하는 클럭 신호 및 반전 클럭 신호 전압 레벨을제어하는 레벨 쉬프터 회로 및 전압 레벨 제어 방법
US8179345B2 (en) * 2003-12-17 2012-05-15 Samsung Electronics Co., Ltd. Shared buffer display panel drive methods and systems
US8144100B2 (en) 2003-12-17 2012-03-27 Samsung Electronics Co., Ltd. Shared buffer display panel drive methods and systems
KR20050071957A (ko) * 2004-01-05 2005-07-08 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
KR100688498B1 (ko) * 2004-07-01 2007-03-02 삼성전자주식회사 게이트 드라이버가 내장된 액정 패널 및 이의 구동 방법
KR20060003968A (ko) * 2004-07-05 2006-01-12 삼성전자주식회사 어레이 기판과 이를 갖는 표시 장치와, 이의 구동장치 및방법
KR100746200B1 (ko) * 2005-10-21 2007-08-06 삼성전자주식회사 소스 드라이버, 소스 드라이버 모듈, 및 디스플레이 장치
KR100791840B1 (ko) 2006-02-03 2008-01-07 삼성전자주식회사 소스 드라이버 및 이를 구비하는 디스플레이 장치
TWI664619B (zh) * 2009-01-16 2019-07-01 日商半導體能源研究所股份有限公司 液晶顯示裝置及其電子裝置
TW201040908A (en) * 2009-05-07 2010-11-16 Sitronix Technology Corp Source driver system having an integrated data bus for displays
TW201044347A (en) * 2009-06-08 2010-12-16 Sitronix Technology Corp Integrated and simplified source driver system for displays
KR101082202B1 (ko) 2009-08-27 2011-11-09 삼성모바일디스플레이주식회사 데이터 구동회로 및 이를 구비한 유기전계 발광 표시장치
TWI522982B (zh) * 2010-12-31 2016-02-21 友達光電股份有限公司 源極驅動器
KR101905779B1 (ko) 2011-10-24 2018-10-10 삼성디스플레이 주식회사 표시 장치
TWI578302B (zh) * 2015-10-26 2017-04-11 友達光電股份有限公司 顯示裝置及其畫素驅動方法
KR102450738B1 (ko) 2017-11-20 2022-10-05 삼성전자주식회사 소스 구동 회로 및 이를 포함하는 디스플레이 장치
CN108335683B (zh) * 2018-03-14 2020-12-25 北京集创北方科技股份有限公司 源极驱动器、液晶显示装置及驱动方法
CN110070827B (zh) * 2019-05-22 2023-05-23 富满微电子集团股份有限公司 Led显示屏驱动芯片、锁存信号生成方法及系统

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4872002A (en) * 1988-02-01 1989-10-03 General Electric Company Integrated matrix display circuitry
JP3056085B2 (ja) * 1996-08-20 2000-06-26 日本電気株式会社 マトリクス型液晶表示装置の駆動回路
KR100304502B1 (ko) * 1998-03-27 2001-11-30 김영환 액정표시장치 소스구동회로
KR100265767B1 (ko) * 1998-04-20 2000-09-15 윤종용 저전력 구동회로 및 구동방법
JP3478989B2 (ja) * 1999-04-05 2003-12-15 Necエレクトロニクス株式会社 出力回路
JP2002196732A (ja) * 2000-04-27 2002-07-12 Toshiba Corp 表示装置、画像制御半導体装置、および表示装置の駆動方法
JP4553281B2 (ja) * 2000-05-31 2010-09-29 ルネサスエレクトロニクス株式会社 液晶表示装置の駆動方法および駆動装置
KR100666320B1 (ko) * 2000-07-18 2007-01-09 삼성전자주식회사 시프트 레지스터 및 그를 채용한 액정표시장치의 구동 회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012008519A (ja) * 2010-05-21 2012-01-12 Optrex Corp 液晶表示パネルの駆動装置

Also Published As

Publication number Publication date
TW200303515A (en) 2003-09-01
KR100438785B1 (ko) 2004-07-05
US20030160752A1 (en) 2003-08-28
TWI225633B (en) 2004-12-21
JP4363619B2 (ja) 2009-11-11
KR20030070265A (ko) 2003-08-30
US6970153B2 (en) 2005-11-29

Similar Documents

Publication Publication Date Title
JP4363619B2 (ja) 薄膜トランジスタ型液晶表示装置のソースドライバ回路及び方法
US6191768B1 (en) Matrix display apparatus, matrix display control apparatus, and matrix display drive apparatus
JP3129271B2 (ja) ゲートドライバ回路及びその駆動方法、並びにアクティブマトリクス型液晶表示装置
KR101534203B1 (ko) 데이터 구동 장치 및 이를 이용한 표시 장치
JP2009288461A (ja) 表示装置、表示パネルドライバ、表示パネルの駆動方法、及び表示パネルドライバへの画像データ供給方法
US20080062113A1 (en) Shift resister, data driver having the same, and liquid crystal display device
JP2002244629A (ja) 液晶表示装置のパネル駆動装置及びパネル駆動システム
JP3779687B2 (ja) 表示装置駆動回路
JP2002041006A (ja) シフトレジスタを有する液晶表示装置の駆動回路
JP4562968B2 (ja) 液晶表示装置の駆動方法及び装置
JP4223712B2 (ja) 薄膜トランジスタ型液晶表示装置ドライバー
JP2003084721A (ja) 表示装置用駆動回路装置とそれを利用した表示装置
JP2008268672A (ja) 表示装置
JP3755360B2 (ja) 電気光学装置の駆動回路及びこれを用いた電気光学装置、電子機器、及び電気光学装置の制御信号の位相調整装置、並びに制御信号の位相調整方法
JP2004287164A (ja) データドライバ及び電気光学装置
KR100429880B1 (ko) Lcd 프레임 비율 제어 회로 및 방법과 lcd 시스템
JP2001356737A (ja) 表示装置とその制御方法
KR101418015B1 (ko) 스큐 조정 회로 및 방법
JP2004287163A (ja) 表示システム、データドライバ及び表示駆動方法
JP3566620B2 (ja) 液晶表示駆動回路
JP3242265B2 (ja) 液晶駆動装置
JP7366522B2 (ja) 液晶制御回路、電子時計、および液晶制御方法
JP2002072973A (ja) クロック信号生成回路及び表示装置
JP2001042835A (ja) 液晶表示装置
JP2003347919A (ja) カスケード接続回路およびその回路を備えた電子装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060106

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20080207

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20080221

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090108

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090120

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090420

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090804

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090817

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120828

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees