JP2002258797A - プラズマディスプレイパネルの駆動方法 - Google Patents

プラズマディスプレイパネルの駆動方法

Info

Publication number
JP2002258797A
JP2002258797A JP2002007185A JP2002007185A JP2002258797A JP 2002258797 A JP2002258797 A JP 2002258797A JP 2002007185 A JP2002007185 A JP 2002007185A JP 2002007185 A JP2002007185 A JP 2002007185A JP 2002258797 A JP2002258797 A JP 2002258797A
Authority
JP
Japan
Prior art keywords
address
scan
electrodes
subfield
order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002007185A
Other languages
English (en)
Inventor
Hun Gun Park
パク,フン・ガン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Publication of JP2002258797A publication Critical patent/JP2002258797A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

(57)【要約】 【課題】 表示画面の外部に蓄積または消失される荷電
粒子によって発生する異常放電または絶縁破壊を防止す
るためのプラズマディスプレイパネルの駆動方法を提供
する。 【解決手段】 サブフイールドは、N本のスキャン電極
に逐次スキャンパルスを印加すると共に、入力される映
像データー信号パルスを複数のアドレス電極に印加し、
表示しようとするセルを指定するアドレス期間と、前記
指定された各セルに該当サブフィールドの輝度ウェイト
によって維持放電パルスを印加する維持放電期問とを含
む。その複数のサブフィールドは、N本のスキャン電極
に昇順にスキャンパルスを印加するアドレス期間を有す
るサブフィールドと、降順にスキャンパルスを印加する
アドレス期間を有するサブフィールドとを含む。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はプラズマディスプレ
イパネルの駆動方法に係り、さらに詳しくは表示画面の
外に蓄積される剰余荷電粒子による異常放電及び絶縁破
壊を防止するするようにしたプラズマディスプレイパネ
ルの駆動方法に関する。
【0002】
【従来の技術】図1は一般的な交流型面放電プラズマデ
ィスプレイパネルの概略的な構成を示す図であり、背面
ガラス基板1、前面ガラス基板上に形成されたアドレス
電極3、前面ガラス基板に対向する前面ガラス基板2、
前面ガラス基板上に互いに平行に配置されるX電極7及
びY電極8、X電極7及びY電極8を覆う誘電体層6、
誘電体層6上のMgO保護層、及び前記前面ガラス基板
2と背面ガラス基板1との間に配置され、放電空間を区
画する隔壁4を備えている。
【0003】図2は図1のプラズマディスプレイパネル
の各駆動電極の配置を示す図であり、互いに平行に配列
された複数のアドレス電極(A1,A2,A3,…,A
m−1,Am)及び、複数のアドレス電極にほぼ垂直に
交差するように配列された複数のX電極とY電極(Y
1,Y2,Y3,…,Yn−1,Yn)から構成されて
いる。X電極とY複数は対とされて一つのセル毎に配置
される。X電極、Y電極の電極対とアドレス電極の交差
点に放電セルが形成され、Y電極はスキャン電極であ
り、X電極は共通に接続された共通電極である。図3は
図1及び図2のプラズマディスプレイパネルの駆動のた
めのアドレスとサステインの分離駆動方法を示す図であ
り、映像信号1フィールドを8個のサブフィールドに分
離している。各サブフィールドは全面書き込み期間、ア
ドレス期間及びサステイン期間で構成される。全面書き
込み期間は図2の全ての放電セルを放電させて複数の各
放電セルを初期化する期間で、アドレス期間は入力され
る映像信号によって表示しようとする各放電セルを指定
する期間で、サステイン期間はアドレス期間で指定され
た各放電セルの維持放電をする期間である。各サブフィ
ールドのサステイン期間は表示期間として輝度ウェイト
が割り当てられており、これら各サブフィールドを組み
合せて階調を表現するようになっていること周知の通り
である。
【0004】一般に、図2のプラズマディスプレイパネ
ルのスキャンライン(Y1,Y2,Y3,…,Yn−
1,Yn)はVGAの場合には480ラインで構成さ
れ、アドレス動作は各ラインに対する順次方式でスキャ
ンすると共に、複数のアドレス電極を介してデーター信
号を印加することでなされる。図3に示すように、1映
像フィールドを8個のサブフィールドに区分し、各サブ
フィールド毎に全てのスキャンラインに対するアドレス
期間を有するアドレスサステイン分離駆動方式(AD
S)においては、1スキャンラインに対するスキャン期
問は2.5is程度であり、1映像フィールドを全てス
キャンする期間は2.5(is)×480(ライン)×
8(サブフィールド数)=9.6ms程度を必要とす
る。1映像フィールドを約16.7msとするとき、ス
キャンするのにかかる期間が9.6msであり、残余ほ
ぼ全ての時間、即ち7.1msが階調表示に用いられ
る。しかし、疑似輪郭をなくすためにまたは階調の表現
数を増やすためにサブフイールド数を10個に増やす
と、スキャン時間は2.5(is)×480(ライン)
X10(サブフィールド数)=12msになり、階調表
示に用いられる時間は僅か4.7ms程度しか残らない
ので、非常に高い周波数で表示しなければならないとい
う負担が発生する。さらに、HDTVに用いるために4
80ラインより多くの760ライン以上のスキャンライ
ンを用いると、スキャン時間が2.5(is)×760
(ライン)×8(サブフィールド数)=15.2msと
なり、1映像時間の大部分はスキャン時間として使われ
るという問題点があった。
【0005】このような問題点を解決するための方法と
して、図4に示すようにアドレス電極を2分割して上下
分離駆動する方法が用いられている。この方法はより多
くの駆動ICを必要とするという短所にもかかわらず、
スキャン時間を1/2に減らすことにより、より多くの
サブフィールド数を適用することができ、760ライン
以上のHDTVに用いることができるという長所があ
る。
【0006】図5は従来のプラズマディスプレイパネル
の駆動方法におけるスキャン順序を示す図であり、各サ
ブフイールド毎に1,2,…,480ラインのスキャン
電極(Y電極)順にスキャンパルスを印加すると共に、
アドレス電極に入力映像データーパルスを印加するスキ
ャン動作を行う。この際、スキャン動作を継続的に繰り
返して行うと、最後のラインとしての第480番目ライ
ンのスキャン電極と隣接する表示画面の外側に剰余荷電
粒子が蓄積または消失され、電位が上昇または下降し、
このため第480番目ラインのスキャン電極付近の各セ
ルの異常放電が発生し、画質を低下させるか絶縁破壊を
引き起こすので、信頼性において大いなる問題が発生す
る。
【0007】同様に、図6は従来のアドレス電極の2分
割プラズマディスプレイパネルの駆動方法におけるスキ
ャン順序を示す図であり、例えば1〜240ラインの順
と241〜480ラインの順にアドレスする際、上部ア
ドレス電極と下部アドレス電極との境界部である中央部
及び第480番目ライン表示画面の外側に電荷が異常に
蓄積され、電位が上昇し、このため中央部と480ライ
ン付近の各セルに異常放電が発生し、画質を低下させる
か絶縁破壊を引き起こすので、信頼性において大いなる
問題が発生する。
【0008】
【発明が解決しようとする課題】本発明はかかる従来の
問題を解決するためのもので、その目的は表示画面の外
部に蓄積または消失される荷電粒子によって発生する異
常放電または絶縁破壊を防止するプラズマディスプレイ
パネルの駆動方法を提供することにある。
【0009】本発明の別の目的はアドレス電極分割駆動
方式のプラズマディスプレイパネルの分割中央部で発生
する異常放電または絶縁破壊を防止することにある。
【0010】
【課題を解決するための手段】上記目的を達成するため
の本発明の第1技術的解決手段は、一定間隔をおいて配
置された一対の基板、その一方の基板に形成された複数
のアドレス電極、及び他方の基板に前記アドレス電極と
交差するように形成されたN本のスキャン電極を含むプ
ラズマディスプレイパネルの駆動方法において、入力さ
れる映像信号の1フィールドを夫々輝度ウェイトを有す
る複数のサブフィールドに分割し、前記夫々のサブフィ
ールドは、前記N本のスキャン電極に逐次スキャンパル
スを印加すると共に、入力される映像データー信号パル
スを複数のアドレス電極に印加し、表示しようとするセ
ルを指定するアドレス期間と、前記指定された各セルに
該当サブフィールドの輝度ウェイトによって維持放電パ
ルスを印加する維持放電期間とを含み、前記複数のサブ
フィールドは、N本のスキャン電極に1,2,…,N−
1,Nの順にスキャンパルスを印加するアドレス期間を
有するサブフィールドと、N,N−1,…,2,1の順
にスキャンパルスを印加するアドレス期間を有するサブ
フィールドとを含むことを特徴とする。
【0011】また、第1解決手段において、前記N本の
スキャン電極に1,2,…,N−1,Nの順にスキャン
パルスを印加するアドレス期間を含むサブフィールドは
奇数番目のサブフィールドであり、N,N−1,…,
2,1の順にスキャンパルスを印加するアドレス期間を
含むサブフィールドは偶数番目のサブフィールドである
ことが望ましい。
【0012】本発明の第2技術的解決手段は、一定間隔
をおいて配置された一対の基板、その一方の基板に上下
2分割して形成された複数のアドレス電極、及び他方の
基板に前記アドレス電極と交差するように形成されたN
本のスキャン電極を含むプラズマディスプレイパネルの
アドレス電極の2分割駆動方法において、入力される映
像信号の1フィールドを夫々輝度ウェイトを有する複数
のサブフィールドに分割し、前記夫々のサブフィールド
は、上部及び下部の複数のアドレス電極と夫々交差する
N/2本のスキャン電極に逐次スキャンパルスを印加す
ると共に、入力される映像データー信号パルスを上部及
び下部の複数のアドレス電極に印加し、表示しようとす
るセルを指定するアドレス期間と、前記指定された各セ
ルに該当サブフイールドの輝度ウェイトによって維持放
電パルスを印加する維持放電期間とを含み、前記複数の
サブフィールドは、各N/2本のスキャン電極に1,
2,…,N/2の順及び(N/2)+1,…,Nの順に
スキャンパルスを印加するアドレス期間を有するサブフ
ィールドと、各N/2本のスキャン電極にN/2,…,
2,1及びN,N−1,…,(N/2)+1の順にスキ
ャンパルスを印加するアドレス期間を有するサブフィー
ルドとを含むことを特徴とする。
【0013】また、前記第2解決手段において、前記上
部及び下部の複数のアドレス電極と夫々交差するN/2
本のスキャン電極に1,2,…,N/2の順及び(N/
2)+1,…,Nの順にスキャンパルスを印加するアド
レス期間を有するサブフイールドは奇数番目のサブフィ
ールドであり、N/2,…,2,1及びN,N−1,
…,(N/2)+1の順にスキャンパルスを印加するア
ドレス期問を有するサブフィールドは偶数番目のサブフ
イールドであることが望ましい。
【0014】また、前記各サブフィールドは、上部アド
レス電極と交差するスキャン電極のスキャンパルスの印
加順序を1,2,…,N/2の順とし、下部アドレス電
極と交差するスキャン電極のスキャンパルスの印加順序
をN,N−1,…,(N/2)+1の順とすることが望
ましい。
【0015】
【発明の実施の形態】以下、上記構成に係る本発明の実
施形態について添付図を参照して説明する。図7は本発
明のプラズマディスプレイパネルのアドレスサステイン
分離駆動方法を示す図であり、約16.67msの映像
信号の1フィールドを例えば8個のサブフイールドに分
割する。各サブフィールドは全面書き込み期間、アドレ
ス期間及び維持放電期間から構成される。それ自体従来
のものと格別の相違はない。
【0016】全面書き込み期問とは維持放電電圧より高
い約350V程度の電圧を印加し、全てのセルの放電条
件を均一化する期問である。
【0017】アドレス期間とは複数のスキャン電極(図
2のY電極)にスキャンパルスを逐次印加すると共に、
入力映像データー信号をアドレス電極に印加し、表示す
る放電セルを指定する期間である。表示するセルを指定
するというのは、スキャン電極にスキャンパルスを印加
し、アドレス電極にデーターパルスを印加してアドレス
放電を発生させ、これにより空間荷電粒子を発生させ
て、図1に示すスキャン電極を覆っている誘電体層(M
gO層)上に壁電荷を蓄積することである。その後、維
持放電期間に維持パルスをスキャン電極と共通維持電極
に交互に印加すると、前に蓄積された壁電荷によって維
持放電を発生させる。これに対して、壁電荷が蓄積され
ていないセル(データーが入力されずに指定されていな
いセル)は維持放電パルスだけでは維持放電を発生させ
ない。この機能が表示するセルの記憶機能であって、表
示するセルの指定機能である。
【0018】図7は本発明の1実施形態に係るプラズマ
ディスプレイパネルの駆動方法を示す図である。第1、
第3、第5、第7番目のサブフイールドはスキャン電極
ライン1,2,…,480の順(昇順)にスキャンパル
スを印加し、第2、第4、第6、第8番目のサブフィー
ルドはスキャン電極ライン480,479,…,2,1
の順(降順)にスキャンパルスを印加する。このように
することにより、奇数番目のサブフィールドにおける第
480番目のスキャン電極ラインの外側の剰余荷電粒子
の極性と、偶数番目のサブフィールドにおける第480
番目のスキャン電極ラインのアドレス放電で発生された
荷電粒子の極性とが反対になり、最終的に蓄積される剰
余荷電粒子を減少または除去することができる。結局、
かくして剰余荷電粒子を減少または除去することによ
り、第480番目のスキャン電極ライン付近の放電セル
において異常放電または絶縁破壊を防止することができ
る。
【0019】図8は本発明に係るプラズマディスプレイ
パネルのアドレス電極の2分割駆動方法を示す図であ
り、第1、第3、第5、第7番目のサブフィールドは、
上部アドレス電極と交差するスキャン電極のスキャンパ
ルスの印加順序を1,2,…,240ラインの順とし、
下部アドレス電極と交差するスキャン電極のスキャンパ
ルスの印加順序を241,242,…,480ラインの
順とし、また第2、第4、第6、第8番目のサブフィー
ルドは、上部アドレスと交差するスキャン電極のスキャ
ンパルスの印加順序を240,239,…,1ラインの
順とし、下部アドレス電極と交差するスキャン電極のス
キャンパルスの印加順序を480,479,…,241
ラインの順とする。このようにすることで、奇数番目の
サブフィールドにおける中央部の剰余荷電粒子の極性
と、偶数番目のサブフィールドにおける中央部のアドレ
ス放電で発生された荷電粒子の極性とが反対になり、最
終的に蓄積される剰余荷電粒子を減少または除去させる
ことができる。結局、かくして剰余荷電粒子を減少また
は除去することにより、中央部付近の放電セル、即ち第
240番目のスキャンラインまたは第241番目のスキ
ャンライン付近の放電セルにおいて異常放電または絶縁
破壊を防止することができる。
【0020】図9は本発明の他の実施形態に係るプラズ
マディスプレイパネルのアドレス電極の2分割駆動方法
を示す図であり、奇数番目のサブフィールドは、上部ア
ドレス電極と交差するスキャン電極のスキャンパルスの
印加順序を1,2,…,240ラインの順とし、下部ア
ドレス電極と交差するスキャン電極のスキャンパルスの
印加順序を480,479,…,241ラインの順と
し、また偶数番目のサブフィールドは、上部アドレス電
極と交差するスキャン電極のスキャンパルスの印加順序
を240,239,…,1ラインの順とし、下部アドレ
ス電極と交差するスキャン電極のスキャンパルスの印加
順序を241,242,・・・,480ラインの順とす
る。これにより、図7の例と図8の例を組み合わせたも
のと同一の効果を奏する。
【0021】さらに、図に示してはないが、奇数番目の
サブフィールドは、上部アドレス電極と交差するスキャ
ン電極のスキャンパルスの印加順序を1,2,…,24
0ラインの順とし、下部アドレス電極と交差するスキャ
ン電極のスキャンパルスの印加順序を241,242,
…,480ラインとし、偶数番目のサブフィールドは、
上部アドレス電極と交差するスキャン電極のスキャンパ
ルスの印加順序を240,239,…,1ラインの順と
し、下部アドレス電極と交差するスキャン電極のスキャ
ンパルスの印加順序を480,479,…,241ライ
ンの順とすることも可能である。
【0022】
【発明の効果】従って、本発明によれば、表示画面の外
部に蓄積または消失される荷電粒子によって発生する異
常放電または絶縁破壊を防止することができる。
【0023】また、アドレス電極分割駆動方式のプラズ
マディスプレイパネルの分割中央部で発生する異常放電
または絶縁破壊を防止することができる。
【0024】以上の説明では本発明を記載の実施形態を
中心として詳細に説明したが、本発明の技術思想と添付
された請求範囲から外れない限度で多様な変形及び修正
が可能なのは当該分野で通常の知識を有する者には明ら
かなことである。
【図面の簡単な説明】
【図1】一般的なな交流型面放電PDPの概略的構成を
示す図である。
【図2】PDPを駆動するための電極配列を示す図であ
る。
【図3】アドレスサステイン分離駆動方法のサブフィー
ルド構造を示す図である。
【図4】アドレス電極の2分割構造のプラズマディスプ
レイパネルを示す図である。
【図5】従来のプラズマディスプレイパネルの駆動方法
おけるスキャン順序を示す図である。
【図6】従来のアドレス電極の2分割プラズマディスプ
レイパネルの駆動方法におけるスキャン順序を示す図で
ある。
【図7】本発明に係るプラズマディスプレイパネルの駆
動方法におけるスキャン順序を示す図である。
【図8】本発明に係るアドレス電極の2分割プラズマデ
ィスプレイパネルの駆動方法におけるスキャン順序を示
す図である。
【図9】本発明に係るアドレス電極の2分割プラズマデ
ィスプレイパネルの駆動方法における他のスキャン順序
を示す図である。
【符号の説明】
1 背面基板。2 前面基板、3 アドレス電極、4
隔壁、5 放電セル、6 誘電体、7 X電極、8 Y
電極
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09G 3/20 641 G09G 3/20 670A 670 3/28 H E

Claims (9)

    【特許請求の範囲】
  1. 【請求項1】 一定間隔をおいて配置された一対の基
    板、一方の基板に形成された複数のアドレス電極、及び
    他方の基板に前記アドレス電極と交差するように形成さ
    れたN本のスキャン電極を含むプラズマディスプレイパ
    ネルの駆動方法において、 入力される映像信号の1フィールドを夫々異なる輝度ウ
    ェイトを有する複数のサブフィールドに分割し、 前記夫々のサブフィールドは、前記N本のスキャン電極
    に逐次スキャンパルスを印加すると共に、入力される映
    像データー信号パルスを複数のアドレス電極に印加し、
    表示しようとするセルを指定するアドレス期間と、前記
    指定された各セルに該当サブフィールドの輝度ウェイト
    によって維持放電パルスを印加する維持放電期間とを含
    み、前記複数のサブフィールドは、N本のスキャン電極
    に1,2,…,N−1,Nの順にスキャンパルスを印加
    するアドレス期間を有するサブフィールドと、N,N−
    1,…,2,1の順にスキャンパルスを印加するアドレ
    ス期間を有するサブフィールドとを含むことを特徴とす
    るプラズマディスプレイパネルの駆動方法。
  2. 【請求項2】 前記N本のスキャン電極に1,2,…,
    N−1,Nの順にスキャンパルスを印加するアドレス期
    間を含むサブフィールドは奇数番目のサブフィールドで
    あり、N,N−1,…,2,1の順にスキャンパルスを
    印加するアドレス期間含むサブフィールドは偶数番目の
    サブフィールドであることを特徴とする請求項1記載の
    プラズマディスプレイパネルの駆動方法。
  3. 【請求項3】 前記N本のスキャン電極に1,2,…,
    N−1,Nの順にスキャンパルスを印加するアドレス期
    間を含むサブフィールドは偶数番目のサブフィールドで
    あり、N,N−1,…,2,1の順にスキャンパルスを
    印加するアドレス期間を含むサブフィールドは奇数番目
    のサブフィールドであることを特徴とする請求項1記載
    のプラズマディスプレイパネルの駆動方法。
  4. 【請求項4】 一定間隔をおいて配置された一対の基
    板、一方の基板に上下2分割して形成された複数のアド
    レス電極、及び他方の基板に前記アドレス電極と交差す
    るように形成されたN本のスキャン電極を含むプラズマ
    ディスプレイパネルのアドレス電極の2分割駆動方法に
    おいて、入力される映像信号の1フィールドを夫々輝度
    ウェイトを有する複数のサブフィールドに分割し、 前記夫々のサブフイールドは、上部及び下部の複数のア
    ドレス電極と夫々交差するN/2本のスキャン電極に逐
    次スキャンパルスを印加すると共に、入力される映像デ
    ーター信号パルスを上部及び下部の複数のアドレス電極
    に印加し、表示しようとするセルを指定するアドレス期
    間と、前記指定された各セルに該当サブフィールドの輝
    度ウェイトによって維持放電パルスを印加する維持放電
    期間とを含み、 前記複数のサブフィールドは、上部アドレス電極と交差
    するN/2本のスキャン電極に1,2,…,N/2の順
    にスキャンパルスを印加すると共に、下部アドレス電極
    と交差するN/2本のスキャン電極に(N/2)+1,
    …,Nの順にスキャンパルスを印加するアドレス期間を
    有するサブフィールドと、上部アドレス電極と交差する
    N/2本のスキャン電極にN/2,…,2,1の順にス
    キャンパルスを印加すると共に、下部アドレス電極と交
    差するN/2本のスキャン電極にN,N−1,…,(N
    /2)十1の順にスキャンパルスを印加するアドレス期
    間を有するサブフィールドとを含むことを特徴とするプ
    ラズマディスプレイパネルのアドレス電極の2分割駆動
    方法。
  5. 【請求項5】 前記上部及び下部の複数のアドレス電極
    に夫々交差するN/2本のスキャン電極に1,2,…,
    N/2順及び(N/2)十1,・・・,Nの順にスキャ
    ンパルスを印加するアドレス期間を有するサブフィール
    ドは奇数番目のサブフィールドであり、N/2,…,
    2,1及びN,N−1,…,(N/2)十1の順にスキ
    ャンパルスを印加するアドレス期間を有するサブフィー
    ルドは偶数番目のサブフィールドであることを特徴とす
    る請求項4記載のプラズマディスプレイパネルのアドレ
    ス電極の2分割駆動方法。
  6. 【請求項6】 前記上部及び下部の複数のアドレス電極
    に夫々交差するN/2本のスキャン電極に1,2,…,
    N/2順及び(N/2)+1,・・・,Nの順にスキャ
    ンパルスを印加するアドレス期間を有するサブフィール
    ドは偶数番目のサブフィールドであり、N/2,…,
    2,1及びN,N−1,…,(N/2)+1の順にスキ
    ャンパルスを印加するアドレス期間を有するサブフィー
    ルドは奇数番目のサブフィールドであることを特徴とす
    る請求項4記載のプラズマディスプレイパネルのアドレ
    ス電極の2分割駆動方法。
  7. 【請求項7】 一定間隔をおいて配置された一対の基
    板、一方の基板に上下分割して形成された複数のアドレ
    ス電極、及び他方の基板に前記アドレス電極と交差する
    ように形成されたN本のスキャン電極とを含むプラズマ
    ディスプレイパネルのアドレス電極の2分割駆動方法に
    おいて、入力される映像信号の1フィールドを夫々輝度
    ウェイトを有する複数のサブフィールドに分割し、 前記夫々のサブフィールドは、上部及び下部の複数のア
    ドレス電極と夫々交差するN/2本のスキャン電極に逐
    次スキャンパルスを印加すると共に、入力される映像デ
    ーター信号パルスを上部及び下部の複数のアドレス電極
    に印加して表示しようとするセルを指定するアドレス期
    間と、前記指定された各セルに該当サブフイールドの輝
    度ウェイトによって維持放電パルスを印加する維持放電
    期間とを含み、 前記複数のサブフィールドは、上部アドレス電極と交差
    するN/2本のスキャン電極にN/2,(N/2)−
    1,…,1の順にスキャンパルスを印加するすると共
    に、下部アドレス電極と交差するN/2本のスキャン電
    極に(N/2)+1,…,Nの順にスキャンパルスを印
    加するアドレス期間を有するサブフィールドと、上部ア
    ドレス電極と交差するN/2本のスキャン電極に1,
    2,…,N/2の順にスキャンパルスを印加すると共
    に、下部アドレス電極と交差するN/2本のスキャン電
    極にN,N−1,…,(N/2)+1の順にスキャンパ
    ルスを印加するアドレス期間を有するサブフイールドと
    を含むことを特徴とするプラズマディスプレイパネルの
    アドレス電極の2分割駆動方法。
  8. 【請求項8】 前記上部及び下部の複数のアドレス電極
    と夫々交差するN/2本のスキャン電極にN/2,(N
    /2)−1,…,1の順及び(N/2)十1,…,Nの
    順にスキャンパルスを印加するアドレス期間を有するサ
    ブフィールドは奇数番目のサブフィールドであり、1,
    2,…,N/2及びN,N−1,…,(N/2)+1の
    順にスキャンパルスを印加するアドレス期間を有するサ
    ブフィールドは偶数番目のサブフィールドであることを
    特徴とする請求項7記載のプラズマディスプレイパネル
    のアドレス電極の2分割駆動方法。
  9. 【請求項9】 前記上部及び下部の複数のアドレス電極
    と夫々交差するN/2本のスキャン電極にN/2,(N
    /2)−1,…,1の順及び(N/2)+1,…,Nの
    順にスキャンパルスを印加するアドレス期問を有するサ
    ブフィールドは偶数番目のサブフィールドであり、1,
    2,…,N/2及びN,N−1,…,(N/2)+1の
    順にスキャンパルスを印加するアドレス期問を有するサ
    ブフイールドは奇数番目のサブフィールドであることを
    特徴とする請求項7記載のプラズマディスプレイパネル
    のアドレス電極の2分割駆動方法。
JP2002007185A 2001-01-19 2002-01-16 プラズマディスプレイパネルの駆動方法 Pending JP2002258797A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2001-0003213A KR100383044B1 (ko) 2001-01-19 2001-01-19 플라즈마 표시 패널의 구동방법
KR2001-3213 2001-01-19

Publications (1)

Publication Number Publication Date
JP2002258797A true JP2002258797A (ja) 2002-09-11

Family

ID=19704864

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002007185A Pending JP2002258797A (ja) 2001-01-19 2002-01-16 プラズマディスプレイパネルの駆動方法

Country Status (3)

Country Link
US (1) US7102595B2 (ja)
JP (1) JP2002258797A (ja)
KR (1) KR100383044B1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006284780A (ja) * 2005-03-31 2006-10-19 Pioneer Electronic Corp 表示装置
CN100361178C (zh) * 2004-05-25 2008-01-09 三星Sdi株式会社 等离子体显示面板及其驱动方法
US7612739B2 (en) 2002-04-22 2009-11-03 Lg Electronics Inc. Device and method for operating plasma display panel

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100546582B1 (ko) * 1999-06-15 2006-01-26 엘지전자 주식회사 플라즈마 디스플레이 패널의 어드레스방법
JP4434639B2 (ja) * 2003-04-18 2010-03-17 パナソニック株式会社 表示パネルの駆動方法
EP1636781A1 (en) * 2003-06-10 2006-03-22 Koninklijke Philips Electronics N.V. Display device addressing method with alternating row selecting order and intermediate off pulses
KR100581899B1 (ko) * 2004-02-02 2006-05-22 삼성에스디아이 주식회사 어드레스-디스플레이 혼합에 의한 방전 디스플레이 패널의구동 방법
KR100521471B1 (ko) * 2004-05-28 2005-10-13 삼성에스디아이 주식회사 서브필드 위치 변동 방지를 위한 플라즈마 디스플레이패널의 구동 방법 및 그 장치
KR20060014808A (ko) * 2004-08-12 2006-02-16 삼성에스디아이 주식회사 방전 표시 장치의 어드레싱 동작 방법
JP6239078B1 (ja) * 2016-11-04 2017-11-29 ウィンボンド エレクトロニクス コーポレーション 半導体記憶装置および読出し方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4150363A (en) * 1977-05-26 1979-04-17 International Business Machines Corporation Reduced connection for 22 character gas panel
JPH0418594A (ja) 1990-05-12 1992-01-22 Mitsubishi Electric Corp プラズマディスプレイ表示装置
JPH0429293A (ja) 1990-05-25 1992-01-31 Mitsubishi Electric Corp プラズマディスプレイの表示方式
JPH0470895A (ja) 1990-07-12 1992-03-05 Mitsubishi Electric Corp プラズマディスプレイ表示装置
JPH05297822A (ja) 1992-04-20 1993-11-12 Mitsubishi Electric Corp 一体型電極を有する放電型表示装置
JP2756053B2 (ja) * 1992-05-11 1998-05-25 富士通株式会社 交流駆動型プラズマディスプレイパネル駆動方法
JPH0863120A (ja) * 1994-08-19 1996-03-08 Fujitsu General Ltd ディスプレイパネルの中間調画像表示方法
JP2900834B2 (ja) 1995-04-28 1999-06-02 日本電気株式会社 プラズマディスプレイパネルの駆動方法
JPH0997570A (ja) 1995-10-02 1997-04-08 Fujitsu Ltd プラズマディスプレイパネル及びその駆動方法並びにプラズマディスプレイ装置
JPH1124625A (ja) * 1997-06-30 1999-01-29 Hitachi Ltd プラズマディスプレイ表示装置およびその駆動方法
JPH1165486A (ja) 1997-08-18 1999-03-05 Nec Corp プラズマディスプレイパネルおよびその駆動方法
JP3423865B2 (ja) * 1997-09-18 2003-07-07 富士通株式会社 Ac型pdpの駆動方法及びプラズマ表示装置
JP3640527B2 (ja) * 1998-05-19 2005-04-20 富士通株式会社 プラズマディスプレイ装置
US6473061B1 (en) * 1998-06-27 2002-10-29 Lg Electronics Inc. Plasma display panel drive method and apparatus
JP2002520663A (ja) * 1998-07-10 2002-07-09 オリオン・エレクトリック・カンパニー・リミテッド 交流形プラズマ表示パネル駆動方法
KR100298932B1 (ko) * 1998-07-10 2001-10-27 구자홍 플라즈마디스플레이패널의구동방법
JP3201997B2 (ja) * 1998-12-14 2001-08-27 松下電器産業株式会社 プラズマディスプレイ装置
JP3470629B2 (ja) * 1999-02-24 2003-11-25 富士通株式会社 面放電型プラズマディスプレイパネル
JP3638099B2 (ja) * 1999-07-28 2005-04-13 パイオニアプラズマディスプレイ株式会社 サブフィールド階調表示方法及びプラズマディスプレイ
JP4331359B2 (ja) * 1999-11-18 2009-09-16 三菱電機株式会社 交流型プラズマディスプレイパネルの駆動方法
JP3728471B2 (ja) * 2000-02-07 2005-12-21 パイオニア株式会社 Ac型プラズマディスプレイ、その駆動装置及びその駆動方法
JP2001236037A (ja) * 2000-02-25 2001-08-31 Kenwood Corp プラズマディスプレイパネルの駆動方法
JP3511495B2 (ja) * 2000-03-13 2004-03-29 富士通株式会社 Ac型pdpの駆動方法および駆動装置
JP3512075B2 (ja) * 2000-03-23 2004-03-29 日本電気株式会社 プラズマディスプレイパネルの駆動方法
KR100477602B1 (ko) * 2002-04-22 2005-03-18 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7612739B2 (en) 2002-04-22 2009-11-03 Lg Electronics Inc. Device and method for operating plasma display panel
CN100361178C (zh) * 2004-05-25 2008-01-09 三星Sdi株式会社 等离子体显示面板及其驱动方法
JP2006284780A (ja) * 2005-03-31 2006-10-19 Pioneer Electronic Corp 表示装置

Also Published As

Publication number Publication date
KR20020062013A (ko) 2002-07-25
KR100383044B1 (ko) 2003-05-09
US20020097202A1 (en) 2002-07-25
US7102595B2 (en) 2006-09-05

Similar Documents

Publication Publication Date Title
KR100290830B1 (ko) 플라즈마디스플레이패널구동방법및장치
KR100737194B1 (ko) 플라즈마 디스플레이 장치
US6744218B2 (en) Method of driving a plasma display panel in which the width of display sustain pulse varies
US6326736B1 (en) Method for driving plasma display panel
JP2002215086A (ja) プラズマディスプレイ装置の駆動方法およびプラズマディスプレイ装置
JPH09244578A (ja) プラズマ表示装置及びその駆動方法
JP2002082650A (ja) プラズマディスプレイパネル及びその駆動方法
JPH1165517A (ja) プラズマディスプレイパネルの駆動方法
US7649509B2 (en) Plasma display device and driving method thereof
JP2004192875A (ja) プラズマディスプレイパネル及びその駆動方法
JP2002258797A (ja) プラズマディスプレイパネルの駆動方法
KR100330030B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP4068089B2 (ja) アドレス−ディスプレイ混合による放電ディスプレイパネルの駆動方法
JP4264044B2 (ja) パネル駆動方法及びディスプレイパネル
JP2000250485A (ja) Ac型プラズマ表示パネルの駆動方法
US20050122285A1 (en) Method of driving discharge display panel by address-display mixing
US6628250B1 (en) Method for driving plasma display panel
JPH11265163A (ja) Ac型pdpの駆動方法
KR100353679B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100564300B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20010083409A (ko) 플라즈마 디스플레이 패널의 구동방법
JP5107958B2 (ja) プラズマディスプレイ装置
KR100438805B1 (ko) 다중데이타전극플라즈마표시패널의구동방법
KR100340075B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
US6559817B1 (en) Method for driving plasma display panel

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050222

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20050523

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20050526

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050822

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060322

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060919