JPH0863120A - ディスプレイパネルの中間調画像表示方法 - Google Patents

ディスプレイパネルの中間調画像表示方法

Info

Publication number
JPH0863120A
JPH0863120A JP6218153A JP21815394A JPH0863120A JP H0863120 A JPH0863120 A JP H0863120A JP 6218153 A JP6218153 A JP 6218153A JP 21815394 A JP21815394 A JP 21815394A JP H0863120 A JPH0863120 A JP H0863120A
Authority
JP
Japan
Prior art keywords
display
period
divided
pixels
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6218153A
Other languages
English (en)
Inventor
Motoo Sugawara
元雄 菅原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP6218153A priority Critical patent/JPH0863120A/ja
Publication of JPH0863120A publication Critical patent/JPH0863120A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Gas Discharge Display Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【目的】 PDPの動画に生じる偽イメージの発生を目
立たなくして表示画質の低下を防止し、アドレスを合理
的にして表示期間の損失を少なくすること。 【構成】 1フレーム期間をビット数6の表示期間SF
〜SFに分割し、奇数ラインと偶数ラインの画素の
1フィールド期間をビット数6のサブフィールド期間S
F1〜SF6に分割する。SF〜SFの各々をIP
と前半と後半のアドレス及び表示の期間APa、SPa
とAPb、SPbに分け、SF1〜SF6の表示順番を
奇数ラインと偶数ラインで逆として動画に生じる偽イメ
ージを打消す。SF〜SFの前半ではビット数の大
きい方の偶数ラインの画素をアドレスして表示パルス数
差分(SFでは「4」)表示し、後半ではビット数の
小さい奇数ラインの画素をアドレスして表示パルス数分
(SFでは「4」)表示してアドレスを合理的にす
る。SF〜SFについても同様である。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、プラズマディスプレイ
パネル(以下単にPDPと記述する)や液晶ディスプレ
イパネル(以下単にLCDと記述する)のようなディス
プレイパネルにおいて、各画素についての単位表示期間
(例えば1フィールド表示期間または1フレーム表示期
間)を表示階調に対応したビット数N(Nは2以上の整
数)の表示期間(例えばサブフィールド期間)に分割
し、各分割表示期間の表示パルス数に各ビットに対応し
た重み付けをすることによってビデオ信号の中間調画像
を表示する方法に関するものである。
【0002】
【従来の技術】PDPのような閾値特性の大きいデバイ
スでビデオ信号(例えばテレビ信号)の中間調画像を表
示する場合、一般に、発光回数をビデオ信号に比例させ
るパルス変調法を用いて行われている。具体的には、ビ
デオ信号をディジタル化し、そのビット数で各フィール
ド期間を分割してサブフィールド期間を作り、各サブフ
ィールド期間ではディジタルビデオ信号の重みに比例さ
せた回数発光させて階調表示を行っている。この各ビッ
ト対応のサブフィールド期間の表示順番は従来一定とな
っていた。
【0003】例えば、8ビット、256階調で中間調を
表示する場合には、図6に示すように、各画素について
の1フィールド表示期間(以下単にフィールド期間と記
述する)1F(例えば(1/60)秒(=約16.7m
sec))を8つのサブフィールド期間SF1〜SF8
に分割し、各サブフィールド期間SF1、…、SF8を
さらに消去期間IPとアドレス期間APと表示期間SP
に分割し、この表示期間SPに1:2:4:8:…:1
28の比率の重み付けをする。
【0004】IPとAPは各サブフィールド期間でそれ
ぞれ同一(例えばIPとAPの和が1.5ms)であ
る。また、各ビット対応のサブフィールド期間の表示順
番は、例えば、SF1、SF2、SF3、SF4、SF
5、SF6、SF7、SF8と一定の順番となってい
る。
【0005】
【発明が解決しようとする課題】しかしながら、上述し
た従来の中間調画像表示方法では、サブフィールド期間
SF1〜SF8の表示順番が一定(固定)であったの
で、一定のパターンが動く画面で、パターン境界に偽イ
メージが生じ、この偽イメージが、人間の顔などのよう
に明るさがなだらかに変わる部分に生じる偽輪郭部にで
ると、明るさの変化がなだらかな部分に急激な明るさの
変化が生じ(カラーの場合に一般に色も変化する)、表
示画質を著しく損ねてしまうという問題点があった。
【0006】本発明は上述の問題点に鑑みなされたもの
で、サブフィールド期間の表示順番を逆にすると動画の
動く方向の前後に生じる偽イメージの明暗が逆になると
いう現象を利用して、動画の動く方向の前後の境界に生
じる偽イメージの発生を目立たなくして表示画質の低下
を防止することのできる、ディスプレイパネルの中間調
画像表示方法を提供することを目的とするものである。
【0007】
【課題を解決するための手段】請求項1の発明は、ディ
スプレイパネルの各画素についての単位表示期間を表示
階調に対応したビット数N(Nは2以上の整数)の表示
期間に分割し、各分割表示期間の表示パルス数に各ビッ
トに対応した重み付けをすることによってビデオ信号の
中間調画像を表示する方法において、前記各分割表示期
間を消去期間と前半と後半のアドレス及び表示の期間に
分け、前記ディスプレイパネルの奇数ラインと偶数ライ
ンの画素についてN個の分割表示期間の表示順番を逆の
順番とし、前記前半期間ではビット数の大きい方のライ
ンの画素をアドレスしてライン間の表示パルス数差分表
示し、前記後半期間ではビット数の小さい方のラインの
画素をアドレスして対応した表示パルス数分表示してな
ることを特徴とするものである。
【0008】請求項2の発明は、請求項1の発明におい
て、奇数ラインと偶数ラインの画素についてN個の分割
表示期間の表示順番の配置は、MSB(最上位のビッ
ト)対応の分割表示期間を中心とし、その前後にビット
数を降順させた分割表示期間を順次振り分けてなるもの
である。
【0009】請求項3の発明は、請求項1または2の発
明において分割表示期間の個数Nを偶数としてなるもの
である。
【0010】
【作用】請求項1の発明では、ディスプレイパネル(例
えばPDP)の奇数ラインと偶数ラインにおけるN個の
分割表示期間の表示順番が逆となっているので、すなわ
ちディスプレイパネルのライン毎にN個の分割表示期間
の表示順番が逆となるので、動画の動く方向の前後の境
界に生じる偽イメージの明暗がライン毎に逆転して偽イ
メージが打ち消される。
【0011】しかも、各分割表示期間を消去期間と前半
と後半のアドレス及び表示の期間に分け、前半期間では
ビット数の大きい方のラインの画素をアドレスしてライ
ン間の表示パルス数差分表示し、後半期間では前半期間
の表示を消去せずに、ビット数の小さい方のラインの画
素をアドレスして対応した表示パルス数分表示するよう
にしたので、アドレスを合理的にして表示期間の損失を
少なくすることができる。
【0012】請求項2の発明は、単位表示期間を構成す
るN個の分割表示期間の表示順番の配置を、MSB(最
上位のビット)対応の分割表示期間を中心とし、その前
後にビット数を降順させた分割表示期間を順次振り分け
てなるので、請求項1の発明において、ライン間の対応
する分割表示期間のビット数差を1以下と小さくするこ
とができ、奇数ラインと偶数ラインの画素のアドレス及
び表示をさらに合理的に行うことができる。
【0013】請求項3の発明は、請求項1または2の発
明において、分割表示期間の個数Nを偶数とした。この
ため、請求項1の発明については、前半期間で表示パル
ス数が零となる分割表示期間がなくなる。また、請求項
2の発明については、ライン間の対応する分割表示期間
のビット数差を常に1として、前半期間と後半期間の表
示パルス数を常に等しくすることができる。
【0014】
【実施例】以下、本発明による中間調画像表示方法の一
実施例を図1から図5までを用いて説明する。図1は本
発明方法を実施する駆動装置の要部の概略構成を示すも
のである。図1において、10はPDP(例えば表示容
量が640×480画素(640×3色×480セル)
のAC型フルカラーPDP)、12はX電極駆動回路、
14は第1Y電極駆動回路、16は第2Y電極駆動回
路、18はアドレス電極駆動回路を表わす。
【0015】前記X電極駆動回路12は、前記PDP1
0の各ライン(各行)の画素(ピクセル)20、…、2
0、…、20、…、…のサステイン電極X1、X2
3、…に結合され、前記第1Y電極駆動回路14は、
前記PDP10の奇数ライン(奇数行)の画素20、
…、20、…、20、…、…のサステイン電極Y1
3、Y5、…に結合され、前記第2Y電極駆動回路16
は、前記PDP10の偶数ライン(偶数行)の画素2
0、…、20、…、20、…、…のサステイン電極
2、Y4、Y6、…に結合されている。前記画素20は
R、G、Bのストライプ状のセル(図示省略)からなる
カラー画素を表わしている。
【0016】前記アドレス電極駆動回路18は、前記P
DP10の各列の画素20、…、20、…、20、…、
…のアドレス電極A1、A2、A3、…に結合されてい
る。前記画素20は前記X(例えばX1)、Y(例えば
1)及びA(例えばA1)の交差部に形成されている。
【0017】つぎに、図1の駆動装置を用いて本発明方
法を実施した例を、図2、図3、図4及び図5を併用し
て説明する。 (イ)図2は、6(N=6の場合)ビット(64階調)
表示での奇数ラインの画素と偶数ラインの画素のそれぞ
れにおけるサブフィールド期間(分割表示期間の一例)
の構成法の一例を示すものである。
【0018】図2の(a)と(b)は、具体的には、X
電極駆動回路12、第1、第2Y電極駆動回路14、1
6及びアドレス電極駆動回路18でPDP10の対応す
る電極に所定のパルス電圧を印加して駆動した場合にお
ける、PDP10の各画素20についてのサブフィール
ド期間SF1〜SF6の表示順番を表わしたものであ
る。図2において、1Fは1フィールド期間((1/6
0)秒(=約16.7msec))で、奇数ラインの画
面と偶数ラインの画面のそれぞれの単位表示期間を表わ
す。
【0019】すなわち、PDP10の奇数ラインの画素
20、…についてのSF1〜SF6の表示順番は、図2
の(a)に示すように、MSB(最上位のビット)対応
のSF6を中心とし、この中心のSF6の前後にビット
数を降順させたSF5、SF4、SF3、…を順次振り
分けた、SF1、SF3、SF5、SF6、SF4、S
F2となっている。
【0020】また、PDP10の偶数ラインの画素2
0、…についてのSF1〜SF6の表示順番は、図2の
(b)に示すように、奇数ラインの画素20、…につい
ての表示順番を逆の順番とした、SF2、SF4、SF
6、SF5、SF3、SF1となっている。
【0021】(ロ)図3は、奇数ラインの画素20、…
のサブフィールド期間がSF1、偶数ラインの画素2
0、…のサブフィールド期間がSF2である、全ライン
の画素20、…の最初のサブフィールド期間SFの表
示状態を説明するもの、PDP10の奇数ラインの画素
20、…の輝度はSF1のレベルとなり、偶数ラインの
画素20、…の輝度はSF2のレベルとなる。同様にし
て、2番目のサブフィールド期間SFの表示状態で
は、PDP10の奇数ラインの画素20、…の輝度はS
F3のレベルとなり、偶数ラインの画素20、…の輝度
はSF4のレベルとなる。
【0022】(ハ)図4は、PDP10の全ラインにつ
いての1フレーム期間(単位表示期間の一例で、例えば
(1/30)秒)を6つのサブフィールド期間SF〜
SFに分割したものを表わしている。各サブフィール
ド期間(例えばSF)は、消去期間IPと前半のアド
レス期間APa及び表示期間SPaと後半のアドレス期
間APb及び表示期間SPbとに分割されている。
【0023】さらに、各サブフィールド期間(例えばS
F)において、前半期間では奇数ラインと偶数ライン
のうちのビット数の大きい方のライン(例えば偶数ライ
ン)の画素20、…がアドレス期間APaでアドレスさ
れるとともに表示期間SPaでライン間の表示パルス数
差分表示され、後半期間では、前半期間の表示を消去せ
ずにビット数の小さい方のライン(例えば奇数ライン)
の画素20、…がアドレス期間APbでアドレスされる
とともに表示期間SPbで対応した表示パルス数分表示
される。
【0024】すなわち、SF〜SFでは、ビット数
が1だけ大きい偶数ラインの画素20、…が前半のアド
レス期間APaでアドレスされて表示期間SPaで表示
され、ビット数が1だけ小さい奇数ラインの画素20、
…が後半のアドレス期間APbでアドレスされて表示期
間SPbで表示される。また、SF〜SFでは、ビ
ット数が1だけ大きい奇数ラインの画素20、…が前半
のアドレス期間APaでアドレスされて表示期間SPa
で表示され、ビット数が1小さい偶数ラインの画素2
0、…が後半のアドレス期間APbでアドレスされて表
示期間SPbで表示される。
【0025】具体的には、最初のSFでは、消去期間
IPで全画面が消去され、前半のアドレス期間APaで
偶数ラインの画素20、…をアドレスしてライン間の表
示パルス数差分「1」だけ表示期間SPaで表示され、
ついで、前半の表示を消去せずに後半のアドレス期間A
Pbで奇数ラインの画素20、…をアドレスして対応す
る表示パルス数分「1」だけ表示期間SPbで表示され
る。このとき、前半の表示を消去せずに後半の表示をし
ているので、前半にアドレスした偶数ラインの画素2
0、…の表示期間は、形式的には後半にアドレスした奇
数ラインの画素20、…の表示期間と同一であるが、実
質的にはSPa+SPbとなり、SF2の表示パルス数
「2」に対応している。
【0026】図4において、APa(偶SF2)は、前
半のアドレス期間APaで偶数ラインのSF2(最初の
表示順番)をアドレスするアドレス期間を表わし、AP
b(奇SF1)は、後半のアドレス期間APbで奇数ラ
インのSF1(最初の表示順番)をアドレスするアドレ
ス期間を表わし、SPa「1」は前半の表示期間SPa
で表示パルス数の重みが1(例えば2個の表示パルス
数)の輝度を表示する期間を表わす。
【0027】また、第2番目のSFでは、同様にし
て、全画面消去後、前半のアドレス期間APaで偶数ラ
インの画素20、…をアドレスして表示パルス数差分
「4」だけ表示期間SPaで表示し、ついで、前半の表
示を消去せずに後半のアドレス期間APbで奇数ライン
の画素20、…をアドレスして表示パルス数分「4」だ
け表示期間SPbで表示する。このとき、前半にアドレ
スした偶数ラインの画素20、…の表示期間は、形式的
には後半の奇数ラインの画素20、…の表示期間と同一
であるが、実質的にはSPa+SPbとなり、SF4の
表示パルス数「8」に対応している。第3のSFの場
合も同様である。
【0028】また、第4番目のSFでは、消去期間I
Pで全画面消去し、前半のアドレス期間APaで奇数ラ
インの画素20、…をアドレスしてライン間の表示パル
ス数差分「16」だけ表示期間SPaで表示し、つい
で、前半の表示を消去せずに後半のアドレス期間APb
で偶数ラインの画素20、…をアドレスして対応する表
示パルス数分「16」だけ表示期間SPbで表示する。
前半にアドレスした偶数ラインの画素20、…の表示期
間は、形式的には後半の奇数ラインの画素20、…の表
示期間と同一であるが、実質的にはSPa+SPbとな
り、SF6の表示パルス数分「32」に対応している。
第5、第6のSF、SFの場合も同様である。
【0029】(ニ)前記(イ)、(ロ)、(ハ)で説明
したように、SF1〜SF6の表示順番を、PDP10
の奇数ラインの画素20、…と偶数ラインの画素20、
…との間で逆の順番としたので、動画の動く方向の前後
の境界に生じる偽イメージの明暗が隣り合うラインの画
素間で逆転し、偽イメージが隣り合うラインの画素間で
打ち消される。
【0030】以下、図5を用いて偽イメージが隣り合う
ラインの画素間で打ち消される原理を説明する。説明の
便宜上、SF1〜SF6のうちのSF5にのみ輝度が存
在する背景画像30の中を、SF6にのみ輝度が存在す
る前景の動画像32が画面の矢印で示す上方向へ移動す
るものとする。すなわち、暗い背景画像30の中を明る
い動画像32が移動するものとする。図4のtは時間軸
を表わす。
【0031】図5の(a)と(b)は、図2の(a)と
(b)の場合に対応した、PDP10の奇数ラインの画
面と偶数ラインの画面を表わし、それぞれの画面のサブ
フィールド期間の表示順番は、前者がSF1、SF3、
SF5、SF6、SF4、SF2で、後者が逆のSF
2、SF4、SF6、SF5、SF3、SF1である。
【0032】図5の(a)では、まず背景画像30の
輝度が存在するSF5のサブフィールド画面が表示さ
れ、ついで動画像32の輝度が存在するSF6のサブフ
ィールド画面が表示され、さらに背景画像30の輝度が
存在する次ぎのSF5のサブフィールド画面が表示され
る。
【0033】図5の(a)のSF6のサブフィールド画
面を見ているタイミングをTとすると、このT時におい
ては、観者は画面を上方向へ移動する動画像32を目で
追っているので、動画像32が点線で示した領域に存在
しているものと見ている。一方、このT時のSF6のサ
ブフィールド画面では、動画像32に対応する実線で示
した領域内だけに輝度が存在し、実線領域の外側には輝
度が存在しない。
【0034】このため、T時において、動画像32の進
行方向の前部32fは、SF6の輝度が有る筈なのにS
F6の輝度が無い領域なので本来の動画像32の輝度よ
り暗く見え、動画像32の後縁部32bは、SF6の輝
度が無い筈なのにSF6の輝度が有る領域なので本来の
背景画像30の輝度より明るく見える。動画像32の中
央部32cは、SF6の輝度が有る筈のところにSF6
の輝度が有る領域なので本来の動画像32の輝度とな
る。
【0035】図5の(b)では、図5の(a)とはサ
ブフィールド期間の表示順番が逆となる。すなわち、ま
ず動画像32の輝度が存在するSF6のサブフィールド
画面が表示され、ついで背景画像30の輝度が存在する
SF5のサブフィールド画面が表示され、さらに動画像
32の輝度が存在する次ぎのSF6のサブフィールド画
面が表示される。
【0036】図5の(b)のSF5のサブフィールド画
面を見ているタイミングはTとなるので、このT時にお
いては、観者は画面を上方向へ移動する動画像32を目
で追っているので、動画像32が点線で示した領域に存
在しているものと見ている。一方、このT時のSF5の
サブフィールド画面では、動画像32に対応する実線で
示した領域の外側だけに輝度が存在し、実線領域内には
輝度が存在しない。
【0037】このため、T時において、動画像32の進
行方向の前部32fは、SF5の輝度が無い筈なのにS
F5の輝度が有る領域なので本来の動画像32の輝度よ
り明るく見え、動画像32の後縁部32bは、SF5の
輝度が有る筈なのにSF5の輝度が無い領域なので本来
の背景画像30の輝度より暗く見える。動画像32の中
央部32cは、図4の(a)と同様に本来の動画像32
の輝度となる。
【0038】前記、で説明したように、PDP1
0の奇数ラインと偶数ラインの画素のサブフィールド期
間の表示順番を逆の順番にすると、動画像32の動く方
向の前部と後縁部に見える偽イメージの明暗も奇数ライ
ンと偶数ラインで逆転するので、奇数ラインと偶数ライ
ンの画素間で偽イメージが打ち消され、偽イメージが目
立たなくなる。
【0039】前記実施例では、N=6として6ビット
(64階調)表示の場合について本発明を利用したが、
本発明はこれに限るものでなく、Nが6以外の2以上の
整数の場合について利用できること勿論である。一般に
N(N=2以上の整数)ビット(2のN乗の階調)表示
の場合について利用できる。
【0040】前記実施例では、1フィールド期間を構成
するサブフィールド期間の数Nを偶数(例えば6)と
し、N個のサブフィールド期間の表示順番の配置を、M
SB対応のサブフィールド期間(例えばSF6)を中心
として前後にビット数を降順させたサブフィールド期間
(例えばSF5、SF4、…)を順次振り分けて、隣り
合うラインの画素間での対応ビット数の差が常に1とな
るようにして、隣り合うラインの画素のアドレスを合理
的に行って表示時間の損失を少なくするようにしたが、
本発明はこれに限るものではない。
【0041】例えば、1フィールド期間を構成するサブ
フィールド期間の数Nを奇数(例えば5)とし、N個の
サブフィールド期間の表示順番の配置を、MSB対応の
サブフィールド期間(例えばSF5)を中心として前後
にビット数を降順させたサブフィールド期間(例えばS
F4、SF3、…)を順次振り分けるようにしてもよ
い。この場合には、隣り合うラインの画素間での表示順
番は、MSBに対応するビットのサブフィールド期間
(例えばSF5)が同一順番となってビット数の差が零
となるが、それ以外のビット対応のサブフィールド期間
のビット数の差は常に1となる。
【0042】このビット数の差が零のサブフィールド期
間については、例えば、前半の表示期間SPaの表示パ
ルス数を「0」とし、後半の表示期間SPbの表示パル
ス数(例えば「16」)を前半及び後半のアドレス期間
APa、APbでアドレスした画素に対応させるように
すればよい。
【0043】また、本発明は、奇数ラインの画素と偶数
ラインの画素についてのN個のサブフィールド期間の表
示順番の配置を、MSB対応のサブフィールド期間を中
心として配置したものに限るものでなく、N個のサブフ
ィールド期間の表示順番の配置を任意としたものについ
ても利用することができる。すなわち、PDPの奇数ラ
インと偶数ラインの画素についてN個のサブフィールド
期間の表示順番を逆としたものであれば、MSB対応の
サブフィールド期間を中心以外の任意の位置に配置した
ものについても利用することができる。
【0044】前記実施例では、ディスプレイパネルをP
DPとして本発明を利用した場合について説明したが、
本発明はこれに限るものでなく、PDP以外のディスプ
レイパネル(例えばLCD)についても本発明を利用す
ることができる。
【0045】
【発明の効果】請求項1の発明によるディスプレイパネ
ルの中間調画像表示方法は、奇数ライン画素と偶数ライ
ンの画素との間でN個の分割表示期間の表示順番が逆と
なっているので、すなわちディスプレイパネルの各画素
についてのN個の分割表示期間の表示順番がライン毎に
逆となるので、動画の動く方向の前後の境界に生じる偽
イメージの明暗がライン毎に逆転して偽イメージが打ち
消される。このため、動画の動く方向の前後の境界に生
じる偽イメージの発生を目立たなくして表示画質の低下
を防止することができる。
【0046】しかも、単位表示期間(例えば1フレーム
期間)を表示階調に対応してN(例えばN=6)分割し
た分割表示期間(例えばSF〜SF)のそれぞれ
を、消去期間と前半と後半のアドレス及び表示の期間に
分け、前半期間ではビット数の大きい方のラインの画素
をアドレスしてライン間の表示パルス数差分表示し、後
半期間では前半期間の表示を消去せずに、ビット数の小
さい方のラインの画素をアドレスして対応した表示パル
ス数分表示するようにしたので、アドレスを合理的にし
て表示期間の損失を少なくすることができる。
【0047】請求項2の発明によるディスプレイパネル
の中間調画像表示方法は、請求項1の発明において、奇
数ラインの画面(例えば1Fの画面)と偶数ラインの画
面(例えば1Fの画面)を構成するN(例えばN=6)
個の分割表示期間(例えばSF1〜SF6)の表示順番
の配置を、MSB(最上位のビット)対応の分割表示期
間を中心とし、その前後にビット数を降順させた分割表
示期間を順次振り分けて構成したので、ライン間の対応
する分割表示期間のビット数差を1以下と小さくするこ
とができ、奇数ラインと偶数ラインの画素のアドレス及
び表示をさらに合理的に行うことができる。
【0048】請求項3の発明によるディスプレイパネル
の中間調画像表示方法は、請求項1または2の発明にお
いて、分割表示期間の個数Nを偶数としたので、次ぎの
ような付加効果を有する。すなわち、請求項1の発明に
ついては、前半期間で表示パルス数が零となる表示期間
がなくなり、アドレス及び表示をより合理的に行うこと
ができる。また、請求項2の発明については、ライン間
の対応する分割表示期間のビット数差を常に1とし、前
半期間と後半期間の表示パルス数を常に等しくして、ア
ドレス及び表示をさらに合理的に行うことができる。
【図面の簡単な説明】
【図1】本発明によるディスプレイパネルの中間調画像
表示方法を実施する駆動装置の要部概略構成図である。
【図2】図1の駆動装置において、PDPの奇数ライン
と偶数ラインの画素について、1フィールド期間を6分
割したサブフィールド期間SF1〜SF6の表示順番を
説明するもので、(a)は奇数ラインの画素の表示順番
の説明図、(b)は偶数ラインの画素の表示順番の説明
図である。
【図3】図2の表示順番における、単位表示期間(1フ
レーム期間)を6分割したサブフィールド期間SF〜
SFのうちの最初のサブフィールド期間SFの輝度
表示を説明する説明図である。
【図4】単位表示期間(1フレーム期間)を6分割した
サブフィールド期間SF〜SFの説明図である。
【図5】図1の駆動装置において、PDPの奇数ライン
と偶数ラインの画素の1フィールド期間におけるサブフ
ィールド期間SF1〜SF6の表示順番を逆としたとき
に、動画の動く方向の前後の境界にできる偽イメージの
明暗が逆になることを説明する説明図で、(a)は動画
の動く方向の前部に暗い偽イメージが出、後部(後縁
部)に明るい偽イメージが出る説明図、(b)は(a)
の逆であって、動画の動く方向の前部に明るい偽イメー
ジが出、後部(後縁部)に暗い偽イメージが出る説明図
である。
【図6】従来例の1フィールド期間におけるサブフィー
ルド期間SF1〜SF8の表示順番を説明する説明図で
ある。
【符号の説明】
10…PDP(プラズマディスプレイパネル)、 12
…X電極駆動回路、14…第1Y電極駆動回路、 16
…第2Y電極駆動回路、 18…アドレス電極駆動回
路、 20…画素(例えば、R、G、Bのストライプ状
3セルからなるカラー画素)、 30…背景画像、 3
2…動画像、 32b…動画像32の後縁部、 32c
…動画像32の中央部、 32f…動画像32の前部、
1F…1フィールド期間(奇数ラインと偶数ラインの
画面を表示する期間の一例)、A1、A2、A3、A4…ア
ドレス電極、 APa…前半のアドレス期間、 APb
…後半のアドレス期間、 IP…消去期間、 SF1〜
SF6、SF〜SF…サブフィールド期間(分割表
示期間の一例)、 SPa…前半の表示期間、SPb…
後半の表示期間、 X1〜X4、Y1〜Y4…サステイン電
極。

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】ディスプレイパネルの各画素についての単
    位表示期間を表示階調に対応したビット数N(Nは2以
    上の整数)の表示期間に分割し、各分割表示期間の表示
    パルス数に各ビットに対応した重み付けをすることによ
    ってビデオ信号の中間調画像を表示する方法において、
    前記各分割表示期間を消去期間と前半と後半のアドレス
    及び表示の期間に分け、前記ディスプレイパネルの奇数
    ラインと偶数ラインの画素についてN個の分割表示期間
    の表示順番を逆の順番とし、前記前半期間ではビット数
    の大きい方のラインの画素をアドレスしてライン間の表
    示パルス数差分表示し、前記後半期間ではビット数の小
    さい方のラインの画素をアドレスして対応した表示パル
    ス数分表示してなることを特徴とするディスプレイパネ
    ルの中間調画像表示方法。
  2. 【請求項2】奇数ラインと偶数ラインの画素についてN
    個の分割表示期間の表示順番の配置は、MSB(最上位
    のビット)対応の分割表示期間を中心とし、この中心の
    分割表示期間の前後にビット数を降順させた分割表示期
    間を順次振り分けてなる請求項1記載のディスプレイパ
    ネルの中間調画像表示方法。
  3. 【請求項3】分割表示期間の個数Nを偶数としてなる請
    求項1または2記載のディスプレイパネルの中間調画像
    表示方法。
JP6218153A 1994-08-19 1994-08-19 ディスプレイパネルの中間調画像表示方法 Pending JPH0863120A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6218153A JPH0863120A (ja) 1994-08-19 1994-08-19 ディスプレイパネルの中間調画像表示方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6218153A JPH0863120A (ja) 1994-08-19 1994-08-19 ディスプレイパネルの中間調画像表示方法

Publications (1)

Publication Number Publication Date
JPH0863120A true JPH0863120A (ja) 1996-03-08

Family

ID=16715476

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6218153A Pending JPH0863120A (ja) 1994-08-19 1994-08-19 ディスプレイパネルの中間調画像表示方法

Country Status (1)

Country Link
JP (1) JPH0863120A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990042559A (ko) * 1997-11-27 1999-06-15 구자홍 플라즈마 표시장치의 구동방법
US6529204B1 (en) 1996-10-29 2003-03-04 Fujitsu Limited Method of and apparatus for displaying halftone images
KR100383044B1 (ko) * 2001-01-19 2003-05-09 엘지전자 주식회사 플라즈마 표시 패널의 구동방법
KR100516933B1 (ko) * 1999-05-21 2005-09-26 엘지전자 주식회사 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6529204B1 (en) 1996-10-29 2003-03-04 Fujitsu Limited Method of and apparatus for displaying halftone images
KR19990042559A (ko) * 1997-11-27 1999-06-15 구자홍 플라즈마 표시장치의 구동방법
KR100516933B1 (ko) * 1999-05-21 2005-09-26 엘지전자 주식회사 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
KR100383044B1 (ko) * 2001-01-19 2003-05-09 엘지전자 주식회사 플라즈마 표시 패널의 구동방법

Similar Documents

Publication Publication Date Title
US6323880B1 (en) Gray scale expression method and gray scale display device
US6476875B2 (en) Method and apparatus for processing video pictures, especially for false contour effect compensation
JP3489884B2 (ja) フレーム内時分割型表示装置及びフレーム内時分割型表示装置における中間調表示方法
JP2903984B2 (ja) ディスプレイ装置の駆動方法
JP3158904B2 (ja) ディスプレイパネルの映像表示方法
EP0987676B1 (en) Method of driving plasma display panel and display apparatus
JPH1039828A (ja) 中間調表示方法および表示装置
AU738827B2 (en) Dynamic image correction method and dynamic image correction circuit for display Device
JPH0934399A (ja) 中間調表示方法
JPH08254965A (ja) 表示装置の階調表示方法
JP3430593B2 (ja) ディスプレイ装置の駆動方法
JPH07261696A (ja) 階調表示方法
KR100263250B1 (ko) 프레임내 시분할형 중간조 표시 방법 및 프레임내 시분할형 표시장치
KR100887678B1 (ko) 비디오 화상을 처리하기 위한 방법 및 비디오 화상을처리하기 위한 장치
JP4867170B2 (ja) 画像表示方法
JPH0854852A (ja) ディスプレイパネルの中間調画像表示方法
JP3246217B2 (ja) ディスプレイパネルの中間調画像表示方法
JPH07248743A (ja) 階調表示方法
JP4165108B2 (ja) プラズマディスプレイ装置
JPH0863120A (ja) ディスプレイパネルの中間調画像表示方法
KR100799826B1 (ko) 표시 장치의 구동 방법
JPH0863121A (ja) ディスプレイパネルの中間調画像表示方法
JPH07264515A (ja) 階調表示方法
JPH10304281A (ja) 階調表示方法
KR20030059221A (ko) 비디오 화상을 처리하기 위한 방법 및 장치