FR2661523A1 - Systeme d'appareil photo et objectif photographique correspondant. - Google Patents

Systeme d'appareil photo et objectif photographique correspondant. Download PDF

Info

Publication number
FR2661523A1
FR2661523A1 FR9105187A FR9105187A FR2661523A1 FR 2661523 A1 FR2661523 A1 FR 2661523A1 FR 9105187 A FR9105187 A FR 9105187A FR 9105187 A FR9105187 A FR 9105187A FR 2661523 A1 FR2661523 A1 FR 2661523A1
Authority
FR
France
Prior art keywords
information
lens
objective
output
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9105187A
Other languages
English (en)
Other versions
FR2661523B1 (fr
Inventor
Kawasaki Masahiro
Takahashi Hiroyukiiwam Shigeru
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pentax Corp
Original Assignee
Asahi Kogaku Kogyo Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP11076690A external-priority patent/JP2942305B2/ja
Priority claimed from JP2117930A external-priority patent/JP2880759B2/ja
Application filed by Asahi Kogaku Kogyo Co Ltd filed Critical Asahi Kogaku Kogyo Co Ltd
Publication of FR2661523A1 publication Critical patent/FR2661523A1/fr
Application granted granted Critical
Publication of FR2661523B1 publication Critical patent/FR2661523B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03BAPPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
    • G03B17/00Details of cameras or camera bodies; Accessories therefor
    • G03B17/02Bodies
    • G03B17/12Bodies with means for supporting objectives, supplementary lenses, filters, masks, or turrets
    • G03B17/14Bodies with means for supporting objectives, supplementary lenses, filters, masks, or turrets interchangeably

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Structure And Mechanism Of Cameras (AREA)

Abstract

Un système d'appareil photo comprend un corps d'appareil photo (1) et un objectif photographique (2) qui est fixé de manière démontable au corps d'appareil photo (1). L'objectif photographique (2) possède un dispositif d'entrée et de sortie (41) qui entre et sort de l'information du, et vers le, corps d'appareil photo (1), une commande de synchronisation qui sort des impulsions d'horloge pour commander le dispositif d'entrée et de sortie, et un dispositif de chargement qui charge l'information d'objectif des valeurs initiales spécifiques dans le dispositif d'entrée et de sortie en concordance avec les impulsions d'horloge. Le corps d'appareil photo (1) comprend un dispositif de traitement de l'information (10, 11) qui reçoit l'information d'objectif des valeurs initiales spécifiques chargée dans le dispositif d'entrée et de sortie (41).

Description

SYSTEME D'APPAREIL PHOTO
ET OBJECTIF PHOTOGRAPHIQUE CORRESPONDANT
La présente invention se rapporte à un système d'appareil photo comportant une fonction de transmission de signaux entre un corps d'appareil photo et un objectif photographique et un objectif photographique amélioré correspondant. Dans un appareil photo reflex à objectif unique récent comportant un dispositif de mise au point automatique, de l'information spécifique à un objectif photographique, telle qu'une information de nombre F du diaphragme utilisée dans une fonction d'exposition automatique ou une fonction de mise au point automatique, est envoyée en tant que signaux électriques à partir de l'objectif photographique vers une CPU (unité centrale de traitement) d'un corps
d'appareil photo.
L'information spécifique à l'objectif photographique est mémorisée dans une ROM (mémoire morte d'objectif) disposée dans l'objectif photographique L'objectif photographique et le corps d'appareil photo sont pourvus de contacts électriques sur un montage d'objectif et un montage de corps pour émettre et recevoir les signaux d'information entre l'objectif photographique et le corps d'appareil photo, respectivement La CPU du corps émet et reçoit les signaux d'information de, et vers, la ROM d'objectif par l'intermédiaire des contacts électriques et
elle lit l'information mémorisée dans la ROM d'objectif.
Une impulsion d'horloge est sortie du corps d'appareil photo pour envoyer des signaux d'adresse à partir de la CPU du corps de manière synchronisée avec celle-ci, de sorte que de l'information prédéterminée peut être lue à partir de la ROM d'objectif en fonction de signaux d'adresse La lecture de l'information à partir de la ROM d'objectif est exécutée en fonction d'une transmission série commandée par la CPU du corps La CPU ne peut pas effectuer simultanément
d'autres opérations en temps réel pendant la transmission.
De plus, dans le cas d'un objectif photographique comportant un moteur d'AF (moteur de mise au point automatique) et un moteur de PZ (moteur de zoom motorisé), etc, si la commande de ces moteurs est effectuée par la CPU du corps, il y a une surcharge de la CPU du corps En particulier, dans un appareil photo reflex à objectif unique dans lequel des objectifs photographiques de différentes sortes sont montés de manière interchangeable sur un même corps d'appareil photo La CPU du corps doit lire différents paramètres en fonction des objectifs photographiques, à partir des ROM d'objectif associées et effectuer des opérations arithmétiques prédéterminées en fonction des paramètres lus pour commander par ce moyen les objectifs photographiques Ceci rend impossible ou presque
impossible un fonctionnement rapide.
D'autre part, la mise en place de ROM d'objectif différentes pour chacun des objectifs photographiques
augmente le coût de fabrication de ceux-ci.
Il est souhaitable dans un appareil photo reflex à objectif unique que si un nouveau corps d'appareil photo ou un objectif photographique est nouvellement développé, le nouveau corps d'appareil photo ou le nouvel objectif photographique puisse être utilisé avec un l'objectif photographique de type ancien ou un corps d'appareil photo
de type ancien, et vice versa.
Le premier objet de la présente invention est de diminuer la charge de travail du côté du corps d'appareil photo, de faire en sorte qu'il soit possible de mettre en place l'information d'un objectif photographique de manière synchronisée avec une impulsion d'horloge sortie du corps d'appareil photo et de réaliser un nouveau système d'appareil photo compatible avec un système d'appareil
photo classique.
La présente invention propose à cet effet un système d'appareil photo comprenant un corps d'appareil photo, un objectif photographique qui est fixé de manière démontable au corps d'appareil photo L'objectif photographique comprend des moyens d'entrée et de sortie pour entrer et sortir de l'information vers le, et à partir du, corps d'appareil photo, des moyens de commande de synchronisation pour sortir des impulsions d'horloge pour piloter les moyens d'entrée et de sortie, et des moyens de chargement pour charger l'information d'objectif des valeurs initiales spécifiques dans les moyens d'entrée et de sortie en fonction des impulsions d'horloge Le corps d'appareil photo comprend des moyens de traitement de l'information pour recevoir l'information d'objectif des valeurs initiales spécifiques chargées dans les moyens d'entrée et
de sortie.
Avec cet agencement, puisque l'objectif photographique peut mettre en place l'information des valeurs initiales spécifiques de manière non synchronisée avec les impulsions d'horloge issues du corps d'appareil photo, il n'est pas nécessaire de mettre en place l'information des valeurs initiales spécifiques à un intervalle de temps constant déterminé par la commande du côté du corps d'appareil photo Par conséquent, le temps pour le réglage du côté de l'objectif photographique peut être augmenté, de sorte que les opérations nécessaires, tel qu'un calcul, peuvent être exécutées du côté de l'objectif photographique et du côté
du corps d'appareil photo dans le laps de temps augmenté.
Selon un autre aspect de la présente invention, un registre à décalage peut être prévu dans les moyens d'entrée et de sortie de l'objectif photographique Les moyens de commande de synchronisation peuvent être constitués d'un moyen de production d'impulsions d'horloge et d'une CPU d'objectif Lors du transfert de l'information vers le corps d'appareil photo, l'information des valeurs initiales est d'abord chargée dans le registre à décalage en fonction de l'impulsion d'horloge issue des moyens de commande de synchronisation L'information chargée est ensuite transférée en mode série vers le corps d'appareil photo L'information calculée par la CPU d'objectif et sortie de celle-ci est chargée après le chargement de l'information des valeurs initiales dans le registre à décalage Par conséquent, la CPU d'objectif effectue les opérations arithmétiques de manière indépendante par rapport au transfert des valeurs initiales pendant le décalage de l'information des valeurs initiales dans le registre à décalage, ce qui diminue le temps nécessaire
pour transférer et traiter l'information.
L'autre but de l'invention est de proposer un système d'appareil photo, un corps d'appareil photo et un objectif photographique dans lequel l'un ou l'autre de ces composants peut être fixé à un composant associé du type antérieur tout en conservant la capacité d'échanger de l'information l'un avec l'autre sans passer par des moyens d'entrée et de sortie après l'achèvement du processus dans lequel l'objectif photographique transfère l'information d'objectif des valeurs initiales spécifiques au corps d'appareil photo sur son ordre par l'intermédiaire des
moyens d'entrée et de sortie.
Selon la combinaison de l'invention ci-dessus, il est possible à un corps d'appareil photo et à un objectif photographique d'échanger de l'information l'un avec l'autre dans une période de temps plus courte qu'auparavant en raison du fait suivant: L'information des valeurs initiales sortie de l'objectif photographique est non seulement transférée au corps d'appareil photo par l'intermédiaire de moyens d'entrée et de sortie de la même manière qu'auparavant mais l'information peut également être échangée sans passer par l'intermédiaire des moyens d'entrée et de sortie; Des moyens d'information d'objectif ayant une fonction de calcul installés dans l'objectif photographique calculent l'information d'objectif variable, une partie de cette information peut n'être pas calculée par des moyens de traitement de l'information installés dans le corps
d'appareil photo.
Les caractéristiques et avantages de l'invention
ressortiront d'ailleurs de la description qui va suivre à
titre d'exemple en référence aux dessins annexés, sur lesquels: la figure 1 est un schéma-blocs d'un appareil photo reflex à objectif unique comportant un système d'appareil photo selon la présente invention; la figure 2 est un schéma-blocs d'une disposition de circuit principal d'un corps d'appareil photo montré à la figure 1; la figure 3 est un schémablocs d'une disposition de circuit principal d'un objectif photographique montré à la figure 1; la figure 4 est un schéma-blocs montrant en plus grand détail un circuit d'interface d'objectif montré à la figure 1; la figure 5 est un schéma-blocs d'un bloc I/O (d'entrée/sortie) d'un circuit d'interface d'objectif montré à la figure 1; la figure 6 est une vue d'un circuit de remise à l'état initial d'un circuit d'interface d'objectif montré à la figure 4; la figure 7 est un chronogramme du fonctionnement d'un circuit de remise à l'état initial montré à la figure 6; la figure 8 est une vue schématique d'un registre à décalage de 24 bits dans un circuit d'interface d'objectif; la figure 9 est un schéma représentant les huit premiers étages d'un registre à décalage et un circuit de chargement d'informations dans une interface d'objectif; la figure 10 est un chronogramme des opérations de chargement d'un registre à décalage; la figure 11 est un chronogramme de transmission d'information d'un système d'appareil photo selon la présente invention; la figure 12 est un organigramme du fonctionnement d'une CPU d'affichage d'un corps d'appareil photo; les figures 13 A, 13 B et 13 C sont des organigrammes d'une transmission d'entrée d'information d'une CPU d'affichage d'un corps d'appareil photo; la figure 14 est un organigramme du fonctionnement principal d'une CPU d'un objectif photographique; et les figures 15 A, 15 B et 15 C sont des organigrammes d'une interruption en mode série pour une transmission d'information d'une CPU d'un objectif photographique. La figure 1 montre un appareil photo reflex à objectif unique comportant un système d'appareil photo selon un
aspect de la présente invention.
Un corps d'appareil photo 1 comporte une CPU principale 10 et une CPU d'affichage 11 La CPU principale commande d'une manière générale l'ensemble du système d'appareil photo et effectue des opérations arithmétiques sur les différentes informations nécessaires pour prendre une photographie La CPU d'affichage il fonctionne non seulement comme une interface (transmission d'information) pour entrer de l'information par des éléments contacteurs et pour émettre et recevoir de l'information (des signaux) vers et à partir d'un objectif photographique 2, mais également comme une unité de commande pour commander
l'affichage de l'information de photographie.
Un récepteur de lumière 14, qui reçoit de la lumière incidente sur lui par l'intermédiaire de l'objectif photographique 2 et sort des signaux analogiques correspondants en fonction de la quantité de lumière reçue, est connecté à la CPU principale 10 par l'intermédiaire d'un convertisseur A/D (analogique vers numérique) 15 La CPU d'affichage il est connectée à un panneau LCD (afficheur à cristal liquide) 12 qui affiche l'information de photographie et elle est également connectée à un circuit d'entrée de code DX (information de sensibilité) 13 qui lit de manière sélective au moins une information de sensibilité ISO d'un film à partir des codes DX disposés
sur la surface d'une cartouche de film.
La CPU principale 10 est également connectée à un circuit de commande d'exposition 16 qui entraîne et commande un mécanisme d'obturateur (non montré) et un mécanisme de diaphragme (non montré), etc, en fonction de l'information de photographie entrée, à un circuit de traitement CCD (dispositif à couplage de charge) 18 qui détecte la focalisation de l'objectif photographie 2 en réponse à l'information (information de point focal) d'un objet devant être photographié (cette information est sortie d'un détecteur de mesure de distance d'objet à CCD 17 de mise au point automatique), à un circuit de commande de moteur d'AF 20 qui commande le moteur d'AF 19, et à un générateur d'impulsions d'AF 21 qui détecte le déplacement angulaire du moteur d'AF 19 pour produire des impulsions correspondant au déplacement angulaire Le détecteur de mesure de distance d'objet 17 reçoit de la lumière de l'objet qui est divisée en deux flux lumineux ou plus et qui est rendue incidente par l'intermédiaire de l'objectif photographique 2 pour sortir un signal de différence de phase prédéterminé (signal de défocalisation) Le moteur d'AF 19 entraîne un mécanisme de mise au point 31 par l'intermédiaire d'un accouplement 19 a disposé dans le montage de corps BM du corps d'appareil photo de manière à ce qu'il dépasse du corps d'appareil photo et d'un accouplement 3 la disposé dans le montage d'objectif LM de l'objectif photographique 2 pour déplacer, lorsque la liaison entre les accouplements 19 a et 31 a est établie, le
groupe de lentilles de mise au point (non représenté).
Une batterie 22 délivre du courant par l'intermédiaire des moteurs non seulement aux composants électroniques et aux circuits électroniques dans le corps d'appareil photo 1, mais aussi aux composants électroniques et aux circuits
électroniques dans l'objectif photographique 2.
Dans l'objectif photographique 2 sont disposés un mécanisme de mise au point 31 qui fait tourner un anneau de came de réglage de mise au point (non montré) pour déplacer de manière relative les groupes de lentilles de mise au point dans la direction de l'axe optique pour effectuer par ce moyen la mise au point, et un mécanisme de changement de plan 32 qui fait tourner un anneau de zoom (non montré) pour déplacer de manière relative au moins deux groupes de lentilles à puissance variable dans la direction de l'axe
optique pour effectuer le changement de plan.
Le mécanisme de mise au point 31 est relié à l'accouplement 3 la qui est connecté à l'accouplement 19 a lorsque l'objectif photographique 2 est fixé au corps d'appareil photo 1 afin de transmettre l'entraînement en rotation du moteur d'AF 19 au mécanisme de mise au point 31 Les accouplements 19 a et 31 a sont déconnectés l'un de l'autre par un moyen de débrayage (non représenté), de sorte qu'un photographe peut faire tourner manuellement un anneau de manoeuvre de réglage de mise au point pour régler
la mise au point dans le mode de mise au point manuel.
Le mécanisme de changement de plan 32 est entraîné par un anneau de manoeuvre de zoom (non montré) qui est à son tour entraîné par un moteur de PZ (de zoom motorisé) 34 dans le mode zoom motorisé et par le photographe dans le mode zoom manuel, respectivement Le moteur de PZ 34 est entraîné et commandé par une CPU d'objectif 30 par l'intermédiaire d'un circuit de moteur de zoom motorisé (PZ) 33 dans le mode zoom motorisé Le mode zoom motorisé comprend un mode zoom motorisé manuel dans lequel le changement de plan motorisé est effectué par la manoeuvre d'un contacteur de zoom SWZM 2 (figure 3), et un mode zoom motorisé commandé dans lequel le changement de plan est commandé de manière automatique en fonction du jugement de la CPU d'objectif 30 L'expression "zoom motorisé commandé" se rapporte ici à un zoom motorisé dans lequel une distance focale f à laquelle un objet particulier est au point est modifiée de manière à conserver la valeur de d/f (dans laquelle d désigne la distance d'objet) constante lorsque la distance d'objet d varie Le mode zoom motorisé et le mode zoom manuel sont sélectionnés par un moyen de commutation qui est mis en oeuvre par un contacteur de zoom
SWZ Ml.
Aux ports d'entrée de la CPU d'objectif 30 sont connectés un générateur d'impulsions de PZ 35 qui détecte le déplacement du moteur de PZ 34 et qui produit un nombre prédéterminé d'impulsions correspondant à celui-ci, une plaque de codage de distance 36 qui lit l'information de position de l'anneau de came de réglage de mise au point (des groupes de lentilles de mise au point) entraîné par le mécanisme de mise au point 31, une plaque de codage de zoom 37 qui lit l'information de position (l'information de distance focale) de l'anneau de came de changement de plan (des groupes de lentilles à puissance variable) entraîné par le mécanisme de changement de plan 32, une plaque de codage de fonctionnement zoom 38 qui entre l'information du sens et de la vitesse du changement de plan motorisé par la manoeuvre du contacteur de manoeuvre de zoom, une plaque de codage de test d'objectif 39 qui teste la nature de l'objectif photographique (objectif zoom, objectif à foyer unique, ou objectif macro à foyer unique, etc), et un élément 40 d'entrée de la valeur K qui entre l'information de la valeur K à une extrémité téléobjectif Dans le mode de réalisation représenté, "la valeur K" signifie le nombre des impulsions du générateur d'impulsions d'AF 21 nécessaires pour déplacer un plan image formé par l'objectif photographique 2 par l'intermédiaire d'un
déplacement unité, mais elle n'est pas limitée à celle-ci.
La plaque de codage de distance 36 et les autres plaques de codage sont celles qui sont connues en elles mêmes Habituellement, ces plaques de codage sont fixées à un anneau de came ou à des anneaux de came et connectées de manière sélective à des balais respectifs comportant une pluralité de contacts électriques qui sont amenés en contact glissant avec les codes (des parties conductrices et des parties non conductrices) des plaques de codage Les positions des anneaux de came sont détectées en tant qu'information de bit par une combinaison des codes avec lesquels les contacts électriques des balais viennent en contact Cependant, le mécanisme de détection de l'information n'est pas limité à une telle combinaison de
plaques de codage et de balais.
Une interface d'objectif 41 est connectée à une borne d'entrée d'information de la CPU d'objectif 30 La transmission-d'information entre la CPU d'objectif 30 et la CPU d'affichage 11 est effectuée par l'intermédiaire de l'interface d'objectif 41 à laquelle un élément de codage macro 42 est connecté afin d'entrer dans celle-ci une
information macro dans le mode macro.
La CPU d'objectif 30 effectue les opérations arithmétiques pour obtenir différentes données, telles qu'une distance focale actuelle, une distance d'objet actuelle, etc Les informations (programme, algorithme, constantes, etc), nécessaires pour les opérations arithmétiques sont mémorisées dans une ROM interne 30 a de
la CPU d'objectif 30.
Circuits du corps d'appareil photo.
La disposition de circuit du corps d'appareil photo 1 va être décrite cidessous en détail en se référant à la
figure 2.
La tension de la batterie 22 qui est contrôlée par un régulateur 23 et qui est secourue par un super condensateur
24 est délivrée à une borne VDD 1 de la CPU d'affichage 11.
La CPU d'affichage 11 est toujours activée à une tension
constante entrée sur la borne VDDI.
Les bornes Pl et P 2 de la CPU d'affichage 11 sont connectées, respectivement, à un convertisseur DC/DC (courant continu/courant continu) 25 qui bascule la source de courant de la CPU principale 10 sur MARCHE et sur ARRET et a un contacteur de photométrie SWS qui est mis sur MARCHE lorsque la touche d'obturateur (non montrée) est pressée à mi-course De plus, les bornes P 3 et P 4 de la CPU d'affichage 11 sont connectées, respectivement, à un contacteur de déclenchement SWR qui est mis sur MARCHE lorsque la touche d'obturateur est pressée à fond et à un contacteur de verrouillage SWL qui est mis sur MARCHE lorsqu'un couvercle arrière (non montré) du corps d'appareil photo est fermé de manière à maintenir la CPU d'affichage 1 h etc, dans une position de possibilité de photographie. Le convertisseur DC/DC 25 est mis en oeuvre lorsque le contacteur de verrouillage SWL est mis sur MARCHE et lorsque le contacteur de photométrie SWS ou le contacteur de déclenchement SWR est mis sur MARCHE, et en fonction des instructions issues de la CPU d'affichage il lors de l'entrée de l'information d'objectif provenant de l'objectif photographique 2, pour alimenter la borne VDD 1 de la CPU principale 10 avec une tension de référence
constante pour activer par ce moyen la CPU principale 10.
De plus, des bornes P 5, P 6, P 7, P 8 et P 9 de la CPU d'affichage 11 sont connectées, respectivement, à un contacteur de mode SWM, un contacteur d'entraînement SWDR, un contacteur de correction d'exposition SWXV, un
contacteur haut SWUP et un contacteur bas SWDN.
La CPU d'affichage il fonctionne en concordance avec les états de mise en oeuvre et de repos de ces contacteurs SWM, SWDR, SWXV, SWUP et SWDN Par exemple, les modes d'exposition comprenant un mode d'exposition programmé, un mode d'exposition automatique, et un mode d'exposition manuel, sont sélectionnés en fonction de la manoeuvre du contacteur de mode SWM D'une manière similaire, les modes d'entraînement comprenant un mode prise de vue unique et un mode prise de vue continue sont sélectionnés en fonction de la manoeuvre du contacteur d'entraînement SWDR Les modes sélectionnés peuvent être modifiés en fonction de la manoeuvre du contacteur haut SWUP et du contacteur bas SWDN dans la position dans laquelle les modes d'exposition ou
les modes d'entraînement peuvent être sélectionnés.
La CPU d'affichage Il fait en sorte qu'il est possible de modifier la valeur d'exposition lorsque le contacteur d'exposition SWXV est mis sur MARCHE A savoir, la valeur d'exposition peut être augmentée ou diminuée en fonction de la manoeuvre du contacteur haut SWUP et du contacteur bas
SWDN, respectivement.
La CPU d'affichage il possède un groupe de bornes de commande d'affichage PSEG connectées à un LCD d'affichage 12 par l'intermédiaire d'une ligne de bus Le LCD d'affichage 12 indique l'information de photographie nécessaire en fonction des instructions de la CPU d'affichage Il lorsque le contacteur de verrouillage SWL est mis sur MARCHE. Sept bornes P 10 à P 17 de la CPU d'affichage il sont connectées à des contacts électriques Fminl, Fmin 2, Fmin 3, Fmaxl, Fmax 2, A/M, et Cont disposées sur le montage de corps BM du corps d'appareil photo, respectivement Une borne P 18 de la CPU d'affichage il est connectée à un
circuit de commutation 26.
Les contacts électriques Fminl, Fmin 2, Fmin 3 fonctionnent également comme des bornes de transmission pour la transmission d'information entre l'objectif photographique 2 et la CPU d'affichage 11 A savoir, les contacts électriques Fminl, Fmin 2, Fmin 3 constituent, respectivement, une borne SCK d'entrée et de sortie de signal d'horloge série, une borne DATA d'émission et de réception d'information, et une borne RES de sortie de
signal de remise à l'état initial.
Les bornes P 10, Pîl et P 12 de la CPU d'affichage 11
sont toujours prélevées dans la CPU d'affichage 11.
La sortie du circuit de commutation 26 est connectée à une borne VBATT et fonctionne comme un contacteur pour établir et couper la connexion électrique entre la batterie
22 et la borne VBATT en fonction du niveau de la borne P 18.
La borne Gnd de la CPU d'affichage 11 est connectée à la
borne de masse Gnd de la batterie 22.
La CPU d'affichage 11 et la CPU principale 10 communiquent l'une avec l'autre par l'intermédiaire des bornes série SCK, des bornes série d'entrée SI et des bornes série de sortie SO Dans la transmission d'information, l'information est transférée en utilisant des codes d'instruction comme cela est montré dans le tableau 1 ci-dessous Dans le tableau 1, la colonne de gauche représente l'information qui est sortie de la CPU d'affichage 11 vers la CPU principale 10, et la colonne de droite représente l'information qui est transférée de la CPU principale 10 vers la CPU d'affichage 11 Ces informations sont établies sur la base des opérations de mesure de la luminance d'objet et de la distance d'objet, etc, commandées par la CPU principale 10.
Tableau 1:
CPU d'affich -' CPU ppale CPU ppale CPU d'affich.
information de mode fixé information affichage Tv, Sv information d'entraînement information de sensibilité fixé de film information de correction information de nombre d'exposition fixée d'impulsions de rentrée AF information de CPU Code de fin de retour AF d'objectif, Information Tv, Sv fixés Code de rentrée AF Code de retour AF Information de nombre d'impulsions de retour AF Rentrée AF,code de retour Des groupes de contacts PA, PB, PC, PD, PE et PF de la CPU principale 10 sont connectés, respectivement, à un convertisseur A/D 15, au circuit de commande d'exposition 16, au circuit de traitement CCD 18, au circuit de commande de moteur d'AF 20, au générateur d'impulsions d'AF 21, et
au circuit d'entrée de code DX 13.
La borne P 20 de la CPU principale 10 est connectée à un premier contacteur d'AF SWAF 1 qui sélectionne un mode de mise au point automatique dans lequel la mise au point est effectuée automatiquement par le moteur d'AF 19 et un mode de mise au point manuel dans lequel la mise au point est effectuée manuellement par un photographe La borne P 2 de la CPU principale 10 est connectée à un second contacteur d'AF SWAF 2 qui commute le mode de déclenchement d'obturateur entre un mode donnant la priorité à la mise au point et un mode donnant la priorité à la vitesse de déclenchement Le premier et le second contacteurs d'AF SWAF 1 et SWAF 2 sont associés de manière mécanique l'un à l'autre, de sorte que par exemple, lorsque le mode de mise au point manuel est sélectionné par le premier contacteur d'AF SWAF 1, le second contacteur d'AF SWAF 2 est basculé dans le mode de priorité au déclenchement A savoir, si l'un des contacteurs d'AF SWAFI et SWAF 2 est mis sur
MARCHE, l'autre est mis sur ARRET.
Circuit de l'objectif photographique La disposition des circuits du système électrique disposés dans l'objectif photographique 2 va être expliquée
ci-dessous, en se référant à la figure 3.
Le montage d'objectif LM de l'objectif photographique 2 est pourvu de contacts électriques VBATT, CONT, RES (Fmin 3), SCK (Fminl), DATA (Fmin 2) , DND, Fmaxl, Fmax 2, et A/M correspondants aux contacts électriques associés disposés sur le montage de corps BM, lorsque l'objectif photographique 2 est fixé au corps d'appareil photo 1 Bien que la disposition des contacts électriques du montage d'objectif LM ne soit pas identique à celle du montage du corps BM (ils ont été redisposés dans un but de clarification), les contacts électriques du montage d'objectif désignés sont connectés de manière électrique aux contacts électriques correspondants du montage de corps
ayant les mêmes numéros de référence.
Le contact VBATT du côté de l'objectif est connecté au circuit de commande de PZ 33, de sorte que l'alimentation de la batterie 22 est directement fournie au moteur de PZ 34 par l'intermédiaire du contact VBATT par l'opération de
commutation du circuit de commande de PZ 33.
Les contacts Fmaxl et Fmax 2 du côté de l'objectif fonctionnent également comme un moyen continu de transmission d'information pour transmettre l'information de nombre F maximal de 2 bits au corps d'appareil photo, d'une manière similaire à ceux prévus sur un objectif AE (à exposition automatique) existant (ancien) A savoir, les contacts Fmaxl et Fmax 2 du côté de l'objectif sont mis à la masse par l'intermédiaire des contacteurs S Wmaxl et S Wmax 2, de sorte que l'information de nombre F maximal (valeur de diaphragme minimale) est formée en fonction d'une combinaison des niveaux des contacteurs S Wmaxl et S Wmax 2 dépendant de la combinaison des états MARCHE/ARRET de ceux-ci Les combinaisons des niveauxdes contacts Fmaxl et Fmax 2 du côté de l'objectif et le nombre F maximal sont par
exemple tels que montrés dans le tableau 2 ci-dessous.
0 Tableau 2: Nombre F maximal Fmax 2 Fmaxl
22 O O
32 O 1
1 O
Le contact A/M du côté de l'objectif a pour fonction d'envoyer l'information auto/manuelle du diaphragme au corps d'appareil photo 1 et il est mis à la masse par l'intermédiaire d'un contacteur de sélection SWA/M Le contacteur de sélection SWA/M est associé à la rotation d'un anneau de diaphragme (non montré) de l'objectif photographique 2, de sorte que lorsque l'anneau de diaphragme est dans la position auto, et dans la position manuelle, le contacteur de sélection est mis sur MARCHE et
sur ARRET, respectivement.
Les contacts Fminl, Fmin 2, et Fmin 3 du côté de l'objectif fonctionnent non seulement comme un moyen continu de transmission de d'information pour transmettre l'information du nombre F du diaphragme de 3 bits au corps d'appareil photo 1, d'une manière similaire à ceux disposés sur un objectif AE existant (ancien), mais également comme contacts de transmission d'information entre le corps d'appareil photo et l'objectif photographique La relation entre les niveaux des contacts Fminl, Fmin 2 et Fmin 3 du côté de l'objectif et le nombre F du diaphragme est par
exemple tel que montré dans le tableau 3 ci-dessous.
Tableau 3:
Nombre F maximal Fmin 3 Fmin 2 Fminl
1,4 O O O
1,7 O O 1
2 O 1 O
2,5 O 1 1
2,8 1 O O
3,5 1 O 1
4 1 1 O
4,5 1 1 1
Pour réaliser à la fois la fonction de transmission d'information continue et la fonction de transmission d'information sur les contacts Fminl, Fmin 2 et Fmin 3, du côté de l'objectif, ces contacts sont connectés à des transistors PNP Trl, Tr 2, Tr 3, respectivement Les transistors PNP Tr (TR 1, Tr 2 et Tr 3) sont connectés par les émetteurs de ceux-ci aux contacts d'objectif Fminl, Fmin 2, et Fmin 3, et par les bases de ceux-ci au contact CONT par l'intermédiaire, respectivement, de parties fusibles Hi, H 2 et H 3 de manière à établir et à couper la connexion Les collecteurs des transistors sont mis à la masse Il est possible de prévoir les parties fusibles Hi, H 2 et H 3 entre les émetteurs et les contacts d'objectif Fmin (Fminl,
Fmin 2, Fmin 3).
La CPU d'affichage 11 fait en sorte que la tension du contact CONT chute à la tension de la masse afin d'obtenir l'information du nombre F du diaphragme à partir des contacts d'objectif Fminl, Fmin 2 et Fmin 3 Ce dont il résulte qu'un transistor (ou des transistors) Tr auxquels la partie fusible est connectée (ou les parties fusibles sont connectées) soit (soient) mis sur MARCHE, de sorte que le ou les émetteurs du ou des transistors qui ont été mis sur MARCHE viennent au niveau haut H et que le ou les émetteurs du ou des transistors qui ont été mis sur MARCHE prennent le niveau de la masse A savoir, les transistors Tr sont mis sur MARCHE ou sur ARRET de manière sélective en fonction de la connexion des parties fusibles Hi, H 2 et H 3 pour modifier le niveau des émetteurs de ceux-ci Par conséquent, l'information du nombre F du diaphragme à 3 bits est sortie vers les contacts d'objectif Fminl, Fmin 2
et Fmin 3.
Les bornes CONT, RES, SCK, DATA et GND de l'interface d'objectif 41 sont connectées, respectivement, aux bornes
CONT, Fmin 3, Fminl, Fmin 2 et GND, du côté de l'objectif.
Le contact d'objectif CONT est connecté aux bases des transistors Tr et à la borne CONT de l'interface d'objectif 41, comme cela a été mentionné cidessus La commutation de l'alimentation en courant à partir de la borne CONT de l'interface d'objectif est effectuée par l'intermédiaire de la borne RES (la borne d'objectif Fmin 3) Après que l'information concernant le nombre F du diaphragme ait été transférée, lorsque les bornes CONT et RES viennent aux niveaux H et L respectivement, le courant est délivré à la
CPU d'objectif 30.
La borne VDDB de l'interface d'objectif 41 est connectée à la borne VDD de la CPU d'objectif 30 par l'intermédiaire d'un condensateur C 2, de sorte que la tension constante délivrée à partir de la borne CONT du corps d'appareil photo 1 est délivrée à la CPU d'objectif
30.
Des bornes DI 51, DSI 2 et DSI 3 de l'interface d'objectif 41 sont connectées à la plaque de codage de distance 36, de sorte que les signaux d'information de distance de la distance d'objet correspondant à la position de l'anneau de came de mise au point entraîné par le mécanisme de mise au point 31 sont entrés sur les bornes
DSI 1, DSI 2 et DSI 3.
La borne MACRO de l'interface d'objectif 41 est connectée à la partie de codage macro 42 qui fonctionne comme un contacteur macro qui est mis sur MARCHE lorsque l'anneau de mise en oeuvre de zoom est actionné pour
commuter l'objectif photographique 2 dans le mode macro.
Les bornes d'entrée et de sortie de l'interface d'objectif 41 sont connectées aux bornes d'entrée et de sortie correspondantes de la CPU d'objectif 30 La borne de remise à l'état initial RESB, la borne d'horloge CLK, la borne série d'entrée SIS et la borne série de sortie SOS, la borne CE, la borne SOE, la borne OIN, et la borne KAFEND, de l'interface d'objectif 41 sont connectées, respectivement, à la borne de remise à l'état initial RESET, à la borne d'horloge série SCK, à la borne de sortie série SO, à la borne d'entrée série SI, à la borne ET 43, à la borne P 40, à la borne PCL, à la borne POO, de la CPU d'objectif 30 Une borne CRES de l'interface d'objectif 41 est mise à la masse par l'intermédiaire d'un condensateur à
retard Cl.
La CPU d'objectif 30 commande le circuit d'entraînement de PZ 33 connecté à la borne de commande de celle-ci La CPU d'objectif 30 est également connectée au générateur d'impulsions de PZ 35 et à la plaque de codage
de test d'objectif 39.
Les bornes P 30, P 31, P 32 et P 33 et les bornes P 62 et P 63 de la CPU d'objectif 30 sont connectées aux codes de la plaque de codage de zoom 37 La CPU d'objectif 30 effectue des opérations arithmétiques basées sur les niveaux d'entrée de ces bornes P 30, P 31 P 32, P 33, P 62, et P 63 en combinaison pour obtenir l'information de distance focale dans le mode de changement de plan et dans le mode macro, etc. Les bornes P 50, P 51 et P 52 et les bornes P 60 et P 61 de la CPU d'objectif 30 sont connectées à la partie de détermination 40 de l'information de valeur K à l'extrémité téléobjectif La CPU d'objectif 30 calcule l'information de la valeur K correspondant à la distance focale et à la distance d'objet en fonction de l'information formée par une combinaison des niveaux des bornes P 50 à P 53, P 60 et P 61 entrées dans celles-ci, en utilisant la valeur K à l'extrémité téléobjectif et à la distance infinie dans le
mode macro à foyer unique.
De plus, les bornes P 21 à P 29 de la CPU d'objectif 30 sont connectées à différents contacteurs, tels que le contacteur de mise au point automatique SWAF et les contacteurs de zoom motorisé SWPZ 1 et SWPZ 2 etc, de sorte que la CPU d'objectif 30 effectue une opération
prédéterminée en réponse aux manoeuvres des contacteurs.
L'objectif photographique 2 possède un circuit de production d'impulsions d'horloge 43 en tant que moyen de production de signal d'horloge qui est connecté aux bornes d'horloge Xl et X 2 de la CPU d'objectif 30 La CPU d'objectif 30 fonctionne de manière synchronisée avec les impulsions d'horloge produite par le circuit de production d'impulsions d'horloge 43 Le circuit de production d'impulsions d'horloge constitue un moyen de commande de synchronisation. Comme cela a été mentionné ci-dessus, du côté du corps d'appareil photo, après que la borne CONT soit tombée au niveau L et que le nombre F du diaphragme soit lu, les bornes CONT et RES (Fmin 3) sont toutes les deux amenées au niveau H pour remettre à l'état initial la CPU d'objectif 30. Lorsque la remise à l'état initial est déclenchée, la CPU d'objectif 30 calcule l'information spécifique qui est alors placée dans le registre à décalage dans l'interface d'objectif 41 de manière non synchronisée avec les
impulsions d'horloge sorties du corps d'appareil photo 1.
L'information calculée est sortie de manière successive du registre à décalage en fonction des signaux d'horloge du corps d'appareil photo 1 Cette transmission est exécutée par des moyens de matériel (hardware) de l'interface d'objectif 41 Dans le mode de réalisation représenté, l'information arithmétique spécifique de 19 octets est
envoyée au corps d'appareil photo 1.
Lors de l'achèvement de la transmission, la borne KAFEND de l'interface d'objectif 41 vient au niveau L ce qui constitue un signal de fin de transmission Par conséquent, la CPU d'objectif 30 attend l'information de renouvellement de la transmission à partir du corps
d'appareil photo 1.
Lorsque la CPU d'objectif 30 reçoit l'information de renouvellement de transmission issue du corps d'appareil photo 1,, la borne DATA (Fmin 2) qui a été au niveau H devient au niveau L et ensuite revient au niveau H de nouveau, de sorte que le corps d'appareil photo peut commencer la nouvelle transmission Il est à noter que les états des bornes CONT et RES lorsque la CPU d'objectif 30
est d'abord activée sont maintenus.
Dans la nouvelle transmission d'information, l'information est transférée à partir de l'objectif photographique 2 vers le corps d'appareil photo 1 ou à partir du corps d'appareil photo 1 vers l'objectif photographique 2, en fonction du code d'instruction sorti du corps d'appareil photo 1 La nouvelle transmission d'information est effectuée de manière synchronisée avec l'impulsion d'horloge sortie de l'objectif photographique 2. La transmission d'information entre l'objectif photographique 2 et le corps d'appareil photo 1 est telle
que montrée dans les tableaux 4 et 5 ci-dessous.
Tableau 4: Objectif corps Information AF 0011 0001 ( 31 H) Information AE 0011 0010 ( 32 H) Toute l'information 0011 0011 ( 33 H) Chaque octet individuel 0101 xxxx( 5 x H) Information d'objectif 1 0110 0000 ( 60 H) Information d'objectif 2 0110 0001 ( 61 H) Corps Objectif Information de distance focale f Wide 0110 0010 ( 62 H) Information de distance focale f Tele 0110 0011 ( 63 H) Information de distance focale f X (actuelle) 0110 0100 ( 64 H) Information d'entraînement d'objectif 0110 0110 ( 66 H) Rentrée d'objectif 1001 0000 ( 90 H) Retour d'objectif 1001 0001 ( 91 H)
PH MARCHE 1001 0010 ( 92 H)
PH ARRET 1001 0011 ( 93 H)
Tableau 5:
Info objectif 1 Info objectif 2 Cde objectif H 60 H Info 66 H Bit 7 Demande de PH CPU d'objectif Fin f Wide Bit 6 AF A/M Fin f Tele Bit 5 PZ A/M PZ dans objectif Bit 4 PZ P/A Bit 3 Mode PZ PZ loin Bit 2 Fixation SW PZ proche Bitl Objectif A/M Objectif Bit O Objectif O/C Version Circuits d'interface La construction de l'interface d'objectif 41 va être
décrite ci-dessous en détail en se référant à la figure 4.
L'interface d'objectif 41 fonctionne non seulement comme moyen d'entrée et de sortie pour envoyer l'information d'objectif de l'objectif photographique 2 vers le corps d'appareil photo 1 en fonction de la commande par matériel (hardware) séquentielle par le circuit numérique, mais également comme un circuit d'interface pour une transmission d'information directe par logiciel entre la CPU d'affichage 11 du corps d'appareil photo 1 et la CPU
d'objectif 30 de l'objectif photographique 2.
Lorsque l'objectif photographique 2 est fixé au corps d'appareil photo 1, de sorte que le contacteur de verrouillage SWL est mis sur MARCHE, la tension constante est délivrée à partir du corps d'appareil photo 1 (de la borne P 16 de la CPU d'affichage 11) à l'interface d'objectif 41 par l'intermédiaire des bornes CONT Par conséquent, la tension constante de référence est délivrée à la borne VDD de la CPU d'objectif 30 à partir de la borne VDDB de l'interface d'objectif 41 Ce dont il résulte que la CPU d'objectif 30 active le circuit de production d'impulsions d'horloge 43 par la tension constante de référence, de sorte que la CPU d'objectif 30 fonctionne de manière synchronisée avec les impulsions d'horloge produites L'interface d'objectif 41 comprend un bloc I/O 50 (d'entrée/sortie) comportant les bornes VDDB, RES, etc,
mentionnées ci-dessus.
La plaque de codage de distance 36 et la partie de codage macro 42 sont connectées à un circuit tampon de prélèvement 51 qui prélève le niveau des bornes de la plaque de codage de distance 36 et de la partie de codage macro 42 pour envoyer la sortie à un registre de fixation de valeurs initiales 52, en parallèle, en tant qu'une
partie de l'information initiale de 3 octets.
Une paire d'entrées d'une porte NON ET 5 la dont la sortie est connectée au circuit tampon de prélèvement 51 sont connectées aux bornes RES et CE A l'étape initiale avant la transmission (transmission précédente), les bornes RES et CE sont maintenues aux niveaux L et H par la CPU d'affichage 11 et la CPU d'objectif 30, respectivement Par conséquent, la sortie de la porte NON ET 5 ia est H, et le circuit tampon de prélèvement 51 prélève l'information initiale. Une partie de fixation de valeurs initiales internes 53 et une partie de fixation de valeurs initiales externes 54 sont connectées aux bornes d'entrée du registre de fixation de valeurs initiales 52 Le registre de fixation de valeurs initiales 52 mémorise l'information initiale (en unité de 1 octet) pour 3 octets sortis du circuit tampon de prélèvement 51, de la partie de fixation de valeurs initiales internes 53 et de la partie de fixation de
valeurs initiales externes 54.
Un groupe de bornes de sortie du registre de fixation de valeurs initiales 52 sont connectées à un groupe de bornes d'entrée d'un circuit de chargement d'information 55 par l'intermédiaire d'un bus Le circuit de chargement 55 a pour fonction de charger l'information initiale de 3 octets dans le registre à décalage à 24 bits 56 en une seule fois et pour fonction de charger un groupe d'informations arithmétiques (décrites cidessous) ayant une unité de 1 octet à une adresse de chargement prédéterminé LP du registre à décalage à 24 bits 56 Le registre à décalage à 24 bits 56 est d'un type à entrée parallèle et à sortie série qui est représenté de manière schématique à la figure 8. Le registre à décalage à 24 bits 56 effectue le décalage en concordance avec les impulsions d'horloge sorties de la CPU d'affichage 11 pour transférer successivement l'information maintenue dans chaque bascule FF vers les bornes SOUT à partir desquelles l'information
transférée est sortie en mode série.
Une mémoire tampon à 8 bits 57 du type à entrée série et à sortie parallèle est connectée à l'entrée du circuit de chargement d'information 55 L'information arithmétique calculée dans la CPU d'objectif 30 est entrée en mode série dans la mémoire tampon à 8 bits 57 à partir de la borne d'entrée SIS de manière synchronisée avec les impulsions
d'horloge sorties de la CPU d'objectif 30.
Les bornes CLK (d'horloge) et CL (d'effacement) de la mémoire tampon à 8 bits 57 sont connectées, respectivement, à la borne CLK du bloc I/O 50, et à la borne RES Les bornes de sortie QO à Q 7 de la mémoire tampon à 8 bits 57 sont connectées aux bornes PR de préaffichage correspondant aux bascules FF des 24 étages du registre à décalage à 24 bits 56 par l'intermédiaire d'un groupe de portes logiques
décrit dans la suite.
Lorsque l'information de 8 bits est collectée dans la mémoire tampon à 8 bits 57, l'information est chargée sur une partie prédéterminée après les adresses de chargement, LP 4, LP 3, LP 2, L Pl et LPO du registre à décalage à 24 bits 56 à une cadence prédéterminée par l'intermédiaire du circuit de chargement d'information 55 La première information arithmétique de 8 bits est chargée sur une partie située immédiatement après l'information initiale de 3 octets Ensuite, l'information est chargée successivement et de manière continue immédiatement après l'information arithmétique chargée précédemment. La position de la bascule FF qui maintient le bit final de l'information chargée dans le registre à décalage à 24 bits 56 est détectée par les valeurs décomptées d'un compteur HAUT/BAS 58 Un décodeur d'adresse de chargement 59 active la première bascule (c'est-à-dire l'adresse de chargement LP) du registre à décalage à 24 bits 56 qui charge l'information arithmétique d'un octet mémorisé dans la mémoire tampon à 8 bits 57 (en fonction des valeurs décomptées par le compteur HAUT/BAS 58) Par exemple, lorsque l'information initiale (ou l'information arithmétique) est décalée jusqu'à la neuvième bascule à la figure 8, l'information arithmétique d'un octet est chargée en parallèle sur les bascules FF 1 à FF 8 après l'adresse de
chargement LP 4.
Le décodeur générateur d'impulsions de chargement 60 connecté au compteur HAUT/BAS 58 par l'intermédiaire d'un bus produit les impulsions de commande pour commander la cadence de chargement en fonction de la valeur décomptée du compteur HAUT/BAS 58 Par exemple, chaque fois que le bit d'information final maintenu par le registre à décalage à 24 bits 56 atteint les points de chargement LPO à LP 4, l'impulsion de chargement (impulsion H) est sortie du
circuit de production d'impulsions de chargement 61.
Le circuit de production d'impulsions de chargement 61 qui reçoit l'impulsion de chargement issue du décodeur de production d'impulsions de chargement 60 et un signal plein issu d'un circuit de production de signal plein d'une mémoire tampon à 8 bits 62 sort l'impulsion de chargement vers le circuit de chargement d'information 55 par l'intermédiaire d'une porte OU 63 Le circuit de chargement d'information 55 qui reçoit l'impulsion de chargement charge l'information arithmétique maintenue par la mémoire tampon à 8 bits 57 sur une partie située immédiatement après l'adresse de chargement désignée par le décodeur
d'adresse de chargement 59.
Lorsque l'impulsion de chargement est sortie du circuit de production d'impulsions de chargement 61, le compteur HAUT/BAS 58 diminue la valeur décomptée de 8 bits pour chaque sortie Ce dont il résulte que la valeur décomptée du compteur HAUT/BAS 58 est identique au numéro de la bascule FF qui maintient le bit d'information final de l'information chargée dans le registre à décalage à 24
bits 56.
La sortie du circuit de production d'impulsions de chargement 61 est connectée à l'une des bornes d'entrée de la porte OU 63, l'autre borne d'entrée est connectée à la borne de remise à zéro RES du bloc I/O 50 par l'intermédiaire d'un inverseur 63 a Le niveau de la borne de remise à zéro RES est L avant que le fonctionnement ne
commence, et il est maintenu à H pendant la transmission.
Par conséquent, lorsque les impulsions de chargement de niveau H sont sorties du circuit de production d'impulsions de chargement 61 après le commencement de la transmission, des impulsions de chargement de niveau H sont sorties de la porte OU 63 pour chaque impulsion de chargement, de sorte que le circuit de chargement d'information 55 effectue
l'opération de chargement.
Le circuit de production de signal plein de mémoire tampon à 8 bits 62 produit les signaux "plein" en réponse à la sortie des signaux porteurs issus d'une borne de sortie CARRY d'un compteur octal 71 qui compte chaque fois que les impulsions d'horloge sorties de la CPU d'objectif 30 sont envoyées à la borne de sortie d'horloge série CLK et qui sort les signaux porteurs issus de la borne CARRY chaque fois qu'un accroissement d'un chiffre d'une place à lieu, respectivement La CPU d'objectif 30 sort en mode série l'information arithmétique vers la borne SIS de la mémoire tampon à 8 bits 57 de manière synchronisée avec les signaux
d'horloge série.
La sortie de la porte OU 63 est également connectée à la borne d'effacement CL du circuit de production de signal plein de la mémoire tampon à 8 bits par l'intermédiaire de l'inverseur 63 b, de sorte que lorsque le niveau de la borne d'effacement CL est L, le circuit de production de signal plein de la mémoire tampon à 8 bits 62 est effacé et la sortie est ramenée à la valeur initiale. Un circuit de basculement de la mémoire tampon à 8 bits à la valeur initiale 64 bascule le chargement de la valeur initiale dans le registre à décalage à 24 bits 56 ou de l'information arithmétique calculée par la CPU d'objectif 30 et maintenue par la mémoire tampon à 8 bits 57 Les bornes de sortie Q et Q du circuit de basculement de la mémoire tampon à 8 bits à la valeur initiale 64 sont connectées au circuit d'information 55 La borne d'entrée CL du circuit de basculement à 8 bits à la valeur initiale 64 est connectée à la borne RES et la borne d'horloge du circuit de basculement à 8 bits à la valeur initiale est connectée à la borne CSK par l'intermédiaire d'un inverseur 64 a Egalement, la borne D du circuit de basculement à 8 bits à la valeur initiale 64 est alimentée avec la tension
de référence (le niveau H).
Le niveau de la borne RES du circuit de basculement à 8 bits à la valeur initiale 64 est L à l'état initial, les niveaux des bornes Q et Q sont L et H, respectivement Dans cet état, l'information initiale est chargée dans le
registre à décalage à 24 bits 56.
Après quoi le niveau de la borne RES devient H, de sorte que lorsque l'impulsion d'horloge issue de la CPU d'affichage 11 apparait, les niveaux des bornes Q et Q sont inversés et maintenus Ce dont il résulte, que l'information de la mémoire tampon à 8 bits 57 peut être
chargée dans le registre à décalage à 24 bits 56.
Les signaux d'horloge série sont entrés dans le registre à décalage à 24 bits à partir de la CPU d'objectif par l'intermédiaire d'un premier circuit d'annulation SCL 65 qui annule la première impulsion d'horloge après le commencement de la transmission et qui entre la seconde impulsion d'horloge et les impulsions d'horloge suivantes dans le registre à décalage à 24 bits 56 Le registre à décalage à 24 bits 56 effectue l'opération de décalage en
fonction des signaux d'horloge série.
Un circuit de production de signal de convertisseur arrière 66 produit des signaux de convertisseur arrière LR (de niveau L) pour transférer l'information issue d'un convertisseur arrière (non montré) vers la CPU d'affichage 11, en fonction de la valeur décomptée du compteur HAUT/BAS 58 lorsque le transfert de l'information initiale de 3 octets et de l'information arithmétique de 13 octets est terminée Le registre à décalage à 24 bits 56 est déconnecté de la CPU d'affichage 11 en fonction des signaux
LR du convertisseur arrière.
Le circuit de production de signal de convertisseur arrière 66 est connecté à la sortie du circuit de production de signal plein de la mémoire tampon à 8 bits 62 Habituellement, les signaux LR sont produits lorsque le registre à décalage à 24 bits 56 est vide Pour empêcher les signaux de convertisseur arrière LR d'être produits lorsque la mémoire tampon est pleine à l'adresse de chargement LPO, La sortie du circuit de production de signal plein de la mémoire tampon à 8 bits 62 est entrée dans le circuit de production de signal de convertisseur
arrière 66, comme cela est mentionné ci-dessus.
Un circuit de production de signal d'achèvement de la transmission ancienne 67 sort un signal d'achèvement de la transmission ancienne KAFEND (de niveau L) vers la borne d'entrée KAFEND du bloc I/0 50 pour achever la transmission ancienne lorsque la valeur décomptée du compteur HAUT/BAS 58 devient une valeur qui représente l'achèvement du transfert de l'information pour 19 octets Par conséquent, la CPU d'objectif 30 achève la transmission ancienne en
fonction du signal KAFEND.
Un circuit de remise à l'état initial 68 remet à l'état initial la CPU d'objectif 30 et possède une borne RES à laquelle une impulsion de remise à l'état initial est entrée à partir de la CPU d'affichage Il par l'intermédiaire d'un inverseur, etc, et une borne d'entrée DATA à laquelle une impulsion de discrimination est entrée à partir de la CPU d'affichage 11 pour reconnaître un nouvel objectif Une borne d'entrée STOP du circuit de remise à l'état initial est connectée à la borne de circuit Q d'un circuit de production de signal d'arrêt (STOP) 69 pour placer la CPU d'objectif 30 dans un mode de mise en sommeil. Une borne de sortie RESB du circuit de remise à l'état initial 58 est connectée à la borne RESET de la CPU d'objectif 30 par l'intermédiaire de la borne RESB La sortie CRES est mise à la masse par l'intermédiaire du condensateur CI A savoir, l'instant auquel le niveau de la
sortie CRES chute de H à L est retardé.
Le circuit de production de signal d'arrêt 69 active le circuit de remise à l'état initial 68 pour mettre la CPU d'objectif 30 dans le mode de mise en sommeil La borne d'entrée D et la borne d'entrée d'horloge du circuit de production de signal d'arrêt 69 sont connectées à la borne de sortie QI de la mémoire tampon à 8 bits 57 et à la borne CE du bloc I/O 50 respectivement Une borne de sortie Q du circuit de production de signal d'arrêt 69 est connectée à
la borne STOP du circuit de remise à l'état initial 68.
Le circuit de commutation du signal d'horloge série (SCK) 70 sélectionne les signaux d'horloge sortis de la borne CLK entre ceux sortis de la CPU d'affichage 11 du corps d'appareil photo 1 et ceux sortis de la CPU d'objectif 30 Lorsque l'objectif photographique 2 est monté sur le corps d'appareil photo 1, le circuit de commutation CSK 70 envoie les signaux d'horloge série issus de la CPU d'objectif 30 à la borne CLK pendant la transmission ancienne et à la CPU d'affichage 11 pendant la
transmission nouvelle, respectivement.
L'entrée d'effacement et l'entrée d'horloge du circuit de commutation CSK 70 sont connectées aux bornes RES et CE du bloc I/O 50, respectivement Une borne d'entrée D du circuit de commutation CSK 70 est connectée à la borne KO de la mémoire tampon à 8 bits 57 Les bornes Q et Q du circuit de commutation CSK 70 sont connectées aux bornes
SCKOUT et CSKIN du bloc I/O 50.
Le niveau de la borne Q du circuit de commutation CSK est H pendant la transmission ancienne et il est inversé au niveau L si le niveau de la borne CE s'élève lorsque la borne QO de la mémoire tampon à 8 bits 57 est H, lors de l'achèvement de la transmission ancienne En raison de l'inversion, les signaux d'horloge sont commutés comme cela
a été mentionné ci-dessus.
L'horloge série est entrée à partir de la borne CLK de l'entrée CLK du compteur octal 71 qui compte les signaux d'horloge issus de la CPU d'objectif 30 pendant la transmission ancienne Le compteur octal 71 sort les signaux porteurs de la borne CARRY de celui-ci chaque fois que 8 impulsions sont comptées Puisque la borne d'entrée CL du compteur 71 est connectée à la borne RES, le niveau de l'entrée CL s'élève à H lors de l'établissement de la
transmission ancienne à partir de l'état initial.
Le décodeur 72 reçoit la valeur décomptée du compteur 71 pour décoder les bits d'information prélevés par un
circuit de sélection d'information de plaque de codage 73.
Le circuit de sélection d'information de plaque de codage 73 sélectionne l'information de la plaque de distance 36 ou de la partie de codage macro 42 par l'intermédiaire d'un circuit tampon de prélèvement 51 de manière synchronisée avec l'opération de décodage et il sort l'information sélectionnée à partir de la borne DATA L'information
sortie est reçue dans la CPU d'objectif 30. La description ci-dessus a été orientée-vers la
construction et le fonctionnement de l'interface d'objectif 41. Bloc I/0
La description suivante va être orientée vers la
construction du bloc I/O 50 en se référant à la figure 5.
Le bloc I/O 50 possède une borne RES connectée à la borne P 12 de la CPU d'affichage il du corps d'appareil photo 1, une borne RCK connectée à la borne P 10, et une borne DATA connectée à la borne Pli La borne RES est également connectée à la borne RES par l'intermédiaire d'un inverseur 75 L'émetteur du transistor Tr 3 est connecté à une ligne entre la borne RES et l'inverseur 75 La base du transistor Tr 3 est connectée à la borne SLCT 3 et le collecteur du transistor Tr 3 est mis à la masse Le signal de remise à l'état initial est envoyé à la borne RES à
partir de la CPU d'affichage 11.
La borne SCK est connectée à l'une des entrées de la porte ET 77, à une entrée d'une mémoire tampon à trois états 78, et à une sortie d'une mémoire tampon à trois états 79 La sortie de la porte ET 77 est connectée à la sortie SCK La sortie de la mémoire tampon à trois états 78 et l'entrée de la mémoire tampon à trois états 79 sont connectées à la borne CLK et à la sortie CLK L'autre
entrée de la porte ET 77 est connectée à l'entrée KAFEND.
L'émetteur et la base du transistor Tri sont connectés à une ligne entre la borne CSK et l'inverseur 76, et à la borne SLCTI, respectivement Le collecteur du transistor
Tri est mis à la masse.
La borne DATA est connectée à une sortie d'une mémoire tampon à trois états 80 à l'une d'une paire d'entrées d'un multiplexeur 81, et à la sortie DATA La sortie du
multiplexeur 81 est connectée à la borne SOS.
La borne d'horloge, la borne SOS, la borne SIS, la borne CE et la borne SOE, connectées à la CPU d'objectif 30
seront décrites ci-dessous.
la borne CLK est connectée à la sortie CLK, à la sortie de la mémoire tampon à trois états 78 et à l'entrée de la mémoire tampon à trois états 79 La borne CLK émet et reçoit les impulsions d'horloge de et vers la borne SCK de la CPU d'objectif 30 La sortie CLK reçoit le signal d'horloge série issue de la CPU d'affichage il ou de la CPU
d'objectif 30.
Les mémoires tampons à trois états 78 et 79 ayant des sens opposés sont connectées en parallèle entre une partie située entre la borne CLK et la sortie CLK et une partie située entre la borne SCK et l'inverseur 76 Par conséquent, la connexion et la déconnexion entre la borne SCK et la sortie CLK et entre la borne CLK et la borne SCK peuvent être commandées de manière sélective par la
commande des mémoires tampons à trois états 78 et 79.
L'entrée de commande de la mémoire tampon à trois états 79 est connectée à la sortie de la porte ET 83 L'une d'une paire d'entrées de la porte ET 83 est connectée à la sortie de la porte ET 84 et l'autre entrée de celle- ci est connectée à la sortie SCKOUT Les entrées de la porte ET 84 sont connectées, respectivement, à l'entrée KAFEND par
l'intermédiaire de l'inverseur 86 et à la borne CE.
La borne SOS est connectée à la sortie du multiplexeur 81 Les entrées d'information du multiplexeur 81 sont connectées, respectivement, à la borne DATA et à la borne CODE Par conséquent, l'information issue de la CPU d'affichage 11, de la partie de codage macro 42 et de la plaque de codage de distance 36 est sortie de manière sélective. Les entrées de commande du multiplexeur 81 sont connectées, respectivement, à la borne CE et à la borne CE par l'intermédiaire de l'inverseur 90 Par conséquent, la commutation de l'entrée du multiplexeur 81 est commandée par le niveau de la borne CE A savoir, lorsque le niveau de la borne CE est L, l'information de l'entrée CODE est sortie de la borne SOS, et lorsque le niveau de la borne CE est H, l'information de la borne DATA est sortie de la
borne SOS.
La sortie d'information de la borne SO de la CPU d'objectif-30 est entrée dans la borne SIS La borne SIS est connectée à la sortie SIS de l'autre entrée d'information du multiplexeur 87 Par conséquent, la borne SIS est connectée de manière sélective à la borne DATA entre la borne DATA et l'entrée SOUT par le multiplexeur 87 La sortie SIS est connectée à l'entrée SIS de la mémoire tampon à 8 bits 57 Par conséquent, la sortie d'information de la borne SO de la CPU d'objectif 30 est envoyée directement à la borne DATA et à la borne DATA par
l'intermédiaire du registre à décalage à 24 bits 56.
La borne CE est connectée non seulement à l'une des entrées de commande et à l'autre entrée de commande du multiplexeur 81 par l'intermédiaire de l'inverseur 90, mais aussi à l'autre entrée de la porte ET 84 Par conséquent, la borne CE fonctionne comme une borne de sélection pour sélectionner l'information issue de l'objectif photographique 2 vers le corps d'appareil photo 1 parmi l'information de la partie de codage macro 42 et de la plaque de codage de distance 36, l'information par l'intermédiaire du registre à décalage à 24 bits 56, et
* l'information sortie de la CPU d'objectif 30.
La borne SOE est connectée à l'entrée de la porte OU 88 par l'intermédiaire de l'inverseur 82 La borne SOE fonctionne comme une borne de commande pour commander la sortie de la mémoire tampon à trois états 80 à l'autre
transmission que la transmission ancienne.
Les niveaux des différentes bornes qui fonctionnent à l'état initial, à l'état de transmission ancienne et à l'état de transmission nouvelle vont être décrits ci-dessous. A l'état initial, les niveaux de la borne de remise à l'état initial RES et de la borne d'horloge série SCK sont maintenus à H par la CPU d'affichage 11 (voir l'état avant l'instant a à la figure 10) Dans cet état, l'information initiale de la plaque de codage de distance 36 et de la partie de codage macro 42, etc, sont chargées dans le
registre à décalage à 24 bits 56.
Au commencement de la transmission ancienne, l'impulsion de remise à l'état initial de niveau L est sortie de la borne de remise à l'état initial RES La CPU d'objectif 30 effectue l'initialisation en réponse à l'impulsion de remise à l'état initial A cet instant, la valeur initiale placée dans le registre de mise en place des valeurs initiales 52 est chargée dans le registre à
décalage à 24 bits 56 (à l'instant a de la figure 10).
Ensuite, les niveaux de la borne CE et de la borne SOE deviennent L, l'impulsion d'horloge issue de la CPU d'objectif 30 est sortie vers la borne CLK, et l'impulsion d'horloge issue de la CPU d'affichage il est sortie vers la sortie SCK Pendant la transmission ancienne, les niveaux de l'entrée KAFEND, de l'entrée LR et de la borne SCKOUT sont H Dans cet état, l'information sortie vers l'entrée
SOUT est sortie de la borne DATA.
Lors de l'achèvement du transfert de l'information pour 16 octets, le niveau de l'entrée LR est L, de sorte que la connexion de l'entrée SOUT et de la borne DATA est coupée Pendant la déconnexion, si le convertisseur arrière est monté, l'information du convertisseur arrière est
sortie vers la CPU d'affichage 11.
Après que le temps pour le transfert d'information pour 19 octets se soit écoulé, le niveau de l'entrée KAFEND devient L, les impulsions d'horloge sorties du corps
d'appareil photo dans la sortie SCK sont interrompues.
Circuit de remise à l'état initial La disposition du circuit de remise à l'état initial 68 va être décrite ci-dessous en plus grand détail en se
référant aux figures 6 et 7.
L'entrée RES et l'entrée DATA du circuit de remise à l'état initial 68 sont connectées, respectivement, à la borne RES et à la borne DATA du bloc I/O 50 L'entrée STOP du circuit de remise à l'état initial 68 est connectée à la sortie Q du circuit de production du signal d'arrêt 69 La sortie RESB du circuit de remise à l'état initial 68 est connectée à la borne RESET de la CPU d'objectif 30 et la sortie CRES est mise à la masse par l'intermédiaire du
condensateur à retard Cl.
L'entrée RES est également connectée à la borne CRES par l'intermédiaire de l'une d'une paire d'entrées de la porte NON ET 91 et d'une résistance chutrice RI La sortie de la porte NON ET 91 est connectée à la grille d'un transistor à effet de champ MOS (semiconducteur métal oxyde) FET 1, dont un drain est connecté à une ligne entre la résistance Ri et la sortie CRES La source du transistor à effet de champ FE Tl est mise à la masse La ligne entre la résistance RI et la sortie CRES est connectée à la borne de sortie RESB par l'intermédiaire d'un inverseur de Schmidt 93 et d'un inverseur 94 connecté en série à celui-ci. La borne d'entrée DATA et la borne d'entrée STOP sont connectées, respectivement, à l'une d'une paire d'entrées d'une porte OU 96 et à l'autre entrée de la porte OU 96 par l'intermédiaire d'un inverseur 95 La sortie de la porte OU
96 est connectée à l'autre entrée de la porte NON ET 91.
Le chronogramme du circuit de remise à l'état initial 68 sera expliqué cidessous (figure 7) A l'état initial, les niveaux de la borne RES et de la borne DATA sont tous les deux H et les niveaux de la borne d'entrée RES, de l'entrée STOP et de la sortie RESB sont tous L. Lorsque le niveau de la borne RES (la borne Fmin 3) est mis à L par la CPU d'affichage 11, la sortie RES est inversée par l'inverseur 75 et elle devient le niveau H Ce dont il résulte, que le niveau de l'entrée CRES devient H, et que le niveau de la sortie RESB est mis à H par l'intermédiaire de l'inverseur de Schmidt 93 et de
l'inverseur 94.
Dans cet état, même si le niveau de l'entrée DATA chute, le niveau de la porte OU 96 est maintenu à H, et le niveau de la porte NON ET 91 est maintenu à L, de sorte que
le transistor à effet de champ FET 1 est maintenu bloqué.
Par conséquent, le niveau de la sortie RESB est maintenu à H. Si l'entrée DATA chute au niveau L lorsque l'entrée STOP (la sortie Q du circuit de production de signal d'arrêt 69) est H, les niveaux de la porte OU 96 et de la porte NON ET 91 sont modifiés à L et H, de sorte que le transistor à effet de champ FE Tl est rendu conducteur, et par conséquent, le niveau de la sortie RESB est modifié en L Ce dont il résulte, que la CPU d'objectif 30 est remise
à l'état initial.
Registre à décalage à 24 bits
La description qui suit va être orientée vers la
construction et l'opération de chargement du circuit de chargement d'information 55 et du registre à décalage à 24
bits 56, en se référant aux figures 8 et 9 et au tableau 6.
Les bascules FF 1 à FF 8 à la figure 9 sont les bascules des 8 premiers bits correspondant aux bascules NO 1 à NO 8 de
la figure 8.
Tableau 6:
Info à charger dans la bascule à 2 bits ENTREE "-" indique que l'info ne peut être chargée REMARQUES
Q Q RES LD LP 3 LP 4 1 2 3 4 5 6 7 8
a O 1 O O O O INIT INIT INIT INIT INIT INIT INIT INIT La valeur initiale est 23 22 21 20 19 18 17 16 chargée b O 1 1 O O O_ _ c 1 O O O O _ _ _ _ _ _ _ _ Non chargée d 101 O O 1 e 1 1 O O _ f 1 O O _ _ _ QO Q 1 Q 2 Q 3 Info cal est chargée ds LP 3 g 1 O O O O _ Non chargée h 10 1 O O 1 i 1 1 O 1 QO Q 1 Q 2 Q 3 Q 4 Q 5 Q 6 Q 7 Info cal est chargée ds LP 4 i 1 O 1 O O O _ Non chargée :1 i 1:::: n 1 O O O Info soit LPO, L Pl ou LP 2
:1 0 1: ::::
w cn r 1 j m m F cn r 1 j w Les impulsions d'adresse de chargement (de niveau H) sont sorties de manière sélective vers les bornes LP 3 et LP 4 lorsque l'information de la mémoire tampon à 8 bits 57 est chargée aux adresses de chargement LP 3 ou LP 4 du registre à décalage à 24 bits 56 à partir du décodeur
d'adresse de chargement 59.
Lors du chargement, l'impulsion de chargement (de niveau H) est sortie vers la borne LD du circuit de production d'impulsion de chargement 61 par l'intermédiaire
de la porte OU 63.
L'impulsion de remise à l'état initial est entrée sur la borne RES à partir de la CPU d'affichage 11 par
l'intermédiaire de la borne RES du bloc I/O 50.
L'impulsion d'horloge série est entrée à la borne SCK' à partir de la borne SCK du bloc I/O 50 par l'intermédiaire du circuit d'annulation de la première d'impulsion
d'horloge 65.
La borne Q et la Q sont connectées, respectivement, à la sortie Q et à la sortie Q du circuit de basculement à 8
bits à la valeur initiale 64.
L'entrée D de la première bascule FF 1 est mise à la masse, et les entrées des deuxième à huitième bascules FF 2 à FF 8 sont connectées, respectivement, aux sorties Q des bascules précédentes FF 1 à FF 7 La valeur initiale de la sortie Q est le niveau L, puisque l'entrée D de la première
bascule FF 1 est mise à la masse.
Les impulsions d'information sont entrées sur les entrées PR (entrées de préaffichage) des bascules FF 1 à FF 8 à partir du circuit de chargement d'information 55, et l'impulsion d'effacement est entrée sur les entrées CL (entrées d'effacement) pour maintenir l'information (le
niveau) des entrées PR (entrées de préaffichage).
Les bascules FF 1 à FF 8 effectuent les opérations de décalage lorsque l'impulsion d'horloge entrée à partir de
la borne SCK' apparaît.
Les environnements des bascules FF 2 à FF 4 sont similaires à celui de la première bascule FF 1, et les environnements des bascules FF 5 à FF 8 sont similaires à celui de la cinquième bascule FF 5 Par conséquent, seuls les environnements de la première et de la cinquième
bascules sont décrits ci-dessous.
L'information de bit d'une unité d'un octet est entrée sur les entrées PR (entrées de préaffichage) des bascules FF des sorties correspondantes QO à Q 7 par l'intermédiaire d'un groupe de portes logiques L'information du registre de fixation des valeurs initiales 52 et les sorties QO à Q 7 de la mémoire tampon à 8 bits 57 sont entrées sur les entrées de préaffichage des bascules FF 1 à FF 8 par
l'intermédiaire des portes logiques, respectivement.
L'une des entrées de la porte ET l Ol A du premier étage est connectée à la borne Q et l'autre entrée est connectée à la borne INIT 23 qui est une borne de sortie du registre de fixation des valeurs initiales, respectivement Par conséquent, la porte ET l Ol A sort l'information de valeurs
initiales de la borne INIT 23 vers la bascule FF 1.
Les trois entrées des autres portes ET l Ol B du premier étage sont connectées à la borne LP 4, à la borne QO et à la borne Q, à partir du côté gauche, respectivement Par conséquent, la porte ET l Ol B sort l'information de la borne
QO vers la bascule FF 1.
L'une des entrées de la portes ET 105 A du cinquième étage est connectée à la borne Q, de même que l'une des entrées de la porte ET l Ol A, et l'autre entrée est connectée à la borne INIT 19 qui est une borne de sortie d'information du registre de fixation des valeurs initiales 52, respectivement Par conséquent, la porte ET 105 A sort l'information de valeurs initiales de la porte INIT 19 de la
bascule FF 5.
Les trois entrées des autres portes ET 105 B du cinquième étage sont connectées, respectivement, à la borne LP 4, à la borne Q 4 et à la borne Q, dans cet ordre à partir du côté gauche Par conséquent, la porte ET 105 B sort
l'information de la borne Q 4 vers la bascule FF 5.
Les trois entrées des autres portes ET 105 C du premier étage sont connectées, respectivement, à la borne LP 3, à la borne QO et à la borne Q, dans cet ordre à partir du côté gauche Par conséquent, la porte ET 105 C sort l'information
de la borne QO vers la bascule FF 5.
Comme cela peut être vu à partir de la description
ci-dessus, les portes ET l Ol A et 105 A chargent l'information des valeurs initiales sur les bascules FF 1 et FF 5 D'une manière similaire, la porte Et 101 B charge l'information de la borne Qo sur la bascule FF 1, et les portes ET 105 B et 105 C chargent l'information de Q 4 et QO
sur la bascule FF 5, respectivement.
Ainsi, le circuit de remise à l'état initial charge l'information des valeurs initiales de 25 bits sur les bascules correspondantes et charge l'information de QO à Q 8 de la mémoire tampon à 8 bits 57 sur des positions décalées
de 4 bits dans le sens de la droite, respectivement.
Les sorties des portes ET 101 A et 101 B sont connectées aux entrées de la porte OU 111, respectivement Par conséquent, lorsque l'une des sorties des portes ET 101 A et 101 B devient H, le niveau de la sortie de la porte OU correspondante 111 devient H. Les sorties des portes ET 105 A, 105 B et 105 C sont connectées à l'une des entrées de la porte OU 115, respectivement Par conséquent, lorsque l'une des sorties des portes ET 105 A, 105 B et 105 C devient H, le niveau de la sortie de la porte OU correspondante 115 devient H. La sortie de la porte OU 111 est connectée à l'une des entrées de la porte NON ET 121 et à l'une des entrées de la
porte NON ET 141 par l'intermédiaire de l'inverseur 131 -
Les autres entrées des portes NON ET 121 et 141 sont connectées à la sortie de la porte OU 152 La sortie de la porte NON ET 121 est connectée à l'entrée de préaffichage PR et la sortie de la porte NON ET 141 est connectée à
l'entrée CL.
D'une manière similaire, la sortie de la porte OU 115 est connectée à l'une des entrées de la porte NON ET 125 et à l'une des entrées de la porte NON ET 145 par l'intermédiaire de l'inverseur 135 Les autres entrées des portes NON ET 125 et 145 sont connectées à la sortie de la porte OU 156 Les sorties des portes NON ET 125 et 145 sont entrées, respectivement, sur l'entrée de préaffichage PR et
l'entrée CL de la bascule FF 5.
Par conséquent, lorsque le niveau de la sortie de la porte OU 152 est H et que le niveau de la sortie de la porte OU 111 est H, le niveau de la sortie de la porte NON ET 121 est L, et l'information de niveau H est chargée dans
la bascule FF 1.
De plus, lorsque le niveau de la sortie de la porte OU 152 est H et que le niveau de la sortie de la porte OU 111 est L, le niveau de la sortie de la porte NON ET 141 est L, et l'information de la borne INIT 23 est chargée dans la
bascule FF 1.
Inversement, lorsque le niveau de la sortie de la porte OU 156 est H et que le niveau de la sortie de la porte OU 115 est H, le niveau de la sortie de la porte NON ET 125 est L, et l'information de niveau H est chargée dans
la bascule FF 5.
De plus, lorsque le niveau de la sortie de la porte OU 156 est H et que le niveau de la sortie de la porte OU 115 est L, le niveau de la sortie de la porte NON ET 145 est L, et l'information de la borne INIT 19 est chargée dans la
bascule FF 5.
La borne LP 3 est connectée à l'une des entrées de la
porte ET 105 C et à l'une des entrées de la porte OU 154.
L'autre entrée de la porte OU 154 est connectée à la borne LP 4 Par conséquent, lorsque l'une des bornes LP 3 et LP 4 est H, la sortie de la porte OU 154 est H. La sortie de la porte OU 154 est connectée à l'une des entrées de la porte ET 155 et l'autre entrée de la porte ET 155 est connectée à la borne LD Par conséquent, le niveau de la sortie de la porte ET 155 devient H et L lorsque le niveau de l'une des sorties de la borne LP 3 ou LP 4 est H et
lorsque le niveau de la borne LD est H, respectivement.
La sortie de la porte ET 155 est connectée à l'une des entrées de la porte OU 156 et l'autre entrée de la porte OU 156 est connectée à la borne RES par l'intermédiaire de l'inverseur 153 La sortie de la porte OU 156 est connectée à l'une des entrées des portes NON ET 125 et 145, comme
cela a été mentionné ci-dessus.
La borne LP 4 est connectée à l'une des entrées de la porte ET 151, à l'une des entrées de la porte OU 154, à l'une des entrées de la porte ET 105 B et à l'une des entrées de la porte ET l Ol B. La borne LD est connectée aux autres entrées de la
porte ET 151 et de la porte ET 155.
La borne RES est connectée à l'une des entrées des portes OU 152 et 156 par l'intermédiaire de l'inverseur
153.
La borne SCK' est une borne d'horloge qui est connectée aux entrées d'horloge des bascules FF 1 à FF 8 afin
d'effectuer l'opération de décalage.
Les bornes Q et Q sont connectées à l'une des entrées des portes ET l Ol A et 105 A et à l'une des entrées des portes ET 10 i B, 105 B et 105 C pour charger de manière sélective ou pour initialiser l'information, respectivement. Chargement d'informations au cours de la transmission ancienne L'opération de chargement de l'information par le circuit de chargement montré à la figure 9 au cours de la transmission ancienne va être décrite ci-dessous en se référant à la figure 10 qui représente un chronogramme de
l'opération de chargement.
Puisque les niveaux des bornes RES, 5 CK et K sont H à l'état initial, les informations initiales des bornes
INIT 23 à INIT 16 sont chargées dans les bascules FF 1 à FF 8.
Lorsque le niveau de la borne RES tombe à L et que le niveau de la borne RES s'élève à H, le chargement des
informations initiales est terminé (à l'instant a).
Ensuite, le signal d'horloge série issu du corps d'appareil photo 1 est sorti de la borne SCK Le compteur HAUT/BAS 58 commence à compter les impulsions d'horloge
SCK.
Le circuit d'annulation de la première impulsion SCK annule la première impulsion d'horloge des impulsions d'horloge SCK entrées et il sort les impulsions d'horloge qui suivent la première impulsion d'horloge en tant qu'impulsions d'horloge SCK' vers le registre à décalage à 24 bits 56 Les bascules FF commencent l'opération de décalage en fonction des impulsions d'horloge SCK'. Ce dont il résulte, que le niveau de l'impulsion d'horloge RES entré dans l'entrée CL du circuit de basculement de la mémoire tampon à 8 bits à la valeur initiale 64 devient H, et par conséquent, l'impulsion d'horloge SCK apparaît Par conséquent, les sorties Q et Q sont inversées, de sorte que les niveaux de la sortie Q et Q deviennent H et L, respectivement Ainsi, l'information de Qo à Q 7 de la mémoire tampon à 8 bits 57 peut être
chargée (à l'instant b).
Lorsque les sept impulsions SCK' sont entrées dans les bascules FF, les bascules FF 1 à FF 8 sont vides, lorsque la valeur décomptée du compteur HAUT/BAS 58 est sept, le décodeur de production d'impulsion de chargement 60 élève l'impulsion LP 4 pour la maintenir au niveau H en concordance avec la chute de la huitième impulsion d'horloge SCK Dans cet état, lorsque le signal porteur est sorti du compteur octal 71, l'impulsion de chargement LD de niveau H est sortie par l'intermédiaire du circuit de production d'impulsions de chargement 61, de sorte que les informations de Qo à Q 7 de la mémoire tampon à 8 bits 57
sont chargées dans les bascules FF 1 à FF 8, respectivement.
Dans le-mode de réalisation représenté, puisque la mémoire tampon à 8 bits 57 n'est pas pleine dans cet état, aucun signal porteur n'est sorti du compteur octal 71, de sorte qu'aucune information de la mémoire tampon à 8 bits
57 n'est chargée.
La sortie des impulsions d'horloge SCK continue et l'information initiale est décalée Lorsque la douzième impulsion d'horloge SCK tombe, le décodeur d'adresse de chargement 59 fait en sorte que les impulsions LP 4 et LP 3 chutent et s'élèvent (à l'instant d), respectivement Ce dont il résulte que les informations de QO à Q 3 peuvent être chargées dans les bascules FF 5 à FF 8 Il est à noter que les informations Q 4 à Q 7 peuvent être chargées dans les
bascules précédant la bascule FF 8.
Lorsque la mémoire tampon à 8 bits 57 est pleine, de sorte que l'impulsion porteuse est sortie du compteur octal 71, l'impulsion de chargement est sortie du décodeur de production d'impulsion de chargement 60, et par conséquent, l'impulsion de chargement LD apparaît Ce dont il résulte, que les informations Qo à Q 3 sont chargées dans les bascules FF 5 à FF 8 (à l'instant e) Par conséquent, une décrémentation de 8 de la valeur décomptée du compteur HAUT/BAS a lieu, de sorte que la valeur est ramenée de 13 à 5. Lorsque quatre impulsions d'horloge SCK sont sorties et que la valeur décomptée du compteur HAUT/BAS 58 est modifiée de 7 à 8, l'impulsion LP 4 s'élève en concordance avec la chute de l'impulsion d'horloge SCK, de sorte que l'information peut être chargée à l'adresse de chargement
L 24 (à l'instant h).
La sortie de l'impulsion LD fait en sorte que l'impulsion porteuse soit produite à partir du compteur octal 71 pour charger les informations de Qo à Q 7 dans les
bascules FF 1 à FF 8 (à l'instant i).
Les opérations de matériel (Hardware) mentionnées ci-dessus sont répétées pour charger d'abord les informations initiales de 3 octets sur le registre à décalage à 24 bits 56, de manière à ce que l'information soit sortie en mode série du registre à décalage à 24 bits 56 tout en étant décalée de 1 bit pour être transférée au corps d'appareil photo 1 (à la CPU d'affichage 11) par
l'intermédiaire de la borne DATA.
Pendant le chargement et le décalage de l'information initiale, la CPU d'objectif 30 effectue une opération arithmétique prédéterminée Lorsque l'information arithmétique d'une unité de 1 octet est chargée à partir de la mémoire tampon à 8 bits 57 dans le registre à décalage à 24 bits 56, de sorte que l'information est transférée au corps d'appareil photo 1 à partir du registre à décalage à
24 bits 56, faisant suite aux informations initiales.
Lors de l'achèvement du transfert des informations initiales de 3 octets et de l'information arithmétique de 13 octets, l'impulsion LR au niveau L est sortie du circuit de production de signal de convertisseur arrière 66 de manière à couper la connexion entre la borne SOUT et borne DATA Si le convertisseur arrière est monté, l'information de 3 octets du convertisseur arrière est transférée au corps d'appareil photo 1 de manière synchronisée avec le signal d'horloge de la CPU d'objectif 30 après que la
connexion ait été coupée.
Lors du transfert de l'information de 3 bits du convertisseur arrière, l'impulsion KAFEND d'achèvement de la transmission ancienne de niveau L est sortie à partir du circuit de production de signal KAFEND 67 pour terminer la transmission ancienne Il est à noter que la CPU d'objectif ne fonctionne pas jusqu'à ce qu'un temps pour le transfert de l'information de 19 octets ne soit écoulé,
même si il n'y a pas de convertisseur arrière de monté.
Lorsque l'impulsion KAFEND est sortie en tant que signal d'achèvement de transmission ancienne (la CPU d'objectif 30 dans laquelle le signal d'achèvement est reçu est prête pour une nouvelle transmission) Lorsque la CPU d'objectif 30 reçoit une commande de commutation d'une ancienne et d'une nouvelle transmission sorties de la CPU d'affichage 11, la CPU d'objectif 30 sort un signal
d'accusé de réception et effectue une autre opération.
Dans le mode de réalisation représenté, bien que l'information des valeurs initiales qui ne nécessite pas d'opération arithmétique soit de 3 octets, elle peut être de 2 octets, de 4 octets ou davantage Il est possible d'utiliser un registre à décalage autre que le registre à décalage à 24 bits 56, correspondant ou ne correspondant pas à l'information des valeurs initiales Par exemple, un registre à décalage à 16 bits ou un registre à décalage à 32 bits peuvent être utilisés au lieu du registre à
décalage à 24 bits.
Les opérations de base du système d'appareil photo de la présenteinvention vont être décrites ci-dessous en détail. Sous-programme de temporisation de la CPU d'affichage Il D'abord, le fonctionnement principal (le sous-programme de temporisation) de la CPU d'affichage 11 va être expliqué en se référant à la figure 12 Le fonctionnement principal est effectué par la CPU d'affichage 11 en fonction d'un programme mémorisé dans la
ROM interne lla de la CPU d'affichage 11.
La CPU d'affichage 11 teste si le contacteur de verrouillage SWL est mis sur MARCHE ou sur ARRET aux étapes Sîl et 512 Si le contacteur de verrouillage SWL est mis sur ARRET, l'interruption du fonctionnement par le contacteur est interdite (étape 513), et ensuite, l'état de la marque de verrouillage FLOCK est testé pour déterminer
si l'objectif est dans la position rétractée (étape 514).
Habituellement, dans un objectif photographique, la longueur totale de l'objectif photographique est modifiée en fonction des opérations de mise au point et de changement de plan Par conséquent, lorsqu'aucune photographie n'est prise, il est préférable de réduire la longueur totale de l'objectif photographique de manière à ce qu'elle soit aussi courte que possible afin de réaliser
un appareil photo compact et facile à transporter.
A cette fin, dans le système d'appareil photo de la présente invention, l'objectif photographique 2 est rétracté automatiquement pour réduire la longueur totale de celui-ci par le mécanisme de mise au point automatique et le mécanisme de zoom motorisé lorsque le contacteur de
verrouillage SWL est mis sur ARRET.
Cependant, un photographe ou une photographe met le contacteur de verrouillage SWL sur ARRET également lorsqu'il ou elle n'a pas l'intention de rétracter l'objectif photographique dans l'appareil Par exemple, le contacteur de verrouillage SWL peut être mis sur ARRET pour réduire la consommation de courant lorsqu'un photographe attend pour la prise de vue suivante tout en maintenant la distance focale et le point focal dans l'état o ils se trouvent Dans un tel cas, si l'objectif photographique est automatiquement rétracté lorsque le contacteur de verrouillage SWL est mis sur ARRET, la distance focale et le point focal sont modifiés, de sorte que le photographe doit régler à nouveau la distance focale et le point focal
ce qui est ennuyeux.
Pour empêcher ceci, dans le système d'appareil photo selon la présente invention, lorsque le contacteur de verrouillage SWL est basculé de MARCHE sur ARRET, la distance focale et le point focal à cet instant sont
mémorisés et l'objectif photographique est rétracté.
Lorsque le contacteur de verrouillage SWL est mis sur MARCHE de nouveau, la distance focale et le point focal antérieurs à la rentrée de l'objectif photographique sont obtenus de manière automatique qu'elle qu'ait été l'intention du photographe lorsque le contacteur de verrouillage SWL a été mis sur ARRET Ainsi, selon la présente invention, le problème mentionné ci-dessus peut
être éliminé.
Dans le système d'appareil photo de la présente invention, les opérations de rentrée et de retour se rapportant au mécanisme de mise au point automatique sont exécutées par la CPU principale 10, et les opérations de rentrée (remise en place dans le logement) et de retour se rapportant au mécanisme de zoom motorisé sont exécutées par la CPU d'objectif 30, respectivement Il est à noter que la CPU principale 10 et la CPU d'objectif 30 sont alimentées avec le courant électrique seulement lorsqu'elles
fonctionnent, autrement aucun courant ne leur est délivré.
Par conséquent, l'information de la rentrée et du retour est commandée par la CPU d'affichage 11 qui fonctionne toujours La transmission de l'information, ne comprenant pas les informations initiales et des instructions entre la CPU d'objectif 30 et la CPU d'affichage 11 est effectuée
par la nouvelle transmission.
L'opération de rentrée d'objectif (retour dans le logement) est effectuée aux étapes 515 à 518 Puisque l'opération de changement de plan est commandée par la CPU d'objectif 30, le code 90 H pour l'instruction de rentrée est envoyé à la CPU d'objectif 30 et l'information de distance focale, antérieure à la rentrée, est entrée à partir de la plaque de codage de zoom 37 dans la CPU d'objectif 30 L'opération de mise au point automatique qui est commandée du côté du corps d'appareil photo est effectuée par la CPU principale 10 et un sous-programme de
rentrée à l'étape 517.
Lors de l'achèvement de la rentrée, la marque de verrouillage FLOCK est retirée (étape 518), et la commande procède à l'étape 519 Si l'objectif a déjà été rentré ou rétracté, puisque la marque de verrouillage FLOCK est 0, la
commande saute les étapes 515 à 518.
A l'étape 519, la borne P 16 (la borne CONT) chute à L et donc l'alimentation électrique de la CPU d'objectif 30 et du LCD 12 est coupée (étape 520) Ensuite, le programme de temporisation est exécuté à un cycle de 125 ms (étapes 521 à 523) A savoir, le fonctionnement intermittent par la mise en oeuvre du temporisateur est répété durant la période pendant laquelle le contacteur de verrouillage SWL
est sur ARRET.
Si le contacteur de verrouillage SWL est mis sur MARCHE pendant le fonctionnement à l'étape 512, la CPU d'affichage il teste l'état de la marque de verrouillage FLOCK à l'étape 524 Si FLOCK est 0, l'opération de retour AF (concernant le mécanisme d'AF) est effectuée par la CPU principale 10 pour ramener le point focal de l'objectif photographique à celui antérieur au retour dans le logement
(à la rentrée).
A l'étape 526, la nature de l'objectif fixé est testée en fonction de l'information d'entrée Si nécessaire et si possible, la CPU d'objectif 30 effectue le retour du
mécanisme de zoom (retour PZ).
Lors de l'achèvement de l'opération d'entrée d'information, l'interruption de la commande par le contacteur de photométrie SWS et le contacteur de déclenchement SWR est autorisée, de sorte que le déclenchement peut être effectué Ensuite, la commande
procède à l'étape 528.
Lorsque le contacteur de mode SWM, le contacteur d'entraînement SWDR, le contacteur de correction d'exposition SWXV et le contacteur haut/bas SWUP/DN sont actionnés, l'opération de changement de mode, etc, et l'opération d'affichage du mode sélectionné sont effectuées
aux étapes 528 à 535.
Si aucun de ces contacteurs n'est manoeuvrés, ou si l'opération de commutation est terminée, le fonctionnement intermittent est effectué en fonction du fonctionnement du
temporisateur aux étapes 521 à 523.
Opération d'entrée de l'information d'objectif Le sous-programme pour l'opération d'entrée de l'information d'objectif qui est appelée à l'étape 526 du programme du temporisateur va être décrit ci-dessous en se référant aux figures 11 et 13 L'opération d'entrée est
effectuée par la CPU d'affichage 11.
D'abord, trois marques d'objectif FAE, FCPU et FNO pour déterminer la nature de l'objectif sont remises à O (étape 540) La marque d'objectif FAE détermine un objectif AE (ancien) classique comportant une ROM d'objectif, la marque d'objectif FCPU un nouvel objectif AE comportant une CPU d'objectif, par exemple, l'objectif photographique 2 comportant la CPU d'objectif 30 montrés aux figures 1 et 3, etc, et la marque d'objectif FNO un objectif manuel ne
comportant pas de CPU d'objectif, respectivement.
Après quoi, il est testé, à l'étape 541, si la marque de verrouillage FLOCK est à 1 ou non Si FLOCK est à 0, la commande procède à l'étape 542 Inversement, si FLOCK est à
1, la commande saute à l'étape 552.
A l'étape 542, les bornes Plo à P 12 qui sont utilisées pour la transmission série avec l'objectif photographique 2 sont placées dans le mode entrée, et ensuite, le niveau de la borne P 16 (le contact Cont) est entré et testé (étapes
543 et 544).
S'il n'y a aucun contact Cont du côté de l'objectif monté, le contact Cont du côté du corps d'appareil photo vient en contact avec la surface du montage d'objectif et il est par conséquent mis à la masse pour détecter que
l'objectif monté et un objectif AE ancien.
Lorsque l'objectif monté est un objectif AE ancien, les niveaux des bornes P 10 à P 15 sont entrés pour lire l'information sur le nombre F de diaphragme et le nombre F minimal et l'information de commutation A/M du diaphragme, et la marque d'objectif AE ancien FAE est mise à 1 (étapes 545 et 546) Puis la commande fait retour au programme
principal.
Si aucun objectif photographique n'est monté ou si un objectif comportant de l'information d'objectif est monté, le niveau du contact Cont est H Par conséquent, le niveau de la borne P 16 chute à L pour arrêter la délivrance du courant électrique au côté objectif Ensuite, les niveaux
des autres bornes P 10 à P 15 sont entrés (étapes 548).
A ce moment, tous les niveaux des bornes P 10 à P 14 sont testés pour déterminer s'ils sont ou ne sont pas tous H Si les niveaux sont tous H, alors aucune marque d'objectif FNOL, qui représente un objectif normal ne
comportant pas de CPU, n'est activée (étapes 548-2 et 552).
Ensuite, la commande est renvoyée au programme principal.
Comme cela peut être vu à partir de la figure 3, lorsque les transistors Tr sont connectés aux contacts d'objectif Fminl à Fmin 3, le nombre F de diaphragme peut être détecté en fonction des niveaux des contacts d'objectif Fminl à Fmin 3 en combinaison, en fonction de l'état (conducteur ou bloqué) des transistors Tr en combinaison Le nombre F maximal peut être détecté en fonction des niveaux des contacts d'objectif Fmaxl et Fmax 2 en combinaison, en fonction des états (MARCHE ou ARRET) des contacteurs SW Fmaxl et SW Fmax 2 en combinaison Le niveau du contact A/M du diaphragme est utilisé pour détecter si le
diaphragme est automatique ou manuel.
Ensuite, le niveau de la borne P 16 devient H pour alimenter le côté objectif avec le courant électrique pour activer par ce moyen la CPU d'objectif Après quoi, les niveaux des bornes Plo à P 14 sont entrés (étapes 549 et 550) Il est testé si les niveaux des bornes P 10 à P 12 sont tous H à l'étape 551 Si les niveaux de PIO, Pli et P 12 sont tous H, la marque d'objectif normal FNO qui, représente un objectif normal n'ayant pas de CPU d'objectif, est mise à 1 à l'étape 552 Ensuite, la
commande fait retour au programme principal.
Si l'un des niveaux des bornes P 10, Pli et P 12 est L, il est testé, à l'étape 553, si les niveaux des bornes P 13 et P 14 sont tous les deux H Si les niveaux des bornes P 13 et P 14 sont tous les deux H, alors la marque d'objectif normal FNO est mise à 1 (étape 552), puisqu'il est alors considéré qu'il n'y a pas de perturbation avec la CPU d'objectif La commande est ensuite renvoyée au programme principal. Si au moins l'un des niveaux des bornes P 13 et P 14 est L, le niveau de la borne Plo tombe à L (étape 554), et les bornes Pli et P 12 sont placées dans le mode de transmission série (étape 555), puisque l'objectif monté est un objectif
AE nouveau (par exemple, l'objectif photographique 2).
Ensuite, la commande procède à l'étape 556.
A l'étape 556, la marque de verrouillage FLOCK est testée pour déterminer si elle est à 1 ou non Si la marque FLOCK est à 0, la commande procède à l'étape 557, et si
FLOCK est à 1, la commande saute à l'étape 566.
A l'étape 557, l'information d'objectif de 16 octets et l'information du convertisseur arrière de 3 octets sont
entrées par la transmission ancienne.
Lorsque l'entrée de l'information par la transmission ancienne est terminée, CPU d'affichage il test si l'objectif photographique monté sur le corps est l'objectif avec la CPU d'objectif 30 ou non Si non, ce qui veut dire que l'objectif est un objectif AE ordinaire, la marque FLROM est activée (étapes 557-2 et 557-3) Ensuite, la
commande est renvoyée au programme principal.
Lorsque l'entrée de l'information par la transmission ancienne est terminée, le signal de commutation de transmission nouvelle/ancienne est sorti de la borne DATA (étape 558), de sorte que le signal de demande d'horloge est sorti vers le côté d'objectif en réponse au signal d'accusé de réception issu du côté de l'objectif, ce par quoi la CPU d'objectif 30 sort le signal d'horloge (étapes
559 et 560).
Ensuite, le code de commande de retour d'objectif 91 H est envoyé à la CPU d'objectif 30 qui est prête pour effectuer l'opération de retour du mécanisme de zoom motorisé à l'étape 561 La commande attend jusqu'à ce que le signal d'accusé de réception soit sorti de la CPU
d'objectif 30 (étape 562).
Lors de la réception du signal d'accusé de réception, l'information de distance focale, antérieure à la rentrée, est envoyée à la CPU d'objectif 30 qui alors effectue le changement de plan motorisé (étape 563) Lorsque le changement de plan motorisé est terminé, ce qui peut être détecté par la sortie du signal d'accusé de réception de la CPU d'objectif 30, la marque de verrouillage FLOCK est mise à 1 (étapes 564 et 565) Ensuite, la commande procède à
l'étape 566.
A l'étape 566, le signal de demande d'horloge est sorti, de sorte que la CPU d'objectif 30 sort le signal d'horloge Le code d'instruction 60 H est sorti de manière synchronisée avec le signal d'horloge, et la commande demeure inactive jusqu'à ce que le signal d'accusé de réception soit sorti (étapes 567 et 568) Le code d'instruction 60 H est utilisé pour lire l'information d'objectif comprenant l'information d'état des contacteurs du côté de l'objectif et le signal de demande de maintien de courant, etc. Lors de la réception du signal d'accusé de réception, l'information d'objectif sortie de la CPU d'objectif 30 est reçue (étape 569) La fin de la réception de l'information d'objectif est détectée par la réception du signal d'accusé de réception délivrée à partir de la CPU d'objectif 30
(étape 570).
Lors de la réception du signal d'accusé de réception, il est testé si l'information transférée demande ou non le maintien du courant à l'étape 571 S'il existe une demande de maintien de courant, il est demandé à la CPU d'objectif de sortir le signal d'horloge (étape 572) Ensuite, le niveau de la borne P 18 devient H et la commande demeure inactive jusqu'à ce que le signal d'accusé de réception soit sorti de la CPU d'objectif 30 (étapes 573 et 574). Lors de la réception du signal d'accusé de réception, le code de maintien sur MARCHE de l'alimentation en courant 92 H et sorti (étape 575) Ensuite, la commande procède à
l'étape 581.
S'il n'y a pas de demande de maintien de courant électrique à l'étape 571, la sortie du signal d'horloge est demandée à l'étape 576 Ensuite, le code de maintien du courant sur ARRET 93 H est sorti de manière synchronisée avec le signal d'horloge (étape 577) Après quoi, il est testé, à l'étape 578, si le signal d'accusé de réception
est ou non sorti de la CPU d'objectif 30.
Lors de la réception du signal d'accusé de réception, le niveau de la borne P 18 devient L après un laps de temps prédéterminé (étapes 579 et 580) pour arrêter l'alimentation en courant du moteur de PZ 34 Puis, la
commande procède à l'étape 581.
A l'étape 581, la sortie du signal d'horloge est demandée Le code de demande 61 H pour demander l'information de l'objectif 2 est sorti de manière
synchronisée avec le signal d'horloge à l'étape 582.
Ensuite, il est testé, à l'étape 583, si le signal d'accusé
de réception est sorti ou non.
Si le signal d'accusé de réception est reçu, l'information subséquente de l'objectif photographique 2 est alors reçue à l'étape 584 Ensuite, il est testé à l'étape 585 si le signal d'accusé de réception est sorti ou non. Si le signal d'accusé de réception est reçu à l'étape 585, le signal d'horloge est demandé à l'étape 586 Le code de demande 33 H pour demander toute l'information est sorti de manière synchronisée avec le signal d'horloge à l'étape 587 Ensuite, il est testé à l'étape 588 si le signal
d'accusé de réception est reçu ou non.
Si le signal d'accusé de réception est reçu, l'information subséquente de 13 octets est entrée à l'étape 589 Ensuite, il est testé à l'étape 590 si le signal d'accusé de réception de fin de transmission est reçu ou non. Si le signal d'accusé de réception de fin de transmission est reçu à l'étape 590, il est testé à l'étape
591 s'il y a ou non une demande de maintien de courant.
S'il y a une demande de maintien de courant, la marque d'objectif AE nouveau FCPU est mise à 1 (étape 595), et
puis, la commande fait retour au programme principal.
Inversement, s'il n'y a pas de demande de maintien de courant à l'étape 595, le signal d'horloge est demandé à
l'étape 592, et un code prédéterminé est sorti (étape 593).
Ensuite, il est testé à l'étape 594 si le signal d'accusé
de réception est reçu ou non.
Programme principal de la CPU d'objectif La CPU d'objectif 30 démarre lorsque le circuit de remise à l'état initial 68 déclenche la remise à l'état initial après que les niveaux de la borne Cont et de la
borne Fminl aient été mis à H par la CPU d'affichage 11.
La CPU d'objectif 30 effectue l'initialisation après que l'interruption par toutes les opérations ait été
interdite (étapes 5100 et 5101).
Après que l'initialisation ait été terminée, il est testé si le signal de fin de transmission ancienne est ou non sorti de l'interface d'objectif 41, c'est-à-dire qu'il est testé à l'étape 5102 si le niveau de la borne KAFEND est ou non L Si le signal de fin de transmission ancienne est sorti, la marque d'arrêt FSTOP est mise à 1, et ensuite, l'interruption de la CPU d'objectif commence
(étape 5103).
Inversement, si aucun signal de fin de transmission ancienne n'est sorti ce qui signifie que la commande continue d'effectuer la transmission ancienne, les états des contacteurs sont entrés et mémorisés dans la RAM pour effectuer successivement les opérations arithmétiques prédéterminées (étape 5105) Pendant ces opérations, l'information des valeurs initiales, est chargée dans le registre à décalage à 24 bits 56, dans lequel l'information est décalée et sortie en mode série vers la CPU d'affichage
11.
Chaque fois que les opérations arithmétiques prédéterminées sont terminées, le résultats des opérations arithmétiques (l'information arithmétique) sont sortis vers l'interface d'objectif 41 (étape 5106) L'information arithmétique sortie vers l'interface d'objectif 41 est alors chargée dans le registre à décalage à 24 bits 56 par matériel (hardware) et elle est transférée de manière successive à la CPU d'affichage 11 par l'intermédiaire du
bloc I/O 50, comme cela a été mentionné ci-dessus.
Si le convertisseur arrière est prévu, l'information de 3 octets est également transférée dans la CPU d'affichage il à partir du convertisseur arrière Lorsque le transfert de l'information de 19 octets au total, comprenant l'information initiale de 3 octets, l'information arithmétique de 16 octets et l'information du convertisseur arrière de 3 octets est terminée, l'interface d'objectif 41 sort le signal de fin de transmission ancienne. Lors de la fin de la sortie de l'information arithmétique vers la CPU d'affichage 11, il est testé à l'étape 5107 si le signal de fin de transmission ancienne
est ou non sorti.
Lorsque le signal de fin de transmission ancienne est reçu, le signal de commutation de transmission nouvelle/ancienne est entré à partir de la CPU d'affichage Il (étape 5108) et le signal d'accusé de réception est émis (étape 5109) Ceci change la transmission ancienne en une
transmission nouvelle.
Dans la transmission nouvelle, les niveaux des bornes P 23 à P 29 sont entrés à l'étape 5110, et les états des contacteurs sont mémorisés dans la RAM interne 30 b (étape
s 111).
Ensuite, l'état du contacteur de zoom motorisé SWPZ 1 est testé à l'étape 5112 pour déterminer si le mode zoom motorisé ou si le mode zoom manuel est établi Si le contacteur de zoom motorisé SWPZ 1 est mis sur ARRET, le mode est le mode zoom manuel, de sorte que le bit de demande de courant (la marque) est mis à O pour arrêter la
délivrance du courant électrique au moteur de PZ 34.
Ensuite, la commande procède à l'étape 5116.
Si le contacteur de zoom motorisé SWPZ 1 est mis sur MARCHE, le mode est le mode zoom motorisé, et par conséquent, les niveaux des bornes P 21 à P 29 sont entrés pour tester les états des contacteurs se rapportant à l'opération de changement de plan (étape 5114) Si les niveaux de toutes les bornes P 21 à P 29 sont H, puisqu'il n'y a aucune opération d'effectuée concernant le changement de plan motorisé, le bit de demande de maintien de courant
est mis à 0 Ensuite la commande procède à l'étape 5116.
Si le niveau de l'une quelconque des bornes P 21 à P 29 est L, puisque le contacteur connecté à la borne associée se rapportant au changement de plan motorisé est mis sur MARCHE, le bit de demande de maintien de courant est mis sur 1 pour alimenter en courant le moteur de PZ 34 (étape
5115) Ensuite, la commande procède à l'étape 5116.
A l'étape 5116, la marque de grossissement d'image constant FCONST est mise à O et puis, la commande procède à l'étape 5117 La marque de grossissement d'image constant FCONST détecte si ou non le mode de grossissement constant est établi Dans le mode de réalisation représenté, le mode de grossissement d'image constant dont il est fait mention signifie un mode dans lequel lorsqu'un objet d'une distance d'objet D est au point à une distance focale spécifique f, même s'il y a une faible variation ED dans la distance d'objet, le changement de plan motorisé est commandé pour ajuster la distance focale f' pour satisfaire par ce moyen la relation suivante; D/f = (D + AD)/f' A l'étape 5117, il est testé si le contacteur de zoom motorisé SWPZ 2 est ou non mis sur MARCHE Si le contacteur de zoom motorisé SWPZ 2 est mis sur MARCHE, la marque de grossissement constant FCONST est mise à 1, et puis, la commande procède à l'étape 5119 Inversement, si le contacteur de zoom motorisé SWPZ 2 n'est pas mis sur MARCHE, la commande procède directement à l'étape 5119 sans mettre à 1 la marque de grossissement constant. Après quoi, à l'étape 5119, l'interruption série est autorisée Ensuite, le fonctionnement du temporisateur est fixé pour effectuer de manière intermittente le programme des étapes 5110 à 5122 (étapes 5120 et 5121) (avec un cycle de 125 ms) Ensuite, le fonctionnement s'arrête à l'étape 5122 La CPU d'objectif 30 effectue les opérations des étapes 5110 à 5122 toutes les 125 ms en concordance avec
* l'état du fonctionnement du temporisateur.
Interruption série de la CPU d'objectif La figure 15 montre un organigramme pour le fonctionnement de la transmission nouvelle lorsque la transmission série est interrompue par la CPU d'affichage 11 du corps d'appareil photo 1 Lorsque la CPU d'affichage 11 fait en sorte que le niveau de la borne DATA tombe à L, la CPU d'objectif 30 commence le fonctionnement de la
transmission nouvelle.
D'abord, la CPU d'objectif 30 interdit l'interruption du temporisateur par le temporisateur de 10 ms et par le temporisateur de 125 ms et par l'interruption série (étapes 5130 et 5131) Il est à noter que l'interruption du temporisateur de 10 ms est une opération de commande du zoom motorisé dans laquelle, lorsque l'interruption série est permise, le changement de plan motorisé est commandé à
un intervalle de 10 ms.
Ensuite, le mode est commuté dans le mode de sortie SCK dans lequel le signal d'horloge est sorti de la CPU d'objectif 30 pour sortir le signal d'horloge série vers la borne SCK (étape 5132) La transmission avec le corps d'appareil photo 1 est exécutée de manière synchronisée avec le signal d'horloge sorti de l'objectif photographique 2. A l'étape 5133, le code d'instruction issu de la CPU
d'affichage il est entré.
Ensuite, il est testé à l'étape 5134, si le code 2/4 de l'entrée de codage d'instruction est correct ou non Le code 2/4 représente quatre premiers bits dont deux sont toujours H et dont les bits restants (deux bits) sont toujours L Si ces conditions ne sont pas satisfaites, aucun fonctionnement n'est exécuté en raison d'une erreur d'entrée du code d'instruction et la commande saute à l'étape 5167 A l'étape 5167, le mode est basculé dans le mode d'entrée -SCK dans lequel l'horloge série est entrée à partir du côté du corps d'appareil photo, comme cela est montré à la figure 15 C Ensuite, l'interruption du temporisateur de 10 ms et l'interruption du temporisateur de 125 ms et l'interruption série sont permises (étapes 5168 et 5169) A l'étape 5170, si la marque d'arrêt FSTOP est à 0, la commande est directement renvoyée au programme principal et si la marque d'arrêt FSTOP est à 1, la commande est renvoyée à l'étape 5120 du programme principal de la CPU montré à la figure 14 après que la marque d'arrêt
FSTOP ait été mise à O (étape 5171).
Si le code 2/4 est correct, il est testé à l'étape 5135, si le code d'instruction est ou non le signal de demande d'information Si le code d'instruction est le signal de demande d'information, le signal d'accusé de réception est sorti pour calculer l'information demandée ou pour entrer l'information des plaques de codage et des contacteurs, etc, pour mémoriser l'information dans la RAM
interne (étapes 5136 à 5138).
L'information mémorisée est sortie en mode série de manière synchronisée avec le signal d'horloge -SCK à l'étape 5139 Lors de la fin de la sortie de l'information mémorisée, le signal d'accusé de réception est sorti pour terminer le transfert d'information (étapes 5138-2, 5139 et
5140) Ensuite, la commande procède à l'étape 5167.
Si les quatre premiers bits ne sont pas le code d'instruction, alors le code est testé pour déterminer s'il est 90 H, 91 H, 92 H, 93 H, le code de mise en sommeil ou le code de test (étapes 5141 à 5147, étape 5152, étape 5157,
étape 5160 et étape 5165).
Si le code d'instruction est le code 90 H (retour de l'objectif dans son logement), la signal d'accusé de
réception est envoyé à la CPU d'affichage 11 (étape 5142).
Ensuite, l'information de distance focale actuelle est envoyée à partir de la plaque de codage de zoom 37 à la CPU d'affichage il (étape 5143) Lors de l'achèvement de la délivrance de l'information de distance focale à la CPU d'affichage 11, le signal d'accusé de réception est sorti pour rentrer dans son logement (rétracter) l'objectif photographique (étapes 5144 et 5145) Ensuite, la commande
procède à l'étape 5167 (figure 15 C).
Si le code de commande est le code 91 H (retour de l'objectif), le signal d'accusé de réception est envoyé à la CPU d'affichage 11 (étape 5148) Ensuite, l'information de distance focale antérieure à la rentrée de l'objectif dans son logement est rentrée à partir de la CPU d'affichage il (étape 5149) Lors de l'achèvement de l'entrée de l'information de distance focale antérieure à la rentrée d'objectif dans son logement, le signal d'accusé de réception est sorti pour terminer l'entrée de l'information de distance focale avant la rentrée (étape 5150) Ensuite, à l'étape 5151, le moteur de PZ 34 est entraîné pour mettre en place la distance focale pour qu'elle soit la distance focale avant la rentrée Ensuite, la commande procède à l'étape 5167.
Si le code d'instruction est le code 92 H (maintien de l'alimentation électrique en fonction), le signal d'accusé de réception est sorti à l'étape 5153 Ensuite, le bit de demande de maintien de courant P Hbit est mis à 1 (étape 5154), et le temporisateur de 10 ms démarre pour permettre l'interruption du temporisateur de 10 ms (étapes 5155 et
5156) Ensuite, la commande procède à l'étape 5167.
Si le code d'instruction est le code 93 H (maintien de l'alimentation électrique coupée), le signal d'accusé de réception est sorti (étapes 5157 et 5158), et le bit de maintien de courant est mis à zéro (étape 5159) Ensuite,
la commande procède à l'étape 5167.
Si le code d'instruction n'est aucun des codes 90 H, 91 H, 92 H et 93 H, alors il est testé à l'étape 5160, si le code est le code de mise en sommeil CIH Si le code d'instruction est le code de mise en sommeil Cl H, le signal d'accusé de réception est sorti pour changer le mode dans le mode d'entrée SCK dans lequel le niveau de la borne CE chute à L (étapes 5161 et 5162) Ensuite, le circuit de production de signal d'arrêt 69 est activé à l'étape 5163, et alors, la commande s'arrête (étape 5164) Le code de mise en sommeil C 1 H est déterminé de manière à être le second bit d'un signal d'un octet, de sorte que lorsque le second bit est H, le code de mise en sommeil Cl H est obtenu. Si le code d'instruction n'est pas le code C 1 H, il est testé à l'étape 5165, si le code d'instruction est le code de test FXH Si le code d'instruction est le code de test FXH, l'opération de test est exécutée à l'étape 5166, et puis, la commande procède à l'étape 5167 Si le code d'instruction n'est pas le code de test FXH, la commande saute l'étape 5166 pour aller à l'étape 5167 Le mode test n'est pas utilisé pendant l'opération de prise de vue, mais il est utilisé pour effectuer une transmission d'information prédéterminée sans que l'objectif photographique soit monté sur le corps d'appareil photo, par exemple, lors de l'assemblage de l'objectif ou de réglages ultérieurs, etc. A l'étape 5167, le mode est changé pour le mode d'entrée SCK dans lequel le signal d'horloge peut être reçu à partir de la CPU d'affichage 11 Ensuite, l'interruption série, l'interruption du temporisateur de 10 ms et l'interruption du temporisateur de 125 ms sont autorisées
(étapes 5168 et 5169).
Ensuite, à l'étape 5170, il est testé si la marque d'arrêt FSTOP est ou non à 1 Si FSTOP est à 1, elle est mise à 0 (étape 5171) La commande est renvoyée à l'étape
5120 du programme principal de la CPU d'affichage 11.
Inversement, si FSTOP est O à l'étape 5170, la commande
fait retour au programme principal.
Comme cela peut être compris à partir de la
description ci-dessus, selon la présente invention, puisque
la CPU d'objectif peut mettre en place l'information de manière asynchrone par rapport au signal d'horloge du corps d'appareil photo, il n'est pas nécessaire de mettre en place l'information à un intervalle constant déterminé par
le corps d'appareil photo.
De plus, puisque l'information initiale de l'objectif est mise en place par matériel (hardware) dans le registre à décalage à 24 bits 56 de l'interface d'objectif 41 et qu'elle est sortie de celui-ci de manière successive, la CPU d'objectif 30 peut effectuer les opérations arithmétiques nécessaires durant la mise en place et la sortie de l'information initiale de l'objectif, ce dont il résulte ainsi une réduction du temps nécessaire pour le
transfert de l'information d'objectif.
Il est possible de monter un objectif classique ou un objectif AE ancien sur le corps d'appareil photo 1 auquel la présente invention est appliquée, pour prendre une photographie Il est également possible de monter l'objectif photographique 2 sur un corps d'appareil photo classique.
Comme cela peut être vu à partir de la description
ci-dessus, selon la présente invention, puisque les moyens d'entrée et de sortie pour mettre en place l'information d'objectif de manière asynchrone par rapport au signal d'horloge du corps d'appareil photo sont prévus dans l'objectif photographique, l'information peut être mise en place de manière indépendante par rapport à l'instant déterminé par les moyens de commande du corps d'appareil photo. En plus, même si le corps d'appareil photo est d'un type ancien, dissemblable par rapport à l'invention divulguée ici, comportant le système pour échanger de l'information avec l'objectif ci-dessus, l'objectif peut transférer l'information des valeurs initiales et certaines informations d'objectif de valeurs initiales calculées au corps d'appareil photo par l'intermédiaire des moyens d'entrée et de sortie Le corps d'appareil photo réalisé dans cette invention peut également être fixé à un objectif
photographique, de type ancien.
Selon l'exemple de l'invention, de l'information peut être transférée par transmission série en fonction des signaux d'horloge sortis du corps d'appareil photo de la même façon qu'auparavant A côté de cela, lorsque le circuit installé dans l'interface d'objectif 41 n'est pas mis en oeuvre, il est possible d'échanger de l'information entre la CPU d'objectif 30 et le corps d'appareil photo 1 (la CPU d'affichage 11), et il est également possible de calculer l'information et d'extraire certaines informations spécifiques pour les transférer au corps d'appareil photo
selon les instructions du corps d'appareil photo.
L'objectif photographique de l'exemple comporte des moyens de traitement de l'information, des moyens d'entrée et de sortie qui déterminent l'information d'objectif sans tenir compte des signaux d'horloge sortis par les moyens d'horloge du corps d'appareil photo, et des moyens de commutation qui permettent au corps d'appareil photo d'échanger de l'information avec l'objectif photographique sans passer par les moyens d'entrée et de sortie Le corps d'appareil photo dans l'exemple ci-dessus comprend des moyens de traitement de l'information qui échangent de l'information non seulement avec l'objectif photographique décrit ici par l'intermédiaire des moyens d'entrée et de sortie mais également avec un type ancien d'objectif photographique en ayant un contact direct avec son moyen de traitement de l'information Par conséquent, le temps pour l'échange d'information peut être réduit puisque seulement quelques unes des informations spécifiques peuvent être transférées La charge du corps d'appareil photo est par conséquent réduite en raison du fait que les moyens de traitement de l'information installés dans l'objectif photographique jouent sous les ordres du corps d'appareil photo, certains des rôles que les moyens de traitement de l'information installés dans le corps d'appareil photo
avaient l'habitude d'exécuter.
Comme le corps d'appareil photo peut être utilisé avec un type ancien d'objectif photographique, et que l'objectif photographique peut également être utilisé avec un type ancien de corps d'appareil photo, ils ont une aptitude élevée pour une utilisation générale.

Claims (43)

REVENDICATIONS
1 Système d'appareil photo comprenant un corps d'appareil photo ( 1), et un objectif photographique ( 2) qui est fixé de manière démontable au corps d'appareil photo ( 1), l'objectif photographique ( 2) comprenant: des moyens d'entrée et de sortie ( 41) pour entrer et sortir de l'information du, et vers le, corps d'appareil photo ( 1); des moyens de commande de synchronisation ( 30) pour sortir des impulsions d'horloge pour piloter les moyens d'entrée et de sortie ( 41); et, des moyens de chargement pour charger les valeurs initiales spécifiques de l'information d'objectif dans les moyens d'entrée et de sortie ( 41) en fonction des impulsions d'horloge; et en ce que le corps d'appareil photo ( 1) comprend des moyens de traitement de l'information ( 10, 11) pour recevoir les valeurs initiales spécifiques de l'information d'objectif chargées dans les moyens d'entrée et de sortie
( 41).
2 Système d'appareil photo selon la revendication 1, caractérisé en ce que lesdits moyens de traitement de l'information ( 10, 11) comprennent des moyens de production de signal d'horloge, de sorte que l'information d'objectif initiale chargée dans les moyens d'entrée et de sortie ( 41) est transférée dans les moyens de traitement d'information ( 10, 11) en concordance avec les signaux d'horloge sortis par les moyens de production de signal d'horloge des moyens
de traitement de l'information.
3 Système d'appareil photo selon la revendication 1, caractérisé en ce que lesdits moyens de commande de synchronisation comprennent une CPU (unité centrale de
traitement) d'objectif ( 30).
4 Système d'appareil photo selon la revendication 3, caractérisé en ce que lesdits moyens de synchronisation comprennent de plus des moyens d'horloge ( 43) pour sortir des signaux d'horloge, de sorte que la CPU d'objectif ( 30) fonctionne en concordance avec les signaux d'horloge sortis
par les moyens d'horloge ( 43).
Système d'appareil photo selon la revendication 4, caractérisé en ce que ledit objectif photographique ( 2) comprend une interface ( 41) comportant un registre à décalage ( 56) en tant que moyen de chargement et que moyen
d'entrée et de sortie.
6 Système d'appareil photo selon la revendication 4, caractérisé en ce que ledit objectif photographique ( 2) comprend une interface ( 41) comportant un registre à décalage en tant que moyen de chargement et que moyen d'entrée et de sortie, de sorte que l'information d'objectif est chargée dans le registre à décalage ( 56) en concordance avec les signaux d'horloge sortis par les
moyens d'horloge ( 43).
7 Système d'appareil photo selon la revendication 6, caractérisé en ce que ladite interface ( 41) transfère l'information spécifique chargée dans le registre à décalage ( 56) dans les moyens de traitement d'information ( 10, 11) du corps d'appareil photo ( 1) en concordance avec les signaux d'horloge sortis par les moyens de production de signal d'horloge des moyens de traitement de
l'information ( 10, 11).
8 Système d'appareil photo selon la revendication 5, caractérisé en ce que l'information d'objectif des valeurs initiales est chargée dans le registre à décalage ( 56) en concordance avec les signaux d'horloge sortis par les moyens d'horloge ( 43) des moyens de commande de synchronisation, et en ce que ladite interface ( 41) transfère l'information d'objectif chargée dans le registre à décalage ( 56) dans les moyens de traitement d'information ( 10, 11) du corps d'appareil photo ( 1) en concordance avec les signaux d'horloge sortis par les moyens de production de signal d'horloge des moyens de traitement de
l'information ( 10, 11).
9 Système d'appareil photo selon la revendication 8, caractérisé en ce que ladite CPU d'objectif ( 30) effectue une opération arithmétique de l'information d'objectif initiale et spécifique pendant le transfert de l'information d'objectif chargée dans le registre à décalage ( 56) vers les moyens de traitement de
l'information ( 10, 11).
Système d'appareil photo selon la revendication 9, caractérisé en ce que l'information d'objectif initiale calculée par la CPU d'objectif ( 30) est chargée après que l'information d'objectif des valeurs initiales chargée dans
le registre à décalage ( 56) ait été décalée.
11 Système d'appareil photo selon la revendication 10, caractérisé en ce que le registre à décalage ( 56) est
d'un type à entrée en parallèle et sortie en série.
12 Système d'appareil photo selon la revendication , caractérisé en ce que la CPU d'objectif ( 30) calcule l'information d'objectif et transfère l'information d'objectif calculée vers les moyens de traitement de l'information ( 10, 11) après que l'information d'objectif des valeurs initiales calculées ait été chargée dans les moyens de traitement de l'information ( 10, 11) à partir du registre à décalage ( 56), en concordance avec les signaux d'horloge sortis par les moyens de production de signal d'horloge des moyens de traitement de l'information ( 10, 11). 13 Système d'appareil photo selon la revendication 12, caractérisé en ce que l'information d'objectif calculée
par la CPU d'objectif ( 30) est transférée directement à-
partir de l'interface ( 41) dans les moyens de traitement de l'information ( 10, 11) sans passer par l'intermédiaire du
registre à décalage ( 56).
14 Système d'appareil photo selon la revendication 1, caractérisé en ce que l'objectif photographique ( 2) est un
objectif zoom.
Système d'appareil photo selon la revendication 14, caractérisé en ce que l'objectif zoom ( 2) comprend des
moyens de détection de distance focale ( 37).
16 Système d'appareil photo selon la revendication , caractérisé en ce que l'information d'objectif des valeurs initiales comprend l'information de distance focale détectée par les moyens de détection de distance focale
( 37).
17 Système d'appareil photo selon la revendication 1, caractérisé en ce que l'objectif photographique ( 2) comprend un groupe de lentilles de réglage de mise au point et des moyens de détection de distance ( 36) pour détecter la position du groupe de lentilles de réglage de mise au point. 18 Système d'appareil photo selon la revendication 17, caractérisé en ce que l'information d'objectif des valeurs initiales comprend une information de distance
détectée par les moyens de détection de distance ( 36).
19 Système d'appareil photo selon la revendication 1, caractérisé en ce que l'objectif photographique ( 2) comprend un mécanisme macro et des moyens de détection de macro ( 42) pour détecter le transfert dans le mécanisme macro. Système d'appareil photo selon la revendication 19, caractérisé en ce que l'information d'objectif des valeurs initiales comprend une information détectée par les
moyens de détection de mode macro ( 42).
21 Système d'appareil photo selon la revendication 1, caractérisé en ce que l'objectif photographique ( 2) et le corps d'appareil photo ( 1) comprennent, respectivement, un
montage d'objectif (LM) et un montage de corps (BM).
22 Système d'appareil photo selon la revendication 1, caractérisé en ce que ledit montage d'objectif (LM) et ledit montage de corps (BM)comprennent des contacts électriques qui sont connectés les uns aux autres pour conduire une transmission d'information entre les moyens d'entrée et de sortie ( 41) et les moyens de traitement de
l'information ( 10, 11).
23 Système d'appareil photo selon la revendication 1, caractérisé en ce que lesdits moyens de traitement de l'information du corps d'appareil photo ( 1) comprennent une
CPU ( 10).
24 Système d'appareil photo selon la revendication 1, caractérisé en ce que lesdits moyens de traitement de l'information ( 10, 11) du corps d'appareil photo ( 1) comprennent des moyens de production de signal d'horloge, de sorte que l'information de valeurs initiales chargée dans les moyens d'entrée et de sortie ( 41) est lue en concordance avec les signaux d'horloge produits par les moyens de production de signal d'horloge. Système d'appareil photo selon la revendication 1, caractérisé en ce que ledit corps d'appareil photo ( 1) comprend des moyens de production de signal d'horloge, et en ce que lesdits moyens de traitement de l'information ( 10, 11) transfèrent l'information d'instruction dans la CPU d'objectif ( 30) en concordance avec les signaux d'horloge produits par lesdits moyens de production de
signal d'horloge du corps d'appareil photo ( 1).
26 Système d'appareil photo selon la revendication 23, caractérisé en ce que ladite CPU d'objectif ( 30) transfère l'information d'objectif correspondant à l'information d'instruction transférée à partir des moyens de traitement de l'information, dans les moyens de traitement de l'information en concordance avec les signaux d'horloge sortis par les moyens de production de signal
d'horloge du corps d'appareil photo ( 1).
27 Système d'appareil photo selon la revendication 1, caractérisé en ce que ledit objectif photographique ( 2) comprend de plus: des moyens de traitement de l'information ( 30) pour échanger de l'information avec les moyens de traitement de l'information ( 10, 11) installés dans le corps d'appareil photo ( 1); des moyens de commutation pour passer de la première liaison qui est capable de transférer l'information d'objectif de valeurs initiales des moyens d'entrée et de sortie vers les moyens de traitement de l'information installés dans le corps d'appareil photo ( 1); des moyens de commutation pour passer de la première liaison qui est capable de transférer l'information d'objectif des valeurs initiales des moyens d'entrée et de sortie ( 41) vers les moyens de traitement de l'information ( 10, 11) installés dans le corps d'appareil photo ( 1) à l'autre liaison qui est capable d'échanger de l'information entre les moyens de traitement de l'information ( 30) installés dans l'objectif photographique ( 2) et les moyens de traitement de l'information ( 10, 11) installés dans le corps d'appareil photo ( 1), et vice versa. 28 Système d'appareil photo selon la revendication 27, caractérisé en ce que lesdits moyens de traitement de l'information ( 30) installés dans l'objectif photographique ( 2) comprennent des moyens de calcul pour calculer
l'information d'objectif prédéterminée.
29 Système d'appareil photo selon la revendication 28, caractérisé en ce que lesdits moyens de calcul calculent l'information d'objectif des valeurs initiales prédéterminées, et les moyens de traitement de l'information ( 30) installés dans l'objectif chargent leur information d'objectif des valeurs initiales prédéterminées calculées dans les moyens d'entrée et de sortie ( 41) après que l'information d'objectif des valeurs initiales ait été
chargée dans les moyens d'entrée et de sortie ( 41).
30 Système d'appareil photo selon la revendication 28, caractérisé en ce que ledit objectif photographique comporte des moyens de détection pour détecter l'achèvement du processus par lequel l'information d'objectif des valeurs initiales est chargée dans les moyens d'entrée et de sortie ( 41), l'information étant alors transférée dans les moyens de traitement de l'information ( 10, 11)
installés dans le corps ( 1).
31 Système d'appareil photo selon la revendication 30, caractérisé en ce que lesdits moyens de commutation connectent les moyens de traitement d'information ( 30) installés dans l'objectif photographique ( 2) avec les moyens de traitement de l'information ( 10, 11) installés dans le corps d'appareil photo ( 1) lors de la détection de l'achèvement du processus par lequel l'information d'objectif des valeurs initiales est chargé dans les moyens d'entrée et de sortie ( 41), l'information étant transférée dans les moyens de traitement de l'information ( 10, 11)
installés dans le corps d'appareil photo ( 1).
32 Système d'appareil photo selon la revendication 31, caractérisé en ce que lesdits moyens de commutation jouent leur rôle en fonction du signal issu des moyens de traitement de l'information installés dans le corps d'appareil photo ( 1). 33 Système d'appareil photo selon la revendication 28, caractérisé en ce que lesdits moyens de traitement de l'information ( 30) installés dans l'objectif photographique ( 2) calculent l'information correspondant à l'information sortie des moyens de traitement de l'information ( 10, 11) installés dans le corps d'appareil photo ( 1) lorsqu'ils sont connectés avec les moyens de traitement de l'information ( 10, 11) installés dans le corps d'appareil photo ( 1) et transfèrent leur information calculée dans les moyens de traitement de l'information ( 10, 11) installés dans le corps d'appareil photo par la synchronisation des impulsions d'horloge des moyens de commande de synchronisation. 34 Système d'appareil photo selon la revendication 27, caractérisé en ce que lesdits moyens d'entrée et de sortie ( 41) comprennent un registre à décalage ( 56) dans lequel l'information d'objectif des valeurs initiales est chargée. Système d'appareil photo selon la revendication 34, caractérisé en ce que ledit registre à décalage ( 56) joue son rôle par synchronisation des impulsions d'horloge
des moyens de commande de synchronisation.
36 Système d'appareil photo comprenant un corps d'appareil photo ( 1) et un objectif photographique ( 2) qui est fixé de manière démontable au corps d'appareil photo ( 1), caractérisé en ce que ledit objectif photographique ( 2) comprend: des moyens de calcul ( 30) pour calculer des informations d'objectif prédéterminées; des moyens de traitement de l'information ( 30) pour échanger de l'information avec le corps d'appareil photo ( 1); des moyens de détermination d'information d'objectif des valeurs initiales pour déterminer l'information d'objectif photographique des valeurs initiales appropriées; des moyens de commande de synchronisation pour sortir des impulsions d'horloge; des moyens d'entrée et de sortie ( 41) qui comportent les moyens d'entrée et de sortie dans lesquels l'information d'objectif des valeurs initiales et l'information prédéterminée calculée par les moyens de calcul sont chargées et qui transfèrent les informations chargées dans les moyens d'entrée et de sortie ( 41) dans le corps d'appareil photo ( 1) en concordance avec les impulsions d'horloge sortie du corps d'appareil photo ( 1); des moyens de chargement pour charger l'information d'objectif des valeurs initiales et l'information d'objectif des valeurs initiales calculées dans les moyens d'entrée et de sortie ( 41) en concordance avec les impulsions d'horloge; et des moyens de liaison pour relier les moyens de traitement de l'information ( 10, 11; 30) sans passer par l'intermédiaire des moyens de mémoire lorsque l'information d'objectif des valeurs initiales a été transférée à partir des moyens d'entrée et de sortie ( 41) dans le corps
d'appareil photo ( 1).
37 Objectif photographique ( 2) qui peut être fixé de manière démontable à un corps d'appareil photo ( 1) comprenant: des moyens d'entrée et de sortie ( 41) pour entrer et sortir de l'information dans le corps d'appareil photo ( 1) et à partir de celui-ci; des moyens de commande de synchronisation ( 30) pour sortir des impulsions d'horloge pour piloter les moyens d'entrée et de sortie ( 41); et, des moyens de chargement pour charger les valeurs initiales spécifiques de l'information d'objectif dans les moyens d'entrée et de sortie ( 41) en fonction des impulsions d'horloge; lesdits moyens d'entrée et de sortie ( 41) possédant une fonction pour transférer l'information d'objectif des valeurs initiales dans lé corps d'appareil photo ( 1) de manière synchronisée avec les impulsions d'horloge sorties
du corps d'appareil photo ( 1).
38 Objectif photographique ( 2) selon la revendication 37, caractérisé en ce que lesdits moyens de commande de
synchronisation comprennent une CPU d'objectif ( 30).
39 Objectif photographique ( 2) selon la revendication 38, caractérisé en ce que lesdits moyens de synchronisation comprennent de plus des moyens d'horloge pour sortir des signaux d'horloge, de sorte que la CPU d'objectif ( 30) fonctionne en concordance avec les signaux d'horloge sortis
par les moyens d'horloge.
Objectif photographique ( 2) selon la revendication 39, caractérisé en ce qu'il comprend une interface ( 41) comportant un registre à décalage ( 56) en tant que moyen de
chargement et que moyen d'entrée et de sortie.
41 Objectif photographique ( 2) selon la revendication 39, caractérisé en ce qu'il comprend de plus une interface ( 41) comportant un registre à décalage ( 56) en tant que moyen de chargement et que moyen d'entrée et de sortie, de sorte que l'information d'objectif est chargée dans le registre à décalage ( 56) en concordance avec les signaux
d'horloge sortis par les moyens d'horloge.
42 Objectif photographique ( 2) selon la revendication 41, caractérisé en ce que ladite interface ( 41) transfère l'information spécifique chargée dans le registre à décalage ( 56) dans le corps d'appareil photo ( 1) en concordance avec les signaux d'horloge sortis par les moyens de production de signal d'horloge du corps
d'appareil photo ( 1).
43 Objectif photographique ( 2) selon la revendication 39, caractérisé en ce que l'information d'objectif des valeurs initiales est chargée dans le registre à décalage ( 56) en concordance avec les signaux d'horloge sortis par les moyens d'horloge des moyens de commande de synchronisation, et en ce que ladite interface ( 41) transfère l'information d'objectif chargée dans le registre à décalage ( 56) dans les moyens de traitement d'information ( 10, 11) du corps d'appareil photo ( 1) en concordance avec les signaux d'horloge sortis par les moyens de production de signal d'horloge des moyens de traitement de l'information.
44 Objectif photographique ( 2) selon la revendication 43, caractérisé en ce que ladite CPU d'objectif ( 30) effectue un calcul arithmétique de l'information d'objectif initiale et spécifique pendant le transfert de l'information d'objectif chargée dans le registre à décalage ( 56) vers les moyens de traitement de l'information. Objectif photographique ( 2) selon la revendication 44, caractérisé en ce que l'information d'objectif initiale calculée par la CPU d'objectif ( 30) est chargée après que l'information d'objectif des valeurs initiales chargée dans
le registre à décalage ( 56) ait été décalée.
46 Objectif photographique ( 2) selon la revendication , caractérisé en ce que le registre à décalage ( 56) est
d'un type à entrée en parallèle et sortie en série.
47 Objectif photographique ( 2) selon la revendication , caractérisé en ce que la CPU d'objectif ( 30) calcule l'information d'objectif et transfère l'information d'objectif calculée vers les moyens de traitement de l'information après que l'information d'objectif des valeurs initiales calculées ait été chargée dans les moyens de traitement de l'information à partir du registre à décalage ( 56), en concordance avec les signaux d'horloge sortis par les moyens de production de signal d'horloge des
moyens de traitement de l'information.
48 Objectif photographique ( 2) selon la revendication 47, caractérisé en ce que l'information d'objectif calculée par la CPU d'objectif ( 30) est transférée directement à partir de l'interface ( 41) dans les moyens de traitement de l'information sans passer par l'intermédiaire du registre à
décalage ( 56).
49 Objectif photographique ( 2) selon la revendication 47, caractérisé en ce que l'objectif photographique ( 2) est
un objectif zoom.
Objectif photographique ( 2) selon la revendication 49, caractérisé en ce que l'objectif zoom ( 2) comprend des
moyens de détection de distance focale ( 37).
51 Objectif photographique ( 2) selon la revendication , caractérisé en ce que l'information d'objectif des valeurs initiales comprend l'information de distance focale détectée par les moyens de détection de distance focale
( 37).
52 Objectif photographique ( 2) selon la revendication 37, caractérisé en ce qu'il comprend de plus un groupe de lentilles de réglage de mise au point et des moyens de détection de distance ( 36) pour détecter la position du
groupe de lentilles de réglage de mise au point.
53 Objectif photographique ( 2) selon la revendication 52, caractérisé en ce que l'information d'objectif des valeurs initiales comprend une information de distance
détectée par les moyens de détection de distance ( 36).
54 Objectif photographique ( 2) selon la revendication 37, caractérisé en ce que l'objectif photographique ( 2) comprend un mécanisme macro et des moyens de détection de macro ( 42) pour détecter le transfert dans le mécanisme de macro. Objectif photographique ( 2) selon la revendication 54, caractérisé en ce que l'information d'objectif de valeurs initiales comprend une information détectée par les
moyens de détection de mode macro ( 42).
56 Objectif photographique ( 2) selon la revendication 37, caractérisé en ce que l'objectif photographique ( 2) et le corps d'appareil photo ( 1) comprennent, respectivement,
un montage d'objectif (LM) et un montage de corps (BM).
57 Objectif photographique ( 2) selon la revendication 56-, caractérisé en ce que ledit montage d'objectif (LM) et ledit montage de corps (BM) comprennent des contacts électriques qui sont connectés les uns aux autres pour conduire une transmission d'information entre les moyens d'entrée et de sortie ( 41) et les moyens de traitement de
l'information ( 10, 11).
58 Objectif photographique ( 2) qui peut être fixé de manière démontable au corps d'appareil photo ( 1) caractérisé en ce qu'il comprend: des moyens de traitement de l'information d'objectif ( 30) comportant une fonction pour calculer l'information d'objectif prédéterminée et également une fonction pour entrer et sortir l'information dans le, et du, corps d'appareil photo ( 1); des moyens de détermination d'information d'objectif des valeurs initiales pour déterminer l'information d'objectif photographique des valeurs initiales spécifiques; des moyens d'horloge pour sortir des impulsions d'horloge; des moyens d'entrée et de sortie ( 41) qui comportent des moyens de mémoire dans lesquels l'information d'objectif des valeurs initiales et l'information des valeurs initiales calculées qui est calculée par les moyens de traitement de l'information ( 30) de l'objectif ( 2), sont chargées, les moyens d'entrée et de sortie ( 41) transfèrent alors l'information chargée par les moyens de mémoire dans le corps d'appareil photo ( 1) par la synchronisation des impulsions d'horloge sorties de soit les moyens d'horloge soit les moyens d'horloge installés dans le corps d'appareil photo ( 1); des moyens de chargement pour charger l'information d'objectif des valeurs initiales et l'information d'objectif des valeurs initiales calculées, dans les moyens de mémoire en concordance avec les impulsions d'horloge de soit les moyens d'horloge, soit les moyens d'horloge installés dans le corps d'appareil photo ( 1); des moyens de détection pour détecter l'achèvement du processus par lequel l'information d'objectif des valeurs initiales et l'information d'objectif des valeurs initiales calculées appropriées sont chargées dans le corps d'appareil photo; et des moyens de liaison pour relier les moyens de traitement de l'information de l'objectif au corps d'appareil photo ( 1) sans passer par les moyens de mémoire lors de la détection de l'achèvement du processus par lequel l'information d'objectif des valeurs initiales et l'information d'objectif des valeurs initiales calculées sont chargées dans le corps d'appareil photo ( 1).
FR9105187A 1990-04-26 1991-04-26 Systeme d'appareil photo et objectif photographique correspondant. Expired - Fee Related FR2661523B1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP11076690A JP2942305B2 (ja) 1990-04-26 1990-04-26 カメラシステムおよび撮影レンズ
JP2117930A JP2880759B2 (ja) 1990-05-08 1990-05-08 カメラシステムおよび撮影レンズ

Publications (2)

Publication Number Publication Date
FR2661523A1 true FR2661523A1 (fr) 1991-10-31
FR2661523B1 FR2661523B1 (fr) 1998-07-17

Family

ID=26450301

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9105187A Expired - Fee Related FR2661523B1 (fr) 1990-04-26 1991-04-26 Systeme d'appareil photo et objectif photographique correspondant.

Country Status (4)

Country Link
US (3) US5416555A (fr)
DE (1) DE4113764C2 (fr)
FR (1) FR2661523B1 (fr)
GB (1) GB2244564B (fr)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2244564B (en) * 1990-04-26 1994-04-27 Asahi Optical Co Ltd Camera system and photographing lens thereof
US5450156A (en) * 1991-05-21 1995-09-12 Asahi Kogaku Kogyo Kabushiki Kaisha Power zoom lens and camera having same
US5396306A (en) * 1991-05-21 1995-03-07 Asahi Kogaku Kogyo Kabushiki Kaisha Power lens and camera system
FR2676830B1 (fr) * 1991-05-21 1994-07-08 Asahi Optical Co Ltd Dispositif d'entrainement de lentilles, objectif zoom et systeme d'appareil photo.
US5652921A (en) * 1993-11-08 1997-07-29 Asahi Kogaku Kogyo Kabushiki Kaisha System for controlling an aperture of a lens
JPH0875991A (ja) * 1994-09-07 1996-03-22 Nikon Corp 自動焦点カメラ
US6341902B1 (en) 1997-12-05 2002-01-29 Asahi Kogaku Kogyo Kabushiki Kaisha Photographic lens recognition system for a camera body
US6336754B1 (en) 1997-12-05 2002-01-08 Asahi Kogaku Kogyo Kabushiki Kaisha Setting communication system in accordance with type of lens attached to body
JP3836685B2 (ja) * 2001-02-28 2006-10-25 ペンタックス株式会社 レンズ交換式カメラの通信システム
JP2002258381A (ja) * 2001-02-28 2002-09-11 Asahi Optical Co Ltd レンズ交換式カメラ、そのカメラボディおよび撮影レンズ
JP3793419B2 (ja) 2001-02-19 2006-07-05 ペンタックス株式会社 カメラのレンズ通信システム、カメラボディ及び撮影レンズ
JP3689342B2 (ja) 2001-02-19 2005-08-31 ペンタックス株式会社 レンズ交換式カメラシステムの電源制御装置
FR2821171B1 (fr) * 2001-02-19 2009-04-17 Asahi Optical Co Ltd Systeme d'appareil de prise de vues, et boitier et objectif photographique pour un tel appareil
JP2004240084A (ja) * 2003-02-05 2004-08-26 Fuji Photo Optical Co Ltd レンズ装置
JP5087229B2 (ja) * 2006-03-30 2012-12-05 富士フイルム株式会社 閉回路テレビカメラのレンズ絞り調整装置
US7878877B2 (en) * 2007-12-10 2011-02-01 Scherba Industries, Inc. Inflatable educational structure

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4724453A (en) * 1985-11-25 1988-02-09 Hideo Hamano Camera information transmission system
US4896181A (en) * 1986-03-31 1990-01-23 Nikon Corporation Camera system
EP0357056A2 (fr) * 1988-08-30 1990-03-07 Asahi Kogaku Kogyo Kabushiki Kaisha Système de caméra

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2634148A1 (de) * 1976-07-29 1978-02-02 Siemens Ag Schaltungsanordnung zur ueberwachung mehrstelliger wahlkennzahlen fuer abgehende amtsverbindungen in nebenstellenanlagen
US4239354A (en) * 1979-01-02 1980-12-16 Polaroid Corporation Autofocus movie camera having improved focus response
JPS58105139A (ja) * 1981-12-17 1983-06-22 Minolta Camera Co Ltd 写真撮影システムのデ−タ取出し方式
US4673275A (en) * 1982-03-26 1987-06-16 Minolta Camera Kabushiki Kaisha Camera system operable by carrying data from a camera accessory to a camera body
US4560267A (en) * 1982-03-26 1985-12-24 Minolta Camera Kabushiki Kaisha Camera system operable by carrying data from a camera accessory to a camera body
DE3227404A1 (de) * 1982-07-22 1984-01-26 Ernst Leitz Wetzlar Gmbh, 6330 Wetzlar Verfahren und einrichtungen zum uebertragen von informationen
US4602861A (en) * 1982-12-23 1986-07-29 Minolta Camera Kabushiki Kaisha Auto-focusing system
US4509842A (en) * 1983-02-01 1985-04-09 Minolta Camera Kabushiki Kaisha Camera system capable of focus detection through an interchangeable objective lens
US4737812A (en) * 1985-08-05 1988-04-12 Nippon Kogaku K.K. Automatic focusing camera
JPH073546B2 (ja) * 1985-10-08 1995-01-18 キヤノン株式会社 カメラ
KR960005186B1 (ko) * 1986-10-01 1996-04-22 아사히 고가꾸 고교 가부시끼가이샤 상호 교환 가능한 촬영 렌즈와, 그것과 함께 사용할 수 있는 카메라 보디를 갖는 카메라
KR950008339B1 (ko) * 1986-11-06 1995-07-27 아사히 고가꾸 고교 가부시끼가이샤 렌즈 교환 카메라용 리어 콘버터
JPS63199330A (ja) * 1987-02-16 1988-08-17 Nikon Corp 中間鏡筒
JP2525848B2 (ja) * 1988-02-12 1996-08-21 キヤノン株式会社 電子機器および電子機器の付属機器
JPH0734086B2 (ja) * 1988-04-11 1995-04-12 キヤノン株式会社 光学付属品
US4922283A (en) * 1988-02-12 1990-05-01 Canon Kabushiki Kaisha Optical instrument
US5255043A (en) * 1988-08-30 1993-10-19 Asahi Kogaku Kogyo Kabushiki Kaisha Apparatus for maintaining constant image magnification in a camera system
DE68929207T2 (de) * 1988-09-22 2001-01-04 Asahi Optical Co Ltd Kamerasteuergerät
JP2790249B2 (ja) * 1988-11-17 1998-08-27 オリンパス光学工業株式会社 カメラシステム
GB2232262B (en) * 1989-05-31 1993-12-15 Asahi Optical Co Ltd Camera exposure control appartus having memory in lens in camera
JPH03237440A (ja) * 1990-02-15 1991-10-23 Asahi Optical Co Ltd カメラシステム、カメラボディ、撮影レンズ
GB2244564B (en) * 1990-04-26 1994-04-27 Asahi Optical Co Ltd Camera system and photographing lens thereof
JPH049912A (ja) * 1990-04-27 1992-01-14 Asahi Optical Co Ltd カメラシステム
JPH049910A (ja) * 1990-04-27 1992-01-14 Asahi Optical Co Ltd カメラシステム
JP2971913B2 (ja) * 1990-05-17 1999-11-08 旭光学工業株式会社 カメラシステム
JP2933354B2 (ja) * 1990-05-17 1999-08-09 旭光学工業株式会社 カメラシステム

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4724453A (en) * 1985-11-25 1988-02-09 Hideo Hamano Camera information transmission system
US4896181A (en) * 1986-03-31 1990-01-23 Nikon Corporation Camera system
EP0357056A2 (fr) * 1988-08-30 1990-03-07 Asahi Kogaku Kogyo Kabushiki Kaisha Système de caméra

Also Published As

Publication number Publication date
FR2661523B1 (fr) 1998-07-17
GB2244564B (en) 1994-04-27
US5713052A (en) 1998-01-27
GB9109115D0 (en) 1991-06-12
DE4113764C2 (de) 2000-04-06
DE4113764A1 (de) 1991-12-12
US5505535A (en) 1996-04-09
US5416555A (en) 1995-05-16
GB2244564A (en) 1991-12-04

Similar Documents

Publication Publication Date Title
FR2661523A1 (fr) Systeme d'appareil photo et objectif photographique correspondant.
FR2676827A1 (fr) Objectif zoom motorise et systeme d'appareil photo.
JP2773144B2 (ja) ズームレンズを備えるカメラ
FR2527352A1 (fr) Appareil photographique a commande automatique de photometrie et a modes multiples
US8314879B2 (en) Digital camera having autofocus capability and continuous shooting capability
JPS61292608A (ja) 交換レンズの距離情報出力装置
JPH0263030A (ja) 撮影レンズ、カメラボディ、及び一眼レフカメラシステム
JPH049912A (ja) カメラシステム
CN100518249C (zh) 具有连拍功能的数字照相机
JPH0610726B2 (ja) カメラ
FR2782809A1 (fr) Dispositif de detection d'etat de mise au point
JPH049910A (ja) カメラシステム
JP2794631B2 (ja) パワーズーム機能付カメラ及びレンズ交換可能なカメラ及びパワーズーム機能付交換レンズ
FR2659751A1 (fr) Dispositif de changement de plan motorise pour un objectif a focale variable.
JP2915989B2 (ja) カメラシステム
FR2782808A1 (fr) Agencement de dispositif de formation d'image
FR2675275A1 (fr) Systeme de commande d'exposition d'appareil photo.
FR2643163A1 (fr) Appareil photographique a commande electronique
FR2675276A1 (fr) Systeme de commande d'exposition d'appareil photo.
JP2822947B2 (ja) ズームレンズを備えるカメラ
JP2868459B2 (ja) 自動焦点検出装置を備えたカメラ
JP3234991B2 (ja) 周辺光量補正カメラ
JPH07261071A (ja) カメラ
JPH10161010A (ja) カメラの測距装置およびそれを用いたカメラ
JP2860982B2 (ja) 撮影距離または倍率検出装置

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20101230