ES2631903T3 - Célula de píxel, procedimiento para el funcionamiento de una célula de píxel, procedimiento para la determinación de una posición de un máximo de una curva envolvente de una señal analógica modulada en amplitud, dispositivo para la determinación de una cantidad de carga, dispositivo y procedimiento para la determinación de una cantidad de carga en un elemento capacitivo, dispositivo y procedimiento para el establecimiento de un nodo de circuito a una tensión predeterminada, dispositivo y procedimiento para la conversión analógica / digital basada en la carga y dispositivo y procedimiento para el procesamiento de señales basado en la carga - Google Patents

Célula de píxel, procedimiento para el funcionamiento de una célula de píxel, procedimiento para la determinación de una posición de un máximo de una curva envolvente de una señal analógica modulada en amplitud, dispositivo para la determinación de una cantidad de carga, dispositivo y procedimiento para la determinación de una cantidad de carga en un elemento capacitivo, dispositivo y procedimiento para el establecimiento de un nodo de circuito a una tensión predeterminada, dispositivo y procedimiento para la conversión analógica / digital basada en la carga y dispositivo y procedimiento para el procesamiento de señales basado en la carga Download PDF

Info

Publication number
ES2631903T3
ES2631903T3 ES07022632.9T ES07022632T ES2631903T3 ES 2631903 T3 ES2631903 T3 ES 2631903T3 ES 07022632 T ES07022632 T ES 07022632T ES 2631903 T3 ES2631903 T3 ES 2631903T3
Authority
ES
Spain
Prior art keywords
sequence
procedure
dpix
load
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES07022632.9T
Other languages
English (en)
Inventor
Jens Döge
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fraunhofer Gesellschaft zur Forderung der Angewandten Forschung eV
Original Assignee
Fraunhofer Gesellschaft zur Forderung der Angewandten Forschung eV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fraunhofer Gesellschaft zur Forderung der Angewandten Forschung eV filed Critical Fraunhofer Gesellschaft zur Forderung der Angewandten Forschung eV
Application granted granted Critical
Publication of ES2631903T3 publication Critical patent/ES2631903T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/46Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/04Measuring peak values or amplitude or envelope of ac or of pulses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/148Charge coupled imagers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/124Sampling or signal conditioning arrangements specially adapted for A/D converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/667Camera operation mode switching, e.g. between still and video, sport and normal or high- and low-resolution modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/14Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices
    • H04N3/15Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices for picture signal generation
    • H04N3/1506Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices for picture signal generation with addressing of the image-sensor elements
    • H04N3/1512Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices for picture signal generation with addressing of the image-sensor elements for MOS image-sensors, e.g. MOS-CCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Analogue/Digital Conversion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Image Processing (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

Dispositivo (3100) para la determinación de la cantidad de carga (QPix) en un elemento capacitivo, con un aparato (3100; A1) para la comparación (3112) de una tensión (VPix) en el elemento capacitivo (CL1) con una tensión de referencia (Vcomp) y determinación de si la tensión (VPix) es mayor o menor que la tensión de referencia (VComp); un aparato (3120; QSrc) para la provocación de un suministro / evacuación de carga (3122) al / desde el elemento capacitivo (CL1) de forma iterativa mediante paquetes de carga en función de la comparación, de modo que se vuelve menor una diferencia entre la tensión (VPix) en el elemento capacitivo (CL1) y la tensión de referencia (VComp), en el que el aparato (3120; QSrc) para la provocación está configurado para provocar un suministro / evacuación de carga al / desde el elemento capacitivo (CL1) a fin de reducir la tensión en el elemento capacitivo (CL1) cuando la tensión en el elemento capacitivo (CL1) es mayor que la tensión de referencia, y para provocar un suministro / evacuación de carga al / desde el elemento capacitivo (CL1) a fin de aumentar la tensión en el elemento capacitivo (CL1) cuando la tensión en el elemento capacitivo (CL1) es menor que la tensión de referencia; y un aparato (3130; Control) para la inferencia de la carga (QPix) en el elemento capacitivo (CL1) en base al suministro / evacuación de carga (3122) y la comparación de la tensión (3112), y a saber en base a un número de los paquetes de carga que se suministran / evacúan en el marco del suministro / evacuación de carga iterativo (3122).

Description

imagen1
imagen2
imagen3
imagen4
imagen5
imagen6
imagen7
imagen8
imagen9
imagen10
imagen11
imagen12
imagen13
imagen14
imagen15
imagen16
imagen17
imagen18
imagen19
imagen20
imagen21
imagen22
imagen23
imagen24
imagen25
imagen26
imagen27
imagen28
imagen29
imagen30
imagen31
imagen32
imagen33
imagen34
imagen35
imagen36
imagen37
imagen38
imagen39
imagen40
imagen41
imagen42
imagen43
imagen44
imagen45
imagen46
imagen47
imagen48
imagen49
imagen50

Claims (3)

  1. imagen1
    imagen2
    imagen3
    imagen4
    imagen5
  2. 30. Procedimiento según la reivindicación 29, con generación de una tercera secuencia de valores de diferencia digitales (DS) en base a la segunda secuencia de valores de diferencia digitales (DPix), en el que a un valor de diferencia digital (DS(k)) de la tercera secuencia de valores de diferencia se le asocia el segundo valor
    5 (“+1”) cuando una diferencia entre un valor de diferencia digital (DPix(k)) de la segunda secuencia de valores de diferencia digitales (DPix), correspondiente al valor de diferencia digital (DS(k)) de la tercera secuencia de valores de diferencia en la secuencia, y un valor de diferencia digital (DPix(k-1)) precedente al último de la segunda secuencia de valores de diferencia digitales (DPix) es mayor de cero, a un valor de diferencia digital (DS(k)) de la tercera secuencia de valores de diferencia se le asocia el tercera valor (“
    10 1”) cuando una diferencia entre un valor de diferencia digital (DPix(k)) de la segunda secuencia de valores de diferencia digitales (DPix), correspondiente al valor de diferencia digital (DS(k)) de la tercera secuencia de valores de diferencia en la secuencia, y un valor de diferencia digital (DPix(k-1)) precedente al último de la segunda secuencia de valores de diferencia digitales (DPix) es menor de cero, y a un valor de diferencia (DS(k)) de la tercera secuencia de valores de diferencia digitales se le asocia un valor de diferencia digital (DS(k-1)) de la tercera secuencia, precedente a éste,
    15 cuando a un valor de diferencia digital (DPix(k)) de la segunda secuencia de valores de diferencia digitales (DPix), correspondiente al valor de diferencia digital (DS(k)) de la tercera secuencia de valores de diferencia en la secuencia está asociado el mismo valor que a un valor de diferencia digital (DPix(k-1)) de la segunda secuencia de valores de diferencia digitales (DPix), precedente al último.
    20 31. Procedimiento según la reivindicación 30, con:
    determinación de un paso por cero directo (DZd = 1 o DZd = -1) en la tercera secuencia de valores de diferencia digitales (DPix), en el que se detecta un paso por cero directo, cuando
    25 en la segunda secuencia de valores de diferencia digitales (DPix) dos valores de diferencia digitales sucesivos (DPix(k-1), (DPix(k)) presentan valores diferentes y al valor de diferencia digital precedente (DPix(k-1)) no está asociado el primer valor (“0”);
    determinación de una primera transición del paso por cero indirecto (DZi10 = 1 o DZi10 = -1) en la tercera secuencia de 30 valores de diferencia digitales (DS), en el que se detecta una primera transición del paso por cero indirecto cuando
    a un valor de diferencia digital (DPix(k)) de la segunda secuencia de valores de diferencia digitales (DPix), correspondiente al valor de diferencia digital (DS(k)) de la tercera secuencia de valores de diferencia en la secuencia, está asociado el primer valor (“0”), y simultáneamente a un valor de diferencia digital (DS(k-1)) de la
    35 tercera secuencia de valores de diferencia, precedente a este valor de diferencia (DS(k)) y a un valor de diferencia digital (DPix(k-1) de la segunda secuencia de valores de diferencia, correspondiente a éste en la secuencia, está asociado el mismo valor; y
    determinación de una segunda transición del paso por cero indirecto (DZiO1 = 1 o DZiO1 = -1) en la tercera secuenciad 40 de valores de diferencia digitales (DS), en el que se detecta una segunda transición del paso por cero indirecto cuando
    a un valor de diferencia digital (DPix(k-1)) de la segunda secuencia de valores de diferencia, correspondiente a un valor de diferencia digital (DS(k-1)) de la tercera secuencia de valores de diferencia precedente a este valor de diferencia digital (DS(k)) de la tercera secuencia de valores de diferencia está asociado el primer valor (“0”);
    45 y simultáneamente a un valor de diferencia digital (DS(k-1)) de la tercera secuencia de valores de diferencia, precedente a este valor de diferencia (DS(k)), y a un valor de diferencia digital (DPix(k)) de la segunda secuencia de valores de diferencia digital, correspondiente al primero en la secuencia está asociado el mismo valor.
    50 32. Procedimiento según la reivindicación 31, con incremento de un contador de pasos por cero (DSumZ) cuando se detectan un paso por cero directo o un paso por cero indirecto a partir de dos transiciones sucesivas; determinación de un valor de diferencia digital (DPix) de la segunda secuencia de valores de diferencia con una posición central en referencia a un primer paso por cero y un último paso por cero de la segunda secuencia de valores de
    55 diferencia (DPix); y determinación de la posición del máximo de la curva envolvente en base a la posición del valor de diferencia digital (DPix) de la segunda secuencia (DPix) de valores de diferencia con la posición central.
  3. 33. Procedimiento según una de las reivindicaciones 26 a 32, en el que el primer valor es “0”, el segundo
    57
    imagen6
ES07022632.9T 2007-02-24 2007-11-21 Célula de píxel, procedimiento para el funcionamiento de una célula de píxel, procedimiento para la determinación de una posición de un máximo de una curva envolvente de una señal analógica modulada en amplitud, dispositivo para la determinación de una cantidad de carga, dispositivo y procedimiento para la determinación de una cantidad de carga en un elemento capacitivo, dispositivo y procedimiento para el establecimiento de un nodo de circuito a una tensión predeterminada, dispositivo y procedimiento para la conversión analógica / digital basada en la carga y dispositivo y procedimiento para el procesamiento de señales basado en la carga Active ES2631903T3 (es)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
DE102007009146 2007-02-24
DE102007009146 2007-02-24
DE102007030315 2007-06-29
DE102007030315 2007-06-29
DE102007036973A DE102007036973A1 (de) 2007-02-24 2007-08-06 Pixelzelle, Verfahren zum Betreiben einer Pixelzelle, Verfahren zum Bestimmen einer Position eines Maximums einer Hüllkurve eines analogen amplituden-modulierten Signals, Vorrichtung zum Bestimmen einer Ladungsmenge, Vorrichtung und Verfahren zum Bestimmen einer Ladungsmenge auf einem kapazitiven Element, Vorrichtung und Verfahren und Setzen eines Schaltungsknotens auf eine vorbestimmte Spannung, Vorrichtung und Verfahren zum ladungsbasierten analog-/digital-Wandeln und Vorrichtung und Verfahren zur ladungsbasierten Signalverarbeitung
DE102007036973 2007-08-06

Publications (1)

Publication Number Publication Date
ES2631903T3 true ES2631903T3 (es) 2017-09-06

Family

ID=39670224

Family Applications (1)

Application Number Title Priority Date Filing Date
ES07022632.9T Active ES2631903T3 (es) 2007-02-24 2007-11-21 Célula de píxel, procedimiento para el funcionamiento de una célula de píxel, procedimiento para la determinación de una posición de un máximo de una curva envolvente de una señal analógica modulada en amplitud, dispositivo para la determinación de una cantidad de carga, dispositivo y procedimiento para la determinación de una cantidad de carga en un elemento capacitivo, dispositivo y procedimiento para el establecimiento de un nodo de circuito a una tensión predeterminada, dispositivo y procedimiento para la conversión analógica / digital basada en la carga y dispositivo y procedimiento para el procesamiento de señales basado en la carga

Country Status (6)

Country Link
US (4) US8669511B2 (es)
JP (1) JP5337715B2 (es)
KR (3) KR101229906B1 (es)
DE (1) DE102007036973A1 (es)
ES (1) ES2631903T3 (es)
WO (1) WO2008102005A2 (es)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11961858B2 (en) 2018-02-09 2024-04-16 Sony Semiconductor Solutions Corporation Solid-state imaging element, electronic device, and method of manufacturing electronic device

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5535608B2 (ja) * 2009-12-21 2014-07-02 ラピスセミコンダクタ株式会社 電圧変化検知装置
US8987646B2 (en) * 2011-06-10 2015-03-24 Semiconductor Components Industries, Llc Pixel and method
US8564470B2 (en) 2011-06-14 2013-10-22 Infineon Technologies Ag Successive approximation analog-to-digital converter
US9200952B2 (en) * 2011-07-15 2015-12-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising a photodetector and an analog arithmetic circuit
JP5868065B2 (ja) * 2011-08-05 2016-02-24 キヤノン株式会社 撮像装置
US8937841B2 (en) * 2012-05-16 2015-01-20 SK Hynix Inc. Driver for semiconductor memory and method thereof
US8848453B2 (en) 2012-08-31 2014-09-30 Micron Technology, Inc. Inferring threshold voltage distributions associated with memory cells via interpolation
JP2015128253A (ja) * 2013-12-27 2015-07-09 キヤノン株式会社 固体撮像装置およびその駆動方法
KR102170627B1 (ko) * 2014-01-08 2020-10-27 삼성전자주식회사 이미지 센서
GB201413519D0 (en) 2014-07-30 2014-09-10 St Microelectronics Res & Dev A pixel array and method for controlling a pixel array
US10114114B2 (en) 2014-09-15 2018-10-30 Stmicroelectronics S.R.L. Ultrasonic probe with precharge circuit and method of controlling an ultrasonic probe
US10145728B2 (en) * 2014-09-15 2018-12-04 Stmicroelectronics S.R.L. Reception and transmission circuit for a capacitive micromachined ultrasonic transducer
KR101957197B1 (ko) * 2015-02-23 2019-03-12 엘에스산전 주식회사 태양광발전 시스템
CN108141553B (zh) * 2015-09-30 2020-10-30 株式会社尼康 摄像元件、摄像装置及电子设备
EP3433577B1 (de) 2016-03-22 2020-08-12 Fraunhofer Gesellschaft zur Förderung der Angewand Vorrichtung und verfahren zum verknüpfen von messsignalen aus beleuchtungssignalen
CN105789202B (zh) * 2016-05-20 2018-09-14 京东方科技集团股份有限公司 有源像素传感器电路、驱动方法和图像传感器
JP6279013B2 (ja) * 2016-05-26 2018-02-14 Ckd株式会社 三次元計測装置
US10958885B2 (en) 2016-08-26 2021-03-23 Mems Start, Llc Filtering imaging system including a light source to output an optical signal modulated with a code
US10368021B2 (en) * 2016-08-26 2019-07-30 Mems Start, Llc Systems and methods for derivative sensing using filtering pixels
EP3290931B1 (en) * 2016-09-02 2019-05-15 ABB Schweiz AG Interferometric voltage sensor with error compensation
CN111713101B (zh) * 2017-12-11 2022-05-13 普罗菲西公司 基于事件的图像传感器及其操作方法
TWI692979B (zh) * 2018-10-19 2020-05-01 國立中山大學 線性-對數型主動式像素感測器
CN110111027B (zh) * 2019-05-22 2022-08-19 长沙理工大学 一种源-荷协调程度评价方法
DE102021209943A1 (de) 2020-09-09 2022-03-10 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung eingetragener Verein Ausleseanordnung und Verfahren zum Auslesen eines Bildsensors, Pixelzelle und Photodetektoranordnung
CN113938626B (zh) * 2021-09-30 2023-03-24 中国科学院长春光学精密机械与物理研究所 一种tdi-cmos探测器及应用其的压缩感知成像方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4166980A (en) * 1977-08-25 1979-09-04 Sanders Associates, Inc. Method and apparatus for signal recognition
GB2209895B (en) * 1987-09-16 1991-09-25 Philips Electronic Associated A circuit arrangement for storing sampled analogue electrical currents
JPH0795690B2 (ja) 1988-05-25 1995-10-11 横河電機株式会社 A/d変換器
JP2555150B2 (ja) 1988-06-03 1996-11-20 株式会社日立製作所 固体撮像装置
JP3542154B2 (ja) * 1993-12-28 2004-07-14 オリンパス株式会社 固体撮像素子
US5488415A (en) * 1993-07-09 1996-01-30 Olympus Optical Co., Ltd. Solid-state image pickup device having a photoelectric conversion detection cell with high sensitivity
US5581252A (en) * 1994-10-13 1996-12-03 Linear Technology Corporation Analog-to-digital conversion using comparator coupled capacitor digital-to-analog converters
JP3275579B2 (ja) * 1994-10-24 2002-04-15 日産自動車株式会社 イメージセンサ
US5748134A (en) 1996-03-01 1998-05-05 Ericsson Inc. Method and apparatus for converting an analog signal into digital format
US6480589B1 (en) * 1998-07-14 2002-11-12 Samsung Electronics Co., Ltd. CPE alert signal detector and caller identification detector using peak detection
JP2001028451A (ja) 1999-05-12 2001-01-30 Asahi Chem Ind Co Ltd 光電素子及びその実装方法
US6950136B1 (en) * 1999-07-22 2005-09-27 Minolta Co., Ltd. Image-sensing apparatus
JP2001160756A (ja) 1999-12-01 2001-06-12 Nec Ic Microcomput Syst Ltd アナログ・デジタル変換器
JP2001268442A (ja) 2000-03-21 2001-09-28 Minolta Co Ltd 固体撮像装置
JP2001238132A (ja) 2000-02-21 2001-08-31 Victor Co Of Japan Ltd Mos型固体撮像装置及びその撮像方法。
DE10101911B4 (de) * 2001-01-16 2004-03-18 Interessengemeinschaft für Rundfunkschutzrechte GmbH Schutzrechtsverwertung & Co. KG. Signalverarbeitung eines amplituden- und/oder phasenmodulierten Hochfrequenzsignals
JP2003143489A (ja) 2001-11-01 2003-05-16 Victor Co Of Japan Ltd 映像信号発生装置
DE10217565A1 (de) * 2002-04-19 2003-11-13 Infineon Technologies Ag Halbleiterbauelement mit integrierter gitterförmiger Kapazitätsstruktur
EP1375809A2 (en) * 2002-06-18 2004-01-02 Alps Electric Co., Ltd. Motor driving circuit
US7709777B2 (en) 2003-06-16 2010-05-04 Micron Technology, Inc. Pumps for CMOS imagers
FR2870423B1 (fr) * 2004-05-12 2006-07-07 St Microelectronics Sa Dispositif et procede de correction du bruit de reinitialisation et/ou du bruit fixe d'un pixel actif pour capteur d'image
JP4928069B2 (ja) * 2004-06-07 2012-05-09 キヤノン株式会社 撮像装置及び撮像システム
KR100970599B1 (ko) 2005-09-21 2010-07-16 알제이에스 테크놀로지, 인코포레이티드 실시간 측광 보고 기능을 가진 이미지 센서 요소 또는 센서어레이를 위한 시스템 및 방법
FR2893753A1 (fr) * 2005-11-18 2007-05-25 St Microelectronics Sa Commande d'un etage de recuperation d'energie d'un ecran plasma
JP4692262B2 (ja) * 2005-12-14 2011-06-01 ソニー株式会社 固体撮像装置、固体撮像装置の駆動方法および撮像装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11961858B2 (en) 2018-02-09 2024-04-16 Sony Semiconductor Solutions Corporation Solid-state imaging element, electronic device, and method of manufacturing electronic device

Also Published As

Publication number Publication date
DE102007036973A1 (de) 2008-09-04
US20110062314A1 (en) 2011-03-17
US8669511B2 (en) 2014-03-11
US10115760B2 (en) 2018-10-30
JP5337715B2 (ja) 2013-11-06
KR101222942B1 (ko) 2013-01-17
KR20100038284A (ko) 2010-04-14
WO2008102005A2 (de) 2008-08-28
KR101478594B1 (ko) 2015-01-02
KR101229906B1 (ko) 2013-02-05
KR20110119838A (ko) 2011-11-02
JP2010519825A (ja) 2010-06-03
US9478582B2 (en) 2016-10-25
US20140159702A1 (en) 2014-06-12
US10553636B2 (en) 2020-02-04
WO2008102005A3 (de) 2009-02-12
KR20110119839A (ko) 2011-11-02
US20170053963A1 (en) 2017-02-23
US20190123089A1 (en) 2019-04-25

Similar Documents

Publication Publication Date Title
ES2631903T3 (es) Célula de píxel, procedimiento para el funcionamiento de una célula de píxel, procedimiento para la determinación de una posición de un máximo de una curva envolvente de una señal analógica modulada en amplitud, dispositivo para la determinación de una cantidad de carga, dispositivo y procedimiento para la determinación de una cantidad de carga en un elemento capacitivo, dispositivo y procedimiento para el establecimiento de un nodo de circuito a una tensión predeterminada, dispositivo y procedimiento para la conversión analógica / digital basada en la carga y dispositivo y procedimiento para el procesamiento de señales basado en la carga
CN103268756B (zh) Amoled电压外部补偿方法及系统
Zhang et al. Dynamic interface charge governing the current–voltage hysteresis in perovskite solar cells
CN108986748A (zh) 一种消除驱动晶体管漏电流的方法及系统、显示装置
CN106782319A (zh) 一种像素电路、像素驱动方法、显示装置
WO2016197508A1 (zh) 一种像素电路及其驱动方法以及探测器
CN104700768A (zh) 一种公共电压补偿电路、其补偿方法及显示装置
EP3078188A1 (en) Variable gain column amplifier adapted for use in imaging arrays
US9253838B2 (en) LED backlight driving circuit and method for driving the LED backlight driving circuit
Lee et al. Surface photovoltage characterization of organic photovoltaic devices
US10825395B2 (en) Organic light emitting diode display device, circuit and method for detecting driving current thereof
CN104007332B (zh) 开关管的衬底漏电测试方法
CN105100657A (zh) 一种带基线调整的可变增益相关双采样电路
US20180233599A1 (en) Thin-Film Transistor Structure With Three-Dimensional Fin-Shape Channel And Preparation Method Thereof
CN104180790A (zh) 一种新型Si-APD器件
CN103490752A (zh) 一种自动归零和校准的闪速模数转换电路的比较器电路
JP2019140790A (ja) スイッチング回路
CN105578085A (zh) 应用于单光子雪崩二极管的光信号线性存储方法
TWI457739B (zh) 動態電源控制方法及其相關電路
CN104266761B (zh) 抑制焦平面探测器背景电流的方法
CN105703775B (zh) 一种积分模数转换器和积分模数的转换方法
CN105610176B (zh) 晶闸管过零控制装置
CN205754600U (zh) 盲元矫正系统的供电装置
CN205372214U (zh) 一种光源装置
CN204832736U (zh) 一种应用于dv摄像机镜头的智能调焦增光膜