ES2261966T3 - Dispositivo de recepcion de ondas de radio, reloj de ondas de radio y repetidor. - Google Patents

Dispositivo de recepcion de ondas de radio, reloj de ondas de radio y repetidor.

Info

Publication number
ES2261966T3
ES2261966T3 ES03756655T ES03756655T ES2261966T3 ES 2261966 T3 ES2261966 T3 ES 2261966T3 ES 03756655 T ES03756655 T ES 03756655T ES 03756655 T ES03756655 T ES 03756655T ES 2261966 T3 ES2261966 T3 ES 2261966T3
Authority
ES
Spain
Prior art keywords
signal
circuit
radio wave
emitted
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
ES03756655T
Other languages
English (en)
Inventor
Kaoru Someya
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2002301897A external-priority patent/JP3876815B2/ja
Priority claimed from JP2002309733A external-priority patent/JP4232433B2/ja
Priority claimed from JP2002343534A external-priority patent/JP4010231B2/ja
Priority claimed from JP2003030868A external-priority patent/JP4003652B2/ja
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Application granted granted Critical
Publication of ES2261966T3 publication Critical patent/ES2261966T3/es
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver
    • H03G3/3068Circuits generating control signals for both R.F. and I.F. stages

Landscapes

  • Circuits Of Receivers In General (AREA)
  • Electric Clocks (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Superheterodyne Receivers (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Near-Field Transmission Systems (AREA)
  • Electromechanical Clocks (AREA)
  • Radio Relay Systems (AREA)

Abstract

Dispositivo para la recepción de ondas de radio, que comprende: medios de recepción de ondas de radio (ANT) que están adaptados para recibir señales de modulación de amplitud; medios (618) de control de ganancia que están adaptados para emitir señales de control de ganancia; medios (611) de amplificación de la señal de modulación de amplitud que están adaptados para amplificar dicha señal de modulación de amplitud recibida desde los medios de recepción de ondas de radio (ANT), de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (618); medios (613) de conversión de frecuencia que están adaptados para mezclar la señal emitida desde dichos medios (611) de amplificación de la señal de modulación de amplitud con una señal de oscilación predeterminada, y emiten la señal como señal de frecuencia intermedia; medios (616) de amplificación de la señal de frecuencia intermedia que están adaptados para amplificar la señal de frecuencia intermedia emitida desde dichos medios (613) de conversión de frecuencia, de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (618); y medios de detección (620) que están adaptados para detectar la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia intermedia, y que están adaptados para emitir una señal de detección, de manera que dichos medios de control de ganancia (618) incluyen: medios de inversión (618a) que están adaptados para invertir dicha señal de detección; unos primeros medios de multiplicación (618b) que están adaptados para multiplicar la señal invertida por dichos medios de inversión (618a) con la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia intermedia; y medios generadores (618e) que están adaptados para generar dicha señal de control de ganancia, de acuerdo con el nivel de señal de la señal multiplicada por dichos primeros medios de multiplicación (618b).

Description

Dispositivo de recepción de ondas de radio, reloj de ondas de radio y repetidor.
Sector técnico
La presente invención se refiere a un dispositivo para la recepción de ondas de radio, reloj de ondas de radio y repetidor.
Antecedentes técnicos
En la actualidad, las señales de ondas de radio estándar de baja frecuencia (señales de onda larga) que contienen datos de tiempo (es decir, un código de tiempo), que representan el tiempo corriente de modo preciso, se transmiten o se emiten en diferentes países (por ejemplo, Alemania, Inglaterra, Reino Unido, Suiza, Japón y otros). Por ejemplo, en Japón, señales de ondas de radio estándar de baja frecuencia (o de referencia) de 40 kHz y de 60 kHz, que han sido sometidas a modulación de amplitud utilizando un código de tiempo que tiene el formato mostrado en la figura 1, son transmitidas desde dos instalaciones de transmisión (situadas en la Prefectura de Fukushima y en la Prefectura de Saga). El código de tiempo comprende una serie de secuencias, teniendo cada una de las secuencias una duración de 60 segundos e incluyendo diferentes datos, tal como se muestra en la figura 1. El código de tiempo es transmitido cada vez que la cifra que representa el minuto corriente en la secuencia es actualizada (es decir, cada
minuto).
Se conoce un reloj por ondas de radio (dispositivo de reloj) que recibe el código de tiempo, cuenta el tiempo corriente por un circuito de tiempo y corrige el tiempo corriente contado por el circuito de tiempo por el código de tiempo que se ha recibido. Este tipo de reloj por ondas de radio tiene un circuito AGC (Control de Autoganancia) que controla la ganancia de un circuito de amplificación, basándose en la intensidad de la señal que es emitida desde el circuito de amplificación, de manera que se puede corregir el tiempo a un valor de tiempo preciso en un circuito interno, aunque fluctúe el nivel de señal de la onda de radio recibida.
En este circuito AGC, el control de ganancia del circuito de amplificación es llevado a cabo por filtrado de la señal amplificada. Por lo tanto, es necesario un filtro que tenga una constante de tiempo suficientemente grande con respecto al ciclo de la señal de modulación. Es decir, dado que el ciclo de la onda de radio estándar de baja frecuencia es de 1 segundo, es necesario un filtro con una constante de tiempo grande y, por esta razón, se presenta el problema de un retraso grande hasta que el funcionamiento transitorio del circuito AGC pasa a ser constante.
Además, en la etapa de construcción real del circuito completo, el circuito tiene que ser diseñado, teniendo en cuenta varias decenas de segundos de retraso, para impedir que se produzcan fluctuaciones. Por esta razón, resulta difícil la reducción del retraso por el diseño del filtro incluido en el circuito AGC, a saber, acelerando el funcionamiento del circuito AGC.
En el caso en el que se recibe una onda de radio débil por el dispositivo de recepción de ondas de radio, resulta difícil llevar a cabo una detección estable, debido a ruidos, etc., que se incluyen en las ondas de radio.
Además, es una cuestión general el aplicar un filtro para la emisión de ruidos cuando se lleva a cabo la detección de ondas de radio. Dado que un filtro tiene una banda de paso constante, el filtro permite que los componentes de ruido que se encuentran próximos a las frecuencias, cuyo paso se permitirá, puedan pasar asimismo. Si la banda de paso se estrecha, se presentan retrasos de tiempo, y afectan al proceso de señales, etc., posteriormente. Este dispositivo se da a conocer en el documento U.S.A. 5 465 406.
Objeto de la invención
Un objetivo de la presente invención consiste en acelerar el funcionamiento del circuito AGC en un dispositivo de recepción de ondas de radio, etc.
Otro objetivo de la presente invención consiste en dar a conocer un dispositivo de recepción de ondas de radio que pueda recibir de manera estable ondas de radio débiles.
Otro objetivo de la presente invención consiste en dar a conocer un dispositivo de recepción de ondas de radio y reloj de ondas de radio, que reducen el ruido y los tiempos de retraso.
Materia de la invención
La invención se da a conocer en las reivindicaciones adjuntas.
\newpage
Breve descripción de los dibujos
Estos y otros objetivos y ventajas de la presente invención quedarán más evidentes después de la lectura de la siguiente descripción detallada y de los dibujos adjuntos, en los cuales:
la figura 1 es un diagrama que muestra la estructura del circuito de un reloj por ondas de radio;
la figura 2 es un diagrama de bloques que muestra la estructura de circuito del dispositivo de recepción de ondas de radio de la primera y segunda realizaciones;
la figura 3 es un diagrama de bloques que muestra la estructura del circuito del circuito de detección y del circuito AGC de la primera realización;
la figura 4 es un diagrama de flujo que muestra el proceso del dispositivo de recepción de ondas de radio de la primera realización;
la figura 5A es un diagrama que muestra la forma de onda esquemática de una señal en el dispositivo de recepción de ondas de radio de la primera realización;
la figura 5B es un diagrama que muestra la forma de onda esquemática de una señal (Sb) en el dispositivo de recepción de ondas de radio de la primera realización;
la figura 5C es un diagrama que muestra la forma de onda esquemática de una señal (Sc) en el dispositivo de recepción de ondas de radio de la primera realización;
la figura 5D es un diagrama que muestra la forma de onda esquemática de una señal (Sd) en el dispositivo de recepción de ondas de radio de la primera realización;
la figura 5E es un diagrama que muestra la forma de onda esquemática de una señal (Se) en el dispositivo de recepción de ondas de radio de la primera realización;
la figura 6 es un diagrama de bloques que muestra la estructura de circuito del circuito de detección y del circuito de AGC de la segunda realización;
la figura 7 es un diagrama de flujo que muestra el proceso del dispositivo de recepción de ondas de radio de la segunda realización;
la figura 8A es un diagrama que muestra la forma de la onda esquemática de la señal (Sa) que atraviesa el dispositivo de recepción de ondas de radio de la segunda realización;
la figura 8B es un diagrama que muestra la forma de la onda esquemática de la señal (Sb) que atraviesa el dispositivo de recepción de ondas de radio de la segunda realización;
la figura 8C es un diagrama que muestra la forma de la onda esquemática de la señal (Sd1) que atraviesa el dispositivo de recepción de ondas de radio de la segunda realización;
la figura 8D es un diagrama que muestra la forma de la onda esquemática de la señal (Sd2) que atraviesa el dispositivo de recepción de ondas de radio de la segunda realización;
la figura 8E es un diagrama que muestra la forma de la onda esquemática de la señal (Se) que atraviesa el dispositivo de recepción de ondas de radio de la segunda realización;
la figura 9 es un diagrama de bloques que muestra la estructura de circuito de un repetidor de la séptima y novena realizaciones;
la figura 10 es un diagrama de bloques que muestra el circuito de detección y circuito AGC, como ejemplo de modificación de la primera y segunda realizaciones;
la figura 11 es un diagrama de bloques que muestra un código de tiempo de una onda de radio estándar de baja frecuencia;
la figura 12 es un diagrama de bloques que muestra el dispositivo de recepción de ondas de radio de la tercera realización;
la figura 13 es un diagrama de bloques que muestra el circuito de detección y circuito AGC de la tercera realización;
la figura 14 es un diagrama de flujo que muestra el proceso del dispositivo de recepción de ondas de radio de la tercera realización;
la figura 15A es un diagrama que muestra la forma de onda esquemática de la señal (Sa) en el dispositivo de recepción de ondas de radio de la tercera realización;
la figura 15B es un diagrama que muestra la forma de onda esquemática de la señal (Sb') en el dispositivo de recepción de ondas de radio de la tercera realización;
la figura 15C es un diagrama que muestra la forma de onda esquemática de la señal (Sc) en el dispositivo de recepción de ondas de radio de la tercera realización;
la figura 15D es un diagrama que muestra la forma de onda esquemática de la señal (Sd) en el dispositivo de recepción de ondas de radio de la tercera realización;
la figura 15E es un diagrama que muestra la forma de onda esquemática de la señal (Se) en el dispositivo de recepción de ondas de radio de la tercera realización;
la figura 15F es un diagrama que muestra la forma de onda esquemática de la señal (Sf) en el dispositivo de recepción de ondas de radio de la tercera realización;
la figura 16 es un diagrama de bloques de un circuito de un dispositivo de recepción de ondas radio de la cuarta realización;
la figura 17 es un diagrama de bloques de un circuito que muestra el circuito de detección y circuito AGC de la cuarta realización;
la figura 18A es un diagrama que muestra la forma de onda de la señal (Sa) en el dispositivo de recepción de ondas de radio de la cuarta realización;
la figura 18B es un diagrama que muestra la forma de onda de la señal (Sb) en el dispositivo de recepción de ondas de radio de la cuarta realización;
la figura 18C es un diagrama que muestra la forma de onda de la señal (Sc) en el dispositivo de recepción de ondas de radio de la cuarta realización;
la figura 18D es un diagrama que muestra la forma de onda de la señal (Sd) en el dispositivo de recepción de ondas de radio de la cuarta realización;
la figura 18E es un diagrama que muestra la forma de onda de la señal (Se) en el dispositivo de recepción de ondas de radio de la cuarta realización;
la figura 19 es un diagrama de bloques de un circuito del circuito de detección y del circuito AGC de la quinta realización;
la figura 20 es un diagrama de bloques de un circuito del circuito de detección y del circuito AGC de la sexta realización;
la figura 21 es un diagrama de bloques de un circuito que muestra un ejemplo de modificación del dispositivo de recepción de ondas de radio;
la figura 22 es un diagrama de bloques de un circuito que muestra un ejemplo de modificación del dispositivo de recepción de ondas de radio;
la figura 23 es un diagrama de bloques de un circuito del dispositivo de recepción de ondas de radio de la octava realización;
la figura 24 es un diagrama de bloques de un circuito del circuito de reproducción de señales de la octava realización;
la figura 25A es un diagrama que muestra la forma de onda de la señal (Sa) en el dispositivo de recepción de ondas de radio de la octava realización;
la figura 25B es un diagrama que muestra la forma de onda de la señal (Sb) en el dispositivo de recepción de ondas de radio de la octava realización;
la figura 25C es un diagrama que muestra la forma de onda de la señal (Sc) en el dispositivo de recepción de ondas de radio de la octava realización;
la figura 25D es un diagrama que muestra la forma de onda de la señal (Sd) en el dispositivo de recepción de ondas de radio de la octava realización;
la figura 25E es un diagrama que muestra la forma de onda de la señal (Se) en el dispositivo de recepción de ondas de radio de la octava realización;
la figura 25F es un diagrama que muestra la forma de onda de la señal (Sf) en el dispositivo de recepción de ondas de radio de la octava realización;
la figura 26 es un diagrama de flujo que muestra el funcionamiento del circuito de reproducción de señal de la octava realización;
la figura 27 es un diagrama de bloques del circuito del dispositivo de recepción de ondas de radio de la décima realización;
la figura 28 es un diagrama de bloques del circuito del circuito de reproducción de señales de la décima realización;
la figuras 29 es un diagrama de bloques del circuito del circuito de reproducción de señales de la decimoprimera realización;
la figura 30 es un diagrama de bloques del circuito del circuito de reproducción de señales de la decimosegunda realización;
la figura 31 es un diagrama de bloques del circuito del circuito de reproducción de señales de la decimotercera realización.
Forma preferente de llevar a cabo la invención
Las realizaciones de la presente invención se describirán a continuación, con referencia a los dibujos. En las realizaciones de la presente invención, se describirá el caso en el que la presente invención es aplicada a un reloj de ondas de radio y a un repetidor. No obstante, la presente invención no está limitada a un reloj de ondas de radio y a un repetidor, se podría aplicar también y a cualquier dispositivo que reciba ondas de radio.
Primera realización
En primer lugar, la primera realización de la presente invención se describirá, a continuación, con referencia a las figuras 1 a 5E.
La figura 1 es un diagrama que muestra un ejemplo de la estructura de un circuito de un reloj de ondas de radio (1) según la presente realización. De acuerdo con la figura 1, el reloj (1) de ondas de radio comprende una CPU (Unidad Central de Proceso) (10), una unidad de entrada (20), una unidad de visualización o pantalla (30), una RAM (memoria de acceso al azar) (40), una ROM (memoria de lectura solamente) (50), una unidad de control de recepción (60), un circuito de control de tiempo (80), un circuito oscilador (81) y una unidad de conversión del código de tiempo (70). Cada una de las unidades, excepto la unidad (81) del circuito de oscilación, está conectada a un colector o bus (B). El circuito de oscilación (81) está conectado al circuito de control de tiempo (80).
La CPU (10) lee diferentes programas almacenados en la ROM (50) con una temporización predeterminada o de acuerdo con una señal de funcionamiento o similar introducida desde la unidad de entrada (20), y desarrolla los programas leídos en la RAM (40), a efectos de proporcionar instrucciones y suministrar datos a cada unidad. Particularmente, la CPU (10) lleva a cabo diferentes controles, tales como controlar la unidad de control de recepción (60) a cada intervalo predeterminado, para llevar a cabo una operación para recibir una onda de radio estándar, corrección de datos que representan el tiempo corriente que es controlado por el circuito de control de tiempo (80) basándose en un código de tiempo estándar introducido por la unidad de conversión de código de tiempo (70), y emitiendo hacia la unidad de visualización (30) una señal de visualización basada en los datos de tiempo corriente corregidos para actualizar el tiempo visualizado, es decir, mostrado en pantalla.
La unidad de entrada (20) comprende conmutadores para controlar el reloj de ondas de radio (1) para llevar a cabo diferentes funciones. Cuando se acciona cualquiera de estos conmutadores, se emite una señal operativa a la CPU (10).
La unidad de visualización (30) está constituida por una pantalla de cristal líquido compacta o similar, y muestra digitalmente datos de la CPU (10), por ejemplo, los datos de tiempo actual controlados por el circuito de control de tiempo (80).
La RAM (40) almacena los datos procesados por la CPU (10), y emite los datos almacenados a la CPU (10) bajo el control de la CPU (10).
La ROM (50) almacena principalmente programas de sistema y programas de aplicación relativos al reloj de ondas de radio (1).
La unidad (60) de control de recepción comprende un dispositivo (61) de recepción de ondas de radio. El dispositivo (61) de recepción de ondas de radio suprime los componentes de frecuencia innecesarios de una onda de radio estándar, de baja frecuencia, recibida por una antena para recoger una señal de frecuencia objetivo. El dispositivo (61) de recepción de ondas de radio convierte la señal de frecuencia objetivo en una señal de frecuencia intermedia y emite la señal.
El circuito de control de tiempo (80) cuenta señales introducidas desde el circuito de oscilación (81), y obtiene los datos de tiempo corriente y otros. El circuito de control de tiempo (80) emite los datos de tiempo corriente obtenidos a la CPU (10). El circuito oscilador (81) emite una señal que tiene una frecuencia constante durante todo el tiempo.
La unidad de conversión del código de tiempo (70) genera un código de tiempo estándar que incluye datos necesarios para el funcionamiento como reloj, tales como código de tiempo estándar, código de contaje, código de día, etc., basándose en la señal emitida del dispositivo (61) de recepción de ondas radio, y emite el código de tiempo estándar generado a la CPU (10).
La figura 2 es un diagrama de bloques que muestra la estructura de un circuito del dispositivo (61) de recepción de ondas de radio, que utiliza un tipo superheterodino, según la primera realización. De acuerdo con la figura 2, el dispositivo (61) de recepción de ondas de radio comprende una antena (ANT), un circuito amplificador RF (611), circuitos de filtro (612, 615, 617), un circuito (613) de conversión de frecuencia, un circuito de oscilación local (614), un circuito amplificador IF (616), un circuito AGC (Control de Autoganancia) (618) y un circuito de detección (620).
La antena (ANT) puede recibir ondas de radio estándar de baja frecuencia, y está constituida, por ejemplo, por una antena de varilla. La onda de radio recibida es convertida en una señal eléctrica y, a continuación, es emitida.
La señal eléctrica emitida desde la antena (ANT) y la señal de control RF (Sf1) emitida desde el circuito AGC (618) son introducidas en el circuito amplificador RF (611). El circuito amplificador RF (611) amplifica y emite la señal eléctrica introducida desde la antena (ANT), de acuerdo con la señal de control RF (Sf1).
La señal emitida desde el circuito amplificador RF (611) es introducida al circuito de filtro (612). El circuito de filtro (612) permite que una gama predeterminada de frecuencias pueda pasar, con respecto a la señal de entrada, es decir, emite la señal, recortando componentes de frecuencia que se encuentran fuera de dicha gama.
La señal emitida desde el circuito de filtro (612) y la señal emitida desde el circuito de oscilación local (614) son introducidas en el circuito de conversión de frecuencia (613). El circuito de conversión de frecuencia (613) mezcla las dos señales introducidas y emite las señales como señal de frecuencia intermedia. El circuito de oscilación local (614) genera y emite la señal de la frecuencia de oscilación local.
La señal de frecuencia intermedia emitida desde el circuito de conversión de frecuencia (613) es introducida en el circuito de filtro (615). A continuación, el circuito de filtro (615) permite el paso de componentes de señal que tienen frecuencias dentro de una gama predeterminada, de manera que la frecuencia intermedia de la señal de frecuencia intermedia es colocada en el centro, es decir, emite la señal que recorta los componentes de frecuencia que se encuentran fuera de la gama.
La señal emitida desde el circuito de filtro (616) y una señal de control IF (Sf2) emitida desde el circuito AGC (618) son introducidas en el circuito amplificador IF. El circuito amplificador IF (616) amplifica y emite la señal introducida desde el circuito de filtro (615), de acuerdo con la señal de control IF (Sf2).
La señal emitida desde el circuito amplificador IF (616) es introducida al circuito de filtro (617). A continuación, el circuito de filtro (617) permite que componentes de la señal que tienen una gama predeterminada de frecuencias puedan atravesar, con respecto a la señal de entrada, es decir, emite la señal (Sa), recortando componentes de frecuencia que se encuentran fuera de la gama.
El circuito de detección (620) comprende una unidad de extracción de portadora (621) y un circuito de reproducción de señal (622).
El circuito de extracción de portadora está formado, por ejemplo, por un circuito PLL (Phase Locked Loop). La señal (Sa), emitida desde el circuito de filtro (617) es introducida en el circuito de extracción de portadora (621). A continuación, se emite una señal (Sb) de manera que el nivel de señal es una señal estándar fijada que tiene la misma frecuencia y fase que la señal (Sa).
La señal (Sa) emitida desde el circuito de filtro (617) y la señal (Sb) emitida del circuito de extracción de portadora (621) son introducidas en el circuito de reproducción de señal (622). A continuación, el circuito de reproducción de señal (622) emite una señal (Sc) y una señal (Sg), que corresponde a una señal de banda base de la señal (Sa) (es decir, la señal que reproduce la señal (Sa)).
La señal (Sa) emitida del circuito de filtro (617) y la señal (Sc) emitida del circuito de reproducción de señal (622) son introducidas en el circuito AGC (618). El circuito AGC (618) emite las señales de control RF (Sf1) y (Sf2), que controlan la amplificación de la ganancia del circuito amplificador RF (611) y del circuito amplificador IF (616), de acuerdo con la intensidad (nivel de señal) de la señal (Sa).
La figura 3 es un diagrama de circuito de bloques que muestra un ejemplo de estructura de circuito correspondiente al circuito AGC (618) y al circuito de detección (620), que constituyen el dispositivo receptor de ondas de radio (61). De acuerdo con la figura 3, el circuito (621) de extracción de onda portadora comprende un detector de fase PD (Phase Detector) (621a), un LPF (filtro de paso bajo) (621b) y un oscilador (612c).
La señal (Sa) emitida desde el circuito de filtro (617) y la señal emitida desde el oscilador (621c) son introducidas en el PD (621a). El PD (621a) compara las fases de las dos señales de entrada, y emite una señal de diferencia de fase que tiene un nivel de señal que corresponde a la diferencia de fase que se ha detectado.
La señal de diferencia de fase emitida desde el PD (621a) es introducida en el LPF (621b). El LPF (621b) permite el paso de componentes de señal que tengan frecuencias de una gama de frecuencia baja predeterminada (paso bajo), es decir, emite la señal, recortando los componentes de frecuencia que se encuentran fuera de la gama de señales.
La señal emitida desde el circuito LPF (621b) es introducida en el oscilador (621c). El oscilador (621c) ajusta la diferencia de frecuencia de oscilación de la señal que se tiene que amplificar, basándose en la señal introducida, de manera que la fase de la señal que se tiene que amplificar pasa hacia la misma fase que la señal (Sb) de la onda portadora. Después del ajuste, el oscilador (621c) emite la señal ajustada como señal (Sb).
El circuito de reproducción de señal (622) comprende un multiplicador (622a), LPF S (622b, 622c).
La señal (Sa) emitida desde el circuito de filtro (617) y la señal (Sb) emitida desde el oscilador (621c) son introducidas en el multiplicador (mezclador) (622a). El multiplicador (622a) multiplica la señal (Sa) y la señal (Sb), y emite la señal multiplicada como (Sc).
La señal (Sc) emitida del multiplicador (622a) es introducida en el circuito LPF (622b). El circuito LPF (622b) permite el paso de una gama predeterminada (paso bajo) de frecuencias de la señal (Sc), es decir, emite una señal (Sc') que recorta los componentes de frecuencia que se encuentran fuera de la gama. Mediante el LPF (622b), los componentes de alta frecuencia de la señal (Sa) son recortados, y se gana una señal (señal reproducida) que es casi igual a la señal de banda base de la señal (Sa).
La señal (Sc') emitida desde el LPF (622b) es introducida en el LPF (622c). A continuación, el LPF (622c) permite el paso de una gama predeterminada de frecuencias (paso bajo), con respecto a la señal (Sc'), y emite una señal (Sg) que recorta los componentes de frecuencia que se encuentran fuera de dicha gama. La señal (Sg) corresponde a la señal de datos de la onda de radio estándar de baja frecuencia (señal reproducida) conseguida por el dispositivo (61) de recepción de ondas de radio.
El circuito AGC (618) comprende un amplificador de inversión (618a), un multiplicador (618b), un circuito de detección AGC (618c), un circuito LPF (618d), un circuito (618e) de generación de voltaje AGC.
La señal (Sc') emitida desde el circuito LPF (622b) es introducida al amplificador inversor (618a). El amplificador inversor (618a) invierte y amplifica la señal (Sc'), y emite la señal invertida y amplificada como señal (Sd).
La señal (Sa) emitida desde el circuito de filtro (617) y la señal (Sd), emitida desde el amplificador inversor (618a) son introducidas en el multiplicador (618b). A continuación, el multiplicador (618b) multiplica la señal (Sa) y la señal (Sd) y emite la señal multiplicada como señal (Se).
La señal (Se) emitida desde el multiplicador (618b) es introducida en el circuito (618c) de detección AGC. A continuación, el circuito (618c) de detección AGC detecta la señal de entrada (Se) (por ejemplo, por detección de picos), y emite una señal después de la detección.
La señal emitida desde el circuito (618c) de detección AGC es introducida en el circuito LPF (618d). A continuación, el circuito LPF (618d) permite el paso de componentes de señal que tienen una gama predeterminada de frecuencias (paso bajo), con respecto a la señal de entrada, es decir, emite una señal, recortando las frecuencias que se encuentran fuera de la gama.
La señal emitida desde el circuito LPF (618d) es introducida en el circuito (618e) de generación de voltaje AGC. A continuación, de acuerdo con el nivel de entrada de señal, el circuito (618e) de generación de voltaje AGC emite una señal de control RF (Sf1) y una señal de control IF (Sf2), controlando, respectivamente, la amplificación del circuito de amplificación RF (611) y el circuito de amplificación IF (616).
A continuación, se describirá el funcionamiento del dispositivo (61) de recepción de ondas de radio. La figura 4 es un diagrama de flujo que muestra el proceso del dispositivo (61) de recepción de ondas de radio de la presente realización, y las figuras 5A-5E son diagramas que muestran una forma esquemática de onda de cada señal que pasa por el dispositivo (61) de recepción de ondas de radio.
De acuerdo con la figura 4, en primer lugar, las ondas de radio estándar de baja frecuencia, recibidas por la antena (ANT), son convertidas en una señal eléctrica y se emiten hacia el circuito amplificador RF (611). El circuito amplificador RF (611) amplifica (atenúa) la señal eléctrica de entrada, de acuerdo con la señal RF (Sf1) introducida desde el circuito AGC (618), y emite la señal amplificada (atenuada) al circuito de conversión de frecuencia (613) a través del circuito de filtro (612).
A continuación, el circuito de conversión de frecuencia (613) convierte la señal de entrada a una señal de frecuencia intermedia predeterminada y emite la señal al circuito amplificador IF (616) con intermedio del circuito de filtro (615). El circuito amplificador IF (616) amplifica (atenúa) la señal de entrada, de acuerdo con la señal de control IF (Sf2) introducida desde el circuito AGC (618), y emite la señal amplificada (atenuada) como señal (Sa), al circuito de detección (20) con intermedio del circuito de filtro (612) (etapa (S11)). En este caso, tal como se ha mostrado en la figura 5A, la señal (Sa) es una señal que tiene una modulación de amplitud de 10% y 100%.
A continuación, en el circuito (620) de detección, el circuito (621) de extracción de la onda portadora emite la señal (Sb) que está sincronizada con la fase de la onda portadora de señal (Sa). A continuación, el multiplicador (622a) del circuito (622) de reproducción de señal multiplica la señal (Sa) y la señal (Sb), y emite la señal multiplicada como señal (Sc). La señal (Sc) es recortada de los componentes de alta frecuencia por el circuito LPF (622b), y tal como se ha mostrado en la figura 5C se emite como señal (Sc') que es casi igual a la señal banda base de la señal (Sa) (etapa (S12)).
El amplificador inversor (618a) del circuito AGC (618) invierte y amplifica la señal (Sc'), y emite la señal como señal (Sd) (etapa (S13)). A continuación, el multiplicador (618b) multiplica la señal (Sa) y la señal (Sd), y emite la señal multiplicada como señal (Se) (etapa (S14)). Es decir, tal como se ha mostrado en la figura 5E, la señal (Se) es emitida como señal en la que la magnitud máxima o pico de la señal (Sa) es aproximadamente constante.
A continuación, el circuito (618c) de detección AGC detecta (por ejemplo, detección de picos) la señal (Se), y el circuito LPF (618d) recorta, por lo tanto, las componentes de alta frecuencia de la señal detectada y emite la señal al circuito generador de voltaje AGC (618e) (etapa (S15)).
El circuito (618c) generador de voltaje AGC genera y emite la señal de control RF (Sf1), para controlar la amplificación del circuito amplificador RF (611), y la señal de control IF (Sf2), para controlar la amplificación del circuito amplificador IF (616), de acuerdo con el nivel de señal de la señal de entrada.
De esta manera, el dispositivo (61) de recepción de ondas de radio multiplica la señal (Sa) que es una señal de frecuencia intermedia y la señal (Sd) que invierte y amplifica la señal (Sc') (de manera más precisa, la señal (Sg) es una señal reproducida y la señal (Sc') es aproximadamente equivalente a una señal reproducida), es decir, el dispositivo (61) de recepción de ondas de radio modula (modula de forma inversa) la señal (Sa) en la señal (Sc'), y genera la señal de control RF (Sf1) que controla la amplificación del circuito amplificador RF (611) y la señal de control IF (Sf2) que controla la amplificación del circuito amplificador IF (616). En otras palabras, de manera ideal, dado que el circuito (618c) de detección AGC detecta la señal (Se) que tiene solamente los componentes de frecuencia intermedios, no es necesario disponer un filtro que tenga una constante de tiempo más grande que el ciclo de la señal de modulación de amplitud recibida para llevar a cabo la operación AGC, y una operación AGC de alta velocidad, sin basarse en que se ha realizado el ciclo de la señal de modulación de amplitud.
Segunda realización
A continuación, se describirá la segunda realización con referencia a las figuras 6 a 8E.
La estructura del reloj de ondas de radio (1) de la segunda realización es la misma estructura, excepto por el circuito AGC (618) del dispositivo (61) de recepción de ondas de radio, que en la primera realización, que ha sido sustituido por un circuito AGC (619) mostrado en la figura 6. Por lo tanto, las descripciones de las partes coincidentes se omitirán poniendo los mismos números de referencia.
La figura 6 es un diagrama de bloques que muestra un ejemplo de una estructura de circuito del circuito (621) de extracción de onda portadora, circuito (622) de reproducción de señal y circuito AGC (619) de la presente realización. De acuerdo con la figura 6, el circuito AGC (619) comprende un amplificador inversor (619a), un multiplicador (619b), un dispositivo de adición (619c), un circuito de detección AGC (618c), un circuito LPF (618d) y un circuito de generación de voltaje AGC (618e).
La entrada de señal (Sc') del circuito LPF (622b) es introducida en el amplificador inversor (619a). A continuación, el amplificador inversor (619a) invierte y amplifica la señal (Sc'), y emite la señal invertida y amplificada (Sd1).
La señal (Sb) emitida desde el oscilador (621c) y la señal (Sd1) emitida desde el amplificador inversor son introducidas en el multiplicador (619b). A continuación, el multiplicador (619b) multiplica la señal (Sb) y la señal (Sd1), y emite la señal multiplicada (Sd2).
La señal (Sa) emitida desde el circuito de filtro (617) y la señal (Sd2) emitida desde el multiplicador (619b) son introducidas en el dispositivo de adición (619c). A continuación, el dispositivo de adición (619c) efectúa la adición de la señal (Sa) y la señal (Sd2), y emite la señal añadida (Se).
\newpage
A continuación, se describirá el funcionamiento del dispositivo de recepción de ondas de radio (61) de la presente realización. La figura 7 es un diagrama de flujo que muestra el proceso del dispositivo (61) de recepción de ondas de radio de la presente realización, y las figuras 8A-8E son diagramas que muestran una forma de onda esquemática de cada señal que pasa por el dispositivo de recepción (61) de ondas de radio. Además, solamente el funcionamiento del circuito AGC (619) del funcionamiento del dispositivo (61) de recepción de ondas de radio de la presente realización difiere de la primera realización anterior. Por lo tanto, en la figura 7, las mismas etapas, tal como en la figura 4, recibirán el mismo número de etapa que en la figura 4, y se describirán haciendo referencia a las diferentes partes.
A saber, cuando la señal (Sc') es emitida desde el circuito LPF (622b) (etapa (S11) a etapa (S12)), el amplificador inversor (619a) del circuito AGC (619) invierte y amplifica la señal (Sc'), y emite la señal invertida y amplificada (Sd1) (etapa (S21)). Tal como se ha mostrado en la figura 8C, la señal (Sd1) es una señal que casi corresponde a la señal de banda base invertida de la señal (Sa).
A continuación, el multiplicador (619b) multiplica la señal (Sd) y la señal (Sd1), y emite la señal multiplicada (Sd2) (etapa (S22)). De forma secuencial, el dispositivo de adición (619c) suma la señal (Sa) y la señal (Sd2), y emite la señal añadida (Se) (etapa (S23)). Es decir, tal como se ha mostrado en la figura 8E, la señal (Se) es emitida como señal que tiene un nivel de señal constante, y tiene la misma frecuencia y la misma fase que la señal (Sa).
A continuación, el circuito de detección AGC (618) detecta la señal (Se), y la señal detectada es emitida al circuito de generación de voltaje AGC (618e) con intermedio del circuito LPF (618d), y el circuito de generación de voltaje AGC (618e) genera y emite la señal de control RF (Sf1) y la señal de control IF (Sf2) (etapas (S15) a (S16)).
De esta manera, el dispositivo (61) de recepción de ondas de radio multiplica la señal (Sb) que es la señal estándar y la señal (Sd1) que ha invertido y amplificado la señal (Sc') que fue regenerada por la señal (Sd1), es decir, la señal (Sb) es modulada en la señal (Sd1), y la señal modulada (Sd1) es añadida a la señal (Sa) que es la señal de frecuencia intermedia y, de acuerdo con el nivel de señal de la señal añadida (Se), pueden ser generadas la señal de control RF (Sf1) que controla la amplificación del circuito amplificador RF (611) y la señal de control IF (Sf2) que controla la amplificación del circuito amplificador IF (616). Es decir, de manera ideal, dado que el circuito de detección AGC (618c) detecta la señal (Se) que tiene solamente componentes de frecuencia intermedia, no es necesario colocar un filtro que tenga una constante de tiempo mayor que el ciclo de la señal de modulación de amplitud recibida, para llevar a cabo la operación AGC y la operación AGC de alta velocidad, sin basarse en que se haya realizado el ciclo de la señal de modulación de amplitud.
Las realizaciones no están limitadas a las anteriores, y diferentes realizaciones y cambios pueden ser realizados en aquéllas sin salir del espíritu y ámbito amplios de la invención.
Por ejemplo, un circuito AGC (629), mostrado en la figura 10, puede estar constituido alternativamente en el circuito AGC (618) de la figura 3 y del circuito AGC (619) de la figura 6. Es decir, de acuerdo con la figura 10, el circuito AGC (629) comprende un multiplicador (629a), un sustractor (629b), un circuito de detección AGC (618c), un circuito LPF (618d) y un circuito de generación de voltaje AGC (618e).
La señal (Sb) emitida desde el oscilador (621c) y la señal (Sc') emitida desde el circuito LPF (622b) son introducidas en el multiplicador (629a). A continuación, el multiplicador (629a) multiplica la señal (Sb) y la señal (Sc'), y emite una señal multiplicada (Sd3).
La señal (Sa) emitida desde un circuito de filtro (617) y la señal (Sd3) emitida desde el multiplicador (629a) son introducidas en el sustractor (629b). A continuación, el sustractor (629b) efectúa la sustracción de la señal (Sd3) de la señal (Sa), y emite la señal resultante (Se).
En este caso, de manera ideal, la señal (Sa) y la señal (Sd3) tienen la misma forma de onda. Por lo tanto, al ajustar de manera adecuada el nivel de señal de la señal (Sd3) (por ejemplo, amplificando con una amplificación predeterminada), de manera similar que la señal (Se) que se ha mostrado en la figura 5E, se puede conseguir una señal (Se) en la que la amplitud máxima es aproximadamente constante.
En este caso, el dispositivo (61) de recepción de ondas de radio multiplica la señal estándar (Sb) y la señal (Sc') que es regenerada por el circuito de regeneración de señal (622), es decir, la señal (Sb) es modulada en la señal (Sc'), y la señal modulada (Sd3) es añadida a la señal (Sa) que es una señal de frecuencia intermedia y, de acuerdo con el nivel de señal de la señal añadida (Se), genera la señal de control RF (Sf1) que controla la amplificación del circuito amplificador RF (611) y la señal de control IF (Sf2) que controla la amplificación del circuito amplificador IF (616). En otras palabras, de manera ideal, dado que el circuito de detección AGC (618c) detecta la señal (Se) que tiene solamente componentes de frecuencia intermedia, no es necesario colocar un filtro que tenga una constante de tiempo superior al ciclo de la señal de modulación de amplitud recibida para llevar a cabo la operación AGC y la operación AGC de alta velocidad, sin basarse en que se haya realizado el ciclo de la señal de modulación de amplitud.
Tercera realización
La figura 12 es un diagrama de bloques que muestra un dispositivo (1061) de recepción de ondas de radio, que sustituye al dispositivo de recepción de ondas de radio (61) que comprende el reloj de ondas de radio de la primera realización. De acuerdo con la figura 12, el dispositivo (1061) receptor de ondas de radio está constituido mediante una antena (ANT), un circuito amplificador RF (1611), circuitos de filtro (1612, 1615, 1617), circuito de conversión de frecuencia (1613), circuito de oscilación local (1614), circuito amplificador IF (1616), circuito de detección (1620) y un circuito AGC (Control de Autoganancia) (1618).
La antena (ANT) puede recibir una onda de radio estándar de baja frecuencia, y está formada, por ejemplo, de una antena de varilla. La onda de radio recibida es convertida en una señal eléctrica y es enviada.
La señal enviada desde la antena (ANT) y la señal de control RF (Sg1) emitida desde el circuito AGC (1618) son introducidas en el circuito amplificador RF (1611). El circuito amplificador RF (1611) emite la señal introducida desde la antena (ANT) con amplificación (o atenuación) de acuerdo con la señal de control RF (Sg1).
La señal emitida desde el circuito amplificador RF (1611) es introducida desde el circuito de filtro (1612). El circuito de filtro (1612) permite que los componentes de señal que tienen una gama predeterminada de frecuencias puedan atravesar, con respecto a la señal de entrada, es decir, emiten la señal, recortando los componentes de frecuencia que se encuentran fuera de la gama.
La señal emitida desde el circuito amplificador RF (1612) y la señal emitida desde el circuito de oscilación local (1614) son introducidas en el circuito de conversión de frecuencia (1613). El circuito de conversión de frecuencia (1613) mezcla las dos señales introducidas y emite la señal mezclada como señal de frecuencia intermedia. El circuito de oscilación local (1614) genera y emite la señal de las frecuencias de oscilación locales.
La señal de frecuencia intermedia emitida desde el circuito de conversión de frecuencia (1613) es introducida al circuito de filtro (1615). El circuito de filtro (1615) permite una gama de frecuencias predeterminada, colocando las frecuencias intermedias en el centro, con respecto a la señal de frecuencia intermedia, y emite la señal que corta los componentes de frecuencia que se encuentran fuera de la gama.
La señal emitida desde el circuito de filtro (1615) y una señal de control IF (Sg2) emitida desde el circuito AGC (1618) son introducidas en el circuito amplificador IF (1616). El circuito amplificador IF (1616) amplifica (o atenúa) y emite de acuerdo con la amplificación de la señal de control IF (Sg2).
La señal emitida desde el circuito amplificador IF (1616) es introducida al circuito de filtro (1617). A continuación, el circuito de filtro (1617) permite el paso de componentes de señal que tienen una determinada gama de frecuencias con respecto a la señal de entrada, es decir, emite la señal como señal (Sa), recortando los componentes de frecuencia que se encuentran fuera de la gama.
El circuito de detección (1620) comprende un circuito (1621) de extracción de la onda portadora, un circuito (1622) de mezcla de señal y un circuito de reproducción de señal (623).
El circuito (1621) de extracción de la onda portadora está formado, por ejemplo, por un circuito PLL (Phase Locked Loop) (Bucle de Fase Bloqueada). La señal (Sa) emitida desde el circuito de filtro (1617) es introducida en el circuito de extracción (1621) de la onda portadora. A continuación, el circuito de extracción de la onda portadora (1621) emite una señal (Sb), que tiene un nivel de señal constante, y la misma frecuencia y fase que la señal (Sa).
La señal (Sa) emitida desde el circuito de filtro (1617) y la señal (Sb) emitida desde el circuito de extracción (1621) de la onda portadora son introducidas en el circuito de mezcla de señal (1622). El circuito de mezcla de señal (1622) emite una señal (Sb') amplificada de la señal (Sb), y una señal (Sc) con sustracción de la señal (Sb') desde la señal (Sa).
La señal (Sb) emitida desde el circuito (1621) de extracción de onda portadora y la señal (Sc) emitida desde el circuito de mezcla de señal (1622) son introducidas en un circuito de reproducción de señal (1623). El circuito de reproducción de señal (1623) emite una señal (Sf) como señal de banda base.
La señal (Sb') y la señal (Sc) emitidas desde el circuito de mezcla de señal (1622) son introducidas en el circuito AGC (1618). El circuito AGC (1618) emite la señal de control RF (Sg1) para controlar la amplificación del circuito amplificador RF (1611) y el circuito de control de señal IF (Sg2) para controlar la amplificación del circuito amplificador IF (1616), de acuerdo con la intensidad (potencia del nivel de señal) de la señal (Sb') y (Sc). En este caso, la amplificación del circuito amplificador RF (1611) y el circuito amplificador IF (1616) es ajustada de acuerdo con la intensidad de la onda de radio que ha recibido la antena (ANT). Por ejemplo, en primer lugar, el circuito AGC (1618) controla la intensidad del circuito amplificador IF (1616) por la señal amplificadora IF (Sg2). No obstante, en el caso en el que el nivel de señal introducido en el amplificador IF (1616) es elevado, y la atenuación en el circuito amplificador IF no es suficiente, la amplificación del circuito amplificador RF (1611) es ajustada por la señal de control RF.
La figura 13 es un diagrama de bloques que muestra un ejemplo de una estructura de un circuito del circuito de extracción (1621) de onda portadora, el circuito de mezcla de señal (1622), el circuito (1623) de reproducción de señal y el circuito AGC (1618) de la figura 12. De acuerdo con la figura 13, el circuito de extracción de onda portadora (1621) comprende un PD (Detector de Fase) (1621a), un LPF (Filtro de Paso Bajo) (1621b) y un oscilador (1621c).
La señal (Sa) emitida desde el circuito de filtro (1617) y la señal emitida desde el oscilador (1621c) son introducidas en el PD (1621a). El PD (1621a) compara la fase de las dos señales introducidas, y emite una señal de diferencia de fase que tiene un nivel de señal correspondiente a la diferencia de fase detectada.
La señal emitida desde el circuito PD (1621a) es introducida al circuito LPF (1621b). El circuito LPF (1621b) permite que los componentes de señal que tienen una gama predeterminada de frecuencias (paso bajo), con respecto a la señal de entrada, puedan atravesar, es decir, emite una señal que recorta las componentes de frecuencias que se encuentran fuera de la gama.
La señal emitida desde el circuito LPF (1621b) es introducida en el oscilador (1621c). El oscilador (1621c) ajusta la diferencia de fase de la señal que se tiene que oscilar, basándose en la señal de entrada, de manera que la fase de la señal oscilada se sincroniza con la fase de la onda portadora de la señal (Sa), y emite la señal ajustada como señal (Sb).
El circuito de mezcla de señal (1622) comprende un amplificador (1622a) y un sustractor (1622b). La señal (Sb) emitida desde el oscilador (1621c) es introducida en el amplificador (1622a). El amplificador (1622a), tal como se describirá más adelante, amplifica la señal (Sb) de manera que la amplitud de la señal (Sc) salida del sustractor (1622b) es constante, y emite la señal como señal (Sb').
La señal (Sa) emitida desde el circuito de filtro (1617) y la señal (Sd') emitida desde el amplificador (1622a) son introducidas en el sustractor (1622b). El sustractor (1622b) efectúa la sustracción de la señal (Sb') de la señal (Sa), y emite el resultado de la sustracción como señal (Sc).
La amplificación de la señal (Sb) por el amplificador (1622a) que regula la amplificación de la señal (Sc), emitida desde el sustractor (1622b), se describirá a continuación. La onda de radio estándar de baja frecuencia tiene una modulación de amplitud de 10% y 100%. Por lo tanto, la señal (Sa) tiene la misma amplificación, y cuando la amplificación máxima de la señal (Sa) es representada como X, la amplificación mínima es 0,1X. También se supone que la amplificación de la señal (Sb') está representada como Y. Para hacer constante el valor absoluto de amplificación de la señal (Sc), de manera que la señal (Sc) sea conseguida restando la señal (Sb') de la señal (Sa) por el sustractor (1622b), se debe cumplir la siguiente relación:
\left\bracevert X-Y \right\bracevert = \left\bracevert 0,1X-Y \right\bracevert
Y = 0,55X
Es decir, la amplificación de la señal (Sb') es 55% de la amplificación máxima de la señal (Sa), e invirtiendo adicionalmente la fase de la señal (Sa) y de la señal (Sb), la amplificación de la señal (Sc) de salida del sustractor (1622b) resulta constante.
El circuito (1623) de reproducción de señal comprende el circuito limitador (1623a), un PD (1623b) y un LPF (1623c).
La señal (Sc) emitida del sustractor (1622b) es introducida en el circuito limitador (1623a). El circuito limitador (1623a) limita la amplificación de la señal (Sc) a una gama predeterminada de límite superior y límite inferior, y emite la señal en forma de señal (Sd). Por el circuito limitador (1623a), los ruidos incluidos en la señal (Sc) pueden ser eliminados en cierta medida.
La señal (Sb) emitida desde el oscilador (1621c) y la señal (Sd) emitida del circuito limitador (1623a) son introducidas en el circuito PD (1623b). El circuito PD (1623b) compara la fase de la señal (Sb) y (Sd), y emite una señal de diferencia de fase (Se) que tiene un nivel de señal que corresponde a la diferencia de fase detectada. En la presente realización, si las dos señales tienen la misma fase, el circuito PD (1623b) conmuta la forma de onda de la señal (Sb) a una dirección más, y emite la señal, y si las dos señales tienen una fase negativa, conmuta la forma de onda de la señal (Sb) a la dirección menos, y emite la señal.
La señal (Se) de diferencia de fase emitida del circuito PD (1623b) es introducida en el circuito LPF (1623c). El circuito LPF (1623c) permite el paso de componentes de señal que tienen una gama predeterminada (paso bajo) con respecto a la señal (Se), es decir, emite una señal (Sf) que recorta los componentes de frecuencia que se encuentran fuera de la gama.
El circuito AGC (1618) comprende los circuitos AGC (1618a, 1618c), circuitos LPF (1618b, 1618d) y un comparador (1618e).
La señal (Sb') emitida del amplificador (1622a) es introducida en el circuito de detección AGC (1618a). El circuito de detección AGC (1618a) detecta la señal (Sb'), y emite una señal detectada.
\newpage
La señal emitida desde el circuito de detección AGC (1618a) es introducida en el circuito LPF (1618b). El circuito LPF (1618b) permite el paso de una gama predeterminada de frecuencia (paso bajo), con respecto a la señal de entrada, y emite una señal que recorta los componentes de frecuencia que se encuentran fuera de la gama.
La señal (Sc) emitida desde el sustractor (1622b) es introducida en el circuito de detección AGC (1618c). El circuito de detección (1618c) detecta la señal (Sc) y emite la señal detectada.
La señal emitida del circuito de detección AGC (1618c) es introducida en el circuito LPF (1618d). El circuito LPF (1618d) permite el paso de componentes de señal que tienen una gama predeterminada de frecuencias (paso bajo), con respecto a la señal de entrada, es decir, emite una señal, recortando los componentes de frecuencia que se encuentran fuera de la gama.
La señal emitida desde el circuito LPF (1618b) y la señal emitida desde el circuito LPF (1618d) son introducidas en el comparador (1618e). El comparador (1618e) compara el nivel de las dos señales introducidas, y emite una señal que tiene un nivel de señal correspondiente a una diferencia de fase de la diferencia de fase detectada.
La señal emitida del comparador (1618e) es introducida en el circuito de generación de voltaje AGC (1618f). El circuito de generación de voltaje AGC (1618f) genera y emite la señal de control RF (Sg1) y la señal de control IF (Sg2), basándose en la señal introducida.
A continuación, se describirá el funcionamiento de un dispositivo (1061) de recepción de ondas de radio. La figura 14 es un diagrama de flujo que muestra el proceso del dispositivo de recepción de ondas de radio (1061), y las figuras 15A-15F son figuras que muestran la forma de onda aproximada de cada señal que pasa por el dispositivo (1061) de recepción de ondas de radio.
De acuerdo con la figura 14, en primer lugar, la onda de radio estándar, de baja frecuencia, recibida por la antena (ANT) es convertida en una señal eléctrica y emitida hacia el circuito amplificador RF (1611). El circuito amplificador RF (1611) amplifica (atenúa) la señal de entrada, de acuerdo con la señal de control RF (Sg1) emitida del circuito AGC (1618), y emite la señal amplificada (atenuada) al circuito de conversión de frecuencia con intermedio del circuito de filtro (1612).
A continuación, el circuito (1613) de conversión de frecuencia convierte la señal de entrada en una señal de una frecuencia intermedia predeterminada, y emite la señal convertida al circuito amplificador IF (1616) con intermedio del circuito de filtro (1615). El circuito amplificador IF (1616) amplifica (atenúa) la señal de entrada, de acuerdo con la señal de control IF (Sg2) introducida desde el circuito AGC (1618), y emite la señal amplificada (atenuada) como señal (Sa) al circuito de detección (1620) con intermedio del circuito de filtro (1617) (etapa (S111)). En este caso, tal como se ha mostrado en la figura 15A, la señal (Sa) es una señal que tiene una modulación de amplitud de 10% (correspondiente a la zona de tiempo A, C) y 100% (correspondiente a la zona de tiempo B).
A continuación, en el circuito de detección (1620), el circuito de extracción (1621) de la onda portadora emite una señal (Sb) que tiene la misma frecuencia y la misma fase que la señal (Sa), y una amplitud constante (etapa (S112)). En el circuito de mezcla de señal (1622), el amplificador (1622a) emite la señal (Sb) como la señal amplificada (Sb'). En este momento, el amplificador (1622a) amplifica la señal (Sb) de manera que la amplificación de la señal (Sb') pasa a ser el 55% de la amplificación máxima de la señal (Sa) (etapa (S113)).
A continuación, el sustractor (1622b) emite la señal (Sc), que es la señal (Sd') sustraída de la señal (Sa). Es decir, tal como se ha mostrado en la figura 15C, en las zonas de tiempo A ó B, en las que la modulación de la amplificación de señal (Sa) es de 10%, la señal (Sc) tiene la misma fase que la señal (Sb'), y en la zona de tiempo B en la que la modulación de amplificación la señal (Sa) es 100%, la señal (Sc) tiene una fase inversa como señal (Sb') (etapa (S114)).
A continuación, en el circuito de producción de señal (1623), el circuito limitador (1623a) emite una señal (Sd), recortando en magnitud mayor o igual que VH y menor o igual que VL, de la señal de amplificación (Sc) (etapa (S115)). El circuito PD (1623b) compara la fase de las señales (Sb) y (Sd), y emite la señal como (Se). Concretamente, en el caso en el que la señal (Sb) y la señal (Sd) tienen la misma fase, (fase de tiempo A y fase de tiempo C), se emite una señal (Se) de manera que la señal (Sd) conmuta a una dirección más. En el caso en el que la señal (Sb) y la señal (Sd) tienen fase negativa, (fase de tiempo B), se emite una señal (Se) de manera que la señal (Sd) conmuta a una dirección menos (etapa (S116)).
Además, el circuito LPS (1623c) permite el paso de componentes de señal que tienen una gama predeterminada (paso bajo) de frecuencias con respecto a la señal (Se), es decir, emite una señal (Sf), recortando los componentes de frecuencia que se encuentran fuera de gama (etapa (S117)). Es decir, tal como se ha mostrado en la figura 15F, la señal (Sf) es emitida como señal aproximadamente igual a la señal de banda base de la señal (Sa).
En el circuito AGC (1618), el circuito de detección AGC (1618a) detecta la señal (Sb'), y emite la señal detectada al comparador (1618e) con intermedio del circuito LPF (1618d) (etapa (S121)). El circuito de detección AGC (1618c) detecta la señal (Sc), y emite la señal detectada al comparador (1618e) con intermedio del circuito LPF (1618d) (etapa (S122)).
A continuación, el comparador (1618e) compara el nivel de las dos señales de entrada, y emite una señal al circuito generador de voltaje AGC (1618f). El circuito de generación de voltaje AGC (1618f) genera y emite una señal de control RF (Sg1) y una señal de control IF (Sg2) (etapa (S123)).
El dispositivo de recepción de ondas de radio (1061) detecta la señal (Sc) (señal después de sustracción de la señal (Sb'), que tiene la misma frecuencia y fase que la señal (Sa) y una amplificación constante, desde la señal (Sa)) y la señal (Sb') y, comparando los niveles de señal de las dos señales, pueden ser generadas la señal de control RF (Sg1) que controla la amplificación del circuito amplificador RF (1611) y la señal de control IF (Sg2) que controla la amplificación del circuito amplificador IF (1616). Es decir, dado que el circuito de detección AGC (1618c) detecta la señal (Sc) que tiene solamente componentes de frecuencia intermedios, no es necesario colocar un filtro que tenga una constante de tiempo mayor que el ciclo de la señal de modulación de amplitud recibida para realizar la operación AGC, y se realiza una operación AGC de alta velocidad sin requerir que se haya llevado a cabo el ciclo de la señal de modulación de amplitud.
Además, el dispositivo (1061) de recepción de ondas de radio convierte la modulación de amplificación de la señal (Sa) en una modulación de fase, y determinando si la señal (Sd) tiene la misma fase o fase inversa que la señal (Sb) (es decir, una señal sincronizada con la fase de la onda portadora de la señal (Sa)), se consigue una señal (Sf) que corresponde a la señal de banda base de la señal (Sa). Es decir, dado que la detección se lleva a cabo colocando la fase de la señal (Sa) como estándar, se puede llevar a cabo una detección estable, incluso en el caso en que exista deformación de la forma de la onda de radio, tal que la amplificación de la señal (Sa) resulta menor al recibir una onda de radio débil.
En la tercera realización, la señal (Sb) es amplificada de manera que la amplitud de la señal (Sb') pasa a ser 55% de la amplitud máxima de la señal (Sa). No obstante, puede ser que la amplitud de señal (Sb') es el 10% de la amplitud máxima de la señal (Sa). Es decir, cuando una señal que tiene una amplitud de 10% de la amplitud máxima de la señal (Sa) y tiene una fase inversa de señal (Sa), es sustraída de la señal (Sa), existe una señal con una modulación de 100%, pero a una modulación de 10%, la señal es borrada. Por lo tanto, determinando si es una señal basada o no en el resultado de sustracción por el sustractor (1622b), es posible detectar la señal (Sa).
La tercera realización no está limitada a la realización anterior, y se pueden introducir diferentes realizaciones y cambios sin salir del ámbito de la invención.
Por ejemplo, en el circuito AGC (1618), la señal (Sb') y la señal (Sc) son detectadas, y después de haber recortado los componentes de onda de alta frecuencia, se comparan las dos señales. No obstante, el nivel de señal de la señal (Sc) puede ser comparado a un nivel de señal predeterminado, y la señal de control RF y la señal de control IF (Sg2) pueden ser generadas de acuerdo con el resultado de la comparación.
Cuarta realización
La figura 16 es un diagrama de bloques que muestra un dispositivo (2061) de recepción de ondas de radio, que utiliza un tipo superheterodino, que sustituye el dispositivo (61) de recepción de ondas de radio que comprende el reloj de ondas de radio (1) de la primera realización. De acuerdo con la figura 16, el dispositivo (2061) de recepción de ondas de radio está constituido de forma que comprende una antena (2001), un circuito amplificador RF (2002), circuitos de filtro (2003, 2006, 2008), un circuito de conversión de frecuencia (2004), un circuito de oscilación local (2005), un circuito amplificador IF (2007), un circuito de detección (2009) y un circuito AGC (2010).
La antena (2001) puede recibir ondas de radio estándar de baja frecuencia, y está constituida, por ejemplo, por una antena de varilla. Las ondas de radio recibidas son convertidas en una señal eléctrica y, a continuación, emitidas como señal (Sa). La señal (Sa) y la señal de control RF (Se1) emitida desde el circuito AGC (2010) son introducidas en el circuito amplificador RF (2002). El circuito amplificador RF (2002) amplifica y emite la señal (Sa), que ha sido introducida de acuerdo con la señal de control RF (Se1).
La señal emitida desde el circuito amplificador RF (2002) es introducida en el circuito de filtro (2003). Las componentes de señal que tienen una gama predeterminada de frecuencias, con respecto a la señal de entrada, pueden pasar, y los componentes de frecuencia que se encuentran fuera de la gama son suprimidos. Una señal de frecuencias de oscilación local es generada en el circuito de oscilación local (2005). La señal emitida desde el circuito de filtro de señal (2003) y la señal emitida desde el circuito de oscilación local (2005) son introducidas en el circuito de conversión de frecuencia (2004). Las dos señales son mezcladas y emitidas en forma de señal de frecuencia intermedia.
La señal de frecuencia intermedia emitida desde el circuito de conversión de frecuencia (2004) es introducida en el circuito de filtro (2006). El circuito de filtro (2006) permite el paso de componentes de señal que tienen una gama predeterminada de frecuencias, de manera que la frecuencia intermedia de la señal de frecuencia intermedia está colocada en el centro, es decir, emite una señal, recortando componentes de frecuencia que están fuera de dicha gama.
La señal emitida desde el circuito de filtro (2006) y la señal de control IF (Se2) emitida desde el circuito AGC (2010) son introducidas en el circuito amplificador IF (2007). El circuito amplificador IF (2007) amplifica y emite la señal de entrada, de acuerdo con una señal de control IF (Se2). La señal emitida desde el circuito amplificador IF es introducida en el circuito de filtro (2008). A continuación, se permite el paso de los componentes de señal que tienen una gama predeterminada de frecuencias, es decir, se emite la señal (Sb), recortando los componentes de frecuencia que se encuentran fuera de la gama.
El circuito de detección (2009) comprende un circuito (2091) extractor de onda portadora y un circuito de reproducción de señal (2092). El circuito de extracción de la onda portadora (2091) está formado, por ejemplo, por un circuito PLL (Phase Locked Loop) (Buble de Fase Bloqueada). La señal (Sb), emitida desde el circuito de filtro (2008), es introducida en el circuito de extracción de onda portadora (2091). A continuación, se emite una señal que está sincronizada con la onda portadora de la señal (Sb).
La señal (Sb) emitida desde el circuito de filtro (2008), la señal (Sc) emitida desde el circuito de extracción de onda portadora (2091) y la señal (Se3) emitida desde el circuito AGC (2010) son introducidas en el circuito de reproducción de señal (2092). A continuación, la señal (Sd) y la señal de detección (Sf) son emitidas basándose en estas tres señales.
La señal (Sd) emitida desde el circuito de reproducción de señal (2092) es introducida en el circuito AGC (2010). A continuación, la señal de amplificador RF (Se1), las señales de amplificador IF (Se2) y (Se3) son emitidas como señales de control de ganancia. Concretamente, se comparan la señal (Sd) y el voltaje estándar, y se emite una señal (Se3) como señal de diferencia de fase que tiene un nivel de señal que corresponde a la diferencia de fase detectada. Basándose en la señal (Se3), se emiten la señal de amplificador RF (Se1) y la señal de amplificador IF (Se2).
La figura 17 es un diagrama de bloques de un circuito que muestra la estructura del circuito de extracción de onda portadora (2091), circuito de reproducción de señal (2092) y circuito AGC (2010) de la figura 16. El circuito de extracción de onda portadora (2091) comprende un PD (detector de fase) (9101), un LPF (filtro de paso bajo) (9102) y un oscilador (9103).
La señal (Sb) emitida desde el circuito de filtro (2008) y la señal emitida desde el oscilador (9103) son introducidas en el PD (9101). Las dos señales son comparadas por el PD (9101) y emiten una señal de diferencia de fase que tiene un nivel de señal que corresponde a la diferencia de fase detectada. La señal emitida desde el PD (9101) es introducida en el LPF (9102). Los componentes de señal que tienen una gama predeterminada de frecuencias (paso bajo) pueden pasar, es decir, se emite una señal, recortando componentes de frecuencia que se encuentran fuera de gama.
La señal emitida desde el circuito LPF (9102) es introducida en el oscilador (9103). El oscilador (9103) ajusta la fase de la señal auxiliar, basándose en la señal emitida desde el circuito LPF (9102), de manera que la señal a oscilar es sincronizada con la fase de la onda portadora de la señal (Sb). La señal (Sc) sincronizada con la fase de la onda portadora de señal (Sb) es emitida desde el oscilador (9103).
El circuito (2092) de reproducción de señal comprende circuitos multiplicadores (9201, 9203) y LPF (9202) y (9204). La señal (Sb) emitida desde el circuito de filtro (2008) y la señal (Sc) emitida desde el oscilador (9103) son introducidas en el circuito multiplicador (9201). Las dos señales son emitidas después de haber sido multiplicadas.
La señal emitida desde el circuito multiplicador (9201) es introducida en el circuito LPF (9202). Una gama predeterminada (paso bajo) relativa a la señal puede atravesar y, recortando los componentes de frecuencia que se encuentran fuera de gama, se emite la señal (Sd). La señal (Sd) emitida desde el circuito LPF (9202) y la señal (Se3) emitida desde el circuito AGC (2010) son introducidas en el circuito de multiplicación (9203). Las dos señales son emitidas multiplicadas. La señal emitida desde el circuito de multiplicación (9203) es introducida en el circuito LPF (9204). A continuación, se permite el paso de los componentes de señal que tienen una gama predeterminada (paso bajo) con respecto a la señal, es decir, se emite la señal de detección (Sf), recortando los componentes de frecuencia que se encuentran fuera de gama.
El circuito AGC (2010) comprende un circuito de comparación (2101), una fuente de potencia estándar (2102) y un circuito (2103) de generación de voltaje AGC. La señal (Sd) emitida desde el circuito LPF (9202) y un voltaje estándar suministrado por la fuente de potencia estándar (2102) son introducidos en el circuito de comparación (2101). A continuación, el nivel de señal de la señal (Sd) y el voltaje estándar son comparados, y se emite una señal (Se3) de diferencia de fase que tiene un nivel de señal que corresponde a la diferencia de fase detectada.
La señal (Se3) es introducida en el circuito de generación de voltaje AGC (2103) y, basándose en la señal (Se3), se emite la señal de control RF (Se1) y la señal de control IF (Se2). La amplificación del circuito de amplificación RF (2002) y el circuito de amplificación IF (2007) se ajustan basándose en la intensidad de las ondas de radio que recibe la antena (2001). Por ejemplo, la amplificación del circuito amplificador IF (2007) se ajusta por la señal de control IF (Se2). No obstante, en el caso en el que el nivel de la señal introducida en el circuito de amplificación IF es alta, y la atenuación en el circuito de amplificación IF (2007) no es suficiente, la amplificación del circuito de amplificación RF (2002) se ajusta también por la señal de control RF (Se1).
Las figuras 18A-18E muestran la forma de la onda esquemáticamente de cada señal que pasa por el dispositivo de recepción de ondas de radio (2061). A continuación, se describirá el funcionamiento del circuito del dispositivo de recepción de ondas de radio (2061) con referencia a las figuras 18A-18E.
En primer lugar, se recibe una señal (Sa) por la antena (2001). La señal (Sa) es amplificada por el circuito de amplificación RF (2002). En este caso, la señal (Sa) introducida en el circuito de amplificación RF (2002) es amplificada (o atenuada), de acuerdo con la señal de control RF (Se1) emitida desde el circuito de generación de voltaje AGC (2103).
La señal emitida desde el circuito de amplificación RF (2002) es introducida en el circuito de amplificación IF (2007) con intermedio del circuito de conversión de frecuencia (2004) y el circuito de filtro (2006), y es amplificada. En este caso, la señal introducida en el circuito de amplificación IF (2007) es amplificada (o atenuada), de acuerdo con la señal de control IF (Se2) emitida desde el circuito de generación de voltaje AGC (2103).
La señal emitida desde el circuito de amplificación IF (2007) es introducida en el circuito de filtro (2008). A continuación, el circuito de filtro (2008) emite la señal (Sb). Tal como se ha mostrado en las figuras 18A y 18B, la señal (Sa) recibida por la antena (2001) es convertida a la señal (Sb) que tiene una pequeña modulación de amplitud, por el circuito de amplificación RF (2002) y el circuito de amplificación IF (2007). Es decir, el circuito de amplificación RF y el circuito de amplificación IF (2007) amplifican (atenúan) de manera que el nivel de la señal introducida queda retenido en un nivel predeterminado, y son emitidos.
Una fluctuación de amplitud transitoria tiene lugar en el punto en el que la amplitud cambia a la señal (Se3) emitida del circuito de comparación (2101), por el retraso del circuito de bucle formado por el circuito de amplificación RF (2002), circuito de filtro (2003), circuito de conversión de frecuencia (2004), circuito de filtro (2006), circuito de amplificación IF (2007) y circuito AGC (2010), así como circuito LPF (9202). La señal de control RF (Se1) y la señal de control IF (Se2) son generadas basándose en la señal (Se3), y la señal (b) que fue ajustada por la amplificación por el circuito amplificador RF (2002) y el circuito de amplificador IF (2007) converge a un valor estable.
Las señales (Sb) y (Sc) son multiplicadas por el circuito multiplicador (9201). Dado que la señal (Sc) es una señal sincronizada con la onda portadora de la señal (Sb), se realiza un componente de modulación y un componente de frecuencia que es el doble de la onda portadora.
La señal emitida desde el circuito de multiplicación (9201) adopta solamente los componentes de frecuencia que son introducidos al circuito LPF (9202), y es emitida como señal (Sd). Tal como se ha mostrado en la figura 4, por el retraso de la constante de tiempo del circuito LPF (9202), la señal (Sd) pasa a ser una señal oscilante, que aumenta y disminuye, en el punto en el que cambia la amplificación de la señal emitida desde el circuito de multiplicación (9201) (corriente continua de la señal (Sb)).
En el circuito LPF (9202), se reduce un componente armónico incluido en la señal emitida desde el circuito de multiplicación (9201). Concretamente, por ejemplo, una señal de frecuencia doble de la onda portadora de la señal (Sb) es reducida. Si la frecuencia intermedia es 50 [kHz], el circuito LPF (9202) es una señal que elimina una señal de 100 [kHz]. Es decir, en comparación con el ciclo de la señal de modulación de la onda de radio estándar de baja frecuencia, dado que la constante de tiempo del circuito LPF (9202) pasa a ser muy pequeña, se puede reducir el retraso por la constante de tiempo. Es decir, se puede realizar una operación AGC de alta velocidad.
De manera secuencial, la señal (Sd) es introducida en el circuito de comparación (2101). Se emiten el nivel de señal de la señal (Sd) y el voltaje estándar desde la fuente de potencia estándar (2102), y se emite una señal (Se3).
La señal (Sd) y la señal (Se3) son introducidas en el circuito de multiplicación (9203). La señal de salida del circuito de multiplicación (9203) es emitida como señal de detección (Sf10). Por la introducción de la señal (Sd) y de la señal (Se3), el circuito de multiplicación (9203), la señal de detección (Sf10) puede ser reproducida adecuadamente. Entonces, la señal de detección (Sf10) es introducida en una unidad de generación de código de tiempo (2910).
Igual que en lo anterior, por el circuito de amplificación RF (2002) y el circuito de amplificación IF (2007), que amplifica la señal introducida de acuerdo con la señal de control RF (e1) y la señal IF (Se2) emitida desde el circuito AGC (2010), la fluctuación de amplitud de la señal de modulación de amplitud recibida en la antena (2001) puede ser retenida a una situación próxima a un nivel determinado. Por lo tanto, no es necesario colocar un filtro que tenga una constante de tiempo más grande que el ciclo de la señal de modulación de amplitud para llevar a cabo la amplitud AGC. Es decir, se realiza una operación AGC de alta velocidad sin basarse en el ciclo de la señal de modulación de amplitud.
Por lo tanto, se puede responder de manera inmediata a la fluctuación de las ondas de radio recibidas, por transferencia, etc., del reloj de ondas de radio, y se puede realizar de manera precisa la corrección de tiempo por el circuito interno del reloj de ondas de radio.
Quinta realización
En la cuarta realización se describe el dispositivo de recepción de ondas de radio que aplica el circuito de multiplicación (9203), y comprende el circuito (2092) de reproducción de señal. En esta realización, tal como se ha mostrado en la figura 19, se describirá un dispositivo receptor de ondas de radio que aplica un circuito de adición (9301) y que comprende un circuito de reproducción de señal (2093).
La estructura del reloj de ondas de radio en la quinta realización es la misma que en el reloj de ondas de radio (1) de la figura 1.
La estructura del dispositivo de recepción de ondas de radio es la misma estructura que sustituye el circuito de reproducción de señal (2092) del circuito de detección (2009), que comprende el dispositivo receptor de ondas de radio (2061) de la figura 16, por un circuito (2093) de reproducción de señales del circuito de detección (2009a) mostrado en la figura 19. Además, la estructura del circuito AGC (2010) de la figura 19 es igual que la del circuito AGC (2010) de la figura 16. Por lo tanto, se omitirán las descripciones de las partes coincidentes, poniendo los mismos numerales de referencia.
En el circuito (2093) de reproducción de señal, la señal (Sb) emitida desde el circuito de filtro (2008) y la señal (Sc) emitida desde el circuito de extracción de onda portadora (2091) son introducidas en el circuito de multiplicación (9201). La señal emitida desde el circuito de multiplicación (9201) es introducida en el circuito LPF (9202).
La señal (Sd) emitida desde el circuito LPF (9202) y la señal (Se3) emitida desde el circuito de comparación (2101) son introducidas en el circuito de adición (9301). Las dos señales son añadidas por el circuito de adición (9301), y se emite una señal de detección (Sf20) con intermedio del circuito LPF (9204). La señal de detección (Sf20) tiene casi la misma forma de onda que la señal de detección (Sf10), y pasa a tener una forma de onda que es forzada a un nivel predeterminado por la componente de corriente continua.
La señal de detección (Sf20) es introducida en la unidad (2910) de generación del código de tiempo. La unidad (2910) de generación del código de tiempo genera un código de tiempo estándar basándose en la amplitud de impulso del borde ascendente al borde descendente de la señal de detección (Sf20). Por lo tanto, no hay problemas de que el nivel de señal de la señal de detección (Sf20) se vea forzado a un nivel predeterminado, en comparación con la señal de detección (Sf10).
En virtud de lo anterior, la quinta realización tiene los mismos efectos que la cuarta realización. Es decir, por el circuito de amplificación RF (2002) y el circuito de amplificación IF (2007) que amplifica (atenúa) la señal de entrada, de acuerdo con la señal de control RF (Se1) y la señal de control IF (Se2) emitidas desde el circuito AGC (2010), se puede retener en una situación próxima a un nivel determinado la fluctuación de amplitud de la señal de modulación de amplitud que ha sido recibida en la antena (2001). Por lo tanto, no es necesario colocar un filtro que tenga una constante de tiempo más grande que el ciclo de la señal de modulación de amplitud para llevar a cabo la operación AGC. Es decir, se realiza una operación AGC de alta velocidad sin basarse en el ciclo de la señal de modulación de amplitud.
Por lo tanto, la fluctuación de la onda de radio recibida por transferencia del reloj de ondas de radio, etc., se puede responder inmediatamente y la corrección de tiempo por el circuito interno del reloj de ondas de radio se puede llevar a cabo de manera precisa.
Sexta realización
En la quinta realización se describe el dispositivo de recepción de ondas de radio que aplica el circuito de adición (9301) y comprende el circuito de reproducción de señales (2093). En la presente realización, tal como se ha mostrado en la figura 20, se describirá un dispositivo de recepción de ondas de radio que aplica un circuito de selección (9401) y comprende un circuito de reproducción de señales (2094).
La estructura del reloj de ondas de radio de la sexta realización es la misma que el reloj de ondas de radio (1) de la figura 1. La estructura del dispositivo de recepción de ondas de radio es la misma estructura que sustituye el circuito de reproducción de señal (2092) del circuito de detección (2009) que comprende el dispositivo de recepción de ondas de radio (2061) de la figura 16 por un circuito de reproducción de señales (2094) de un circuito de detección (2009b) mostrado en la figura 20. POr lo tanto, se omitirán las descripciones para las partes coincidentes, poniendo los mismos numerales de referencia.
En el circuito de reproducción de señales (2094), la señal (Sb) emitida desde el circuito de filtro (2008) y la señal (Sc) emitida desde el circuito de extracción de onda portadora (2091) son introducidas en el circuito de multiplicación (9201). La señal emitida desde el circuito de multiplicación (9201) es introducida en el circuito LPF (9202).
La señal (Sd) emitida desde el circuito LPF (9202) y la señal (Se3) emitida desde el circuito de comparación (2101) son introducidas en el circuito de selección (9401). El circuito de selección (9401) selecciona o bien la señal (Sd) o (Se3), y emite la señal como circuito de detección (Sf30) con intermedio del circuito LPF (9204).
De modo concreto, en el caso en el que la amplificación del circuito de amplificación RF (2002) y el circuito de amplificación IF (2007), que están determinados por la señal de control RF (Se1) y la señal de control IF (Se2), se encuentra en una gama predeterminada, y la fluctuación de amplitud de la señal (Sd) es pequeña (señal (Sd) de la figura 18C), la señal (Se3) es seleccionada por el circuito de selección (9401). Por otra parte, en el caso en el que la amplificación en el circuito de amplificación RF (2002) y el circuito de amplificación IF (2007) no se encuentre en una gama predeterminada, y la señal (Sd) fluctúa en una cierta medida, estando sincronizada con la fluctuación de amplitud de la señal (Sa), el circuito de selección (9401) selecciona la señal (Sd).
Igual que en lo anterior, por el circuito de amplificación RF (2002) y el circuito de amplificación IF (2007) que amplifica la señal de entrada, de acuerdo con la señal de control RF (Se1) y la señal de control IF (Se2) emitida desde el circuito AGC (2010), la fluctuación de amplitud de la señal de modulación de amplitud que ha sido recibida en la antena (2001) puede ser conservada en una situación próxima a un nivel determinado. Por lo tanto, no es necesario colocar un filtro que tenga una constante de tiempo mayor que el ciclo de la señal de modulación de amplitud para llevar a cabo la operación AGC. Es decir, se lleva a cabo una operación AGC de alta velocidad sin basarse en el ciclo de la señal de modulación de amplitud.
Por lo tanto, se puede responder de forma inmediata a la fluctuación de la onda de radio recibida por transferencia, etc., del reloj de ondas de radio, y se puede llevar a cabo de manera precisa la corrección de tiempo por el circuito interno del reloj de ondas de radio.
Séptima realización
La séptima realización se describirá con referencia a la figura 9.
En las anteriores realizaciones primera a sexta, se ha descrito un reloj de ondas de radio que aplica la presente invención. En la presente realización se describirá un repetidor. Un repetidor es colocado, por ejemplo, en la ventana de una casa con carpintería metálica de acero, en la que resulta difícil recibir ondas de radio en el interior. El repetidor recibe una onda de radio estándar de baja frecuencia y tiene información correcta de tiempo, y envía esta información de tiempo al reloj de ondas de radio. El reloj de ondas de radio colocado en el interior, etc., recibe la información de tiempo enviada desde el repetidor y lleva a cabo la corrección de tiempo.
La figura 9 es un diagrama de bloques que muestra un ejemplo de una estructura de circuito de un repetidor (2) aplicado a la presente invención. La estructura del repetidor (2) es la misma estructura que el reloj (1) de ondas de radio de la figura 1, excepto que se ha añadido una unidad de envío (90). Por lo tanto, se omitirán las descripciones de las partes coincidentes, poniendo los mismos numerales de referencia.
La unidad de envío (90) envía el código de tiempo estándar introducido desde la CPU (10), por una onda portadora predeterminada, como onda de radio intermedia, por una antena, etc. La onda portadora puede ser la misma que la onda de radio estándar de baja frecuencia que se tiene que recibir, o una onda de radio especializada como onda de radio intermedia. En el caso en el que la onda portadora es la misma que la onda de radio estándar de baja frecuencia, el reloj de ondas de radio colocado en el interior, etc., puede ser un reloj ordinario de ondas de radio. En el caso en el que la onda portadora es una onda de radio específica como onda de radio intermedia, es necesario que el reloj de ondas de radio comprenda un medio para recibir las ondas de radio.
Igual que en lo anterior, por el circuito de amplificación RF (2002) y el circuito de amplificación IF (2007) que amplifica la señal de entrada, de acuerdo con la señal de control RF (Se1) y la señal de control IF (Se2) emitida desde el circuito AGC (2010), la fluctuación de amplitud de la señal de modulación de amplitud que ha sido recibida en la antena (2001) puede ser conservada en una situación próxima a un nivel determinado. Por lo tanto, no es necesario colocar un filtro que tenga una constante de tiempo más grande que el ciclo de la señal de modulación de amplitud para llevar a cabo la operación AGC. Es decir, se lleva a cabo una operación AGC de alta velocidad sin basarse en el ciclo de la señal de modulación de amplitud.
Por lo tanto, incluso en el caso en el que un repetidor recibe una señal de ondas de radio estándar, en la que el nivel de señal fluctúa por obstáculos, o por el tiempo, etc., se puede llevar a cabo con rapidez una operación AGC. Como resultado, se puede realizar de manera precisa la corrección de tiempo por el circuito interno del repetidor. Además, no es necesario diseñar un circuito que tenga en consideración el retraso por la operación AGC, y se puede impedir la complejidad de los dispositivos de recepción de radio.
Las realizaciones no están limitadas a lo anterior, y varias realizaciones y cambios pueden ser realizados sin salir del ámbito de la invención.
Por ejemplo, el dispositivo (2061) de recepción de ondas de radio comprende un circuito de amplificación RF (2002) y un circuito de amplificación IF (2007). No obstante, el dispositivo (2061) de recepción de ondas de radio puede comprender o bien el circuito de amplificación RF (2002) o el circuito de amplificación IF (2007). Es decir, el dispositivo de recepción de ondas de radio puede ser un dispositivo tal como un dispositivo de recepción de ondas de radio (2971A), que se ha mostrado en la figura 21. El dispositivo de recepción de ondas de radio (2971A) comprende un circuito amplificador RF (2002) y no comprende un circuito de amplificación IF (2007). El dispositivo de recepción de ondas de radio puede ser un dispositivo tal como un dispositivo de recepción de ondas de radio (2971B), mostrado en la figura 22. El dispositivo de recepción de ondas de radio (2971B) no comprende un circuito (2002) de amplificación RF, sino que comprende un circuito de amplificación IF (2007). Los mismos efectos que en lo anterior se obtienen sustituyendo el dispositivo de recepción de ondas de radio (2061) que comprende el reloj de ondas de radio (1) y repetidor (2), por el dispositivo de recepción de ondas de radio (2971A) o (2971B).
El circuito LPF (9204) en los circuitos de reproducción de señal (2092), (2093) y (2094) puede ser colocado donde está situado el código (L).
\newpage
Octava realización
La figura 23 es un diagrama de bloques que muestra un dispositivo (3917) de recepción de ondas de radio, que utiliza un tipo superheterodino, sustituyendo el dispositivo (61) de recepción de ondas de radio que comprende el reloj de ondas de radio (1) de la primera realización. De acuerdo con la figura 23, el dispositivo (3971) de recepción de ondas de radio está constituido mediante una antena (3001), un circuito amplificador RF (3002), los circuitos de filtro (3003, 3006, 3008), el circuito de conversión de frecuencia (3004), el circuito de oscilación local (3005), el circuito amplificador IF (3007), el circuito extractor de onda portadora (3009), el circuito de reproducción de señal (3010) y un circuito AGC (3011).
La antena (3001) puede recibir ondas estándar de onda larga, y está formada, por ejemplo, por una antena de varilla, etc. Las ondas de radio recibidas son emitidas, convertidas en una señal eléctrica. El circuito de amplificación RF (3002) amplifica y emite la señal introducida desde la antena (3001).
El circuito de filtro (3003) permite una gama predeterminada de frecuencias relativas a la señal introducida desde el circuito de amplificación RF (3002), y emite la señal, recortando los componentes de frecuencia que se encuentran fuera de la gama. El circuito (3004) de conversión de frecuencia mezcla la señal introducida desde el circuito de filtro (3003) y la señal introducida desde el circuito de oscilación local (3005), y emite la señal que convierte la señal en una señal de frecuencia intermedia. El oscilador local (3005) genera una señal de frecuencia de oscilación local, y emite la señal al circuito de conversión de frecuencia (3004).
El circuito de filtro (3006) permite el paso componentes de señal que tienen frecuencias de una gama predeterminada, con respecto a la señal introducida desde el circuito (3004) de conversión de frecuencia, y recorta los componentes de frecuencia que se encuentran fuera de la gama. El circuito de amplificación IF (3007) amplifica la señal introducida desde el circuito de filtro (3006). El circuito de filtro (3008) permite el paso de componentes de señal que tienen frecuencias de una gama predeterminada, con respecto a la señal introducida desde el circuito de amplificación IF (3007), es decir, emite la señal como (Sa), recortando los componentes de frecuencia que se encuentran fuera de la gama.
El circuito (3009) de extracción de la onda portadora está formado, por ejemplo, por un PLL (Bucle con Bloqueo de Fase) y emite la señal (Sb) que tiene la misma frecuencia y la misma fase que la portadora (onda portadora). El circuito (3010) de reproducción de la señal introduce las señales (Sa) y (Sb) del circuito de filtro (3008) y el circuito (3009) de extracción de la onda portadora, y emite las señales en forma de señal de banda base (Sf). El circuito AGC (3011) emite la señal de control que ajusta las amplificaciones del circuito de amplificación RF (3002), circuito de amplificación IF (3007), de acuerdo con la intensidad de la señal (Sa) introducida desde el circuito de filtro (3008).
La figura 24 es un diagrama de bloques que muestra la estructura del circuito de extracción de la onda portadora (3009) y del circuito de reproducción de señal (3010). El circuito de extracción de onda portadora (3009) comprende un PD (detector de fase) (3091), un LPF (filtro de paso bajo) (3092) y un oscilador (3093).
El PD (3091) compara la fase de la señal (Sa) introducida desde el circuito de filtro (3008) y la fase de la señal introducida desde el oscilador (3093), y emite una señal de diferencia de fase que tiene un nivel de señal que corresponde a la diferencia de fase detectada. El PD introduce una señal basada en el resultado de comparación de fase al circuito LPF (3092), y el circuito LPF (3092) permite el paso de componentes de señal que tienen frecuencias de una gama predeterminada (paso bajo), con respecto a la señal, es decir, emite una señal, recortando los componentes de frecuencia que se encuentran fuera de la gama. El oscilador (3093) ajusta la señal que se tiene que oscilar basándose en la señal emitida desde el circuito LPF (3092), para emitir una señal que está de acuerdo con la diferencia de fase de la onda portadora de la señal (Sa), y emite la señal ajustada como señal (Sb).
El circuito (3010) de reproducción de señal comprende un circuito (3101) de detección de nivel, un amplificador (3102), un sustractor (3103), un circuito limitador (3104, un PD (3105) y un LPF (3106), etc. El circuito (3101) de detección de nivel detecta, por ejemplo, la amplitud máxima de la señal (Sa), y emite una señal basada en el resultado de detección al amplificador (3102). El amplificador (3102) amplifica la señal (Sb) introducida desde el oscilador (3093) basándose en la señal introducida desde el circuito de detección de nivel (3101), de manera que la amplitud de la señal (Sc) emitida desde el sustractor (3103), que se describirá más adelante, es constante, y emite la señal como señal (Sb').
El sustractor (3103) introduce la señal (Sa) del circuito de filtro (3008) y la señal (Sb') procedente del amplificador (3102), y emite la señal (Sc), haciendo sustracción de la señal (Sb') con respecto a la señal (Sa). El circuito limitador (3104) limita la amplificación de la señal (Sc) a una gama predeterminada de límite superior y límite inferior, y emite la señal como señal (Sd). Mediante el circuito limitador (3104), se puede eliminar en cierta medida el ruido incluido en la señal (Sc).
El PD (3105) compara la fase de la señal (Sb) introducida desde el oscilador (3193) y la fase de la señal (Sd) introducida desde el circuito limitador (3104), y emite una señal de diferencia de fase (Se) que tiene un nivel de señal correspondiente a la diferencia de fase detectada. En la presente realización, en el caso en el que la fase de la señal (Sb) introducida desde el oscilador (3193) tiene la misma fase que la fase de la señal (Sd), el PD (3105) conmuta la forma de onda de la señal (Sb) a una dirección más, y emite la señal y, en el caso en el que las dos señales tienen fase negativa, conmuta la forma de onda de la señal (Sd) a una dirección menos, y emite la señal. La señal (Se) es introducida desde el PD (3105) al circuito LPF (3106) y dicho circuito LPF (3106), permite el paso de los componentes de señal que tienen frecuencias de una gama predeterminada (paso bajo), con respecto a la señal, es decir, emite una señal que recorta los componentes de frecuencia que se encuentran fuera de la gama.
La amplificación de la señal (Sb') que regula la amplificación de la señal (Sc), emitida desde el sustractor (3103), se describirá a continuación. La onda de radio estándar de baja frecuencia tiene una modulación de amplitud de 10% y 100%. Por lo tanto, la señal (Sa) tiene la misma amplificación, y cuando una amplificación máxima de la señal (Sa) es representada como X, la amplificación mínima es 0,1X. Se supone también que la amplificación de la señal (Sb') está representada por Y. Para ser constante el valor absoluto de la amplificación de la señal (Sc), en la que la señal (Sc) es adquirida por sustracción de la señal (Sb') de la señal (Sa) por el sustractor (3103), se debe cumplir la siguiente relación:
\left\bracevert X-Y \right\bracevert = \left\bracevert 0,1X-Y \right\bracevert
Y=0,55X
Es decir, la amplificación de la señal (Sb') es 55% de la amplificación máxima de la señal (Sa), e invirtiendo adicionalmente la fase de la señal (Sa) y de la señal (Sb), la amplificación de la señal (Sc) emitida desde el sustractor (1303) resulta constante.
Las figuras 25A-25F son esquemas que muestran la forma de onda de cada una de las señales que atraviesan el circuito de reproducción de señales (3010). La figura 26 es un diagrama de flujo que muestra el flujo de proceso del circuito de reproducción de señales (3010). A continuación, se describirán las operaciones de circuito del circuito (3010) de reproducción de señales.
En primer lugar, el dispositivo sustractor sustrae la señal (Sb') de la señal (Sa), y emite la señal (Sc) (etapa (S301)). En este caso, la amplitud de la señal (Sa) es detectada por el circuito de detección de nivel (3101), y el amplificador (3102) amplifica la señal (Sb) basándose en el resultado de la detección, y emite una señal (Sb'). En este momento, la señal (Sb') es amplificada de manera que la amplitud de la señal (Sb') es el 55% de la amplitud máxima de la señal (Sa). Al restar la señal (Sb') de la señal (Sa), en el tiempo A, cuando la modulación de amplitud de la señal (Sa) es de 10%, la señal (Sc) tiene la misma fase que la señal (Sb'), y en un tiempo B, en el que la modulación de la amplitud de señal (Sb) es 100%, la señal (Sc) tiene una fase inversa como señal (Sb').
A continuación, el circuito limitador (3104) recorta las amplitudes de la señal (Sc) que son iguales o mayores a VH y menores o iguales a VL, y emite una señal (Sd) (etapa (S302)). El PD (3105) compara las fases de la señal (Sb) y de la señal (Sd), y emite una señal (Se) (etapa (S303)). Dado que la señal (Sb) tiene la misma fase que la señal (Sb'), la forma de onda de la señal (Sb) no se ha mostrado. En el caso en el que la señal (Sb) tiene la misma fase que la señal (Sd) (tiempos A y C), el PD (3105) conmuta la señal (Sb) a la dirección más. En el caso en el que la señal (Sb) tiene una fase inversa de señal (Sd), dicha señal (Sd) es conmutada a una dirección menos.
El circuito LPF (3106) permite el paso de componentes de señal relativas a la señal (Se), que tienen frecuencias de una gama de frecuencia baja predeterminada (paso bajo), es decir, emite una señal (Sf), recortando los componentes de frecuencia que se encuentran fuera de la gama.
De esta manera, la modulación de amplificación de la señal (Sa) es convertida en una modulación de fase, y determinando si dicha señal tiene la misma fase o una fase inversa que la señal (Sb), se puede conseguir una señal (Sf) que corresponde a la señal de banda base de la señal (Sa). Por lo tanto, incluso en el caso en el que cambia la forma de la onda, por ejemplo, de forma que la amplitud de la señal (Sa) se hace más pequeña, al recibir ondas de radio débiles, porque la detección es llevada a cabo colocando la fase de la señal (Sa) como estándar, se puede llevar a cabo una detección estable incluso en el caso en el que se recibe una onda de radio débil.
Dado que el ruido de la señal (Sc) se elimina por el circuito limitador (3104), no se tiene que aplicar un circuito de filtro con una banda extremadamente estrecha. Por lo tanto, se pueden impedir los retrasos producidos por los circuitos de filtro.
En la presente realización se describe que la amplitud de la señal (Sb') es 55% de la amplitud máxima de la señal (Sa). No obstante, la amplitud máxima de la señal (Sa) puede ser de 10%. Es decir, cuando una señal que tiene una amplitud que es el 10% de la amplitud de la señal (Sa) y tiene una fase inversa, es sustraída de la señal (Sa), existe una señal con una modulación de 100%, pero la señal con una modulación de 10% es borrada. Por lo tanto, determinando si existe señal o no por el resultado de la sustracción, es posible detectar la señal (Sa).
Realización novena
En la realización octava, se describió el dispositivo de recepción de ondas de radio (3917) incluido en el reloj de ondas de radio. En la presente realización se describirá un repetidor (2). Un repetidor (2) está situado, por ejemplo, en la ventana de una casa con carpintería de acero, etc., en la que resulta difícil recibir ondas de radio en el interior. El repetidor recibe una onda de radio estándar de baja frecuencia y obtiene información de tiempo correcta, y envía esta información de tiempo al reloj de ondas de radio. El reloj de ondas de radio colocado en el interior de la casa recibe la información del tiempo, etc., enviada desde el repetidor (2), y lleva a cabo la corrección de la hora.
La figura 9 es una estructura del circuito del repetidor (2). La estructura del repetidor en la presente realización es la misma que la estructura del reloj (1) de ondas de radio de la figura 1, excepto que se ha añadido la unidad de emisión (90). La estructura del dispositivo de recepción de ondas de radio es la misma que el dispositivo de recepción de ondas de radio (3917) de la figura 23.
La unidad de emisión (90) envía el código de hora estándar introducido desde la CPU (10), por una onda portadora predeterminada como una onda de radio intermedia, por una antena, etc. La onda portadora puede ser la misma que la onda de radio estándar de baja frecuencia que se tiene que recibir, o una onda de radio especializada como onda de radio intermedia. En el caso en el que la onda portadora es la misma que la onda de radio estándar de baja frecuencia, el reloj de ondas de radio situado en el interior puede ser un reloj de ondas de radio ordinario. En el caso en el que la onda portadora es una onda de radio especializada como onda de radio intermedia, es necesario que el reloj de ondas de radio comprenda medios para recibir las ondas de radio.
Mediante lo indicado, dado que el repetidor (2) convierte la modulación de amplitud de las señales de frecuencia intermedia en modulación de fase, y detecta ajustando la fase como estándar, incluso cuando la forma de onda de las señales de frecuencia intermedia son cambiadas al recibir ondas de radio débiles, se puede detectar el código de la hora estándar, y se pueden recibir en todo momento ondas de radio estables del repetidor.
Las realizaciones no están limitadas a las anteriores, y se pueden realizar diferentes realizaciones y cambios en las mismas sin salir del ámbito de la invención.
Realización décima
La figura 27 es un diagrama de bloques que muestra un dispositivo de recepción de ondas de radio (4917), que utiliza un tipo superheterodino, sustituyendo el dispositivo (61) de recepción de ondas de radio que comprende el reloj de ondas de radio (1) de la primera realización. De acuerdo con la figura 27, el dispositivo (4917) de recepción de ondas de radio está constituido mediante una antena (4001), un circuito amplificador RF (4002), circuitos de filtro (4003, 4006, 4008), circuito de conversión de frecuencia (4004), circuito de oscilación local (4005), circuito amplificador IF (4007), circuito de extracción de onda portadora (4009), circuito de reproducción de señal (4010) y circuito AGC (Control de Autoganancia) (4011).
La antena (4001) puede recibir ondas de radio estándar de baja frecuencia y está constituida, por ejemplo, por una antena de varilla. Las ondas de radio recibidas son convertidas en una señal eléctrica y son emitidas a continuación. El circuito amplificador RF (4002) amplifica y emite la señal introducida desde la antena (4001).
El circuito de filtro (4003) permite el paso de una gama determinada de componentes de señal, relativas a la señal introducida desde el circuito amplificador RF (4002), es decir, emite la señal, recortando los componentes de frecuencia que se encuentran fuera de la gama. El circuito (4004) de conversión de frecuencia mezcla la señal introducida desde el circuito de filtro (4003) a la señal introducida desde el circuito de oscilación local (4005), y emite la señal mezclada, convirtiendo la señal en una señal de frecuencia intermedia. El circuito (4005) de oscilación local genera una señal de frecuencia de oscilación local, y emite la señal al circuito (4004) de conversión de frecuencia.
El circuito de filtro (4006) permite el paso de componentes de señales relativas a la señal introducida desde el circuito de amplificación RF (4002), que tiene frecuencias de una gama predeterminada, de manera que la frecuencia intermedia de la señal de frecuencia intermedia es colocada en el centro, es decir, el circuito de filtro (4006) emite la señal recortando los componentes de frecuencia que se encuentran fuera de la gama. El circuito de filtro (4008) permite el paso de componentes de señal relativas a la señal introducida desde el circuito de amplificación IF (4007), que tienen frecuencias para efectuar el paso en una gama predeterminada, es decir, emite una señal (Sp), recortando los componentes de frecuencia que se encuentran fuera de la gama.
El circuito (4009) de extracción de onda portadora está formado, por ejemplo, por un PLL (Phase Locked Loop) (Bucle de Fase Bloqueada), etc., y emite la señal (Sq) que tiene la misma frecuencia y la misma fase que la portadora (onda portadora). El circuito (4010) de reproducción de señal introduce las señales (Sp) y (Sq) del circuito de filtro (4008) y del circuito (4009) de extracción de onda portadora, y emite las señales en forma de señal de banda base (Sr). El circuito AGC (4011) emite la señal de control que ajusta la amplificación del circuito de amplificación RF (4002), circuito de amplificación IF (4007), de acuerdo con la intensidad de la señal (Sp) introducida desde el circuito de filtro (4008).
La figura 28 es un diagrama de bloques de circuito que muestra la estructura del circuito de reproducción de señal (4010). El circuito de reproducción de señal (4010) comprende circuitos de multiplicación (4010C, 4010D), desplazadores de fase (4103, 4106) y un dispositivo de adición (4107).
El circuito de multiplicación (4020C) incluye un multiplicador (4101) y un LPF (filtro de paso bajo) (4102). El multiplicador (4101) multiplica la señal (Sp) introducida desde el circuito de filtro (4008) y la señal (Sq) introducida desde el circuito (4008) de extracción de onda portadora, y emite una señal (Sd1). El LPF (4102) permite el paso de una predeterminada gama de componentes de frecuencia con respecto a la señal (Sd1) introducida desde el multiplicador (4101), es decir, emite una señal (Se1), recortando los componentes de frecuencia que se encuentran fuera de la
gama.
El desplazador de fase (4103) retrasa la fase 90 grados de la señal (Sc1) introducida desde el LPF (4105), y emite la señal como (Sa1). El circuito de multiplicación (4010D) incluye un multiplicador (4104) y un circuito LPF (1405). El multiplicador (4104) multiplica la señal (Sa1) introducida desde el desplazador de fase (4103) y la señal (Sq) introducida desde la señal de extracción de onda portadora (4009), y emite la señal (Sb1). El circuito LPF (4105) permite una gama predeterminada (paso bajo) de componentes de frecuencia con respecto a la señal (Sb1) introducida desde el multiplicador (4104), es decir, emite una señal (Sc1), recortando los componentes de frecuencia que se encuentran fuera de la gama.
El desplazador de fase (4106) retrasa la fase de la señal (Sc1) introducida desde el circuito LPF (4105), y emite la señal como (Sf1). El dispositivo de adición (4107) añade la señal (Se1) emitida desde el circuito LPF (4102) y la señal (Sf1) emitida desde el desplazador de fase (4106), y emite una señal (Sr).
A continuación se describirá cada una de las señales. La señal (Sp) emitida desde el circuito de filtro (4008) incluye una señal de recepción deseada (señal que tiene la frecuencia deseada a recibir) y ruidos. La frecuencia de la señal de recepción deseada se supone que es \omega, y la onda de señal de la misma Asen\omegat. En este caso, la amplitud (A) es una función de tiempo. No obstante, la amplitud (A) cambia en un ciclo largo (1/unos pocos segundos), a una onda de radio estándar de baja frecuencia. Además, dado que la modulación de amplitud (A) es de 10% o de 100%, la amplitud (A) es aproximadamente un número constante. Por lo tanto, tal como se ha mostrado en la expresión (1), la señal (Sp) puede ser expresada mezclando la componente de amplitud (A) de la señal de recepción designada y el componente (B) de amplitud de ruido.
Expresión 1
(1)Sp = A \ sen \ \omega t + B[sen\{(\omega + \Delta \omega)t+\phi\} + cos\{(\omega + \Delta \omega)t + \phi\}]
El desplazador de fase (4103) introduce la señal (Sp), y emite una señal (Sa1), retrasando la fase de la señal en 90 grados. Por lo tanto:
Expresión 2
\quad
Sa1 = -A cos\omegat + B[-cos{(\omega + \Delta\omega)t+\phi} +
sen{(\omega + \Delta\omega)t + \phi}]
...(2)
Dado que la señal (Sq) emitida desde una señal de extracción de la onda portadora (4009) es sen\omegat, la señal (Sb1) emitida del multiplicador (4104) es:
Expresión 3
\quad
Sa1 = -Acos\omegat + B[-cos{(\omega+\Delta\omega)t+\phi}+sen{(\omega+\Delta\omega)t+\phi}]sen\omegat
\quad
= -(A/2)sen2\omegat + B[-cos\omegat \cdot cos(\Delta\omegat+\phi) +
\quad
{\hskip0.2cm} sen\omegat \cdot sen(\Delta\omegat+\phi) + sen\omegat \cdot cos(\Delta\omegat+\phi) +
\quad
{\hskip0.2cm} cos\omegat \cdot sen(\Delta\omegat+\phi)]sen\omegat
\quad
= -(A/2)sen2\omegat + (B/2)[-sen2\omegat \cdot cos(\Delta\omegat+\phi) +
\quad
{\hskip0.2cm} (1-cos2\omegat) \cdot sen(\Delta\omegat+\phi) +
(1-cos2\omegat) \cdot cos(\Delta\omegat+\phi) + sen2\omegat \cdot sen(\Delta\omegat+\phi)]
...(3)
Si se supone que la frecuencia recortada f0 es f0 \ll \omega, en el circuito LPF (4105), dado que los componentes de alta frecuencia son recortados, solamente los componentes mostrados en la expresión (4) son emitidos en forma de señal (Sc1).
Expresión 4
...(4)Sc1 = (B/2)[sen(\Delta \omega t + \phi)+ cos(\Delta \omega t + \phi)]
\newpage
El desplazador de fase (4106) introduce la señal (Sc1), y emite una señal (Sf1), retrasando la fase de la señal (Sc1) en 90 grados. Por lo tanto:
Expresión 5
...(5)Sf1 = (B/2)[-cos(\Delta \omega t + \phi) + sen(\Delta \omega t + \phi)]
El multiplicador (4101) multiplica la señal (Sp) y la señal (Sq). Por lo tanto, la señal (Sd1) es:
Expresión 6
\quad
Sd1 = [A sen\omegat + B[sen{(\omega+\Delta\omega)t + \phi}+cos{(\omega+\Delta\omega)t+\phi}]] sen\omegat
\quad
= Asen\omegat \cdot sen\omegat + B[sen\omegat \cdot cos(\Delta \omegat +\phi)+
\quad
{\hskip0.2cm} cos\omega t \cdot sen(\Delta\omegat + \phi) + cos\omegat \cdot cos (\Delta\omegat + \phi)-
\quad
{\hskip0.2cm} sen\omegat \cdot sen(\Delta\omegat + \phi)]sen\omega t
\quad
= (A/2)(1-cos2\omegat)+(B/2)[(1-cos2\omegat) \cdot cos(\Delta\omegat + \phi)
\quad
{\hskip0.2cm} + sen2\omegat \cdot sen(\Delta\omegat + \phi) + sen2\omegat \cdot cos(\Delta\omegat + \phi)
-(1-cos2\omegat) \cdot sen(\Delta\omegat+\phi)]
...(6)
En el circuito LPF (4102), si la frecuencia recortada f0 es f0 \ll \omega, dado que las componentes de alta frecuencia son recortadas, solamente se emiten las componentes mostradas en la expresión (7) como señal (Se1).
Expresión 7
...(7)Se1 = A/2 + (B/2)[cos(\Delta \omega t + \phi)-sen(\Delta \omega t + \phi)]
El dispositivo de adición (4107) introduce y añade las señales (Se1) y (Sf1), y emite la señal como (Sr). Por lo tanto, la señal (Sr) se obtiene por la expresión (5) + la expresión (7):
Expresión 8
...(8)Sr = Sf1 + Se1 = A/2
y se emite una señal que tiene solamente la amplitud de la señal de recepción deseada. Tal como se ha mostrado en la figura 11, dado que la información incluida en la onda de radio estándar de baja frecuencia es determinada por amplitud binaria y amplitud de impulso, no existe problema si la señal (Se) es 1/2 de la amplitud de la señal de recepción deseada.
Igual que en lo anterior, se elimina el ruido de la onda de radio recibida, y solamente se pueden emitir los componentes de la señal de recepción deseada. Los circuitos LPF (4102) y (4105) son filtros de paso bajo para el corte de componentes de ondas de alta frecuencia, y no es necesario que la amplitud de la banda sea especialmente estrecha. Por lo tanto, dado que no es necesario aplicar un circuito de filtro con una banda especialmente estrecha, para separar el ruido de las ondas de radio recibidas, se puede impedir el retraso que ocurre en el circuito de filtro. De manera adicional, dado que el ruido cerca de la frecuencia de la señal de recepción deseada, tal como señales incluidas en el circuito de filtro pueden ser eliminadas, el comportamiento de recepción del dispositivo de recepción de ondas de radio se puede mejorar.
Realización undécima
En la décima realización, el dispositivo de recepción de ondas de radio que comprende el circuito de reproducción de señal se describirá aplicando el desplazador de fase. En la presente realización se describirá un dispositivo de recepción de ondas de radio que comprende un circuito de reproducción de señales, que aplica un circuito de diferenciación. La estructura del reloj de ondas de radio de la realización undécima tiene igual estructura que el reloj de ondas de radio (1) de la figura 1 de la primera realización.
La estructura del dispositivo de recepción de ondas de radio es la misma estructura que sustituye el circuito de reproducción de señales (4010), que constituye el dispositivo de recepción de ondas de radio (4917) de la figura 27, por un circuito de reproducción de señales (4020) de la figura 29. Por lo tanto, las descripciones de las partes coincidentes se omitirán poniendo los mismos numerales de referencia.
\newpage
La figura 29 es un diagrama de bloques de un circuito que muestra la estructura del circuito de reproducción de señales (4020). El circuito de reproducción de señales (4020) comprende circuitos multiplicadores (4020C, 4020D), circuitos diferenciadores (4203), (4208), circuitos de adición (4206), (4210), un dispositivo de sustracción (4207) y un amplificador (1/\Delta\omega) (4209).
El circuito de multiplicación (4020C) comprende un multiplicador (4201) y un circuito LPF (4202). El multiplicador (4201) multiplica la señal (Sp) introducida por el circuito de filtro (4008) y la señal (Sq) introducida por el circuito de extracción de onda portadora (4009), y emite la señal como señal (Sd2). El circuito LPF (4202) permite el paso de una gama predeterminada de componentes de frecuencia (paso bajo) con respecto a la señal (Sd2) introducida por el multiplicador (4202), es decir, emite una señal (Se2), recortando los componentes de frecuencia que se encuentran fuera de la gama.
El circuito de diferenciación (4203) lleva a cabo el proceso de diferenciación de la señal (Sp) introducida desde el circuito de filtro (4008), y emite la señal como (Sa2). El circuito de multiplicación (4020D) incluye un multiplicador (4204) y un circuito LPF (4205). El multiplicador (4204) multiplica la señal (Sa2) introducida desde el circuito de diferenciación (4203) y la señal (Sq) introducida desde el circuito de extracción (4009) de la onda portadora, y emite la señal como (Sb2). El circuito LPF (4205) permite el paso de componentes de señal que tienen frecuencias bajas, con respecto a la señal (Sb2) introducida desde el multiplicador (4204), es decir, emite la señal (Sc2), recortando los componentes de frecuencia que se encuentran fuera de la gama. El dispositivo de adición (4206) añade la señal (Se2) emitida desde el circuito LPF (4202) y la señal (Sc2) emitida desde el circuito LPF (4205), y emite la señal como (Sf2).
El dispositivo sustractor (4207) efectúa la sustracción de la señal (Sc2) emitida desde el circuito LPF (4205) de la señal (Se2) y la emite desde el circuito LPF (4202), y emite la señal como (Sg2). El circuito de diferenciación (4208) lleva a cabo el proceso de diferenciación de la señal (Sg2) introducida desde el dispositivo sustractor (4207), y emite la señal como (Sh2). El amplificador (1/\Delta\omega) (4209) multiplica la señal (Sh2), que es introducida desde el circuito de diferenciación (4208), por (1/\Delta\omega), y emite la señal como (Sj2). El dispositivo de adición (4210) añade la señal (Sf2) introducida desde el dispositivo de adición (4206) y la señal (Sj2) introducida desde el amplificador (1/\Delta\omega) (4209), y emite la señal como (Sr2).
La señal (Sp) emitida desde el filtro (4008) incluye la señal de recepción deseada y componentes de ruido. La frecuencia de la señal de recepción deseada se supone que es \omega, y la onda de señal de la misma Asen\omegat. En este caso, la amplitud (A) es una función de tiempo. La señal (Sp) puede ser expresada como expresión (9), combinando la componente de amplitud (A) de la señal de recepción deseada y la componente (B) de amplitud de ruido.
\vskip1.000000\baselineskip
Expresión 9
...(9)Sp = A \ sen\omega t + B[sen\{(\omega + \Delta \omega) t + \phi\} + cos\{(\omega + \Delta \omega)t + \phi|\}]
El circuito de diferenciación (4203) lleva a cabo el proceso de diferenciación de la señal (Sp), y emite la señal como (Sa2). Por lo tanto:
\vskip1.000000\baselineskip
Expresión 10
\quad
Sa2 = \frac{d}{dt} (Sp)
\quad
= (A\omega)cos\omegat + B[cos{(\omega + \Delta\omega)t + \phi}
-sen{(\omega + \Delta \omega)t + \phi}](\omega + \Delta\omega)
...(10)
Dado que \Delta\omega \ll \omega, la expresión se puede simplificar del modo siguiente:
\vskip1.000000\baselineskip
Expresión 11
\quad
Sa2 = (A\omega)cos\omegat + (B\omega)[cos{(\omega + \Delta\omega)t + \phi}
-sen{(\omega + \Delta\omega)t + \phi}]
...(11)
Dado que la señal (Sq) emitida desde la señal de extracción (4009) de la onda portadora es sen\omegat, la señal (Sb2) emitida desde el multiplicador (4204) es:
\newpage
Expresión 12
\quad
Sb2 = [(A\omega)cos\omegat + (B\omega)[cos{(\omega + \Delta\omega)t + \phi} -
\quad
{\hskip0.2cm} sen{(\omega + \Delta \omega)t + \phi}]]sen\omegat
\quad
= {A\omega/2}sen2\omegat + (B\omega)[cos\omegat \cdot cos(\Delta\omegat + \phi) -
\quad
{\hskip0.2cm} sen\omegat \cdot sen(\Delta\omegat + \phi) - sen\omegat \cdot cos(\Delta\omegat + \phi) -
\quad
{\hskip0.2cm} cos\omegat \cdot sen(\Delta\omegat + \phi)]sen\omega t
\quad
= {A\omega/2}sen2\omegat + (B\omega/2)[sen2\omegat \cdot cos(\Delta\omegat + \phi) -
\quad
{\hskip0.2cm} (1-cos2\omegat) \cdot sen(\Delta\omegat + \phi) - (1-cos2\omegat) \cdot cos(\Delta\omegat + \phi) -
sen2\omegat \cdot sen(\Delta\omegat + \phi)]
...(12)
En el circuito LPF (4205), se supone que la frecuencia de corte f0 es f0 \ll \omega, dado que los componentes de alta frecuencia son recortados, solamente los componentes mostrados en la expresión (13) son emitidos como señal (Sc2).
Expresión 13
...(13)Sc2 = (B\omega/2)[-sen(\Delta\omega t + \phi)-cos(\Delta \omega t + \phi)]
El multiplicador (4201) multiplica la señal (Sp) y la señal (Sq). Por lo tanto, la señal (Sd2) es:
Expresión 14
\quad
Sd2 = [Asen\omegat + B[sen{(\omega + \Delta\omega)t +\phi} +
\quad
{\hskip0.2cm} cos{(\omega + \Delta\omega)t + \phi}]sen\omegat]
\quad
=Asen\omegat \cdot sen\omegat + B[sen\omegat \cdot cos(\Delta\omega + \phi) + cos\omegat \cdot sen(\Delta\omega + \phi)
\quad
{\hskip0.2cm} + cos\omega t \cdot cos(\Delta\omegat + \phi) - sen\omegat \cdot sen(\Delta\omegat + \phi)]sen\omegat
\quad
= (A/2)(1-cos2\omegat) + (B/2)[(1-cos2\omegat) \cdot cos(\Delta\omega + \phi)
\quad
{\hskip0.2cm} + sen2\omegat \cdot sen(\Delta\omegat + \phi) + sen2\omegat \cdot cos(\Delta\omegat + \phi)
-(1-cos2\omegat) \cdot sen(\Delta\omegat + \phi)]
...(14)
En el circuito LPF (4202), si se supone que la frecuencia recortada f0 es f0 \ll \omega, dado que los componentes de alta frecuencia se han recortado, solamente se emiten los componentes mostrados en la expresión (15) como señal (Se2).
Expresión 15
...(15)Se2 = A/2 + (B/2)[cos(\Delta \omega t + \phi)-sen(\Delta \omega t + \phi)]
El dispositivo de adición (4206) añade la señal (Sc2) y la señal (Se2), y emite la señal como (Sf2). El dispositivo de sustracción (4207) efectúa la sustracción de la señal (Sc2) de la señal (Se2), y emite la señal como (Sg2). En este caso, dado que \omega es un número constante, las señales (Sf2) y (Sg2) pueden ser simplificadas como la expresión que se indica a continuación.
Expresión 16
...(16)Sf2 = \frac{Sc2}{\omega} + Se2 = A/2 - Bsen(\Delta \omega t + \phi)
Expresión 17
...(17)Sg2 = Se2 - \frac{Sc2}{\omega} = A/2 - Bcos(\Delta \omega t + \phi)
\newpage
El circuito de diferenciación (4208) lleva a cabo el proceso de diferenciación de la señal (Sg2), y emite la señal como (Sh2). Por lo tanto, si se diferencia la expresión (17):
Expresión 18
...(18)Sh2 = \frac{d}{dt} \cdot \{A/2 - Bcos(\Delta \omega t + \phi)\} = B \cdot \Delta \omega \cdot sen(\Delta \omega t + \phi)
La señal (Sh2) es multiplicada por (1/\Delta\omega), por el amplificador (1/\Delta\omega) (4209), y el dispositivo de adición (4210) efectúa la adición de la señal (Sf2) y la señal (Sj2). Por lo tanto:
Expresión 19
...(19)Sr2 = Sf2 - \frac{Sh2}{\omega} = A/2
y se emite una señal que tiene la amplitud solamente de la onda de radio de recepción deseada. En este caso, tal como se ha mostrado en la figura 11, dado que la información incluida en la onda de radio estándar de baja frecuencia está determinada por amplitud binaria y amplitud de impulso, no hay problema alguno si la señal (Sr2) es 1/2 de la amplitud de la señal de recepción deseada.
Igual que lo anterior, el ruido es eliminado de la onda de radio recibida, y solamente se pueden emitir los componentes de la señal de recepción deseada. Los circuitos LPF (4202) y (4205) son filtros de paso bajo para el recorte de los componentes de ondas de alta frecuencia, y no es necesario que la anchura de la banda sea especialmente estrecha. Por lo tanto, dado que no es necesario aplicar un circuito de filtro con una banda especialmente estrecha, para separar el ruido de la onda de radio recibida, se puede impedir el retraso de tiempo que tiene lugar por el circuito de filtro. Además, dado que se puede eliminar el ruido cerca de la frecuencia de la señal de recepción deseada, tales como señales incluidas en el circuito de filtro, el comportamiento de la recepción del dispositivo de recepción de ondas de radio se puede mejorar.
Realización duodécima
En la realización décima se ha descrito un dispositivo de recepción de ondas de radio que comprende un circuito de reproducción de señales que utiliza un desplazador de fase y, en la realización undécima, se ha descrito un dispositivo de recepción de ondas de radio que comprende un circuito de reproducción de señales que utiliza un circuito de diferenciación. En la presente realización, se describirá un dispositivo de recepción de ondas de radio que comprende un circuito de reproducción de señal que utiliza un desplazador de fase y un circuito de diferenciación. La estructura del reloj de ondas de radio en la realización duodécima es igual que la estructura del reloj de ondas de radio (1) de la figura 1. La estructura del dispositivo de recepción de ondas de radio es la misma, excepto que el circuito (4030) de reproducción de señales, mostrado en la figura 30, sustituye el circuito (4010) de reproducción de señales que constituye el dispositivo (4917) de recepción de ondas de radio mostrado en la figura 27. Por lo tanto, se omitirán las descripciones de las partes coincidentes, poniendo los mismos numerales de referencia.
La figura 30 es un diagrama de bloques de circuito mostrando la estructura de un circuito (4030) de reproducción de señales. El circuito (4030) de reproducción de señales comprende el circuito de multiplicación (4020C), (4030D), el desplazador de fase (4302), los dispositivos de adición (4206), (4210), el sustractor (4207), el circuito de diferenciación (4208) y el amplificador (1/\Delta\omega) (4209). La estructura del bloque (4020B), que comprende un circuito de multiplicación (4020C), dispositivos de adición (4206), (4210), dispositivo de sustracción (4207), circuito de diferenciación (4208) y amplificador (1/\Delta\omega) (4209), es la misma estructura que el bloque (4020B) del circuito de reproducción de señal (4020) de la figura 29.
El bloque (4030A) que incluye un circuito de multiplicación (4030D) y un desplazador de fase (4302) es un ejemplo de modificación del bloque (4010A) del circuito (4010) de reproducción de señales, mostrado en la figura 28. El circuito de multiplicación (4030D) comprende un multiplicador (4301) y un circuito LPF (4303). Concretamente, en el bloque (4010A), la señal (Sa1), en la que la fase de la señal (Sp) se ha retrasado en 90 grados, y la señal (Sq) emitida desde el circuito de extracción de onda portadora (4009) se han multiplicado por el multiplicador (4104). No obstante, en el bloque (4030A), la señal (Sp) y una señal, en la que la fase de la señal (Sq) se ha retrasado 90 grados, son multiplicadas por el dispositivo multiplicador (4301). En este caso, la señal emitida desde el dispositivo multiplicador (4104) y la señal emitida desde el dispositivo multiplicador (4301) es la misma. Una señal que retrasa la fase 90 grados de la señal (Sp) o de la señal (Sq), y la otra señal (Sp) o (Sq) pueden ser multiplicadas.
Dado que las expresiones que muestran cada una de las expresiones puede ser calculada por el mismo método que se ha descrito en la décima realización y en la undécima realización, las descripciones serán omitidas. No obstante, se emite una señal que no incluye componentes de ruido y la amplitud es 1/2 de la amplitud de la señal de recepción deseada, desde el dispositivo de adición (4210) como señal (Sr3).
Igual que en el caso anterior, se emiten ruidos desde las ondas de radio recibidas, y solamente se pueden omitir los componentes de la señal de recepción deseada. Por lo tanto, dado que no es necesario aplicar el circuito de filtro con una banda especialmente estrecha, para separar el ruido de las ondas de radio recibidas, se puede impedir el retraso de tiempo que tiene lugar por el circuito de filtro. Además, dado que se puede eliminar el ruido próximo a la frecuencia de la señal de recepción deseada, tal como las señales incluidas en el circuito de filtro, el comportamiento de recepción del dispositivo de recepción de ondas de radio se puede mejorar.
Realización decimotercera
En la realización décima, se describió un dispositivo de recepción de ondas de radio que comprende un circuito de reproducción de señal que utiliza un desplazador de fase, y en la realización undécima se describió un dispositivo de recepción de ondas de radio que comprende un circuito de reproducción de señales que utiliza un circuito de diferenciación. En la presente realización, se describirá un dispositivo de recepción de ondas de radio que comprende un circuito de reproducción de señales que utiliza un desplazador de fase y un circuito de diferenciación. La estructura del reloj de ondas de radio en la decimotercera realización es la misma que la estructura del reloj de ondas de radio (1) de la figura 1. La estructura del dispositivo de recepción de ondas de radio es la misma, excepto que el circuito de reproducción de señales (4040) mostrado en la figura 31 sustituye el circuito de reproducción de señales (4010) que constituye el dispositivo de recepción de ondas de radio (4917) mostrado en la figura 27. Por lo tanto, se omitirán las descripciones para las partes coincidentes, poniendo los mismos numerales de referencia.
La figura 31 es un diagrama de un circuito de bloques que muestra la estructura del circuito de reproducción de señal (4040). El circuito de reproducción de señal (4040) comprende los circuitos de multiplicación (4010C) y (4010D), desplazador de fase (4106), dispositivo de adición (4107) y circuito de diferenciación (4402). La estructura del bloque (4010B) que comprende el circuito de multiplicación (4010C), desplazador de fase (4106) y dispositivo de adición (4017) es la misma que el bloque (4010B) del circuito de reproducción de señal (4010), mostrado en la figura 28.
El bloque (4040A) que comprende el circuito de multiplicación (4040D) y un desplazador de fase (4402) es un ejemplo de modificación del bloque (4020A) del circuito de reproducción de señal (4020) de la figura 29. El circuito de multiplicación (4040D) comprende un multiplicador (4401) y un circuito LPF (4403). Concretamente, en el bloque (4020A), la señal (Sa2), en la que se ha diferenciado la señal (Sp), y la señal (Sq) emitida desde el circuito de extracción (4009) de la onda portadora son multiplicadas por el dispositivo multiplicador (4204). No obstante, en el bloque (4040A), la señal (Sp) y una señal, en la que se ha diferenciado la señal (Sq), son multiplicadas por el multiplicador (4401). En este caso, la señal emitida desde el multiplicador (4204) y la señal emitida desde el multiplicador (4401) son la misma. Una señal que diferencia la señal (Sp) o la señal (Sq), y la otra señal (Sp) o (Sq) pueden ser multiplicadas.
Dado que las expresiones que muestran cada señal pueden ser calculadas por el mismo método descrito en la realización décima y en la realización undécima, las descripciones se omitirán. No obstante, una señal que no incluye componentes de ruido, y la amplitud es 1/2 de la amplitud de la señal de recepción deseada, es emitida desde el dispositivo de adición (4107) como señal (Sr4).
Igual que en el caso anterior, se emiten ruidos desde las ondas de radio recibidas, y solamente los componentes de señal de recepción deseada pueden ser emitidos. Por lo tanto, dado que no es necesario aplicar un circuito de filtro con una amplitud de banda especialmente estrecha, para separar el ruido de las ondas de radio recibidas, el retardo de tiempo que se produce por el circuito de filtro puede evitarse. Además, dado que el ruido cerca de la frecuencia de la señal de recepción deseada, tales como señales incluidas en el circuito de filtro puede ser eliminado, el comportamiento de recepción del dispositivo receptor de ondas de radio se puede mejorar.
Se pueden realizar diferentes realizaciones y cambios en la invención sin salir del ámbito de la misma. Las realizaciones antes descritas están destinadas a ilustrar la presente invención, pero no a limitar el ámbito de la misma. El ámbito de la presente invención es el que se muestra en las reivindicaciones adjuntas, en vez de las realizaciones mostradas. Diferentes modificaciones realizadas dentro del significado de las reivindicaciones se considerarán dentro del ámbito de la presente invención.
Esta solicitud se basa en la solicitud de patente japonesa Nº 2002-301897, presentada en 16 de Octubre de 2002, solicitud de patente japonesa Nº 2002-309733 presentada en 24 de Octubre de 2002, solicitud de patente japonesa Nº 2002-343534 presentada en 27 de Noviembre de 2002, solicitud de patente japonesa Nº 2003-30857 presentada en 7 de Febrero de 2003 y solicitud de patente japonesa Nº 2003-30868 presentada en 7 de Febrero de 2003.

Claims (31)

1. Dispositivo para la recepción de ondas de radio, que comprende:
medios de recepción de ondas de radio (ANT) que están adaptados para recibir señales de modulación de amplitud;
medios (618) de control de ganancia que están adaptados para emitir señales de control de ganancia;
medios (611) de amplificación de la señal de modulación de amplitud que están adaptados para amplificar dicha señal de modulación de amplitud recibida desde los medios de recepción de ondas de radio (ANT), de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (618);
medios (613) de conversión de frecuencia que están adaptados para mezclar la señal emitida desde dichos medios (611) de amplificación de la señal de modulación de amplitud con una señal de oscilación predeterminada, y emiten la señal como señal de frecuencia intermedia;
medios (616) de amplificación de la señal de frecuencia intermedia que están adaptados para amplificar la señal de frecuencia intermedia emitida desde dichos medios (613) de conversión de frecuencia, de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (618); y
medios de detección (620) que están adaptados para detectar la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia intermedia, y que están adaptados para emitir una señal de detección,
de manera que dichos medios de control de ganancia (618) incluyen:
medios de inversión (618a) que están adaptados para invertir dicha señal de detección;
unos primeros medios de multiplicación (618b) que están adaptados para multiplicar la señal invertida por dichos medios de inversión (618a) con la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia intermedia; y
medios generadores (618e) que están adaptados para generar dicha señal de control de ganancia, de acuerdo con el nivel de señal de la señal multiplicada por dichos primeros medios de multiplicación (618b).
2. Dispositivo para la recepción de ondas de radio, según la reivindicación 1, en el que dichos medios de detección (620) comprenden:
medios (621) generadores de señal estándar que están adaptados para generar una señal estándar que tiene la misma frecuencia y la misma fase que dicha señal de frecuencia intermedia, basándose en la señal emitida desde dichos medios (616) de amplificación de señal de frecuencia intermedia; y
segundos medios de multiplicación (622a) que están adaptados para multiplicar la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia intermedia con dicha señal estándar, y
están adaptados para emitir la señal multiplicada por dichos segundos medios de multiplicación (622a), como dicha señal de detección.
3. Dispositivo para la recepción de ondas de radio, que comprende:
medios de recepción de ondas de radio (ANT) que están adaptados para recibir señales de modulación de amplitud;
medios de control de ganancia (619) que están adaptados para emitir señales de control de ganancia;
medios (611) de amplificación de la señal de modulación de amplitud que están adaptados para amplificar la señal de modulación de amplitud recibida desde dichos medios de recepción de ondas de radio (ANT), de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (619);
medios de conversión de frecuencia (613) que están adaptados para mezclar la señal emitida desde dichos medios (611) de amplificación de la señal de modulación de amplitud con una señal de oscilación predeterminada, y que están adaptados para emitir la señal como señal de frecuencia intermedia;
medios (616) de amplificación de la señal de frecuencia intermedia que están adaptados para amplificar la señal de frecuencia intermedia emitida desde dichos medios de conversión de frecuencia (613), de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (619); y
medios de detección (620) que están adaptados para detectar la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia intermedia, y que están adaptados para emitir una señal de detección,
incluyendo dichos medios de detección (620) medios (621) para la generación de una señal estándar que están adaptados para generar una señal estándar que tiene la misma frecuencia y la misma fase que dicha señal de frecuencia intermedia, basándose en la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia intermedia; y
dichos medios de control de ganancia (619) incluyen:
medios de inversión (619a) que están adaptados para invertir dicha señal de detección,
medios de multiplicación (619b) que están adaptados para multiplicar la señal invertida por dichos medios de inversión (619a) con la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia intermedia,
medios de adición (619c) que están adaptados para añadir la señal multiplicada por los medios de multiplicación con la señal emitida por dichos medios (616) de amplificación de la señal de frecuencia intermedia, y
medios de generación (618e) que generan dicha señal de control de ganancia, de acuerdo con el nivel de señal de la señal añadida por los medios de adición (619c).
4. Dispositivo para la recepción de ondas de radio, que comprende:
medios de recepción de ondas de radio (ANT) que están adaptados para recibir señales de modulación de am-
plitud;
medios de control de ganancia (629) que están adaptados para emitir señales de control de ganancia;
medios (611) de amplificación de la señal de modulación de amplitud que están adaptados para amplificar la señal de modulación de amplitud recibida desde dichos medios de recepción de ondas de radio (ANT), de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (629);
medios de conversión de frecuencia (613) que están adaptados para mezclar la señal emitida desde dichos medios (611) de amplificación de la señal de modulación de amplitud con una determinada señal de oscilación, y que están adaptados para emitir la señal como señal de frecuencia intermedia;
medios (616) de amplificación de la señal de frecuencia intermedia que están adaptados para amplificar la señal de frecuencia intermedia emitida desde dichos medios de conversión de frecuencia (613), de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (618); y
medios de detección (620) que están adaptados para detectar la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia, y que están adaptados para emitir una señal de detección,
incluyendo dichos medios de detección (620) medios (621) de generación de una señal estándar que están adaptados para generar una señal estándar que tiene la misma frecuencia y la misma fase que dicha señal de frecuencia intermedia, basándose en la señal emitida desde dichos medios (616) de amplificación de la señal de frecuencia intermedia; y
dichos medios (629) de control de ganancia incluyen:
medios de multiplicación (629a) que están adaptados para multiplicar dicha señal de detección con dicha señal estándar,
medios de sustracción (629b) que están adaptados para la sustracción de la señal multiplicada por dichos medios de multiplicación (629a) de la señal emitida por dichos medios de amplificación de señal de frecuencia intermedia (616), y
medios generadores (618e) que están adaptados para generar dicha señal de control de ganancia, de acuerdo con el nivel de señal de la señal sustraída por dichos medios de sustracción (629b).
5. Reloj de ondas de radio, que comprende:
el dispositivo (6) de recepción de ondas de radio de la reivindicación 1;
medios de generación de código de tiempo (70) que están adaptados para generar un código de tiempo estándar basado en una señal de ondas de radio estándar incluida en la señal de modulación de amplitud recibida por dichos medios de recepción de ondas de radio (ANT) de dicho dispositivo (61) de recepción de ondas de radio;
medios de mantenimiento de la hora (80) que mantienen la hora actual; y
medios de corrección (10) que están adaptados para corregir la hora actual, hora mantenida por dichos medios de mantenimiento de la hora (80), basándose en el código de tiempo estándar generado por dichos medios (70) de generación del código de tiempo.
6. Repetidor, que comprende:
el dispositivo (61) de recepción de ondas de radio según la reivindicación 1;
medios (70) para la generación de código de tiempo que están adaptados para generar un código de tiempo estándar basado en una señal de ondas de radio estándar, incluida en la señal de modulación de amplitud recibida por dichos medios de recepción de ondas de radio (ANT) de dicho dispositivo (61) de recepción de ondas de radio; y
medios de envío (90) que están adaptados para enviar el código de tiempo estándar generado por dichos medios (70) de generación del código de tiempo.
7. Dispositivo receptor de ondas de radio, que comprende:
medios receptores de ondas de radio (ANT) que están adaptados para recibir señales de modulación de amplitud;
medios de control de ganancia (1618) que están adaptados para emitir señales de control de ganancia;
medios (1611) de amplificación de la señal de modulación de amplitud que están adaptados para amplificar la señal de modulación de amplitud recibida desde dichos medios de recepción de ondas de radio (ANT), de acuerdo con la señal de control de ganancia emitida desde dichos medios (1618) de control de ganancia;
medios de conversión de frecuencia (1613) que están adaptados para mezclar la señal emitida desde dichos medios (1611) de amplificación de la señal de modulación de amplitud con una señal de oscilación predeterminada, y están adaptados para emitir la señal como señal de frecuencia intermedia;
medios (1616) de amplificación de la señal de frecuencia intermedia que están adaptados para amplificar la señal de frecuencia intermedia emitida desde dichos medios (1613) de conversión de frecuencia, de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (1618); y
medios de detección (1620) que están adaptados para detectar la señal emitida desde dichos medios (1618) de amplificación de la señal de frecuencia intermedia, y que están adaptados para emitir una señal de detección;
en el que
dichos medios de detección (1620) incluye:
medios (1621) de generación de una señal estándar que están adaptados para generar una señal estándar que tiene la misma frecuencia y la misma fase que dicha señal de frecuencia intermedia, basándose en la señal emitida desde dichos medios (1618) de amplificación de la señal de frecuencia intermedia; y
medios de sustracción (1622) que están adaptados para la sustracción de dicha señal estándar de dicha señal de frecuencia intermedia, y
dichos medios de control de ganancia (1618) incluyen medios (1618e) de comparación de nivel de señal que están adaptados para comparar el nivel de señal de la señal sustraída por dichos medios de sustracción (1622) con el nivel de señal de dicho nivel estándar, y
dicha señal de control de ganancia es generada de acuerdo con el resultado de comparación por dichos medios (1618) de comparación de nivel de señal.
8. Dispositivo de recepción de ondas de radio, según la reivindicación 7, en el que dichos medios de detección (1620) incluyen además:
medios de oscilación (621c) que están adaptados para emitir una señal de un frecuencia predeterminada;
medios de comparación de fase (621a) que están adaptados para comparar la fase de la señal sustraída por dichos medios de sustracción (1622) con la fase de la señal emitida de dichos medios de oscilación (621c); y
un filtro (621b) que está adaptado para recortar una gama predeterminada de componentes de frecuencia con respecto a la señal emitida desde los medios (621a) de comparación de fase.
9. Reloj de ondas de radio, que comprende:
el dispositivo de recepción de ondas de radio (1061) de la reivindicación 7;
medios de generación de código (70) que están adaptados para generar un código de tiempo estándar basado en una señal de onda de radio estándar incluida en la señal de modulación de amplitud recibida por dichos medios (ANT) de recepción de ondas de radio de este dispositivo de recepción de ondas de radio (1061);
medios para el control del tiempo (80) que están adaptados para controlar el tiempo actual; y
medios de corrección (10) que están adaptados para corregir la hora actual, tiempo controlado por dichos medios de control de tiempo (80), basándose en el código de tiempo estándar generado por dichos medios generadores de código de tiempo (70).
10. Repetidor, que comprende:
el dispositivo de recepción de ondas de radio (1061) de la reivindicación 7;
medios (70) generadores del código de tiempo que están adaptados para generar un código de tiempo estándar, basado en una señal de ondas de radio estándar incluida en la señal de modulación de amplitud recibida por dichos medios (ANT) de recepción de ondas de radio de este dispositivo (1061) de recepción de ondas de radio; y
medios de envío (90) que están adaptados para enviar el código de tiempo estándar generado por dichos medios (70) de generación del código de tiempo.
11. Dispositivo de recepción de ondas de radio, que comprende:
medios (2001) de recepción de ondas de radio que están adaptados para recibir señales de modulación de amplitud;
medios de control de ganancia (2010) que están adaptados para emitir señales de control de ganancia;
medios (2002) de amplificación de la señal de modulación de amplitud, que están adaptados para amplificar la señal de modulación de amplitud recibida de dichos medios (2001) de recepción de ondas de radio, de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia (2010);
medios de oscilación (2005) que están adaptados para emitir una señal de una frecuencia predeterminada;
medios de conversión (2004) de frecuencia que están adaptados para mezclar la señal emitida desde dichos medios (2002) de amplificación de señal de modificación de amplitud con la señal emitida desde dichos medios de oscilación (2005), y que están adaptados para convertir la señal en una señal de frecuencia intermedia;
medios (2007) de amplificación de señal de frecuencia intermedia que están adaptados para amplificar la señal de frecuencia intermedia desde dichos medios (2004) de conversión de frecuencia, de acuerdo con la señal de control de ganancia emitida de dichos medios de control de ganancia (2010); y
medios de detección (2009) que están adaptados para detectar la señal emitida de dichos medios (2007) de amplificación de señal de frecuencia intermedia, y que están adaptados para emitir una señal de detección,
en el que
dichos medios de detección (2009) comprenden medios de extracción (9201, 9202) que están adaptados para extraer una señal de modulación de las señales emitidas por dichos medios (2007) de amplificación de la señal de frecuencia intermedia;
incluyendo dichos medios de control de ganancia (2010) medios generadores de señal de control de ganancia (2101) que están adaptados para generar dicha señal de control de ganancia, comparando la señal de modulación extraída por dichos medios de extracción (9201, 9202) con un nivel de voltaje predeterminado; y
incluyendo además dichos medios de detección (2009) medios de emisión de señal de detección (9203, 9204, 9301, 9304, 9401, 9404) que están adaptados para generar y emitir dicha señal de detección, basada en la señal de modulación extraída por dichos medios de extracción (9201, 9202) y la señal de control de ganancia generada por dichos medios de generación de la señal de control de ganancia (2101).
12. Dispositivo de recepción de ondas de radio, que comprende:
medios de recepción de ondas de radio (2101) que están adaptados para recibir señales de modulación de amplitud;
medios de control de ganancia (2010) que están adaptados para emitir señales de control de ganancia;
medios (2002) de amplificación de señal de modulación de amplitud que están adaptados para amplificar la señal de modulación de amplitud recibida de dichos medios de recepción de ondas de radio (2001), de acuerdo con la señal de control de ganancia emitida de dichos medios de control de ganancia (2010);
medios de oscilación (2005) que están adaptados para emitir una señal de una frecuencia predeterminada;
medios de conversión de frecuencia (2004) que están adaptados para mezclar la señal emitida desde dichos medios (2002) de amplificación de la señal de modulación de amplitud con la señal emitida desde dichos medios de oscilación (2005), y que están adaptados para convertir la señal como señal de frecuencia intermedia;
medios de detección (2009) que están adaptados para detectar la señal emitida desde dichos medios (2004) de conversión de frecuencia, y que están adaptados para emitir una señal de detección,
en el que
dichos medios de detección (2009) incluyen medios de extracción (9201, 9202) que están adaptados para extraer una señal de modulación de las señales emitidas por dichos medios de conversión de frecuencia (2004);
incluyendo dichos medios de control de ganancia (2010) medios generadores de señal de control de ganancia (2101) que están adaptados para generar dicha señal de control de ganancia, comparando la señal de modulación extraída por dichos medios de extracción (9201, 9202) con un nivel de voltaje predeterminado; e
incluyendo además dichos medios de detección (2009) medios para la emisión de la señal de detección (9203, 9204, 9301, 9304, 9401, 9404) que están adaptados para generar y emitir dicha señal de detección, basándose en la señal de modulación extraída por dichos medios de extracción (9201, 9202) y la señal de control de ganancia generada por dichos medios de generación de la señal de control de ganancia (2101).
13. Dispositivo de recepción de ondas de radio, que comprende:
medios para la recepción de ondas de radio (2001) que están adaptados para recibir señales de modulación de amplitud;
medios de control de ganancia (2010) que están adaptados para emitir señales de control de ganancia;
medios de oscilación (2005) que están adaptados para emitir señales de una frecuencia predeterminada;
medios (2002) para la amplificación de la señal de modulación de amplitud que están adaptados para amplificar la señal de modulación de amplitud recibida de dichos medios de recepción de ondas de radio (2001), de acuerdo con la señal de control de ganancia emitida desde dichos medios de control de ganancia;
medios de oscilación (2005) que están adaptados para emitir una señal de una frecuencia predeterminada;
medios de conversión de frecuencia (2004) que están adaptados para mezclar la señal de modulación de amplitud recibida de dichos medios (2001) de recepción de ondas de radio con la señal emitida de dichos medios de oscilación (2005), y que están adaptados para convertir la señal como señal de frecuencia intermedia;
medios (2007) de amplificación de la señal de frecuencia intermedia que están adaptados para amplificar la señal de frecuencia intermedia, emitida de dichos medios de conversión de frecuencia (2004), de acuerdo con la señal de control de ganancia emitida de dichos medios de control de ganancia (2010); y
medios de detección (2009) que están adaptados para detectar la señal emitida desde dichos medios (2007) de amplificación de la señal de frecuencia intermedia, y que están adaptados para emitir una señal de detección,
en el que
dichos medios de detección (2009) incluyen medios de extracción (9201, 9202) que están adaptados para extraer una señal de modulación de las señales emitidas por dichos medios (2007) de amplificación de la señal de frecuencia intermedia;
incluyendo dichos medios de control de ganancia (2010) medios de generación de señal de control de ganancia (2101), que están adaptados para generar dicha señal de control de ganancia, comparando la señal de modulación extraída por dichos medios de extracción (9201, 9202) con un nivel de voltaje predeterminado; y
incluyendo además dichos medios de detección (2009) medios de emisión de señal de detección (9203, 9204, 9301, 9304, 9401, 9404), que están adaptados para generar y emitir dicha señal de detección, basándose en la señal de modulación extraída por dichos medios de extracción (9201, 9202) y la señal de control de ganancia generada por dichos medios de generación de la señal de control de ganancia (2101).
14. Dispositivo de recepción de ondas de radio, según la reivindicación 11, en el que dichos medios (9203, 9204) de emisión de señal de detección incluyen:
\newpage
medios de multiplicación (9203) que están adaptados para multiplicar dicha señal de modulación y dicha señal de control de ganancia; y
medios de emisión (9204) que están adaptados para emitir la señal multiplicada por dichos medios de multiplicación (9203) como señal de detección.
15. Dispositivo de recepción de ondas de radio, según la reivindicación 11, en el que dichos medios (9303, 9304) de emisión de señal de detección comprenden:
medios de adición (9301) que están adaptados para efectuar la adición de dicha señal de modulación y dicha señal de control de ganancia; y
medios de emisión (9304) que están adaptados para emitir la señal añadida por dichos medios de emisión como señal de detección.
16. Dispositivo de recepción de ondas de radio, según la reivindicación 11, en el que dichos medios (9401, 9404) de emisión de la señal de detección comprenden:
medios de selección (9401) que están adaptados para seleccionar dicha señal de modulación o dicha señal de control de ganancia; y
medios de emisión (9404) que están adaptados para emitir la señal seleccionada por los medios de selección como señal de detección.
17. Reloj de ondas de radio, que comprende:
el dispositivo (2061) de recepción de ondas de radio de la reivindicación 11;
medios de generación de código de tiempo (70) que están adaptados para generar un código de tiempo estándar, basado en una señal de onda de radio estándar incluida en la señal de modulación de amplitud recibida por dichos medios (2061) de recepción de ondas de radio de dicho dispositivo de recepción de ondas de radio (2061);
medios para el control del tiempo (80) que están adaptados para controlar la hora actual; y
medios de corrección (10) que están adaptados para corregir la hora actual, tiempo controlado por dichos medios de control de tiempo (80), basándose en el código de tiempo estándar generado por dichos medios (70) de generación de código de tiempo.
18. Repetidor, que comprende:
el dispositivo de recepción de ondas de radio (2061) de la reivindicación 11;
medios (70) generadores de código de tiempo que están adaptados para generar un código de tiempo estándar basado en una señal de ondas de radio estándar incluida en la señal de modulación de amplitud recibida por dichos medios (2061) de recepción de ondas de radio de dicho dispositivo (2061) de recepción de ondas de radio; y
medios de envío (90) que están adaptados para enviar el código de tiempo estándar generado por dichos medios (70) generadores de código de tiempo.
19. Dispositivo de recepción de ondas de radio, que comprende:
medios (3001) de recepción de ondas de radio, que están adaptados para recibir señales de ondas de radio, y que están adaptados para emitir la señal de ondas de radio recibida, convirtiendo la señal en una señal eléctrica;
medios de oscilación (3005) que están adaptados para emitir una señal de una frecuencia predeterminada;
medios de conversión de frecuencia (3004) que están adaptados para mezclar la señal eléctrica emitida desde dichos medios (3001) de recepción de ondas de radio con la señal emitida desde dichos medios (3005) de oscilación, y que están adaptados para convertir la señal como señal de frecuencia intermedia;
medios (3009) para la generación de una señal estándar que están adaptados para generar una señal estándar de la señal de frecuencia intermedia convertida por la señal de conversión de frecuencia;
medios de sustracción (3103) que están adaptados para la sustracción de dicha señal estándar de dicha señal de frecuencia intermedia; y
medios de comparación de fase (3105) que están adaptados para comparar la fase de la señal sustraída por dichos medios de sustracción (3105) con la fase de dicha señal estándar.
20. Dispositivo de recepción de ondas de radio, según la reivindicación 19, que comprende además medios de amplificación (3102) que están adaptados para amplificar dicha señal estándar, de acuerdo con la intensidad de dicha señal de frecuencia intermedia,
en el que dichos medios de sustracción (3103) están adaptados para efectuar la sustracción de la señal amplificada por dichos medios de amplificación (3102) a partir de dicha señal de frecuencia intermedia.
21. Dispositivo de recepción de ondas de radio, según la reivindicación 19, que comprende además un filtro (3106) que está adaptado para recortar componentes de frecuencia que se encuentran fuera de una gama predeterminada, con respecto a la señal emitida desde dichos medios de comparación de fase (3105).
22. Reloj de ondas de radio, que comprende:
el dispositivo (3917) de recepción de ondas de radio de la reivindicación 19;
medios de generación de código de tiempo (70) que están adaptados para generar un código de tiempo estándar, basándose en una señal de ondas de radio estándar incluida en la señal de modulación de amplitud recibida por dichos medios (3917) de recepción de ondas de radio de dicho dispositivo (3061) de recepción de ondas de radio;
medios de control de tiempo (80) que están adaptados para controlar la hora actual; y
medios de corrección (10) que están adaptados para corregir la hora actual, tiempo controlado por dichos medios de control de tiempo (80), basándose en el código de tiempo estándar generado por dichos medios (70) de generación de código de tiempo.
23. Repetidor, que comprende:
el dispositivo de recepción de ondas de radio (3917) de la reivindicación 19;
medios (70) de generación de código de tiempo que están adaptados para generar un código de tiempo estándar basado en una señal de onda de radio estándar incluida en la señal de modulación de amplitud recibida por dichos medios (3917) de recepción de ondas de radio de dicho dispositivo (3061) de recepción de ondas de radio; y
medios de envío (90) que están adaptados para enviar el código de tiempo estándar generado por dichos medios (70) de generación de código de tiempo.
24. Dispositivo para la recepción de ondas de radio, que comprende:
medios de recepción de ondas de radio (4001) que están adaptados para recibir señales de ondas de radio, y que están adaptados para emitir la señal de ondas de radio recibida convirtiendo la señal en una señal eléctrica;
medios de oscilación (4005) que están adaptados para emitir una señal de una frecuencia predeterminada;
medios de conversión de frecuencia (4004) que están adaptados para mezclar la señal eléctrica emitida desde dichos medios (4001) de recepción de ondas de radio con la señal emitida desde dichos medios de oscilación (4005), y que están adaptados para convertir la señal en una señal de frecuencia intermedia;
medios de generación de señal estándar (4009) que están adaptados para generar una señal estándar a partir de la señal de frecuencia intermedia convertida por dichos medios de conversión de frecuencia (4004);
unos primeros medios multiplicadores (4010C) que están adaptados para multiplicar dicha señal de frecuencia intermedia con dicha señal estándar;
unos primeros medios de control de fase (4103) que están adaptados para cambiar la fase de dicha señal de frecuencia intermedia y que están adaptados para emitir la señal;
segundos medios de multiplicación (4010D) que están adaptados para multiplicar la señal emitida desde los primeros medios de control de fase (4103) con dicha señal estándar;
unos segundos medios de control de fase (4106) que están adaptados para cambiar la fase de la señal multiplicada por dichos segundos medios de multiplicación (4010D), y que están adaptados para emitir la señal; y
medios de adición (4107) que están adaptados para añadir la señal emitida desde dichos segundos medios de control de fase (4106) con la señal multiplicada por dichos primeros medios de multiplicación (4010C).
25. Dispositivo de recepción de ondas de radio, según la reivindicación 24, en el que dichos primeros medios (4103) de control de fase y dichos segundos medios (4106) de control de fase están adaptados para emitir una señal, cambiando la fase de la señal de entrada en 90 grados.
26. Dispositivo para la recepción de ondas de radio, que comprende:
medios para la recepción de ondas de radio (4001) que están adaptados para recibir señales de ondas de radio y para emitir la señal de ondas de radio recibida convirtiendo la señal en una señal eléctrica;
medios de oscilación (4005) que están adaptados para emitir una señal de una frecuencia predeterminada;
medios (4004) de conversión de frecuencia que están adaptados para mezclar la señal eléctrica emitida de dichos medios (4001) de recepción de ondas de radio con la señal emitida desde dichos medios (4005) de oscilación, y que están adaptados para convertir la señal en una señal de frecuencia intermedia;
medios (4009) para la generación de una señal estándar que están adaptados para generar una señal estándar a partir de la señal de frecuencia intermedia convertida por dichos medios (4004) de conversión de frecuencia;
primeros medios de multiplicación (4020C) que están adaptados para multiplicar dicha señal de frecuencia intermedia con dicha señal estándar;
primeros medios de diferenciación (4203) que están adaptados para diferenciar dicha señal de frecuencia intermedia;
segundos medios de multiplicación (4020D) que están adaptados para multiplicar la señal diferenciada por dichos primeros medios de diferenciación (4203) con dicha señal estándar;
primeros medios de adición (4206) que están adaptados para añadir la señal multiplicada por dichos segundos medios de multiplicación (4020D) con la señal multiplicada por dichos primeros medios de multiplicación (4020C);
medios de sustracción (4207) que están adaptados para la sustracción de la señal multiplicada por dichos segundos medios de multiplicación (4020D) a partir de la señal multiplicada por dichos primeros medios de multiplicación (4020C);
segundos medios de diferenciación (4208) que están adaptados para diferenciar la señal sustraída por dichos medios de sustracción (4207);
medios de amplificación (4209) que están adaptados para amplificar la señal diferenciada por dichos segundos medios de diferenciación (4208) y que están adaptados para emitir la señal; y
segundos medios de adición (4210) que están adaptados para añadir la señal emitida por dichos medios de amplificación (4209) con la señal añadida por dichos primeros medios de adición (4206).
27. Dispositivo de recepción de ondas de radio, que comprende:
medios de recepción de ondas de radio (4001) que están adaptados para recibir señales de ondas de radio y para emitir la señal de ondas de radio recibida, convirtiendo la señal en una señal eléctrica;
medios de oscilación (4005) que están adaptados para emitir una señal de una frecuencia predeterminada;
medios de conversión de frecuencia (4004) que están adaptados para mezclar la señal eléctrica emitida desde dichos medios (4001) de recepción de ondas de radio con la señal emitida desde dichos medios (4005) de oscilación, y que están adaptados para convertir la señal en una señal de frecuencia intermedia;
medios de generación de señal estándar (4009) que están adaptados para generar una señal estándar a partir de la señal de frecuencia intermedia convertida por dichos medios de conversión de frecuencia (4004);
primeros medios de multiplicación (4020C) que están adaptados para multiplicar dicha señal de frecuencia intermedia con dicha señal estándar;
medios de control de fase (4302) que están adaptados para cambiar la fase de dicha señal estándar y que emiten la señal;
segundos medios de multiplicación (4030D) que están adaptados para multiplicar la señal emitida por dichos medios de control de fase (4302) con la señal de dicha señal de frecuencia intermedia;
primeros medios de adición (4206) que están adaptados para añadir la señal multiplicada por dichos segundos medios de multiplicación (4030D) con la señal multiplicada por dichos primeros medios de multiplicación (4020C);
medios de sustracción (4207) que están adaptados para la sustracción de la señal multiplicada por dichos segundos medios de multiplicación (4030D) a partir de la señal multiplicada por dichos primeros medios de multiplicación (4020C);
medios de diferenciación (4208) que están adaptados para diferenciar la señal sustraída por dichos medios de sustracción (4207);
medios de amplificación (4209) que están adaptados para amplificar la señal diferenciada por dichos medios de diferenciación (4208) y que están adaptados para emitir la señal; y
segundos medios de adición (4210) que están adaptados para añadir la señal emitida por dichos medios de amplificación (4209) con la señal añadida por dichos primeros medios de adición (4206).
28. Dispositivo para la recepción de ondas de radio, que comprende:
medios (4001) para la recepción de ondas de radio que están adaptados para recibir señales de ondas de radio, y que están adaptados para emitir la señal de ondas de radio recibida, convirtiendo la señal en una señal eléctrica;
medios de oscilación (4005) que están adaptados para emitir una señal de una frecuencia predeterminada;
medios de conversión de frecuencia (4004) que están adaptados para mezclar la señal eléctrica emitida por dichos medios (4001) de recepción de ondas de radio con la señal emitida por dichos medios de oscilación (4005), y que están adaptados para convertir la señal en una señal de frecuencia intermedia;
medios (4009) de generación de una señal estándar que están adaptados para generar una señal estándar a partir de la señal de frecuencia intermedia convertida por dichos medios de conversión de frecuencia (4004);
primeros medios de multiplicación (4010C) que están adaptados para multiplicar dicha señal de frecuencia intermedia con dicha señal estándar;
medios de diferenciación (4402) que están adaptados para diferenciar dicha señal estándar;
segundos medios de multiplicación (4040D) que están adaptados para multiplicar la señal diferenciada por dichos medios de diferenciación (4402) con dicha señal de frecuencia intermedia;
medios de control de fase (4106) que están adaptados para cambiar la fase de la señal multiplicada por dichos segundos medios de multiplicación (4040D), y que están adaptados para emitir la señal; y
medios de adición (4107) que están adaptados para añadir la señal emitida por dichos medios de control de fase (4106) con la señal multiplicada por dichos primeros medios de multiplicación (4010C).
29. Dispositivo para la recepción de ondas de radio, según la reivindicación 24, en el que dichos medios (4302) de control de fase están adaptados para cambiar la fase de la señal de entrada en 90 grados.
30. Dispositivo para la recepción de ondas de radio, según la reivindicación 27, en el que dichos primeros medios de multiplicación (4010C) y segundos medios de multiplicación (4010D) comprenden un filtro de paso bajo (4102, 4105), y están adaptados para emitir una señal multiplicada con intermedio del filtro de paso bajo.
31. Reloj de ondas de radio, que comprende:
el dispositivo de recepción de ondas de radio (4917) de la reivindicación 24,
medios de generación de código de tiempo (70) que están adaptados para generar un código de tiempo estándar basado en una señal de onda de radio estándar incluida en la señal de modulación de amplitud, recibida por dichos medios (4917) de recepción de ondas de radio de dicho dispositivo (4061) de recepción de ondas de radio;
medios de control de tiempo (80) que están adaptados para controlar la hora actual; y
medios de corrección (10) que están adaptados para corregir la hora actual, tiempo controlado por dichos medios de control de tiempo (80), basándose en el código de tiempo estándar generado por dichos medios (70) de generación del código de tiempo.
ES03756655T 2002-10-16 2003-10-16 Dispositivo de recepcion de ondas de radio, reloj de ondas de radio y repetidor. Expired - Lifetime ES2261966T3 (es)

Applications Claiming Priority (11)

Application Number Priority Date Filing Date Title
JP2002301897A JP3876815B2 (ja) 2002-10-16 2002-10-16 電波受信装置、電波受信回路及び電波時計
JP2002-301897 2002-10-16
JP2002309733A JP4232433B2 (ja) 2002-10-24 2002-10-24 電波受信装置、電波時計及び中継器
JP2002-309733 2002-10-24
JP2002343534A JP4010231B2 (ja) 2002-11-27 2002-11-27 電波受信装置、電波時計及び中継器
JP2002-343534 2002-11-27
JP2003030868A JP4003652B2 (ja) 2003-02-07 2003-02-07 電波受信装置、電波時計及び中継器
JP2003-30868 2003-02-07
JP2003030857 2003-02-07
JP2003-30857 2003-02-07
PCT/JP2003/013257 WO2004036742A1 (en) 2002-10-16 2003-10-16 Radio wave reception device, radio wave clock, and repeater

Publications (1)

Publication Number Publication Date
ES2261966T3 true ES2261966T3 (es) 2006-11-16

Family

ID=32111096

Family Applications (1)

Application Number Title Priority Date Filing Date
ES03756655T Expired - Lifetime ES2261966T3 (es) 2002-10-16 2003-10-16 Dispositivo de recepcion de ondas de radio, reloj de ondas de radio y repetidor.

Country Status (8)

Country Link
US (6) US7215937B2 (es)
EP (1) EP1552606B1 (es)
CN (1) CN100488040C (es)
AT (1) ATE324703T1 (es)
AU (1) AU2003301465A1 (es)
DE (1) DE60304887T2 (es)
ES (1) ES2261966T3 (es)
WO (1) WO2004036742A1 (es)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003301465A1 (en) * 2002-10-16 2004-05-04 Casio Computer Co., Ltd Radio wave reception device, radio wave clock, and repeater
DE10334990B4 (de) 2003-07-31 2016-03-17 Atmel Corp. Funkuhr
US7333467B2 (en) 2003-12-08 2008-02-19 Atmel Germany Gmbh Receiver circuit and method using selectively variable amplification for receiving time signals from different transmitters
DE10357201A1 (de) * 2003-12-08 2005-07-07 Atmel Germany Gmbh Funkuhr
JP3903986B2 (ja) * 2003-12-26 2007-04-11 カシオ計算機株式会社 時刻情報送受信装置、及び、時刻情報送受信用回路
DE102004004416A1 (de) * 2004-01-29 2005-08-18 Atmel Germany Gmbh Verfahren zur Ermittlung der Signalgüte eines gesendeten Zeitzeichensignals
DE102004004375B4 (de) 2004-01-29 2019-08-08 Atmel Corp. Verfahren zur Gewinnung von Zeitinformationen und Funkuhr
DE102004004411B4 (de) * 2004-01-29 2015-08-20 Atmel Corp. Funkuhr und Verfahren zur Gewinnung von Zeitinformationen
US7774516B2 (en) * 2006-11-08 2010-08-10 Aten International Co., Ltd. Communicating system and method thereof
JP4618279B2 (ja) * 2007-08-16 2011-01-26 ソニー株式会社 リモートコントロールシステム、受信装置および電子機器
JP4525731B2 (ja) 2007-10-29 2010-08-18 カシオ計算機株式会社 受信回路および時計
KR100943765B1 (ko) * 2007-12-10 2010-02-23 한국전자통신연구원 이동국의 자동 수신 이득 제어 방법 및 장치
US8000671B2 (en) 2008-04-01 2011-08-16 Seiko Epson Corporation Dual threshold demodulation in an amplitude modulation radio receiver
JP5067294B2 (ja) * 2008-07-17 2012-11-07 パナソニック株式会社 電波受信装置
US9928379B1 (en) 2008-09-08 2018-03-27 Steven Miles Hoffer Methods using mediation software for rapid health care support over a secured wireless network; methods of composition; and computer program products therefor
DE102009006550A1 (de) 2009-01-28 2010-07-29 Eckart Gmbh PVD-Metalleffektpigment mit Gradient an nanoskaligen Metallteilchen, Verfahren zu deren Herstellung und Verwendung derselben
US8634766B2 (en) 2010-02-16 2014-01-21 Andrew Llc Gain measurement and monitoring for wireless communication systems
WO2015138635A1 (en) * 2014-03-11 2015-09-17 Terahertz Device Corporation Front-side emitting mid-infrared light emitting diode fabrication
FR3029172B1 (fr) * 2014-11-27 2018-05-25 Safran Helicopter Engines Groupe propulseur a moyens d'accouplement selectif
CN104766378A (zh) * 2015-02-11 2015-07-08 四川蜀路通机电设备安装有限公司 一种自增益控制的二阶滤波etc传感系统
CN104766380A (zh) * 2015-02-11 2015-07-08 四川蜀路通机电设备安装有限公司 一种etc传感系统
CN104766381A (zh) * 2015-02-11 2015-07-08 四川蜀路通机电设备安装有限公司 基于二阶滤波电路的etc传感系统
WO2018119159A1 (en) * 2016-12-23 2018-06-28 Refocus Group, Inc. Scleral prothesis having serrated or other surface(s) for retention in scleral tissue for treatng presbyopia
DE102018200763A1 (de) * 2018-01-18 2019-07-18 Robert Bosch Gmbh Vorrichtung und Verfahren zum Verarbeiten eines Eingabesignals und Radarvorrichtung

Family Cites Families (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6392A (en) * 1849-04-24 Plawing-machikte
JPS5513625B2 (es) 1975-02-05 1980-04-10
JPS5357954A (en) * 1976-11-05 1978-05-25 Matsushita Electric Ind Co Ltd Phase synchronism unit
US4334185A (en) * 1980-12-18 1982-06-08 Motorola, Inc. Circuit for automatic gain control with constant response time
JPS57147336A (en) 1981-03-05 1982-09-11 Mitsubishi Electric Corp Stabilizing device for high frequency electric power
JPH07105920B2 (ja) 1984-04-09 1995-11-13 日本放送協会 妨害波除去受信装置
US4811424A (en) * 1987-04-24 1989-03-07 Bell Communications Research, Inc. Rapid phase correcting carrier recovery circuit
JPH0251489U (es) 1988-10-06 1990-04-11
US5263196A (en) * 1990-11-19 1993-11-16 Motorola, Inc. Method and apparatus for compensation of imbalance in zero-if downconverters
US5150075A (en) 1991-06-03 1992-09-22 Motorola, Inc. Power amplifier ramp up method and apparatus
US5548594A (en) * 1993-12-28 1996-08-20 Nec Corporation Compact AGC circuit with stable characteristics
US5465406A (en) * 1994-09-06 1995-11-07 Ford Motor Company Automatic gain control overshoot limiter for AM receiver
JP3085511B2 (ja) 1994-11-24 2000-09-11 株式会社アドバンテスト 基準周波数発生装置
JP3356244B2 (ja) * 1995-06-26 2002-12-16 ローム株式会社 テレビジョン信号受信装置
JPH0946614A (ja) * 1995-07-27 1997-02-14 Nec Corp 自動利得制御回路およびその回路を用いた受信用フロン トエンド装置
JP3286885B2 (ja) 1995-11-07 2002-05-27 三菱電機株式会社 タイミング再生手段及びダイバーシティ通信装置
JPH09275361A (ja) * 1996-04-08 1997-10-21 Oki Electric Ind Co Ltd 受信機及び送受信機
JPH09321559A (ja) * 1996-05-24 1997-12-12 Oki Electric Ind Co Ltd 自動利得制御回路
GB2319918B (en) 1996-12-02 2001-04-04 Nokia Mobile Phones Ltd Amplifier system
JPH11177358A (ja) 1997-12-11 1999-07-02 Matsushita Electric Ind Co Ltd Agc回路
JPH11187463A (ja) * 1997-12-24 1999-07-09 Sony Corp 移動体無線受信機
JPH11220346A (ja) * 1998-02-02 1999-08-10 Fujitsu Ltd 自動利得制御回路
DE19814806A1 (de) 1998-04-02 1999-10-07 Philips Patentverwaltung Schaltungsanordnung zur Demodulation eines Zwischenfrequenz-Videosignals
US6330290B1 (en) * 1998-09-25 2001-12-11 Lucent Technologies, Inc. Digital I/Q imbalance compensation
JP3730419B2 (ja) * 1998-09-30 2006-01-05 シャープ株式会社 映像信号処理装置
FI112741B (fi) * 1998-11-26 2003-12-31 Nokia Corp Menetelmä ja järjestely RF-signaalien lähettämiseksi ja vastaanottamiseksi tiedonsiirtojärjestelmien erilaisissa radiorajapinnoissa
JP3534233B2 (ja) * 1999-01-08 2004-06-07 松下電器産業株式会社 自動利得制御方法及びその装置、自動利得制御機能を持った無線通信装置
JP3413132B2 (ja) * 1999-02-22 2003-06-03 株式会社東芝 自動利得制御装置
JP2000269759A (ja) * 1999-03-18 2000-09-29 Matsushita Electric Ind Co Ltd 自動利得制御回路およびその回路を備えた受信装置、受信装置における自動利得制御方法、並びに、記録媒体
US6151368A (en) * 1999-03-22 2000-11-21 Sicom, Inc. Phase-noise compensated digital communication receiver and method therefor
US6122331A (en) * 1999-06-14 2000-09-19 Atmel Corporation Digital automatic gain control
DE69925259T2 (de) * 1999-06-30 2006-02-23 Siemens Ag Empfänger mit rückkopplungsschaltung für die verstärkungregelung
KR100338755B1 (ko) * 1999-07-12 2002-05-30 윤종용 디지털 신호 수신장치 및 그 방법
US6545532B1 (en) * 1999-09-08 2003-04-08 Atmel Corporation Timing recovery circuit in a QAM demodulator
JP3710658B2 (ja) 1999-09-29 2005-10-26 株式会社東芝 自動利得制御回路および受信機
JP3286283B2 (ja) 1999-10-13 2002-05-27 株式会社ハドソン 電波時計
JP2001244765A (ja) 2000-02-28 2001-09-07 Mitsubishi Electric Corp 自動利得制御方法および自動利得制御用プロセッサならびに復調装置
JP2001251152A (ja) 2000-03-03 2001-09-14 Matsushita Electric Ind Co Ltd 自動利得制御装置及び方法、並びに自動利得制御機能を備えた無線通信装置
JP2001284996A (ja) * 2000-03-31 2001-10-12 Matsushita Electric Ind Co Ltd ゲイン制御装置
EP1168114A3 (en) * 2000-06-13 2004-07-28 Max Co., Ltd. Time recorder
US6965655B1 (en) * 2000-06-20 2005-11-15 Texas Instruments Incorporated Apparatus for and method of optimizing the performance of a radio frequency receiver in the presence of interference
JP2002026750A (ja) * 2000-07-07 2002-01-25 Pioneer Electronic Corp 受信機
JP2002218338A (ja) 2001-01-16 2002-08-02 Sony Corp 受信装置及び方法、記録媒体、並びにプログラム
JP4170596B2 (ja) 2001-01-22 2008-10-22 富士通株式会社 制御装置および無線装置
JP3850673B2 (ja) * 2001-03-19 2006-11-29 シャープ株式会社 自動利得制御方法、および、自動利得制御回路
JP2002290178A (ja) 2001-03-23 2002-10-04 Sharp Corp 高周波受信装置
US6901123B2 (en) * 2001-04-02 2005-05-31 Harris Corporation Multi-panel phased array antenna, employing combined baseband decision driven carrier demodulation
EP1253488B1 (fr) * 2001-04-27 2007-04-11 CSEM Centre Suisse d'Electronique et de Microtechnique S.A. - Recherche et Développement Garde-temps avec mise à l'heure automatique et procédé de mise à l'heure d'un tel garde-temps
JP4252900B2 (ja) * 2001-09-10 2009-04-08 シチズンホールディングス株式会社 電波修正時計
KR100459549B1 (ko) 2001-10-13 2004-12-03 삼성전자주식회사 이동 통신 시스템에서 다중 표준 규격들을 지원하는 직접변환 수신기
AU2003301465A1 (en) 2002-10-16 2004-05-04 Casio Computer Co., Ltd Radio wave reception device, radio wave clock, and repeater
DE10302647A1 (de) 2003-01-23 2004-08-19 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Vorrichtung und Verfahren zum Abwärtsmischen eines Eingangssignals in ein Ausgangssignal
KR100630343B1 (ko) 2004-07-14 2006-09-29 삼성전자주식회사 아날로그 위상 보간 기술을 이용한 클록 데이터 복원 회로및 그 동작 방법

Also Published As

Publication number Publication date
US7809341B2 (en) 2010-10-05
US7650128B2 (en) 2010-01-19
DE60304887D1 (de) 2006-06-01
EP1552606B1 (en) 2006-04-26
US7835714B2 (en) 2010-11-16
US20040198300A1 (en) 2004-10-07
CN1726639A (zh) 2006-01-25
US20070037537A1 (en) 2007-02-15
DE60304887T2 (de) 2006-08-31
US7587188B2 (en) 2009-09-08
WO2004036742A1 (en) 2004-04-29
EP1552606A1 (en) 2005-07-13
US20070032212A1 (en) 2007-02-08
US7613441B2 (en) 2009-11-03
US20070032214A1 (en) 2007-02-08
AU2003301465A1 (en) 2004-05-04
US7215937B2 (en) 2007-05-08
US20090298456A1 (en) 2009-12-03
US20090203311A1 (en) 2009-08-13
ATE324703T1 (de) 2006-05-15
CN100488040C (zh) 2009-05-13

Similar Documents

Publication Publication Date Title
ES2261966T3 (es) Dispositivo de recepcion de ondas de radio, reloj de ondas de radio y repetidor.
WO2004021558A3 (en) Method of modulation gain calibration and system thereof
TW200300307A (en) Variable frequency switching amplifier and method therefor
US20060234661A1 (en) Semiconductor integrated circuit for communication and portable communication terminal
KR102077620B1 (ko) 저 위상잡음 초광대역 주파수 합성기 및 주파수 합성방법
KR100833779B1 (ko) 수신 회로
KR101028391B1 (ko) 전력증폭장치
JP4107258B2 (ja) 電波受信装置、電波時計及び中継器
JP4010231B2 (ja) 電波受信装置、電波時計及び中継器
JPH05315980A (ja) 無線受信機
JP2000295119A (ja) 無線送信機
JP3228247B2 (ja) Fet増幅器及びそのスプリアス最適化方法
JP4775740B2 (ja) 受信回路
JPH11176598A (ja) 高周波加速空胴の制御装置
KR100285720B1 (ko) 하나의프로세서를이용하여두개의위상동기루프칩에위상동기고정데이터를입력하는회로
SU680186A1 (ru) Ретрансл тор частотномодулированных колебаний
KR940011015B1 (ko) 3대역용 레이다 검출기
KR100841401B1 (ko) Am,fm,fm 스테레오 통합 변조 장치 및 방법
JPH1065471A (ja) Agc方式
JP2564615B2 (ja) Fm受信機の雑音除去装置
JP3428283B2 (ja) 低周波増幅器
JPH1197938A (ja) Ssb変調装置
JP2000022594A (ja) 周波数ホッピング送信機とその周波数切替方法
JPH11284524A (ja) 無線機
JPH0998101A (ja) ダブルコンバージョンタイプの高周波回路