EA200100046A1 - Устройство (варианты) и буферный каскад для обеспечения промежуточного преобразования и развязки источника сигнала от внешней нагрузки - Google Patents
Устройство (варианты) и буферный каскад для обеспечения промежуточного преобразования и развязки источника сигнала от внешней нагрузкиInfo
- Publication number
- EA200100046A1 EA200100046A1 EA200100046A EA200100046A EA200100046A1 EA 200100046 A1 EA200100046 A1 EA 200100046A1 EA 200100046 A EA200100046 A EA 200100046A EA 200100046 A EA200100046 A EA 200100046A EA 200100046 A1 EA200100046 A1 EA 200100046A1
- Authority
- EA
- Eurasian Patent Office
- Prior art keywords
- output
- signal
- external load
- source
- input
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3069—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor the emitters of complementary power transistors being connected to the output
- H03F3/3076—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor the emitters of complementary power transistors being connected to the output with symmetrical driving of the end stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3069—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor the emitters of complementary power transistors being connected to the output
- H03F3/3071—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor the emitters of complementary power transistors being connected to the output with asymmetrical driving of the end stage
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Logic Circuits (AREA)
Abstract
Настоящее изобретение направлено на решение задачи создания буферного каскада для промежуточного преобразования и развязки источника сигнала от внешней нагрузки. Каскад содержит входной вывод для подачи на него входного сигнала от указанного источника сигнала и выходной вывод, предназначенный для формирования на нем выходного сигнала, предназначенного для подачи на указанную внешнюю нагрузку, соответствующего указанному входному сигналу. Каскад содержит входную секцию (102), включающую, по крайней мере, два управляющих транзистора (Q3 и Q4), каждый из которых предназначен для работы с заранее заданным током смещения; выходную секцию (106), включающую, по крайней мере, два выходных транзистора (Q1 и Q2), каждый из которых предназначен для работы с заранее заданным током покоя; источник напряжения, подключенный к входной и выходной секциям и выполненный и настроенный таким образом, чтобы устанавливать токи покоя, протекающие через выходные транзисторы (Q1 и Q2), в основном не зависящими от токов смещения, протекающих через управляющие транзисторы (Q3 и Q4).Международная заявка была опубликована вместе с отчетом о международном поиске.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/293,033 US6160451A (en) | 1999-04-16 | 1999-04-16 | Operational amplifier output stage |
PCT/US2000/009992 WO2000064043A1 (en) | 1999-04-16 | 2000-04-14 | Improved operational amplifier output stage |
Publications (2)
Publication Number | Publication Date |
---|---|
EA200100046A1 true EA200100046A1 (ru) | 2002-02-28 |
EA003440B1 EA003440B1 (ru) | 2003-04-24 |
Family
ID=23127346
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EA200100046A EA003440B1 (ru) | 1999-04-16 | 2000-04-14 | Устройство (варианты) и буферный каскад для обеспечения промежуточного преобразования и развязки источника сигнала от внешней нагрузки |
Country Status (9)
Country | Link |
---|---|
US (1) | US6160451A (ru) |
EP (1) | EP1088391B1 (ru) |
JP (1) | JP4718016B2 (ru) |
CN (1) | CN1229912C (ru) |
DE (1) | DE60042386D1 (ru) |
EA (1) | EA003440B1 (ru) |
ES (1) | ES2329869T3 (ru) |
HK (1) | HK1038992A1 (ru) |
WO (1) | WO2000064043A1 (ru) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6586998B2 (en) * | 2001-03-02 | 2003-07-01 | Micrel, Incorporated | Output stage and method of enhancing output gain |
GB0203605D0 (en) * | 2002-02-15 | 2002-04-03 | Wood John | Hierarchical clocking system |
FR2851859B1 (fr) * | 2003-02-27 | 2006-03-03 | St Microelectronics Sa | Circuit d'interface |
US7224227B1 (en) * | 2005-01-12 | 2007-05-29 | National Semiconductor Corporation | Apparatus and method for correction of error caused by reverse saturation current mismatch |
JP5042500B2 (ja) * | 2006-01-18 | 2012-10-03 | 新日本無線株式会社 | 演算増幅器 |
DE102009055891A1 (de) * | 2009-11-26 | 2011-06-09 | Siemens Aktiengesellschaft | Breitbandiger, hochlinearer LED-Verstärker mit hoher Ausgangsleistung in kompakter Bauform |
US20120007660A1 (en) * | 2010-07-08 | 2012-01-12 | Derek Hummerston | Bias Current Generator |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4502020A (en) * | 1983-10-26 | 1985-02-26 | Comlinear Corporation | Settling time reduction in wide-band direct-coupled transistor amplifiers |
JPS6182510A (ja) * | 1984-09-29 | 1986-04-26 | Toshiba Corp | 電圧源回路 |
JPS62100007A (ja) * | 1985-10-25 | 1987-05-09 | Masaki Fujimaki | Fet相補償回路におけるバイアス回路 |
JPS63172509A (ja) * | 1987-01-09 | 1988-07-16 | Matsushita Electric Ind Co Ltd | バツフア回路 |
US4945259A (en) * | 1988-11-10 | 1990-07-31 | Burr-Brown Corporation | Bias voltage generator and method |
US5003269A (en) * | 1989-05-12 | 1991-03-26 | Burr-Brown Corporation | Unity gain amplifier with high slew rate and high bandwidth |
JPH04314206A (ja) * | 1991-04-12 | 1992-11-05 | Sony Corp | ドライブ回路 |
JPH06204759A (ja) * | 1993-01-08 | 1994-07-22 | Toyota Motor Corp | プッシュプル回路 |
US5323122A (en) * | 1993-11-02 | 1994-06-21 | Analog Devices, Inc. | Rapid slewing unity gain buffer amplifier with boosted parasitic capacitance charging |
US5418495A (en) * | 1994-05-18 | 1995-05-23 | Elantec | Input stage improvement for current feedback amplifiers |
US5614866A (en) * | 1994-10-25 | 1997-03-25 | Elantec, Inc. | Ultra high gain amplifier |
-
1999
- 1999-04-16 US US09/293,033 patent/US6160451A/en not_active Expired - Lifetime
-
2000
- 2000-04-14 WO PCT/US2000/009992 patent/WO2000064043A1/en active Application Filing
- 2000-04-14 DE DE60042386T patent/DE60042386D1/de not_active Expired - Lifetime
- 2000-04-14 JP JP2000613068A patent/JP4718016B2/ja not_active Expired - Fee Related
- 2000-04-14 ES ES00928172T patent/ES2329869T3/es not_active Expired - Lifetime
- 2000-04-14 EA EA200100046A patent/EA003440B1/ru not_active IP Right Cessation
- 2000-04-14 EP EP00928172A patent/EP1088391B1/en not_active Expired - Lifetime
- 2000-04-14 CN CN00800597.4A patent/CN1229912C/zh not_active Expired - Lifetime
-
2001
- 2001-12-20 HK HK01108947A patent/HK1038992A1/xx unknown
Also Published As
Publication number | Publication date |
---|---|
CN1229912C (zh) | 2005-11-30 |
US6160451A (en) | 2000-12-12 |
JP2002542700A (ja) | 2002-12-10 |
ES2329869T3 (es) | 2009-12-02 |
CN1300465A (zh) | 2001-06-20 |
JP4718016B2 (ja) | 2011-07-06 |
WO2000064043A8 (en) | 2001-06-21 |
EP1088391A1 (en) | 2001-04-04 |
EP1088391B1 (en) | 2009-06-17 |
EP1088391A4 (en) | 2004-11-24 |
WO2000064043A1 (en) | 2000-10-26 |
DE60042386D1 (de) | 2009-07-30 |
EA003440B1 (ru) | 2003-04-24 |
HK1038992A1 (en) | 2002-04-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7116170B2 (en) | Differential amplifier and calculation amplifier | |
KR980004941A (ko) | 출력 전위 공급 회로 | |
KR970013707A (ko) | 레벨 시프트 반도체 장치 | |
KR970002838A (ko) | 레벨 시프터 회로 | |
ATE192611T1 (de) | Faltungsverstärker für den aufbau eines a/d- umsetzers | |
EA200100046A1 (ru) | Устройство (варианты) и буферный каскад для обеспечения промежуточного преобразования и развязки источника сигнала от внешней нагрузки | |
KR940012849A (ko) | 온-칩 전압강하 변환기를 갖는 집적회로용 스트레스 모드 회로 | |
US5218364A (en) | D/a converter with variable biasing resistor | |
US7259626B2 (en) | Apparatus and method for biasing cascode devices in a differential pair using the input, output, or other nodes in the circuit | |
JP2001185964A (ja) | カレントミラー回路および演算増幅器 | |
KR970078002A (ko) | 전류 스파이크 억제 회로를 갖는 차분 신호 발생 회로 | |
KR960012859A (ko) | 푸시풀 브리지 증폭기를 포함하는 전압 신호 선로 구동기 | |
KR950007272A (ko) | 차동 증폭기 | |
KR100290186B1 (ko) | 반도체 집적 회로 | |
KR940017238A (ko) | 디지탈/아날로그 변환기 회로 | |
JP2002094378A (ja) | D/aコンバータ | |
DE69721940T2 (de) | Pegelverschiebungsschaltung | |
JPH09246885A (ja) | 入力回路及びオペアンプ回路並びに半導体集積回路装置 | |
US6549043B2 (en) | Sample and hold circuit with compression and expansion | |
DE60228545D1 (de) | Schnittstellenschaltung für ein differenzsignal | |
KR100741183B1 (ko) | 입력 버퍼 | |
KR900011132A (ko) | 전류미러(current mirror) | |
US20050184804A1 (en) | Differential amplifier and semiconductor device | |
KR20200077383A (ko) | 비교기 회로, adc 회로, 반도체 장치 및 모바일 디바이스 | |
JP4360267B2 (ja) | 増幅回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Lapse of a eurasian patent due to non-payment of renewal fees within the time limit in the following designated state(s) |
Designated state(s): AM AZ BY KZ KG MD TJ TM RU |