KR970002838A - 레벨 시프터 회로 - Google Patents

레벨 시프터 회로 Download PDF

Info

Publication number
KR970002838A
KR970002838A KR1019960019768A KR19960019768A KR970002838A KR 970002838 A KR970002838 A KR 970002838A KR 1019960019768 A KR1019960019768 A KR 1019960019768A KR 19960019768 A KR19960019768 A KR 19960019768A KR 970002838 A KR970002838 A KR 970002838A
Authority
KR
South Korea
Prior art keywords
voltage source
low
potential side
shift unit
output
Prior art date
Application number
KR1019960019768A
Other languages
English (en)
Other versions
KR100231091B1 (ko
Inventor
다케시 나카시로
이사오 아베
다케시 스야마
준이치 마치다
Original Assignee
사또오 후미오
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 사또오 후미오, 가부시기가이샤 도시바 filed Critical 사또오 후미오
Publication of KR970002838A publication Critical patent/KR970002838A/ko
Application granted granted Critical
Publication of KR100231091B1 publication Critical patent/KR100231091B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356113Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)

Abstract

고전위측과 저전위측 양쪽의 전위 변환을 가능하게 하는 레벨 시프터 회로를 제공한다.
제1고전압원과 제1저전압원과의 사이에 접속되어 입력 신호의 고전위측의 전압을 증폭하는 고전위측 레벨시프트부와, 상기 제1고전압원보다도 낮은 고전위의 제2고전압원과 상기 제1저전압원보다도 낮은 저전위의 제2저전압원과의 사이에 접속되어 상기 입력 신호의 저전위측의 전압을 증폭하는 저전위측 레벨 시프트부와, 상기 제1고전압원과 출력 노드와의 사이에 접속되어 상기 고전위측 레벨 시프트부의 출력에 의해 온/오프 동작하는 고전위 제어용 트랜지스터와, 상기 출력 노드와 상기 제2저전압원과의 사이에 접속되어 상기 저전위측 레벨시프트부의 출력보다 상기 고전위 제어용 트랜지스터에 대하여 상보적으로 온/오프 동작하는 저전위 제어용 트랜지스터를 구비하였다.

Description

레벨 시프터 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 제1실시예의 동작을 도시하는 타이밍 차트, 제3도는 본 발명의 제2실시예에 관한 레벨 시프터 회로의 회로도.

Claims (3)

  1. 제1고전압원과 제1저전압과의 사이에 접속되어 입력 신호의 고전위측의 전압을 증폭하는 고전위측 레벨 시프터부(10)와, 상기 제1전압원보다도 낮은 고전위의 제2고전압원과 상기 제1저전압원보다도 낮은 저전위의 제2저전압원과의 사이에 접속되어 상기 입력 신호의 저전위측의 전압을 증폭하는 저전위측 레벨 시프터부(20)와, 상기 고전위측 레벨 시프트부 및 상기 저전위측 레벨 시프트부의 출력에 기초하여 상기 제1고전압원 또는 상기 제2저전압원의 전위 레벨을 출력하는 출력부를 구비한 것을 특징으로 하는 레벨 시프터 회로.
  2. 제1항에 있어서, 상기 고전위측 레벨 시프트부의 출력측과 상기 출력부를 구성하는 고전위 제어용 트랜지스터의 제어 전극과의 사이에 상기 제1고전압원과 상기 제2고전압원의 사이에서 동작하는 제1인버터 회로(50)를 접속하고, 상기 저전위측 레벨 시프트부의 출력측과 상기 출력부를 구성하는 저전위 제어용 트랜지스터의 제어 전극과의 사이에, 상기 제1저전압원과 상기 제2저전압원의 사이에서 동작하는 제2인버터 회로(60)를 접속한 것을 특징으로 하는 레벨 시프터 회로.
  3. 제1항에 있어서, 상기 고전위측 레벨 시프트부와 전기 저전위측 레벨 시프트부와의 출력간에 결합용 콘덴서(71)를 접속한 것을 특징으로 하는 레벨 시프터 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960019768A 1995-06-05 1996-06-04 레벨 시프터 회로 KR100231091B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-137781 1995-06-05
JP7137781A JPH08330939A (ja) 1995-06-05 1995-06-05 レベルシフタ回路

Publications (2)

Publication Number Publication Date
KR970002838A true KR970002838A (ko) 1997-01-28
KR100231091B1 KR100231091B1 (ko) 1999-11-15

Family

ID=15206701

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960019768A KR100231091B1 (ko) 1995-06-05 1996-06-04 레벨 시프터 회로

Country Status (3)

Country Link
US (1) US5723986A (ko)
JP (1) JPH08330939A (ko)
KR (1) KR100231091B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190052943A (ko) 2017-11-09 2019-05-17 중산하이픽스 주식회사 거푸집패널 및 이를 이용한 거푸집 어셈블리

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW305958B (ko) * 1995-05-26 1997-05-21 Matsushita Electric Ind Co Ltd
JP3359844B2 (ja) * 1996-07-22 2002-12-24 シャープ株式会社 マトリクス型画像表示装置
US5864243A (en) * 1996-09-18 1999-01-26 Vlsi Technology, Inc. Buffer and method for transferring data therein
US5933043A (en) * 1996-10-22 1999-08-03 Kabushiki Kaisha Toshiba High speed level shift circuit
KR100396161B1 (ko) * 1997-11-01 2003-11-17 엘지.필립스 엘시디 주식회사 레벨쉬프터장치
JP3731322B2 (ja) * 1997-11-04 2006-01-05 ソニー株式会社 レベルシフト回路
US6084430A (en) * 1997-12-31 2000-07-04 Intel Corporation Input buffer for a mixed voltage environment
US6140993A (en) * 1998-06-16 2000-10-31 Atmel Corporation Circuit for transferring high voltage video signal without signal loss
KR100287888B1 (ko) * 1999-01-12 2001-04-16 김영환 레벨 시프터 회로
KR100287186B1 (ko) * 1999-03-29 2001-04-16 윤종용 반도체 메모리 장치의 상보형 차동 입력 버퍼
KR100308792B1 (ko) * 1999-09-28 2001-11-02 윤종용 레벨시프터를 가지는 반도체 장치의 데이터 출력회로 및 데이터 출력방법
US6331797B1 (en) 1999-11-23 2001-12-18 Philips Electronics North America Corporation Voltage translator circuit
US6329834B1 (en) * 1999-12-30 2001-12-11 Texas Instruments Incorporated Reduction of switching noise in integrated circuits
TW556145B (en) * 2000-01-11 2003-10-01 Toshiba Corp Flat display apparatus having scan-line driving circuit and its driving method
DE60117102T2 (de) * 2000-03-27 2006-08-10 Kabushiki Kaisha Toshiba, Kawasaki Pegelumsetzer
JP3717781B2 (ja) * 2000-10-30 2005-11-16 株式会社ルネサステクノロジ レベル変換回路および半導体集積回路
JP3696157B2 (ja) 2001-12-19 2005-09-14 株式会社東芝 レベルシフト回路
JP3657243B2 (ja) * 2002-06-28 2005-06-08 Necエレクトロニクス株式会社 レベルシフタ、半導体集積回路及び情報処理システム
US7006389B2 (en) * 2003-12-12 2006-02-28 Micron Technology, Inc. Voltage translator for multiple voltage operations
DE10338688B4 (de) * 2003-08-22 2006-03-30 Infineon Technologies Ag Spannungspegelwandleranordnung
JP3914933B2 (ja) * 2004-03-24 2007-05-16 エルピーダメモリ株式会社 レベル変換回路
JP2005321457A (ja) * 2004-05-06 2005-11-17 Seiko Epson Corp 走査線駆動回路、表示装置及び電子機器
US7151391B2 (en) * 2004-05-24 2006-12-19 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit for level-shifting voltage levels
JP4340195B2 (ja) * 2004-06-10 2009-10-07 Okiセミコンダクタ株式会社 信号発生回路および信号発生回路付きレベルシフタ
JP2006054886A (ja) * 2004-08-09 2006-02-23 Samsung Electronics Co Ltd ロー漏洩電流を持つレベルシフタ
KR100587689B1 (ko) * 2004-08-09 2006-06-08 삼성전자주식회사 반도체 장치에 적합한 레벨 시프트 회로
TWI297563B (en) * 2005-01-21 2008-06-01 Au Optronics Corp Level shifter
US7400171B1 (en) * 2005-05-03 2008-07-15 Lattice Semiconductor Corporation Electronic switch having extended voltage range
US7382168B2 (en) * 2005-08-30 2008-06-03 Agere Systems Inc. Buffer circuit with multiple voltage range
US20070052468A1 (en) * 2005-09-02 2007-03-08 Etron Technology, Inc. Shift down level shifter
US7312636B2 (en) * 2006-02-06 2007-12-25 Mosaid Technologies Incorporated Voltage level shifter circuit
JP4823024B2 (ja) * 2006-11-09 2011-11-24 株式会社東芝 レベル変換回路
US7696804B2 (en) * 2007-03-31 2010-04-13 Sandisk 3D Llc Method for incorporating transistor snap-back protection in a level shifter circuit
US7696805B2 (en) * 2007-03-31 2010-04-13 Sandisk 3D Llc Level shifter circuit incorporating transistor snap-back protection
JP5143599B2 (ja) * 2008-03-13 2013-02-13 オンセミコンダクター・トレーディング・リミテッド 液晶駆動装置
KR20100000140A (ko) 2008-06-24 2010-01-06 삼성전자주식회사 레벨 쉬프팅 회로, 구동 전압 발생 회로 및 액정 표시장치
KR102115450B1 (ko) * 2013-12-12 2020-05-27 에스케이하이닉스 주식회사 반도체 장치
US20160105179A1 (en) * 2014-10-13 2016-04-14 Globalfoundries Inc. Level shifting an i/o signal into multiple voltage domains
US9473141B2 (en) 2014-10-13 2016-10-18 Globalfoundries Inc. Receiving an I/O signal in multiple voltage domains
US20160191059A1 (en) * 2014-12-29 2016-06-30 Sandisk Technologies Inc. Cross-coupled level shifter with transition tracking circuits
CN110932705A (zh) * 2019-12-18 2020-03-27 成都飞机工业(集团)有限责任公司 一种电源轨切换电路
US12095371B1 (en) * 2020-09-18 2024-09-17 Empower Semiconductor, Inc. Power converter having level shifter with DC signal path

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4504747A (en) * 1983-11-10 1985-03-12 Motorola, Inc. Input buffer circuit for receiving multiple level input voltages
US4833350A (en) * 1988-04-29 1989-05-23 Tektronix, Inc. Bipolar-CMOS digital interface circuit
JP3050255B2 (ja) * 1992-10-14 2000-06-12 富士通株式会社 Ecl−cmosレベル変換回路
US5329185A (en) * 1993-03-19 1994-07-12 Gte Laboratories Incorporated CMOS logic circuitry providing improved operating speed
KR970001345B1 (ko) * 1993-07-28 1997-02-05 삼성전자 주식회사 레벨 쉬프터
US5426381A (en) * 1994-05-23 1995-06-20 Motorola Inc. Latching ECL to CMOS input buffer circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190052943A (ko) 2017-11-09 2019-05-17 중산하이픽스 주식회사 거푸집패널 및 이를 이용한 거푸집 어셈블리

Also Published As

Publication number Publication date
KR100231091B1 (ko) 1999-11-15
JPH08330939A (ja) 1996-12-13
US5723986A (en) 1998-03-03

Similar Documents

Publication Publication Date Title
KR970002838A (ko) 레벨 시프터 회로
KR960035419A (ko) 시프트 레지스터
KR970063901A (ko) 연산증폭회로
KR940006345A (ko) 부스트 전압 발생 회로
KR20040068212A (ko) 레벨 시프팅 회로 및 하프 브리지 구동기 구동 방법
KR910002139A (ko) Fet 비교기 회로
KR970031341A (ko) 클록신호에 의하여 제어되는 레벨변환회로(level conversion circuit controlled by colck signal)
KR920017116A (ko) 전류 감지 증폭회로
KR920015364A (ko) 출력 버퍼회로
KR920005439A (ko) 정전압 발생회로
KR920019064A (ko) 전압증폭회로
KR960039679A (ko) 구동기 회로, 수신기 회로 및 신호 송신 회로
KR910007277A (ko) 레벨변환회로
KR900019315A (ko) 전압 레벨 전환 회로
KR940010532A (ko) 인터페이스회로
KR890011195A (ko) 증폭회로
KR970076821A (ko) 래치회로
KR960003070A (ko) 저 전원 전압의 출력 구동기
KR940012830A (ko) 소신호 레벨 쉬프트 회로
KR880010425A (ko) 셈플홀드회로
KR840002174A (ko) 스위치 회로
KR910017743A (ko) 레벨변환회로
KR100289399B1 (ko) 내부전압보상회로
KR840000110A (ko) 전력 증폭기
KR850004691A (ko) 시프터 레지스터

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030801

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee