DE69622138T2 - Mit einer Spaltenadressierungsschaltung ausgestattete Halbleiterspeicherschaltung mit Schieberegister - Google Patents
Mit einer Spaltenadressierungsschaltung ausgestattete Halbleiterspeicherschaltung mit SchieberegisterInfo
- Publication number
- DE69622138T2 DE69622138T2 DE69622138T DE69622138T DE69622138T2 DE 69622138 T2 DE69622138 T2 DE 69622138T2 DE 69622138 T DE69622138 T DE 69622138T DE 69622138 T DE69622138 T DE 69622138T DE 69622138 T2 DE69622138 T2 DE 69622138T2
- Authority
- DE
- Germany
- Prior art keywords
- signal
- shift
- address
- circuit
- shift register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004065 semiconductor Substances 0.000 title claims description 6
- 230000001360 synchronised effect Effects 0.000 claims description 14
- 230000005540 biological transmission Effects 0.000 claims description 6
- 230000006870 function Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 19
- 230000000694 effects Effects 0.000 description 7
- 230000002457 bidirectional effect Effects 0.000 description 4
- 230000003247 decreasing effect Effects 0.000 description 2
- 238000012432 intermediate storage Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000003134 recirculating effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000012163 sequencing technique Methods 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/04—Arrangements for selecting an address in a digital store using a sequential addressing device, e.g. shift register, counter
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP7337279A JPH09180443A (ja) | 1995-12-25 | 1995-12-25 | 半導体メモリ回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE69622138D1 DE69622138D1 (de) | 2002-08-08 |
| DE69622138T2 true DE69622138T2 (de) | 2002-12-12 |
Family
ID=18307121
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE69622138T Expired - Lifetime DE69622138T2 (de) | 1995-12-25 | 1996-12-23 | Mit einer Spaltenadressierungsschaltung ausgestattete Halbleiterspeicherschaltung mit Schieberegister |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US5777946A (enExample) |
| EP (1) | EP0782143B1 (enExample) |
| JP (1) | JPH09180443A (enExample) |
| KR (1) | KR100228455B1 (enExample) |
| DE (1) | DE69622138T2 (enExample) |
| TW (1) | TW312766B (enExample) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4612139B2 (ja) * | 2000-02-08 | 2011-01-12 | 富士通セミコンダクター株式会社 | 入力回路及びその入力回路を利用する半導体装置 |
| KR100368132B1 (ko) | 2000-03-27 | 2003-01-15 | 한국과학기술원 | 메모리 어드레싱 방법 |
| JP2002366428A (ja) * | 2001-06-06 | 2002-12-20 | Mitsubishi Electric Corp | メモリコントローラ |
| US6980030B1 (en) * | 2003-06-26 | 2005-12-27 | Xilinx, Inc. | Embedded function units with decoding |
| KR20050082055A (ko) * | 2004-02-17 | 2005-08-22 | 삼성전자주식회사 | 메모리 제어 장치 및 방법 |
| US10346244B2 (en) * | 2017-08-10 | 2019-07-09 | Micron Technology, Inc. | Shared address counters for multiple modes of operation in a memory device |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4624006A (en) * | 1985-05-10 | 1986-11-18 | Linear Technology Corporation | Bidirectional shift register using parallel inverters with adjustable transconductance |
| DE3742514A1 (de) * | 1986-12-24 | 1988-07-07 | Mitsubishi Electric Corp | Variable verzoegerungsschaltung |
| US4985872A (en) * | 1989-06-23 | 1991-01-15 | Vlsi Technology, Inc. | Sequencing column select circuit for a random access memory |
| JP3080520B2 (ja) * | 1993-09-21 | 2000-08-28 | 富士通株式会社 | シンクロナスdram |
| JP3185568B2 (ja) * | 1994-11-22 | 2001-07-11 | 日本電気株式会社 | 半導体記憶装置 |
| US5598376A (en) * | 1994-12-23 | 1997-01-28 | Micron Technology, Inc. | Distributed write data drivers for burst access memories |
-
1995
- 1995-12-25 JP JP7337279A patent/JPH09180443A/ja active Pending
-
1996
- 1996-12-16 TW TW085115516A patent/TW312766B/zh not_active IP Right Cessation
- 1996-12-20 US US08/770,404 patent/US5777946A/en not_active Expired - Lifetime
- 1996-12-23 DE DE69622138T patent/DE69622138T2/de not_active Expired - Lifetime
- 1996-12-23 EP EP96120772A patent/EP0782143B1/en not_active Expired - Lifetime
- 1996-12-24 KR KR1019960071474A patent/KR100228455B1/ko not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JPH09180443A (ja) | 1997-07-11 |
| KR100228455B1 (ko) | 1999-11-01 |
| EP0782143B1 (en) | 2002-07-03 |
| KR970051298A (ko) | 1997-07-29 |
| TW312766B (enExample) | 1997-08-11 |
| DE69622138D1 (de) | 2002-08-08 |
| EP0782143A3 (en) | 1998-06-24 |
| EP0782143A2 (en) | 1997-07-02 |
| US5777946A (en) | 1998-07-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE69619505T2 (de) | Optimierschaltung und steuerung für eine synchrone speicheranordnung vorzugsweise mit programmierbarer latenzzeit | |
| DE10236696B4 (de) | Taktsynchrone Halbleiterspeichervorrichtung | |
| DE69322311T2 (de) | Halbleiterspeicheranordnung | |
| DE69322190T2 (de) | Direktzugriffspeicheranordnung mit einer Adressierungsabteilung und/oder einem Datenübertragungsweg, angewendet in einer Fliessbandarchitektur | |
| DE69123890T2 (de) | Synchronisierter Burstzugriffsspeicher und Wortleitungstreiber dafür | |
| DE69832455T2 (de) | Halbleiterspeicheranordnung | |
| DE19807298C2 (de) | Synchrone Halbleiterspeichereinrichtung | |
| DE102006054998B4 (de) | Latenzsteuerschaltung, Halbleiterspeicherbauelement und Verfahren zum Steuern der Latenz | |
| DE69127518T2 (de) | Digitalrechner, der eine Anlage für das aufeinanderfolgende Auffrischen einer erweiterbaren dynamischen RAM-Speicherschaltung hat | |
| DE3742514C2 (enExample) | ||
| DE60214992T2 (de) | Mehrbit-prefetch-ausgangsdatenweg | |
| DE10003465A1 (de) | Halbleiterspeichervorrichtung mit Mehrfachanschluß (Multiple-Port Semiconductor Memory Device) | |
| DE10043650A1 (de) | Takterzeugerschaltung und Halbleiterspeichervorrichtung | |
| DE69330819T2 (de) | Synchrone LSI-Speicheranordnung | |
| DE19960005A1 (de) | Speichermodulsystem und Halbleiterspeicherbauelement mit Dateneingabe- und/oder Datenausgabesteuerung | |
| DE3543911A1 (de) | Digitale verzoegerungseinheit | |
| DE19507562A1 (de) | Synchrone Halbleiterspeichervorrichtung mit einer Schreiblatenzsteuerfunktion | |
| DE69930586T2 (de) | Integrierte Halbleiterspeicherschaltung | |
| DE19653114C2 (de) | Synchron-Halbleiterspeichervorrichtung, bei der ein Burstzähler gemeinsam für ein Datenschreiben und für ein Datenlesen verwendet wird | |
| DE4125091C2 (enExample) | ||
| DE19954564B4 (de) | Steuerungsschaltung für die CAS-Verzögerung | |
| DE10210726B4 (de) | Latenz-Zeitschaltung für ein S-DRAM | |
| DE19649704B4 (de) | Synchrone Halbleiterspeichereinrichtung mit einer Ausgabesteuerschaltung mit reduzierter belegter Fläche | |
| DE4201785C2 (de) | Halbleiterspeichereinrichtung und Verfahren zur Initialisierung einer internen Schaltung einer Halbleiterspeichereinrichtung | |
| DE19840237A1 (de) | Taktsynchrone Halbleiterspeichervorrichtung, die die Ausgabe ungültiger Daten verhindern kann |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition |