DE4420377C2 - Verfahren zum Erzeugen von Quadratursignalen - Google Patents

Verfahren zum Erzeugen von Quadratursignalen

Info

Publication number
DE4420377C2
DE4420377C2 DE4420377A DE4420377A DE4420377C2 DE 4420377 C2 DE4420377 C2 DE 4420377C2 DE 4420377 A DE4420377 A DE 4420377A DE 4420377 A DE4420377 A DE 4420377A DE 4420377 C2 DE4420377 C2 DE 4420377C2
Authority
DE
Germany
Prior art keywords
signal
signals
frequency
phase
network
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE4420377A
Other languages
English (en)
Other versions
DE4420377A1 (de
Inventor
Markus K Da Silva
Andrew M Teetzel
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Agilent Technologies Inc
Original Assignee
Hewlett Packard Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Co filed Critical Hewlett Packard Co
Publication of DE4420377A1 publication Critical patent/DE4420377A1/de
Application granted granted Critical
Publication of DE4420377C2 publication Critical patent/DE4420377C2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C5/00Amplitude modulation and angle modulation produced simultaneously or at will by the same modulating signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C1/00Amplitude modulation
    • H03C1/52Modulators in which carrier or one sideband is wholly or partially suppressed
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/38Angle modulation by converting amplitude modulation to angle modulation
    • H03C3/40Angle modulation by converting amplitude modulation to angle modulation using two signal paths the outputs of which have a predetermined phase difference and at least one output being amplitude-modulated
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/16Networks for phase shifting
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/16Networks for phase shifting
    • H03H11/18Two-port phase shifters providing a predetermined phase shift, e.g. "all-pass" filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/16Networks for phase shifting
    • H03H11/22Networks for phase shifting providing two or more phase shifted output signals, e.g. n-phase output
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C1/00Amplitude modulation
    • H03C1/02Details
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C1/00Amplitude modulation
    • H03C1/52Modulators in which carrier or one sideband is wholly or partially suppressed
    • H03C1/60Modulators in which carrier or one sideband is wholly or partially suppressed with one sideband wholly or partially suppressed
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C2200/00Indexing scheme relating to details of modulators or modulation methods covered by H03C
    • H03C2200/0004Circuit elements of modulators
    • H03C2200/0016Pre-emphasis or de-emphasis circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C2200/00Indexing scheme relating to details of modulators or modulation methods covered by H03C
    • H03C2200/0037Functional aspects of modulators
    • H03C2200/0058Quadrature arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • H03D1/22Homodyne or synchrodyne circuits
    • H03D1/2245Homodyne or synchrodyne circuits using two quadrature channels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

Die IQ-Modulation ist eine sehr allgemeine Form der Modula­ tion eines HF-Trägers (HF = Hochfrequenz) um Programmin­ formationen zu transportieren. Nach der IQ-Modulation können sowohl die Amplitude als auch die Phase des modulierten Trä­ gers wiedergewinnbare Informationen transportieren. Obwohl die IQ-Modulation ausreichend allgemein ist, um eine her­ kömmliche analoge AM- und eine herkömmliche analoge FM-Mo­ dulation zu erzeugen, wird sie meistens bei digitalen Ein­ stellungen verwendet, bei denen die Programminformationen von Anfang an in digitaler Form sind, oder wenn sie ur­ sprünglich analog waren, digitalisiert wurden. Eine Einfüh­ rung der IQ-Modulation bei digitalen Einstellungen findet sich in dem Artikel "An Instrument for Testing North Ameri­ can Digital Cellular Radios", veröffentlicht im April 1991 im Hewlett-Packard Journal, Seiten 65-72.
Fig. 1A ist ein vereinfachtes Blockdiagramm eines Abschnitts eines Kommunikationssystems nach dem Stand der Technik, das einen IQ-Modulator verwendet. Wie in dieser Figur gezeigt ist, werden die Programminformationen 2, die entweder in analoger Form oder in digitaler Form (d. h. entweder analoge oder digitale elektrische Signale) sein können, an einen IQ-Codierer 3 angelegt. Seine Aufgabe besteht darin, das Format der Programminformationen 2 in ein Signalpaar I 4 und Q 5 zu übersetzen oder durch Abbilden und/oder Codieren umzuwandeln. In dem Fall, in dem die Programminformationen 2 ein analoges Signal Vin sind, würden sich die Signale I 4 und Q 5 tatsächlich ebenfalls fortlaufend als analoge Sig­ nale verändern. Diese Veränderung würde typischerweise in Übereinstimmung mit einigen Funktionen F und G, wie zum Bei­ spiel I = F(Vin) und Q = G(Vin) erfolgen, und nicht als ein­ faches I = Vin oder Q = Vin, obwohl dies möglich ist. In dem Fall, in dem die Programminformationen digital sind, sind die sich ergebenden tatsächlichen Spannungswerte für I und Q auf diskrete Möglichkeiten beschränkt. Übergänge zwischen diesen Möglichkeiten sind im Prinzip abrupt und erzeugen, wenn sie nicht behandelt werden, unerwünschte und schädliche Effekte in dem modulierten Signal. Es ist deshalb normal, diese abrupten Änderungen von I und Q durch Filtern dieser, bevor sie verwendet werden, auszuschließen.
Es ist ein herkömmlicher Umstand der Programminformationen 2, in digitaler Form zu sein. Vielleicht existierten die Programminformationen niemals in analoger Form und waren von Anfang an immer schon so viele Bits; oder vielleicht sind sie eine digitalisierte Darstellung eines analogen Phäno­ mens, zum Beispiel Sprache. In diesen digitalen Fällen ist es üblich, den ankommenden Datenstrom in Gruppen von zum Beispiel n Bits zu gruppieren. Es gibt 2n unterschiedlich mögliche Kombinationen, die diese n Bits haben können. Was der IQ-Codierer 3 dann tut, ist die Erzeugung von Spannungs­ werten für I und Q, die als Kombination einer der 2n Kombi­ nationen der Gruppe entsprechen. Typischerweise ist n gerade und jedes der Signale I 4 und Q 5 kann unabhängig 2(n/2) un­ terschiedliche Zustände oder Spannungswerte annehmen, bis zu einem Gesamtwert von 2n Kombinationen für I und Q zusammen.
Die Signale I 4 und Q 5 werden an einen IQ-Modulator 6 ange­ legt, der ebenfalls ein HF-Signal 8 erhält, das durch einen Lokaloszillator 7 erzeugt ist. Der IQ-Modulator 6 arbeitet mit dem HF-Signal 8, um ein moduliertes HF-Signal 9 zu er­ zeugen, dessen Amplitude und Phase jeweils Informationen transportieren können. Dieses Signal 9 wird typischerweise durch einen Verstärker 10 verstärkt, um ein übertragbares Signal zu erzeugen. In dem Beispiel in Fig. 1A wird dieses Signal an eine Antenne 11 angelegt, um ein moduliertes Sig­ nal 12 zu erzeugen, das abgestrahlt wird.
Aus Gründen der Vollständigkeit wird kurz der in Fig. 1B ge­ zeigte entsprechende IQ-Empfänger 13 beschrieben. Typischer­ weise erzeugt ein abgestrahltes IQ-moduliertes Signal 14, (das dem abgestrahlten Signal 12 in Fig. 1A entspricht), in einer Antenne 15 ein entsprechendes elektrisches Signal, das dann durch einen Verstärker 16 verstärkt wird. Der Verstär­ ker 16 erzeugt ein IQ-Signal 17 mit hohem Pegel, das zur Anwendung mit einem IQ-Demodulator 18 geeignet ist. Bei di­ gitalen Systemen arbeitet der IQ-Demodulator 18 typischer­ weise mit einer Taktzurückgewinnungseinrichtung und viel­ leicht auch mit einer LO-Zurückgewinnungsschaltung zusammen. In jedem Empfänger erzeugt der IQ-Demodulator 18 Signale I 19 und Q 20, die den früheren Signalen I und Q (4, 5) im IQ-Sender 1 entsprechen. Diese wiedergewonnenen I- und Q-Si­ gnale 19 und 20 könnten in einem digitalen System durch das wiedergewonnene Taktsignal (nicht gezeigt) abgetastet wer­ den. In höher entwickelten Systemen ist die Natur der IQ-Übergänge, die durch das Filter in dem IQ-Modulator erzeugt werden, in einem digitalen Signalverarbeitungsnetzwerk ein­ gebaut, das die am meisten wahrscheinlichen korrekten neuen Werte von I und Q auf der Grundlage ihrer früheren Ge­ schichte auswählt oder vorhersagt. Ein IQ-Decoder 21 über­ setzt die demodulierten IQ-Kombinationen zurück in das ur­ sprüngliche Format der Programminformationen. Diese Rück­ übersetzung erscheint als wiedergewonnene Programminforma­ tion 22.
Wie es aus dem Folgenden offensichtlich werden wird, werden Phasenschiebernetzwerke innerhalb des IQ-Modulators 6 (und auch innerhalb des IQ-Demodulators 18) verwendet. Diese Netzwerke werden verwendet, um ein einzelnes Signal, wie zum Beispiel ein HF-Signal 8 eines Lokaloszillators 7, in ein Paar von Signalen auf zuteilen, die sich in genauer Quadratur befinden (das heißt, die eine Phasendifferenz von 90 Grad zueinander aufweisen). Weiterhin ist es ebenfalls sehr wün­ schenswert, daß die Signale in Quadratur auch eine fast gleiche Amplitude haben, nachdem Amplitudenveränderungen durch nachfolgende Schaltungen in deutliche Phasenverände­ rungen übersetzt werden können. Mit zunehmender Datenrate (Bandbreite) erhöht sich ebenfalls die Anzahl der verwen­ deten IQ-Zustände, was bedeutet, daß es zwischen diesen Zu­ ständen einen weniger ausgeprägten Unterschied gibt. Die Ge­ nauigkeiten des IQ-Modulations- und IQ-Demodulations-Ver­ fahrens hängen hauptsächlich von der genauen Bestimmung der Phase ab. Und während diese Anforderungen für irgendeine be­ stimmte Lokaloszillatorfrequenz oder für einen engen Bereich von Lokaloszillatorfrequenzen erfüllt werden können, ist es wesentlich schwieriger, diese für einen IQ-Modulator oder IQ-Demodulator zu erfüllen, der zur Verwendung mit einem Lokaloszillatoreingangssignal, dem es ermöglicht ist, sich über einen weiten Bereich, zum Beispiel 200 MHz bis über 3 GHz, zu verändern, geplant ist.
Um dies zu erläutern, sei das vereinfachte Blockdiagramm eines IQ-Modulators 23 nach dem Stand der Technik, wie er in Fig. 2 gezeigt ist, betrachtet. Ein HF-Eingangssignal 24,8, dient als zu modulierendes Signal und wird an ein Quadra­ turnetzwerk 25 angelegt. Das Ausgangssignal des Quadratur­ netzwerkes 25 besteht aus zwei Signalen LOi 26 und aus LOq 27, die dieselbe Frequenz wie das HF-Eingangssignal 24, 8 haben, aber in Quadratur sind. Diese Signale werden an die Multiplizierer 28 bzw. 29 angelegt. Jeder der Multiplizierer empfängt das ihm zugeordnete I- oder Q-Eingangssignal, das in den Figuren als Iin 30,4 bzw. Qin 31,5 bezeichnet ist. Die Multiplizerer 28 und 29 können doppelt abgestimmte Mischer, verschiedene Arten von Schaltnetzwerken oder Istwertmultipliziererschaltungen (analog oder digital) umfassen. Die Ausgänge 32 und 33 der Multiplizierer 28 und 29 werden dann in einem Summierer 34 summiert, um ein Aus­ gangssignal 35,9 zu erzeugen, das das IQ-modulierte Signal ist.
Frequenz abhängige Amplitudenveränderungen sind den reaktiven Phasenschiebern, die intern in dem Quadraturnetzwerk verwen­ det werden, eigen. Typischerweise werden Begrenzungsver­ stärker verwendet, um die phasenverschobenen Signale auf eine ausgewählte konstante Amplitude zurückzubringen. Wenn sich das Signal, das verschoben wird, mit der Frequenz ver­ ändert, verändert sich der Grad der Begrenzung, die es durch die Begrenzungsverstärker erfährt, nachdem sich die Ampli­ tude ihres Eingangssignal entsprechend verändert. Das Netto­ ergebnis ist eine unerwünschte Änderung der sich ergebenden Phasenverschiebung des Signals, das abschließend verstärkt ist. Der Betrag der unerwünschten Phasenverschiebung hängt mit dem Betrag der benötigten Verstärkung zusammen, um die Begrenzung zu erzeugen. Für einen geeigneten IQ-Modulator­ betrieb ist aber eine korrekte Quadratur wesentlich. Dies hängt damit zusammen, daß herkömmliche IQ-Modulatoren "sehr fein eingestellt" werden müssen, um auf einer bestimmten Frequenz zu arbeiten. Ein Modulator, der sehr fein einge­ stellt werden muß, ist aber kein Breitbandgerät, das für eine einfache Anwendung über einen weiten Bereich von Fre­ quenzen geeignet ist.
Folglich besteht das Problem im Folgenden: ein Breitband-IQ-Modulator (oder Demodulator) erfordert eine genaue Pha­ senverschiebung eines Signals, um zwei Signale LOi und LOq zu erzeugen, die exakt 90 Grad auseinander sind (das heißt in Quadratur). Viele reaktive Phasenschiebernetzwerke stören die Amplitude, während sie die Phase verschieben. Diese Störung ist eine Funktion der Frequenz. Die Signalamplitude kann nachfolgend wiedergewonnen werden, aber auf Kosten des Einfügens eines zusätzlichen (im allgemeinen unbekannten) Betrags an Phasenverschiebung. Nachdem jeder bestimmte Mischer dazu tendiert, über einen begrenzten Bereich der angelegten Leistung am besten zu arbeiten, ist die Amp­ litudenwiedergewinnung im allgemeinen notwendig. Dies be­ deutet, daß die LOi- und LOq-Signale in einen IQ-Modulator (oder ihre LO-Gegenstücke in einem IQ-Demodulator) nicht genau in Quadratur sind, nachdem sich die Betriebsfrequenz von dem Optimalwert weg verschoben hat. Solange der Betrieb nicht bei der optimalen Frequenz ausgeführt wird, beschränkt dies das Verhalten des verwendeten IQ-Modulationsschemas.
Eine weitere Betrachtungsweise dieses Problems ist die Be­ obachtung, daß es wünschenswert wäre, daß ein reaktives Phasenschiebernetzwerk unabhängig von Änderungen der ange­ legten Frequenz frei von Amplitudenänderungen wäre. Wenn dies möglich wäre, dann würden ein Quadraturnetzwerk und seine zugeordneten Verstärker über einen weiten Bereich von angelegten Frequenzen eine exakte Quadratur erzeugen. Dies würde es seinerseits ermöglichen, daß ein einzelnes Teil in einer weiten Vielzahl von Anwendungen verwendet werden kann, und erheblich vereinfachte Schemata für viele Frequenzbe­ reichsanwendungen ermöglichen, bei denen das Ausgangssignal eines IQ-Modulators bei einer einzigen Frequenz ansonsten mit gewobbelten oder einstellbaren Frequenzquellen gemischt werden muß.
Die EP 308 844 A2, gegenüber der die unabhängigen Ansprüche abgegrenzt sind, offenbart eine elektronische Phasenschie­ berschaltung, die eine beliebige Phasenverschiebung eines Eingangssignals von 0° bis 360° ermöglicht, um ein gegenüber dem Eingangssignal phasenverschobenes Ausgangssignal zu er­ halten. Das Eingangssignal, das phasenverschoben werden soll, wird an eine Trenneinheit angelegt, welche aus dem Eingangssignal zwei Ausgangssignale erzeugt, die zueinander um 90° phasenverschoben sind, wobei ein Ausgangssignal der Trenneinheit in Phase mit dem Eingangssignal ist, während das andere Ausgangssignal der Trenneinheit um 90° gegenüber dem Eingangssignal phasenverschoben ist. Die beiden Aus­ gangssignale der Trenneinheit werden einer Verteilungsein­ heit zugeführt, die zusätzlich zu ihren beiden Eingangssi­ gnalen ein Ausgangssignal erzeugt, das zum Eingangssignal um 180° phasenverschoben ist. Die drei Ausgangssignale der Ver­ teilungseinheit werden einer Gewichtungs/Zusammensetz-Ein­ heit (WCU) zugeführt, wobei ein an die WCU angelegtes Ge­ wichtungssteuersignal Sw aus ihren drei Eingangssignalen ein Ausgangssignal erzeugt, das zum Eingangssignal in die Trenn­ einheit beliebig phasenverschoben ist. Die Differenz der zu vergleichenden Amplituden der Ausgangssignale der Trennein­ heit wird an veränderbare Widerstände bzw. Kondensatoren angelegt, um einen Amplitudenabgleich und damit eine be­ stimmte Phasenverschiebung zu erhalten.
Die Aufgabe der vorliegenden Erfindung besteht darin, ein Verfahren zum Erzeugen von Quadratursignalen zu schaffen, durch das eine genaue Quadratur über einen breiten Bereich von angelegten Frequenzen erzeugt werden kann.
Diese Aufgabe wird durch ein Verfahren nach Anspruch 1 und durch ein Verfahren nach Anspruch 2 gelöst.
Eine Lösung des Breitbandgenauigkeitsquadraturproblems ist ein Quadraturnetzwerk, das auf ein frequenzabhängiges Steu­ erungssignal reagiert. Ein solches Quadraturnetzwerk kann reaktive Phasenschieber einschließen, die parallel zwischen Masse und dem angelegten Signal liegen, und die jeweils auf das frequenzabhängige Steuerungssignal reagieren. Jeder solcher Phasenschieber schließt ein in Serie liegendes R und ein C ein. Ein RC-Phasenschieber wird an dem einen Ende des R getrieben, ein Ende des C liegt auf Masse und das phasen­ verschobene Ausgangssignal ist an der Verbindung von R und C erhältlich. Ein CR-Phasenschieber ist an einem Ende des C getrieben, an einem Ende des R geerdet und sein Ausgangssig­ nal ist an der Verbindung von C und R erhältlich. Bei einem bevorzugten Ausführungsbeispiel sind die C's fest und haben den gleichen Wert. Die R's sind FETs (FET = Feldeffekttran­ sistor), die mit dem frequenzabhängigen Steuerungssignal so verbunden sind, daß ihre Widerstände identische Funktionen dieses Signals sind. Durch Verändern des frequenzabhängigen Steuerungssignals wird sowohl der ohmsche Wert der R's ein­ gestellt, um zueinander gleich zu sein, als auch die kapazi­ tive Reaktanz Xc jedes C. Dies stellt sicher, daß die zwei Ausgangssignale LOi und LOq genau in Quadratur sind und die gleichen Amplituden haben.
Das frequenzabhängige Steuerungssignal kann durch einen "Kopplungs"-Ansatz unter Verwendung der Kenntnis der ange­ legten Frequenz erzeugt werden; ein DAW (Digital/Analog-Wandler) könnte zum Beispiel durch einen Wert getrieben sein, der durch eine Tabelle, die durch die Frequenz adres­ siert ist, bereitgestellt wird. Eine bevorzugte Technik macht sich jedoch den Vorteil zunutze, daß, wenn bei glei­ chen C's LOi nicht gleich LOq ist, der ohmsche Wert der R's nicht länger Xc ist, (und LOi und LOq daher auch nicht in Quadratur sind). Durch Bilden der Amplitudendifferenz zwi­ schen LOi und LOq, Verstärken dieser und Verwenden dieser als frequenzabhängiges Steuerungssignal können die R's zu­ rückgesetzt werden, um automatisch Xc zu gleichen. Dies bildet eine Regelschleife, die die Amplitudendifferenz und folglich auch den Phasenfehler der Quadratur automatisch auf Null setzt. Es wird darauf hingewiesen, daß diese Technik die Frequenz weder als explizite Eingangsvariable für die Regelschleife verwendet oder ansonsten erfordert. Was erfor­ derlich ist, ist, daß die R's den Bereich haben, um Xc zu folgen, und daß sie dies gemeinsam als identische Funktionen des Steuerungssignals tun.
Ein Vorteil dieser Technik besteht darin, daß die Pegel von LOi und LOq nun dazu tendieren, bei etwa 70% (1/√2) des an­ gelegten Oszillatorsignals festzubleiben, was bedeutet, daß die Ausgleichsverstärker nun lediglich Änderungen ausglei­ chen müssen, die durch Veränderungen des Pegels des Ein­ gangssignals, das der Quadratur unterzogen wird, erzeugt werden.
Eine tatsächliche Ausführung schließt Fehlermechanismen ein. Bestimmte Abweichungen vom idealen Verhalten des Breit­ band-RC/CR-Selbstquadraturnetzwerkes können durch Einführen einer leichten Verschiebung zwischen den frequenzabhängigen Steu­ erungssignalen, die den Phasenschiebern zugeführt werden, ausgeglichen werden. Die Verschiebung kann fest (beste Ge­ samtanpassung) oder eine Funktion der Frequenz (abgeleitet aus einem DAW, das durch eine Tabelle getrieben wird) sein.
Ein alternatives Ausführungsbeispiel verwendet feste R's und Varaktoren als einstallbare C's. In diesem Fall sind die Xcs durch eine Regelschleife gesteuert, um sie gleich den R's zu halten.
Bei einem bevorzugten Ausführungsbeispiel sind die verwen­ deten Mischer nicht-vorgespannte Ringe von MESFETs, um die Aufwärtsmischung des 1/f-Rauschens auszuschließen. Die ge­ samte Schaltung der Phasenschieber und Mischer ist als integrierte GaAs-Schaltung ausgeführt, um einen Betriebs­ bereich von unterhalb etwa 200 MHz bis überhalb 3 GHz zu schaffen.
Bevorzugte Ausführungsbeispiele der vorliegenden Erfindung werden nachfolgend unter Bezugnahme auf die beiliegenden Zeichnungen näher erläutert. Es zeigen:
Fig. 1 ein vereinfachtes und verallgemeinertes Block­ diagramm eines herkömmlichen Kommunikations­ systems, das einen herkömmlichen IQ-Modulator einschließt;
Fig. 2 ein vereinfachtes Blockdiagramm eines herkömm­ lichen IQ-Modulators;
Fig. 3 ein verallgemeinertes Blockdiagramm eines ver­ besserten IQ-Modulators, der einen Genauigkeits­ phasenschieber einschließt, der über einen sehr breiten Bereich von HF-Eingangsfrequenzen be­ treibbar ist;
Fig. 4 ein vereinfachtes Blockdiagramm eines IQ-Modu­ lators, der in der in Fig. 3 gezeigten Art auf­ gebaut ist;
Fig. 5A-B ein vereinfachtes schematisches Diagramm und zu­ geordnete Bodediagramme, die ein Betriebsprinzip darstellen, das in den Phasenschiebern aus Fig. 4 ausgeführt wird;
Fig. 6 ein vereinfachtes Blockdiagramm des IQ-Modulators aus Fig. 3, der in einer größeren wirksamen Umge­ bung angeordnet ist und ein Regelsystem zum Bei­ behalten der Quadratur und gleiche Amplituden der I- und Q-LO-Signale unabhängig von großen Ände­ rungen der Lokaloszillatorfrequenz einschließt;
Fig. 7 eine Verbesserung des Fehlerverstärkers in dem Regelsystem aus Fig. 6;
Fig. 8 ein vereinfachtes schematisches Diagramm, das ein alternatives Betriebsprinzip darstellt, das mit den Phasenschiebern aus Fig. 4 verwendet werden kann; und
Fig. 9A-C ein schematisches Diagramm einer tatsächlichen Schaltung, die auf einem GaAs-Wafer hergestellt wurde und eine Ausführung des Blockdiagramms aus Fig. 4 ist.
In Fig. 3 ist ein vereinfachtes verallgemeinertes Blockdia­ gramm eines IQ-Modulators dargestellt, der in Übereinstim­ mung mit den Prinzipien der Erfindung aufgebaut ist. Ein HF-Eingangssignal 24,8 dient als zu modulierendes Signal und wird an ein verbessertes Quadraturnetzwerk 37 angelegt, das auf ein frequenzabhängiges Steuerungssignal 38 reagiert. Die Ausgabe des Quadraturnetzwerkes 37 sind zwei Signale LOi 39 und LOq 40, die die gleiche Amplitude haben, die gleiche Frequenz wie das HF-Eingangssignal 24,8 haben, aber in Qua­ dratur sind. Diese Signale 39 und 40 werden an Multiplizie­ rer 41 bzw. 42 angelegt. Jeder dieser Multiplizierer em­ pfängt ebenfalls seine zugeordneten I- oder Q-Eingangssig­ nale, die in der Figur als Iin 30,4 bzw. Qin 31,5 bezeich­ net sind. Die Ausgangssignale 43 und 44 der Multiplizierer 41 und 42 werden dann in einem Summierer 45 summiert, um ein Ausgangssignal 46 zu erzeugen, das das IQ-modulierte Signal ist.
Das frequenzabhängige Steuerungssignal 38 kann eine Vielzahl von Formen annehmen. Es könnte aus einem oder mehreren ana­ logen Signalen, einem seriell übertragenen digitalen Signal oder einem parallel dargestellten digitalen Steuerungswort hergestellt sein. Sein Ursprung könnte eine Schaltung oder Einheit sein, die tatsächlich die Frequenz des zu modulie­ renden Signals mißt. Alternativ kann das Ausgangssignal der Schaltung oder des Geräts, die den Frequenzwert bestimmt, sowohl der Frequenzquelle als auch dem Quadraturnetzwerk zu­ geführt werden. Es ist ebenfalls möglich, daß die Frequenz­ quelle auf eine Art gesteuert ist, während sie parallel dazu dem Quadraturnetzwerk eine getrennte Eingabe bezüglich der Frequenz, die sie erzeugt, bereitstellt. Diese Möglichkeiten schließen die Verwendung von Tabellen in einem Speicher ein, um Frequenzwerte, die als Zahlen ausgedrückt sind, in andere Zahlen umzuwandeln, die nachfolgend durch DAWs (Digital/Ana­ log-Umwandler) in analoge Steuerungsspannungen umgewandelt werden, auf die die aktiven Elemente in dem Quadraturnetz­ werk 38 reagieren können.
Gemäß einer weiteren Möglichkeit ist es unnötig, die Fre­ quenz, bei der der IQ-Modulator arbeitet, explizit zu kennen oder zu bestimmen. Diese Möglichkeit ist sehr wünschenswert, nachdem sie die lästigen Notwendigkeit ausschließt, die Betriebsfrequenz tatsächlich zu kennen. "Etwas" muß die Stelle dieser Information jedoch übernehmen, so daß das frequenzabhängige Steuerungssignal 38 daraus erzeugt werden kann. Es wird erklärt werden, wie eine Phasenverschiebung gegenüber Amplitudenbeziehung für bestimmte Phasenschieber innerhalb des Quadraturnetzwerks 37 verwendet werden kann, um Amplitudenpegelsignale zu erzeugen, deren Unterschied ein Regelkreissteuerungssignal sein kann, das als frequenzab­ hängiges Steuerungssignal 38 wirksam ist. Durch diese Anor­ dnung kann die Frequenz des IQ-Modulatorbetriebs frei verän­ dert werden, wobei die einzigen prinzipiellen Begrenzungen bestimmte (weit beabstandete) obere und untere Eingangsfre­ quenzextremwerte und die Reaktionszeit der Regelschleife sind. Eine tatsächliche Ausführung, die entsprechend der hier offenbarten Lehre aufgebaut wurde, arbeitet von unter­ halb 200 MHz bis überhalb 3 GHz. Für Hauptfrequenzänderungen können Einschwingzeiten von einigen wenigen 10 Mikrosekunden erwartet werden.
In Fig. 4 ist ein detaillierteres Blockdiagramm 47 eines Quadraturnetzwerkes (wie bei 37 in Fig. 3) zur Verwendung in einem IQ-Modulator (wie bei 36 in Fig. 3) gezeigt. Die Ele­ mente im Bereich 30-46 in Fig. 4 entsprechen direkt denen derselben Bezugszeichen in Fig. 3 und werden deshalb nicht ein zweites Mal beschrieben. In Fig. 4 wurde das Quadratur­ netzwerk 37 aus Fig. 3 durch die Elemente 48-59 ersetzt. Diese neuen Elemente werden nun beschrieben.
Es wird darauf hingewiesen, daß das HF-Eingangssignal 24 in zwei Teile geteilt wird und an ein CR-Phasenschiebernetzwerk 48 und an ein RC-Phasenschiebernetzwerk 49 angelegt wird. Jedes dieser Phasenschiebernetzwerke reagiert auf ein jewei­ liges analoges Steuerungssignal; und diese sind Vci 50 für den CR-Phasenschieber 48 und Vcq 51 für den RC-Phasenschie­ ber 49. Woher die Steuerungssignale 50 und 51 kommen und wie sie den internen Betrieb der jeweiligen Phasenschieber 48 und 49 verändern, wird später beschrieben. Für jetzt sei angenommen, daß jedes Steuerungssignal eine Amplitudenände­ rung des Signals erzeugt, das durch seinen zugeordneten Pha­ senschieber erzeugt wurde, und das (einen konstanten Ein­ gangspegel für das HF-Eingangssignal 24 vorausgesetzt) die Ausgangsamplitudenantwort jedes Schiebers eine gut definier­ te und vorher bekannte bestimmte Funktion der Frequenz ist. Jeder Phasenschieber hat seine eigene Funktion, und sie hän­ gen voneinander und von ihrer Ausgangsphasendifferenz auf die folgende Art ab: unabhängig von der Frequenz und der Ausgangsamplitude ist die Phasendifferenz zwischen diesen Ausgangssignalen genau 90 Grad. Dies ermöglicht es, die Aus­ gangsamplituden einzustellen, bis sie gleich sind, ohne die Phasendifferenz zu stören. Die Gleichheit wird immer einen bestimmten Prozentsatz des angelegten Eingangssignals so erzeugen, daß, wenn die Eingangsamplitude konstant gehalten wird, die Signale in Quadratur auch eine konstante Amplitude haben werden.
Dies ist sehr wünschenswert, da es den nachfolgenden Ver­ stärkern in jedem Bein, oder Kanal, ermöglicht, unter den gleichen Bedingungen zu arbeiten. Die Idee besteht darin, daß identische Verstärker, die mit identischen Signalpegeln arbeiten, die Phasendifferenz nicht stören werden.
Jeder Phasenschieber treibt ein Paar von kaskadisch ange­ ordneten Verstärkern; der erste Verstärker in jedem Paar ist ein linearer Verstärker, während der zweite Verstärker in jedem Paar ein Begrenzungsverstärker ist. Der RC-Phasen­ schieber 49 treibt die Verstärker 52 (linear) und 53 (be­ grenzend), während der CR-Phasenschieber 48 die Verstärker 56 (linear) und 57 (begrenzend) treibt. Es wird ebenfalls darauf hingewiesen, daß jeder Signalweg eine Pegelerfassung einschließt: der Ausgang des Verstärkers 52 ist mit einem Pegeldetektor 58 verbunden und der Ausgang des Verstärkers 56 ist mit einem Pegeldetektor 54 verbunden. Die Ausgangs­ signale der Pegeldetektoren 54 und 58 sind Pegelsignale Di 55 bzw. Dq 59. In Vorgriff auf die Beschreibung der Fig. 6 wird ein Regelsystem aufgebaut, das Vci 50 und Vcq 51 treibt, um irgendwelche Unterschiede zwischen den Pegelsig­ nalen Di 55 und Dq 59 auszugleichen. Unter der Annahme, daß die Pegeldetektoren 54 und 58 eine identische oder sehr ähnliche Antwort haben (und dasselbe sei ebenfalls für die Verstärker 52, 53, 56 und 57 angenommen), impliziert eine Differenz von Null zwischen den Pegelsignalen Di 55 und Dq 59, daß jeder Multiplizierer 41, 42 mit Lokaloszillatorsig­ nalen (LOi 39 bzw. LOq 40) versorgt ist, die genau in Quadratur sind und die gleiche und geeignete Amplitude haben (die "Geeignetheit" ist die Aufgabe der Übertragungsfunktion in den Begrenzungsverstärkern). Es wird ebenfalls darauf hingewiesen, daß mit dieser Anordnung das frequenzabhängige Steuerungssignal 38 (aus Fig. 3) Vci 50 und Vcq 51 (aus Fig. 4) ohne die Notwendigkeit erzeugt wird, explizit zu wissen, welche Frequenz das HF-Eingangssignal 24,8 hat.
Es wird darauf hingewiesen, daß die Signalpegel, die an die Verstärker 52, 53, 56 und 57 angelegt werden, so sein soll­ ten, daß die Verstärker 52 und 56 niemals übersteuert werden und immer in ihrem linearen Bereich arbeiten. Dies stellt eine obere Grenze ein. Auf ähnliche Weise gibt es eine un­ tere Grenze, die benötigt wird, um sicherzustellen, daß die Verstärker 53 und 57 tatsächlich begrenzen. Diese obere und untere Grenze setzt sich rückwärts durch die Phasenschie­ bernetzwerke 48 und 49 durch, um die entsprechenden Grenzen zu bestimmen, innerhalb derer das HF-Eingangssignal 24 ge­ trieben werden kann.
Die Fig. 5A-B sind ein vereinfachtes schematisches Diagramm und zugeordnete Bodediagramme, die das Betriebsprinzip der Phasenschieber 48 und 49 (wie sie in Fig. 4 dargestellt sind) darstellen. In Fig. 5A umfaßt der RC-Phasenschieber 60 einen einstellbaren Widerstand Rq 62, der durch das HF-Ein­ gangssignal 24 getrieben ist, und in Serie mit einer auf Masse liegenden festen Kapazität Cq 63 ist. Das Ausgangssi­ gnal des RC-Phasenschiebers 60 ist Φq 66 und ist die Span­ nung, die über Cq 63 abfällt. Der CR-Phasenschieber 61 um­ faßt eine feste Kapazität Ci 64, die durch das HF-Eingangs­ signal 24 getrieben ist, und in Serie dazu einen einstell­ baren Widerstand, der auf Masse liegt, Ri 65. Das Ausgangs­ signal des CR-Phasenschiebers 61 ist Φi 67 und entspricht der Spannung, die über Ri 65 abfällt.
Bei einem bevorzugten Ausführungsbeispiel ist die gesamte Struktur aus Fig. 4 (die selbstverständlich die bereits in Fig. 5 beschriebenen Elemente enthält) in einer einzelnen integrierten GaAs-Schaltung ausgeführt. Ri 65 und Rq 62 sind als GaAs-MESFETs mit identischer (oder sehr ähnlicher) Geo­ metrie ausgeführt. (Mit gleicher Geometrie werden gute Er­ gebnisse erhalten, aber eine ausgewählte leichte Ungleich­ heit kann sogar noch bessere Ergebnisse durch die Kompensa­ tion der Fehlermechanismen, die durch die nicht-ideale Natur einer tatsächlichen Schaltung hervorgerufen werden, erzie­ len.) Sie bilden folglich gleiche Widerstände, wenn sie mit gleichen Gatespannungen betrieben werden. Die Kondensatoren Ci 64 und Cq 63 sind ebenfalls integrierte GaAs-Schaltungs­ strukturen mit identischer Geometrie und besitzen folglich die gleiche Kapazität. Die Lasten, die durch Φi 67 und Φq 66 getrieben werden (das heißt, die Eingangsimpedanzen der linearen Verstärker 56 bzw. 52) sind ebenfalls identisch.
Vorausgesetzt, daß die zwei Kondensatoren Ci 64 und Cq 63 gleiche Werte haben, und daß die zwei Widerstände Ri 65 und Rq 62 gleiche Werte haben, kann gezeigt werden und es ist offensichtlich, daß die Phasenverschiebung zwischen Φi 67 und Φq 66 unabhängig von der Frequenz 90 Grad beträgt, wie es durch den Graph 104 in Fig. 5B gezeigt ist. Dies ist offensichtlich, nachdem jeder der Phasenschieber 60 und 61 als Netzwerk die gleiche Impedanz hat (R und C sind in einem seriellen RC-Netzwerk kommutativ). Nachdem jeder Phasen­ schieber durch das gleiche Signal und von einer gemeinsamen Quellenimpedanz getrieben ist, sind die Ströme innerhalb der Phasenschieber 60 und 61 immer gleich und in Phase. Die Spannung Φi 67 über Ri ist mit dem Strom durch diesen in Phase. Weil die Spannung über einen Kondensator immer 90 Grad hinter dem Strom durch den Kondensator herläuft, läuft Φq 66 90 Grad hinter Φi 67 her. Dies ist wirksam, da die Ströme in den zwei Phasenschiebern identisch sind, und da die Netzwerke kommutative Elemente haben, so daß die zwei Ausgangssignale jeweils auf Masse bezogen werden können, ob­ wohl sie von unterschiedlichen Abschnitten ihrer jeweiligen Netzwerke sind. Dies stellt jedoch nicht sicher, daß die Spannungen Φi 67 und Φq 66 die gleiche Amplitude haben wer­ den. (Es wird daran erinnert, daß die gleiche Amplitude für diese Signale wichtig ist, um die nachfolgende amplituden­ empfindliche Schaltung daran zu hindern, eine zusätzliche, störende Phasenverschiebung zu erzeugen.)
Damit die Spannungen Φi 67 und Φq 66 die gleiche Amplitude haben, ist als zusätzliche Bedingung erforderlich, daß die Widerstände von Ri 65 und Rq 62 gleich den Reaktanzen der Kondensatoren Ci 64 und Cq 63 sind. Es ist folglich offen­ sichtlich, daß es für jede unterschiedliche Frequenz not­ wendig ist, (simultan und gleichzeitig) die Werte der Wider­ stände Ri und Rq einzustellen, um gleiche Amplituden für die Signale Ri und Rq zu erzeugen. Dies kann durch Treiben der Gates der MESFETs mit derselben Spannung erreicht werden, die dann verändert wird, bis Φi 67 gleich Φq 66 ist. Bei der integrierten GaAs-Schaltung, die später beschrieben wird, sind Ci und Cq gleich 1 Picofarad. Dies bedeutet, daß sich Ri und Rq über dem Bereich von etwa 50 bis etwa 800 Ohm ver­ ändern müssen, um einen Frequenzbereich von etwa 200 MHz bis etwa 3 GHz anzupassen.
Die linearen Verstärker 56, 52 und Pegeldetektoren 54, 58, die in Verbindung mit Fig. 4 beschrieben wurden, erzeugen die Signale Di 55 und Dq 59, deren Amplitudendifferenz di­ rekt proportional zu der Amplitudendifferenz zwischen Φq 67 und Φq 66 ist. Eine Regelschleife, die im Folgenden be­ schrieben wird, verändert die MESFET-Gatespannungen auf Null, um den Unterschied zwischen den erfaßten Pegelsignalen Di 55 und Dq 59 auszugleichen. Dies gleicht ebenfalls den Amplitudenunterschied zwischen Φi 67 und Φq 66 aus. Dies macht die Widerstände Ri und Rq sowohl zueinander als auch zu den kapazitiven Reaktanzen Xci und Xcq gleich, die ihrerseits eine genaue Quadratur zusammen mit genauen Amplituden sicherstellen.
Es kann ebenfalls gezeigt werden, daß die Belastung von Φi 67 und Φq 66 durch die Eingangsimpedanzen der linearen Ver­ stärker, die mit diesen gekoppelt sind (56 bzw. 52), die im Vorhergehenden beschriebene Beziehung der gleichen Phase/- gleichen Amplitude nicht stören, vorausgesetzt die Eingangs­ impedanzen dieser Verstärker sind gleich.
In Fig. 6 wird gezeigt, wie ein IQ-Modulator, der auf ein frequenzabhängiges Steuerungssignal reagiert, mit anderen Elementen in einem Kommunikationssystem verbunden ist. In der Figur erzeugt eine HF-Signalquelle 68 ein HF-Signal 69, das an einen HF-Signaleingangsanschluß (IN) eines IQ-Modula­ tors 70 angelegt ist. Bei dem vorliegenden Ausführungsbei­ spiel ist der IQ-Modulator 70 als einzelne integrierte GaAs-Schaltung ausgeführt.
Die integrierte Schaltung 70 des IQ-Modulators arbeitet mit einem IQ-Codierer 71 zusammen, der an seinem Eingang ange­ legte Programminformationen 72 akzeptiert und "in Phase"- Komponenten I 73 und -I 74, und "Quadratur"-Komponenten Q 75 und -Q 76 an seinen Ausgängen erzeugt. Jedes dieser Sig­ nalpaare ist ein Differentialpaar, das um eine zweckorien­ tierte Referenz, zum Beispiel Masse oder eine andere vorbe­ stimmte Referenzspannung, symmetrisch ist. Das heißt, wenn I und -I auf eine analoge Art zusammenaddiert würden, würde das Ergebnis entweder Null (die Referenz ist Masse) oder eine andere Spannung (Referenzspannung) sein. Bisher wurde der Fall nicht besprochen, bei dem angenommen wird, daß an­ stelle von I und -I, oder Q und -Q, einfache unsymmetrische Signale ausreichend wären. Im Prinzip sind sie dies, aber in der Praxis verwendet die Art von Multiplizierern, die für die Verwendung mit der integrierten Schaltung 70 für den IQ-Modulator verwendet werden, symmetrische Signale. Dement­ sprechend wird ein symmetrisches Signal +LO und -LO intern von dem HF-Eingangssignal durch Differentialverstärker in­ nerhalb der integrierten Schaltung 70 des IQ-Modulators ab­ geleitet.
Es wird darauf hingewiesen, daß die Signale Di 78 und Dq 77, die die erfaßten Pegel der Phasenschieber darstellen, mit den Eingängen eines Differenzverstärkers 79 (Differential­ verstärker) verbunden sind. Dessen Ausgang 80 ist mit zwei Steuerungseingängen Vci 81 und Vcq 82 der zwei Phasenschie­ ber verbunden. Der Differenzverstärker 79 ist eine Regel­ steuerung, die sein Ausgangssignal einstellt, um den Unter­ schied zwischen seinen Eingangssignalen zu minimieren. Es sei angenommen, daß die Differenz bei einer Frequenz auf Null geregelt wurde, und daß es nachfolgend eine Erhöhung der Frequenz gibt. Die kapazitiven Reaktanzen von Cq und Ci (siehe Fig. 5) erniedrigen sich nun, wodurch Φi in seiner Amplitude größer wird als Φq. Folglich erhöht sich der Wert von Di und der Wert Dq erniedrigt sich, wodurch eine Dif­ ferenz erzeugt wird, die nicht länger auf Null geregelt ist. Diese Differenz wird durch den Differenzverstärker 79 ver­ stärkt. Es sei angenommen, daß sein Ausgangssignal eine Zu­ nahme einer positiven Spannung ist, und daß diese als ein Steuerungssignal die FETs der integrierten Schaltung schwe­ rer einschaltet. Der Widerstand der FETs erniedrigt sich dann, und die Regelschleife konvergiert wiederum auf ein Gleichgewicht, bei dem die Widerstände Ri und Rq gleich den kapazitiven Reaktanzen Ci und Cq sind. Die Ausgaben der Re­ gelverstärkung und Bandbreiten müssen im Zusammenhang mit ihrer eigenen bestimmten Regelschleife adressiert sein. Ein prinzipieller Begrenzungsfaktor ist die Antwortzeit der ver­ wendeten Detektoren. Bei dem bevorzugten Ausführungsbeispiel sind die Detektordioden 54 und 58 (Fig. 4) Spitzenwertdetek­ toren, die entweder von ihrer Streu- oder gegebenen Kapazi­ tät abhängen, um ein Tiefpaßfilter zu bilden. Eine Zeitkon­ stante, die für eine niedrigste Frequenz von zum Beispiel 100 MHz oder 200 MHz ausreichend ist, kann Abstriche bei der ansonsten erhältlichen Regelschleifenantwort bei 3 GHz er­ zeugen. Die Regelschleifenantwort könnte ebenfalls zu einer Funktion der Frequenz gemacht werden, wenn dies erwünscht ist.
Das modulierte Ausgangssignal 83, das durch die integrierte Schaltung 70 des IQ-Modulators erzeugt wird, wird einem li­ nearen Verstärker 84 zugeführt, dessen Ausgangssignal 85 dann auf eine beliebige Art, die für die bestimmte Ausfüh­ rung geeignet ist, verwendet wird. Das Signal 85 kann zum Beispiel an eine Antenne angelegt werden.
In Fig. 6 sind beide Steuerungseingangssignale Vci 81 und Vcq 82 als durch ein einzelnes Signal getrieben dargestellt: das Ausgangssignal 80 des Differenzverstärkers 79. Es kann aber andere Umstände geben, unter denen ein bestimmter Vor­ teil erhalten werden kann, indem den zwei Steuerungssignalen Vci 81 und Vcq 82 ermöglicht wird, einen geringen Unter­ schied in ihren Werten zu haben, und dann diesen geringen Unterschied für ein bestimmtes Ergebnis zu steuern. Es kann zum Beispiel für den Betrieb bei ausgewählten Frequenzen wünschenswert sein, geringe Verschiebungen während einer Kalibrierungsfolge herzustellen, um einen besonders guten Betrieb bei solchen Frequenzen zu erzeugen.
Eine Anordnung dieser Art ist in Fig. 7 gezeigt. Der Dif­ ferenzverstärker 79 ist wie vorher durch die Signale 77 und 78 getrieben. Das Differenzverstärkerausgangssignal 88 wird jedoch zwei Summierern 86 und 87 zugeführt. Jeder Summierer empfängt eine Verschiebungsspannung Vcal 88. Es wird auf die Polarität der Anordnung hingewiesen. Vcal 88 wird an den Plus-Eingang des Summierers 88 und an den Minus-Eingang des Summierers 87 angelegt. Das Ergebnis ist, daß Vcal zu Vci 81 addiert wird, und daß Vcal von Vcq 82 subtrahiert wird. Es ist offensichtlich, daß Vcal bezüglich Masse entweder posi­ tiv oder negativ sein kann, genau wie das Differenzverstär­ kerausgangssignal 80. Ebenso ist die Zuordnung "Plus"- Summierer 86 zu Vci und "Minus"-Summierer 87 zu Vcq will­ kürlich.
Es ist weiterhin offensichtlich, daß die Quelle der Kali­ brierungsverschiebungsspannung Vcal 88 im einfachsten Fall der Kontaktarm eines Potentiometers über einer festen Span­ nung sein kann oder bei höher entwickelten Vorrichtungen der Ausgang eines DAW sein kann, das durch eine Tabelle, die auf einem ROM oder einem RAM basiert, getrieben wird, die durch einen Frequenzauswähler (ebenfalls nicht gezeigt) adressiert ist.
Bisher war die Beschreibung eher allgemein oder, wenn spe­ zifisch, etwas vereinfacht. Dies ist wirksam, um das Konzept und seine Möglichkeiten zu verdeutlichen, stellt aber nicht die interne Komplexität einer integrierten GaAs-Schaltung für einen IQ-Modulator dar, die vorgesehen ist, um von etwa 200 MHz bis über 3 GHz wirksam zu sein. Es folgt eine kurze Beschreibung der tatsächlichen Komplexität einer solchen integrierten Schaltung. Bevor dies durchgeführt wird, gibt es jedoch einige andere Punkte, die den bisher beschriebenen allgemeinen Ideen entsprechen, und eine ähnliche Behandlung verdienen. Nachdem diese nicht so ausführlich sind, werden diese als nächstes behandelt, und dadurch wird die Ausge­ wogenheit der Beschreibung ausschließlich auf die tatsäch­ liche Komplexität der bestimmten obenerwähnten integrierten GaAs-Schaltung gerichtet.
Der erste gemeinsame Punkt betrifft die Tatsache, ob ein IQ-Modulator, der ein Präzisionsquadraturnetzwerk (Phasen­ schiebernetzwerk), das auf ein frequenzabhängiges Steue­ rungssignal reagiert, einschließt, notwendigerweise als integrierte Schaltung ausgeführt sein muß. Bei hohen Fre­ quenzen ist dies sicherlich der einzig praktische Ansatz. Für niederfrequente Anwendungen (zum Beispiel unterhalb 50 MHz oder 100 MHz) können jedoch Schaltungen, die aus dis­ kreten Komponenten aufgebaut sind, oder die, wenn sie inte­ griert sind, bestimmte Volumenkomponenten, die außerhalb des Chips angeordnet sind, verwenden, wünschenswert sein. Für HF-Signale kann zum Beispiel der Betrag der erforderlichen Kapazität den Betrag überschreiten, der durch geeignete Verfahren für integrierte Schaltungen bereitgestellt werden kann. In einem solchen Fall kann die gesamte Schaltung aus diskreten Komponenten aufgebaut werden. Alternativ könnten die Kondensatoren außerhalb der ansonsten kompletten inte­ grierten Schaltung angeordnet sein.
Die bevorzugte integrierte Schaltung, die hier beschrieben wird, besteht aus GaAs mit FETs. Weder Silizium noch die Verwendung von bipolaren Bauelementen sollte ausgeschlossen werden. Es würde alles davon abhängen, was für die zu rea­ lisierende Anwendung geeignet ist. Solche Faktoren würden mit Sicherheit die Kosten einschließen, und Siliziumteile, die das notwendige elektrische Verhalten für eine bestimmte Anwendung zeigen, können bedeutend weniger kosten als GaAs-Teile.
Die Phasenschieberschaltungen 60 und 61, die feste Kapazi­ täten und einstellbare Widerstände, wie in Fig. 5 gezeigt, verwenden, haben Gegenstücke, die in Fig. 8 gezeigt sind. Wie dort gezeigt ist, sind die Widerstände fest und die Kapazitäten sind einstellbar. Zur Ausführung der einstell­ baren Kondensatoren können Varaktordioden verwendet werden.
In Fig. 9A-C ist die Schematik für einen tatsächlichen IQ-Modulator gezeigt, der eine Quadraturschaltung beinhaltet, die Phasenschieber aufweist, die auf ein frequenzabhängiges Steuerungssignal reagieren, und der als integrierte GaAs-Schaltung ausgeführt ist.
Ein HF-Eingangssignal wird an den Anschluß, der mit EIN be­ zeichnet ist (entsprechend dem Bezugszeigen 69 in Fig. 6), angelegt und wird an einen Source-Folger Q2 angelegt. Der Ausgang des Source-Folgers Q2 ist über C2 an einen RC-Pha­ senschieber und an einen CR-Phasenschieber kapazitiv gekop­ pelt. Der "R" (Rq 62 in Fig. 5) in dem RC-Phasenschieber (49 in Fig. 4) umfaßt die 6 Transistoren Q49; das "C" ist C12 (Cq 63 in Fig. 5). Der mit VcQ bezeichnete Anschluß ent­ spricht dem frequenzabhängigen Steuerungssignal Vcq 51 aus Fig. 4. Auf ähnliche Weise ist C7 das "C" (Ci 64 in Fig. 5) des CR-Phasenschiebers (48 in Fig. 4); der "R" besteht aus 6 Transistoren Q10-15 (Ri 65 in Fig. 5). Der mit VcI bezeich­ nete Anschluß entspricht dem frequenzabhängigen Steuerungs­ signal Vci 50 in Fig. 4. Eine (Mikrostreifen) Übertragungs­ leitung zwischen dem Ausgang des Sourcefolgers Q2 und C7 erhöht die Phasendifferenz zwischen dem I- und dem Q-Kanal (die unteren bzw. oberen "Hälften" des Schemas) bei höheren Frequenzen, um die parasitären Kapazitäten der FETs auszu­ gleichen, die als Ri und Rq verwendet werden. Diese parasi­ tären Kapazitäten reduzieren ansonsten die Phasendifferenz zwischen den zwei Kanälen auf weniger als 90 Grad bei hohen Frequenzen.
Im Q-Kanal ist C13 der Eingang an den (Q) linearen Verstär­ ker 52 in Fig. 4. Es wird darauf hingewiesen, daß der li­ neare Verstärker eine Umwandlung von einem Eintakt- auf ein Differential-Signal durchführt. Die Kondensatoren C21 und C22 treiben die (Q) Detektordioden D12 und D13, welche der Detektordiode 58 in Fig. 4 entsprechen. C23 und C24 koppeln den Ausgang des (Q) linearen Verstärkers mit dem (Q) Begren­ zungsverstärker (53 in Fig. 4). Der Ausgang des (Q) Begren­ zungsverstärkers ist durch C27 und C28 mit dem Q-Mischer (41 in Fig. 4) gekoppelt. Der Q-Mischer ist ein Ringmischer, der aus vier nicht-vorgespannten FETs Q52-55 besteht.
Im I-Kanal ist C29 der Eingang an den (I) linearen Verstär­ ker 56 in Fig. 4. Die Kondensatoren C35 und C36 treiben die (I) Detektordioden D14 und D15, die der Detektordiode 54 in Fig. 4 entsprechen. C39 und C40 koppeln den Ausgang des (I) linearen Verstärkers mit dem (I) Begrenzungsverstärker (57 in Fig. 4). Der Ausgang des (I) Begrenzungsverstärkers ist durch C43 und C44 mit dem I-Mischer (42 in Fig. 4) gekop­ pelt. Der I-Mischer ist ein Ringmischer, der aus vier nicht-vorgespannten FETs Q56-59 besteht.
Die Verwendung von nicht-vorgespannten FETs als Ringmischer reduziert die Aufwärtsmischung des 1/f-Rauschens. Der Aus­ gang des Q-Mischers ist durch C45 und C46 mit einem Summie­ rer gekoppelt, der aus den Transistoren Q60-65 besteht. Der Ausgang des I-Mischers ist auf ähnliche Weise durch C47 und C48 mit dem Summierer gekoppelt. Es wird darauf hingewiesen, daß die Konfiguration des Summierers eine Isolation zwischen dem I- und Q-Mischer erfordert; dies reduziert die Inter­ modulation. Die Ausgangssignale AUS 1 und AUS 2 umfassen ein symmetrisches Signal, das dem Ausgangssignal 83 in Fig. 6 entspricht.
Der Eingangssourcefolger Q2 schafft die Hochfrequenzantwort und die niedrige Sourceimpedanz, die zum Zuführen des hohen Stroms benötigt wird, der erforderlich ist, um die schwere kapazitive Last des RC- und des CR-Phasenschiebers zu trei­ ben. Verschiedene Symmetrien des physikalischen Layouts des Chips der integrierten Schaltung helfen, das Ziel des Er­ zeugens von Treibersignalen mit bekannter Phase und gleichen Amplituden für den I- und den Q-Mischer zu erreichen. Die "R's" des RC- und des CR-Phasenschiebers sind zum Beispiel 6 Transistoren. Jeder R ist als zwei parallele Spalten aus drei Transistoren angeordnet. Der zugeordnete Kondensator ist zwischen den parallelen Spalten angeordnet und auf ge­ eignete Art und Weise angeschlossen. Diese Anordnung mini­ miert die Asymmetrie, die durch das RC- und CR-Netzwerk her­ vorgerufen wird, die bezüglich der Tatsache, welches Element auf Masse liegt und welches Element getrieben wird, einen leichten Unterschied aufweisen. Es existiert ebenfalls eine Maximalsymmetrie beim physikalischen Layout zwischen dem I- und dem Q-Kanal, (die im wesentlichen die obere und die un­ tere Hälfte sind, die von den Eingängen auf der linken Seite zu den Ausgängen auf der rechten Seite verlaufen). Der I- und der Q-Kanal sind so identisch wie möglich.
Die Mitte des Chips enthält den I- und Q-Kanal mit vierstu­ figer Differentialverstärkung. Aus Gründen der Kompaktheit des Layouts und um die Gleichtaktaussteuerung der letzten Stufe zu maximieren, sind die Transistoren, die am weitesten links und rechts liegen, das Eingangsdifferentialpaar mit nachfolgenden Paaren (Stufen) in zunehmend engerer Nähe, bis das abschließende Ausgangspaar aneinander stößt. Abschluß­ widerstände werden in der gesamten Schaltung der integrier­ ten Schaltung, dort wo es sinnvoll ist, als Abgrenzung gegen nachteilige Einflüsse verwendet.
Es folgt nun eine Teileliste der Komponenten bei einer inte­ grierten Realisierung der erfindungsgemäßen Schaltung, die durch die Komponentenbezeichnungen in Fig. 9A-C identifi­ ziert sind.

Claims (2)

1. Verfahren zum Erzeugen von zwei Ausgangssignalen (LOi, LOq), die in Quadratur sind und die gleiche Amplitude haben, aus einem Eingangssignal (24), mit folgenden Schritten:
Erzeugen getrennter Ströme, die miteinander in Phase sind, durch Einprägen des Eingangssignals (24) jeweils über ein Serien RC- und CR-Netzwerk (51, 50, 60, 61) deren Kapazitäten (63, 64) fest sind und gleiche Werte haben;
Auskoppeln der Spannung, die über eine geerdete Kapa­ zität (63) des RC-Netzwerks (60) erscheint, als ein Ausgangssignal (Φq);
Auskoppeln der Spannung, die über einen geerdeten Wi­ derstand (65) des CR-Netzwerks (61) erscheint, als das andere Ausgangssignal (Φi); und
Einstellen der Werte der Widerstände (62, 61), damit sie zu den kapazitiven Reaktanzen der Kapazitäten (63, 64) im wesentlichen gleich sind, wodurch die getrennten Ströme die gleiche Amplitude aufweisen,
wobei sich die Werte der Widerstände (62, 61) in Übereinstimmung mit einer angelegten Steuerungs­ spannung (Vcq, Vci) verändern,
wobei jedes der Ausgangssignale (Φq, Φi) gleichge­ richtet und gefiltert wird, um jeweilige Gleich­ strompegelsignale (Dq, Di) zu erzeugen, und
wobei die Differenz (80) zwischen den Gleichstrom­ pegelsignalen (Dq, Di) verstärkt wird;
gekennzeichnet durch,
den Schritt des Einführens einer Verschiebung (Vcal) in die Steuerungsspannungen (Vcq, Vci), die an die Wider­ stände (62, 61) angelegt werden.
2. Verfahren zum Erzeugen von zwei Ausgangssignalen (Φq, Φi), die in Quadratur sind und die gleiche Amplitude haben, aus einem Eingangssignal (24), mit folgenden Schritten:
Erzeugen getrennter Ströme, die zueinander in Phase sind, durch Einprägen des Eingangssignals jeweils über ein Serien RC- und CR-Netzwerk, deren Widerstände (Rq, Ri) fest sind und einen gleichen Wert haben;
Auskoppeln der Spannung, die über eine geerdete Kapazi­ tät (Cq) des RC-Netzwerks abfällt, als ein Ausgangssi­ gnal (Φq);
Auskoppeln der Spannung, die über einen geerdeten Wi­ derstand (Ri) des CR-Netzwerks abfällt, als das andere Ausgangssignals (Φi); und
Einstellen der Werte der Kapazitäten (Cq, Ci), damit ihre kapazitiven Reaktanzen zu den Widerständen (Rq, Ri) im wesentlichen gleich sind, wodurch die getrennten Ströme die gleiche Amplitude aufweisen,
wobei sich die Werte der Kapazitäten (Cq, Ci) in Übereinstimmung mit einer angelegten Steuerungs­ spannung verändern,
wobei jedes der Ausgangssignale (Φq, Φi) gleichge­ richtet und gefiltert wird, um jeweilige Gleich­ strompegelsignale (Dq, Di) zu erzeugen, und
wobei die Differenz (80) zwischen den Gleichstrom­ signalen verstärkt wird;
gekennzeichnet durch, den Schritt des Einführens einer Verschiebung (Vcal) in die Steuerungsspannungen (Vci, Vcq), die an die Kapazi­ täten angelegt werden.
DE4420377A 1993-09-22 1994-06-10 Verfahren zum Erzeugen von Quadratursignalen Expired - Fee Related DE4420377C2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12538093A 1993-09-22 1993-09-22

Publications (2)

Publication Number Publication Date
DE4420377A1 DE4420377A1 (de) 1995-03-30
DE4420377C2 true DE4420377C2 (de) 1998-08-27

Family

ID=22419462

Family Applications (3)

Application Number Title Priority Date Filing Date
DE4420377A Expired - Fee Related DE4420377C2 (de) 1993-09-22 1994-06-10 Verfahren zum Erzeugen von Quadratursignalen
DE4420376A Expired - Fee Related DE4420376C2 (de) 1993-09-22 1994-06-10 Quadraturmodulator
DE4420447A Expired - Fee Related DE4420447C2 (de) 1993-09-22 1994-06-10 Phasenschieberschaltung und Quadraturnetzwerk

Family Applications After (2)

Application Number Title Priority Date Filing Date
DE4420376A Expired - Fee Related DE4420376C2 (de) 1993-09-22 1994-06-10 Quadraturmodulator
DE4420447A Expired - Fee Related DE4420447C2 (de) 1993-09-22 1994-06-10 Phasenschieberschaltung und Quadraturnetzwerk

Country Status (4)

Country Link
US (2) US5644260A (de)
JP (1) JP3648272B2 (de)
DE (3) DE4420377C2 (de)
GB (3) GB2282288B (de)

Families Citing this family (76)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2300545B (en) * 1995-05-03 1999-10-27 Motorola Ltd A method for processing signals
US5926052A (en) * 1996-07-01 1999-07-20 Motorola, Inc. Variable phase shifter and method
EP0834990B1 (de) * 1996-10-02 2002-03-27 Koninklijke Philips Electronics N.V. Programmierbarer digitaler Phasenschieber und Analog-Digital-Umsetzer damit
FI102227B1 (fi) * 1996-10-09 1998-10-30 Nokia Mobile Phones Ltd Piirijärjestely erivaiheisten signaalien muodostamiseksi
US5942929A (en) * 1997-05-22 1999-08-24 Qualcomm Incorporated Active phase splitter
GB2326037A (en) * 1997-06-06 1998-12-09 Nokia Mobile Phones Ltd Maintaining signals in phase quadrature
DE19737091A1 (de) * 1997-08-26 1999-03-04 Telefunken Microelectron Integrierte Phasenschieberanordnung
DE19752206C1 (de) * 1997-11-25 1999-04-29 Rohde & Schwarz Breitband-Phasenschieberschaltung
US5939916A (en) * 1997-12-23 1999-08-17 Northern Telecom Limited Phase shifter suitable for clock recovery systems
GB2334187A (en) * 1998-02-04 1999-08-11 Motorola Ltd Quadrature modulator with automatic compensation
US5945885A (en) * 1998-03-05 1999-08-31 Hewlett-Packard Company Digital baseband modulator adaptable to different modulation types
US6111446A (en) * 1998-03-20 2000-08-29 Micron Technology, Inc. Integrated circuit data latch driver circuit
US6311046B1 (en) 1998-04-02 2001-10-30 Ericsson Inc. Linear amplification systems and methods using more than two constant length vectors
US6285251B1 (en) 1998-04-02 2001-09-04 Ericsson Inc. Amplification systems and methods using fixed and modulated power supply voltages and buck-boost control
DE19826253A1 (de) * 1998-06-15 1999-12-16 Abb Patent Gmbh Verfahren zur bandbreiteneffizienten Mehrfrequenz-Datenübertragung
US6094727A (en) 1998-06-23 2000-07-25 Micron Technology, Inc. Method and apparatus for controlling the data rate of a clocking circuit
US6181181B1 (en) * 1998-06-26 2001-01-30 Fujitsu Limited Phase shifter for a quadrature modulator and an image suppression mixer
JP3314726B2 (ja) 1998-07-17 2002-08-12 日本電気株式会社 位相シフト回路、それを用いた移相回路、発振回路、及びイメージリジェクションミキサ
US6061551A (en) 1998-10-21 2000-05-09 Parkervision, Inc. Method and system for down-converting electromagnetic signals
US9325556B2 (en) 1998-10-21 2016-04-26 Parkervision, Inc. Methods and systems for down-converting a signal
NZ338096A (en) * 1999-09-29 2001-06-29 Tait Electronics Ltd Amplifier circuit for radio transmitter using LINC techniques
US6201452B1 (en) 1998-12-10 2001-03-13 Ericsson Inc. Systems and methods for converting a stream of complex numbers into a modulated radio power signal
US6411655B1 (en) 1998-12-18 2002-06-25 Ericsson Inc. Systems and methods for converting a stream of complex numbers into an amplitude and phase-modulated radio power signal
US6181199B1 (en) * 1999-01-07 2001-01-30 Ericsson Inc. Power IQ modulation systems and methods
KR100317322B1 (ko) * 1999-01-25 2001-12-22 김영환 위상 보상기를 갖는 큐피에스케이(qpsk) 변조 장치
DE19926101B4 (de) * 1999-06-08 2004-04-08 Rohde & Schwarz Gmbh & Co. Kg Anordnung zur Fehlerkompensation bei der Umsetzung von Hochfrequenzsignalen ins Basisband
US6211708B1 (en) * 1999-06-28 2001-04-03 Ericsson, Inc. Frequency doubling circuits, method, and systems including quadrature phase generators
DE19934215C1 (de) * 1999-07-21 2001-03-29 Rohde & Schwarz Quadraturmischer mit adaptiver Fehlerkompensation
US7120143B1 (en) * 1999-09-15 2006-10-10 8X8, Inc. Voice-over Internet protocol processor
DE19959406A1 (de) * 1999-12-09 2001-06-13 Rohde & Schwarz 90 DEG -Leistungsteiler
GB2357202B (en) * 1999-12-09 2004-04-14 Ericsson Telefon Ab L M Receiver circuit
US6825719B1 (en) * 2000-05-26 2004-11-30 Intel Corporation RF power amplifier and methods for improving the efficiency thereof
US6587511B2 (en) * 2001-01-26 2003-07-01 Intel Corporation Radio frequency transmitter and methods thereof
US6384657B1 (en) * 2001-03-05 2002-05-07 Tektronix, Inc. Phase startable clock device having improved stability
GB2377103A (en) * 2001-06-27 2002-12-31 Nokia Corp Tuning a station
DE10134754A1 (de) 2001-07-17 2003-02-06 Infineon Technologies Ag Multipliziererschaltung
US6677796B2 (en) * 2001-09-20 2004-01-13 Time Domain Corp. Method and apparatus for implementing precision time delays
EP1298792B1 (de) * 2001-09-28 2010-03-10 Nxp B.V. Gilbert-Multiplizierer-Zelle Mischer
US20030125065A1 (en) * 2001-12-27 2003-07-03 Ilan Barak Method and apparatus for generating an output signal
US20030123566A1 (en) * 2001-12-27 2003-07-03 Jaime Hasson Transmitter having a sigma-delta modulator with a non-uniform polar quantizer and methods thereof
GB0205199D0 (en) * 2002-03-06 2002-04-17 Univ Belfast Modulator/transmitter apparatus and method
US7082169B2 (en) * 2002-07-29 2006-07-25 Skyworks Solutions, Inc. Mirror translation loop transmitter architecture
US7212789B2 (en) * 2002-12-30 2007-05-01 Motorola, Inc. Tunable duplexer
EP1441437B1 (de) * 2003-01-21 2006-08-09 CSEM Centre Suisse d'Electronique et de Microtechnique S.A. - Recherche et Développement Betriebsfrequenzgesteuerte Quadratursignalgenerator
US6930563B2 (en) * 2003-04-18 2005-08-16 Tektronix, Inc Self-adjusting I-Q modulator system
US7336753B2 (en) * 2003-06-26 2008-02-26 Marvell International Ltd. Transmitter
DE10351699B3 (de) * 2003-11-05 2005-09-15 Siemens Ag Vorrichtung zum Generieren von Lokaloszillator-Signalen
DE10354946A1 (de) * 2003-11-25 2005-06-30 Siemens Ag Vorrichtung zum Generieren von Lokaloszillator-Signalen
US7912145B2 (en) * 2003-12-15 2011-03-22 Marvell World Trade Ltd. Filter for a modulator and methods thereof
US7356315B2 (en) * 2003-12-17 2008-04-08 Intel Corporation Outphasing modulators and methods of outphasing modulation
DE102004029893A1 (de) * 2004-06-17 2006-01-12 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. HF-Sendeempfangsstufe und Anwendung davon
JP2006086857A (ja) * 2004-09-16 2006-03-30 Matsushita Electric Ind Co Ltd 移相装置
US7123103B1 (en) * 2005-03-31 2006-10-17 Conexant Systems, Inc. Systems and method for automatic quadrature phase imbalance compensation using a delay locked loop
KR100652809B1 (ko) * 2005-11-03 2006-12-04 삼성전자주식회사 가변 저항 및 가변 용량을 이용한 광대역 다상 필터
TWI271889B (en) * 2006-03-30 2007-01-21 Univ Nat Sun Yat Sen Active 90-degree phase shifter with LC-type emitter degeneration and quadrature modulator IC using the same
EP2095504A4 (de) * 2006-10-23 2013-03-06 Andrew M Teetzel Automatisches rc/cr-quadratur-netzwerk
US20080111607A1 (en) * 2006-11-10 2008-05-15 Hart Robert T Amplitude-linear differential phase shift circuit
KR101481507B1 (ko) 2007-03-12 2015-01-13 엘지전자 주식회사 부가 제어 신호 송수신 방법
WO2009009722A2 (en) 2007-07-12 2009-01-15 University Of Florida Research Foundation, Inc. Random body movement cancellation for non-contact vital sign detection
US8814805B2 (en) * 2007-12-07 2014-08-26 University Of Florida Research Foundation, Inc. Complex signal demodulation and angular demodulation for non-contact vital sign detection
WO2009096132A1 (ja) * 2008-01-30 2009-08-06 Kyocera Corporation 電力増幅装置及び通信装置
US8315578B2 (en) * 2008-07-15 2012-11-20 Research In Motion Limited Mobile wireless communications device with separate in-phase and quadrature power amplification
US8149165B2 (en) * 2009-07-30 2012-04-03 Qualcomm, Incorporated Configurable antenna interface
US9520833B1 (en) * 2009-09-30 2016-12-13 Rockwell Collins, Inc. Active ring mixer
JP5633191B2 (ja) * 2010-05-26 2014-12-03 セイコーエプソン株式会社 周波数変換回路、周波数変換方法及び電子機器
US8971456B2 (en) 2011-12-19 2015-03-03 Motorola Solutions, Inc. Apparatus and method for a dual watch receiver
US8872569B2 (en) 2012-11-19 2014-10-28 Tektronix, Inc. Automatic quadrature network with phase and amplitude detection
US8995345B2 (en) 2012-11-28 2015-03-31 Motorola Solutions, Inc. Method and apparatus for confirming delivery in a multi-channel receiving apparatus
TWI558099B (zh) * 2013-11-26 2016-11-11 泰克特洛尼克斯公司 具有相位及振幅偵測之自動正交網路
US9571112B2 (en) * 2014-02-05 2017-02-14 Maxlinear Asia Singapore Pte Ltd. Stacked synthesizer for wide local oscillator generation using a dynamic divider
WO2016057781A1 (en) 2014-10-08 2016-04-14 The University Of Florida Research Foundation, Inc. Method and apparatus for non-contact fast vital sign acquisition based on radar signal
US9833200B2 (en) 2015-05-14 2017-12-05 University Of Florida Research Foundation, Inc. Low IF architectures for noncontact vital sign detection
US10044321B2 (en) * 2016-08-02 2018-08-07 Samsung Electronics Co., Ltd System and method for linearizing a transmitter by rejecting harmonics at mixer output
US10951202B2 (en) * 2018-07-20 2021-03-16 Futurewei Technologies, Inc. Method and apparatus for RC/CR phase error calibration of measurement receiver
US10862459B2 (en) * 2018-11-01 2020-12-08 Analog Devices, Inc. Low-loss vector modulator based phase shifter
DE102023200035A1 (de) 2023-01-03 2024-07-04 Robert Bosch Gesellschaft mit beschränkter Haftung Vorrichtung zum Erzeugen von IQ-Signalen und Verfahren zum Herstellen einer Vorrichtung zum Erzeugen von IQ-Signalen

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0308844A2 (de) * 1987-09-19 1989-03-29 Fujitsu Limited Phasenschieberschaltung

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1060991A (en) * 1964-02-18 1967-03-08 North Atlantic Industries Improvements in or relating to phase shifting circuits
US3725772A (en) * 1970-07-30 1973-04-03 Bruker Physik Ag Circuit arrangement for generating a phase-shiftable voltage
CH533380A (de) * 1971-06-15 1973-01-31 Bbc Brown Boveri & Cie Schaltungsanordnung zur Phasendrehung
DE2853024C2 (de) * 1978-12-07 1980-10-30 Siemens Ag, 1000 Berlin Und 8000 Muenchen Modulator in integrierter Schaltung
CA1217233A (en) * 1982-12-29 1987-01-27 Susumu Sasaki Qam with dc bias in one channel
GB2196195B (en) * 1986-09-16 1990-12-19 Plessey Co Plc Quadrature signal generator
US4717894A (en) * 1986-10-23 1988-01-05 Hewlett-Packard Company Calibration of vector modulators using a scalar detector
FR2609851B1 (fr) * 1987-01-20 1989-04-21 Labo Electronique Physique Dephaseur large bande
US4857777A (en) * 1987-03-16 1989-08-15 General Electric Company Monolithic microwave phase shifting network
US4843351A (en) * 1987-08-28 1989-06-27 Hewlett-Packard Company Vector modulation signal generator
KR920002694B1 (ko) * 1989-12-29 1992-03-31 삼성전자 주식회사 90°위상 스프리터
US5119399A (en) * 1990-09-28 1992-06-02 Hewlett-Packard Co. Quadrature measurement and calibration of a vector modulator
DE4205486C2 (de) * 1991-06-04 2000-05-25 Temic Semiconductor Gmbh Mischeranordnung

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0308844A2 (de) * 1987-09-19 1989-03-29 Fujitsu Limited Phasenschieberschaltung

Also Published As

Publication number Publication date
GB2282288A (en) 1995-03-29
GB2282289A (en) 1995-03-29
GB2282289B (en) 1998-03-18
DE4420447A1 (de) 1995-03-23
GB2283627B (en) 1998-01-14
GB9419140D0 (en) 1994-11-09
GB9419142D0 (en) 1994-11-09
DE4420376C2 (de) 1998-09-17
GB2283627A (en) 1995-05-10
GB9419141D0 (en) 1994-11-09
JPH07183929A (ja) 1995-07-21
DE4420447C2 (de) 1998-07-30
US5644260A (en) 1997-07-01
DE4420376A1 (de) 1995-03-23
DE4420377A1 (de) 1995-03-30
GB2282288B (en) 1998-03-18
US5694093A (en) 1997-12-02
JP3648272B2 (ja) 2005-05-18

Similar Documents

Publication Publication Date Title
DE4420377C2 (de) Verfahren zum Erzeugen von Quadratursignalen
DE4410030C2 (de) Rauscharmer, aktiver Mischer
DE60114451T2 (de) Dreiklasse-e-doherty-verstärkertopologie für signaltransmitter von hoher leistung
DE4428908C2 (de) Leistungsverstärker unter Verwendung der Vektoraddition zweier Träger konstanter Hüllkurve
DE10351606B3 (de) Hochfrequenz-Mischeranordnung
EP1672861A2 (de) Polarmodulator und entsprechendes Verfahren zur Modulation eines Signals
EP1405413B1 (de) Multipliziererschaltung
DE68920399T2 (de) Filterschaltungsanordnung.
DE4326828C2 (de) Phasenschieber
DE69214923T2 (de) Integrierte Schaltung mit einem Verstärker mit variabler Verstärkung
DE60031377T2 (de) Multiplikationsanordnung, Signalmodulator und Sender
DE60123157T2 (de) Frequenzumsetzer mit Unterdrückung der Spiegelfrequenzen
DE3319292A1 (de) Schaltungsanordnung zur rauschverminderung
DE2810280A1 (de) Oszillatorschaltung, insbesondere fuer einen synchron-demodulation
DE10344876B3 (de) Signalverarbeitungseinrichtung, insbesondere für den Mobilfunk
DE3850188T2 (de) Phasenschieber.
DE69826919T2 (de) Niederspannungshochfrequenzverstärker
DE3412191A1 (de) Integrierbare empfaengerschaltung
DE19754114C2 (de) Mischvorrichtung zum Mischen eines ersten und eines zweiten Signals mit gegenseitig verschiedenen Frequenzen
EP0429896B1 (de) Abstimmbarer Resonanzverstärker oder Oszillator
DE102020206800B4 (de) Phasenschieberkonzept und Radartransmitterkonzept
EP0480145A1 (de) Modulator- und Mischstufe
EP1407416B1 (de) Multipliziererschaltung
DE2165745B1 (de) Abstimmbarer Quarzoszillator
DE19739478C2 (de) Schaltung zum Reduzieren des Übersprechens eines Lokaloszillatorsignals auf eine Zwischenfrequenzschaltungsanordnung

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: AGILENT TECHNOLOGIES, INC. (N.D.GES.D.STAATES DELA

8327 Change in the person/name/address of the patent owner

Owner name: AGILENT TECHNOLOGIES, INC. (N.D.GES.D. STAATES, US

8339 Ceased/non-payment of the annual fee