DE3527502A1 - Festwertspeicher und verfahren zur herstellung desselben - Google Patents
Festwertspeicher und verfahren zur herstellung desselbenInfo
- Publication number
- DE3527502A1 DE3527502A1 DE19853527502 DE3527502A DE3527502A1 DE 3527502 A1 DE3527502 A1 DE 3527502A1 DE 19853527502 DE19853527502 DE 19853527502 DE 3527502 A DE3527502 A DE 3527502A DE 3527502 A1 DE3527502 A1 DE 3527502A1
- Authority
- DE
- Germany
- Prior art keywords
- channel
- forming
- layer
- zone
- contact hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B20/00—Read-only memory [ROM] devices
- H10B20/27—ROM only
- H10B20/30—ROM only having the source region and the drain region on the same level, e.g. lateral transistors
- H10B20/38—Doping programmed, e.g. mask ROM
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S257/00—Active solid-state devices, e.g. transistors, solid-state diodes
- Y10S257/903—FET configuration adapted for use as static memory cell
Landscapes
- Semiconductor Memories (AREA)
- Read Only Memory (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP15795584A JPS6135554A (ja) | 1984-07-28 | 1984-07-28 | 読出し専用メモリ−およびその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE3527502A1 true DE3527502A1 (de) | 1986-02-13 |
| DE3527502C2 DE3527502C2 (enExample) | 1990-04-12 |
Family
ID=15661108
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19853527502 Granted DE3527502A1 (de) | 1984-07-28 | 1985-07-29 | Festwertspeicher und verfahren zur herstellung desselben |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US4630237A (enExample) |
| JP (1) | JPS6135554A (enExample) |
| KR (1) | KR890004470B1 (enExample) |
| DE (1) | DE3527502A1 (enExample) |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3715232A1 (de) * | 1987-05-07 | 1988-11-17 | Siemens Ag | Verfahren zur substratkontaktierung bei der herstellung von durch isolationsgraeben getrennten bipolartransistorschaltungen |
| EP0284065A3 (en) * | 1987-03-26 | 1991-01-16 | Nec Corporation | Structure of complementary field effect transistor |
| DE3931381A1 (de) * | 1989-09-20 | 1991-03-28 | Siemens Ag | Halbleiterschichtaufbau mit vergrabener verdrahtungsebene, verfahren fuer dessen herstellung und anwendung der vergrabenen verdrahtungsebene als vergrabene zellplatte fuer drams |
| DE4437581A1 (de) * | 1994-10-20 | 1996-05-02 | Siemens Ag | Verfahren zur Herstellung einer Festwertspeicherzellenanordnung mit vertikalen MOS-Transistoren |
| DE4434725C1 (de) * | 1994-09-28 | 1996-05-30 | Siemens Ag | Festwert-Speicherzellenanordnung und Verfahren zu deren Herstellung |
Families Citing this family (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4830981A (en) * | 1984-07-03 | 1989-05-16 | Texas Instruments Inc. | Trench capacitor process for high density dynamic ram |
| US4791463A (en) * | 1984-10-31 | 1988-12-13 | Texas Instruments Incorporated | Structure for contacting devices in three dimensional circuitry |
| US4914739A (en) * | 1984-10-31 | 1990-04-03 | Texas Instruments, Incorporated | Structure for contacting devices in three dimensional circuitry |
| JPS61150366A (ja) * | 1984-12-25 | 1986-07-09 | Nec Corp | Mis型メモリ−セル |
| JPS61263152A (ja) * | 1985-05-15 | 1986-11-21 | Nippon Texas Instr Kk | マスクrom装置 |
| US5082795A (en) * | 1986-12-05 | 1992-01-21 | General Electric Company | Method of fabricating a field effect semiconductor device having a self-aligned structure |
| US4890144A (en) * | 1987-09-14 | 1989-12-26 | Motorola, Inc. | Integrated circuit trench cell |
| JP2507502B2 (ja) * | 1987-12-28 | 1996-06-12 | 三菱電機株式会社 | 半導体装置 |
| US5100823A (en) * | 1988-02-29 | 1992-03-31 | Motorola, Inc. | Method of making buried stacked transistor-capacitor |
| JPH04354159A (ja) * | 1991-05-31 | 1992-12-08 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| US5291435A (en) * | 1993-01-07 | 1994-03-01 | Yu Shih Chiang | Read-only memory cell |
| DE19514834C1 (de) * | 1995-04-21 | 1997-01-09 | Siemens Ag | Festwertspeicherzellenanordnung und Verfahren zu deren Herstellung |
| US6389582B1 (en) * | 1995-12-21 | 2002-05-14 | John Valainis | Thermal driven placement |
| US6271555B1 (en) * | 1998-03-31 | 2001-08-07 | International Business Machines Corporation | Borderless wordline for DRAM cell |
| US6975052B2 (en) | 2003-08-29 | 2005-12-13 | Japan Servo Co., Ltd. | Terminal arrangement of motor and capacitor motor |
| US20070045698A1 (en) * | 2005-08-31 | 2007-03-01 | International Business Machines Corporation | Semiconductor structures with body contacts and fabrication methods thereof |
| US20070045697A1 (en) * | 2005-08-31 | 2007-03-01 | International Business Machines Corporation | Body-contacted semiconductor structures and methods of fabricating such body-contacted semiconductor structures |
| US8159895B2 (en) | 2006-08-17 | 2012-04-17 | Broadcom Corporation | Method and system for split threshold voltage programmable bitcells |
| CN104617097B (zh) * | 2013-11-05 | 2017-12-05 | 上海华虹宏力半导体制造有限公司 | 掩模型只读存储器及其制造方法 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3975221A (en) * | 1973-08-29 | 1976-08-17 | American Micro-Systems, Inc. | Low capacitance V groove MOS NOR gate and method of manufacture |
| DE2842334A1 (de) * | 1977-12-27 | 1979-07-05 | American Micro Syst | Halbleiteranordnung |
| US4198693A (en) * | 1978-03-20 | 1980-04-15 | Texas Instruments Incorporated | VMOS Read only memory |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4222062A (en) * | 1976-05-04 | 1980-09-09 | American Microsystems, Inc. | VMOS Floating gate memory device |
| JPS58207675A (ja) * | 1982-05-28 | 1983-12-03 | Oki Electric Ind Co Ltd | Mis型半導体装置 |
| JPS5911671A (ja) * | 1982-07-12 | 1984-01-21 | Toshiba Corp | 半導体記憶装置とその製造方法 |
-
1984
- 1984-07-28 JP JP15795584A patent/JPS6135554A/ja active Pending
-
1985
- 1985-07-24 US US06/759,009 patent/US4630237A/en not_active Expired - Fee Related
- 1985-07-27 KR KR1019850005395A patent/KR890004470B1/ko not_active Expired
- 1985-07-29 DE DE19853527502 patent/DE3527502A1/de active Granted
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3975221A (en) * | 1973-08-29 | 1976-08-17 | American Micro-Systems, Inc. | Low capacitance V groove MOS NOR gate and method of manufacture |
| DE2842334A1 (de) * | 1977-12-27 | 1979-07-05 | American Micro Syst | Halbleiteranordnung |
| US4198693A (en) * | 1978-03-20 | 1980-04-15 | Texas Instruments Incorporated | VMOS Read only memory |
Cited By (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0284065A3 (en) * | 1987-03-26 | 1991-01-16 | Nec Corporation | Structure of complementary field effect transistor |
| DE3715232A1 (de) * | 1987-05-07 | 1988-11-17 | Siemens Ag | Verfahren zur substratkontaktierung bei der herstellung von durch isolationsgraeben getrennten bipolartransistorschaltungen |
| DE3931381A1 (de) * | 1989-09-20 | 1991-03-28 | Siemens Ag | Halbleiterschichtaufbau mit vergrabener verdrahtungsebene, verfahren fuer dessen herstellung und anwendung der vergrabenen verdrahtungsebene als vergrabene zellplatte fuer drams |
| DE4434725C1 (de) * | 1994-09-28 | 1996-05-30 | Siemens Ag | Festwert-Speicherzellenanordnung und Verfahren zu deren Herstellung |
| US5973373A (en) * | 1994-09-28 | 1999-10-26 | Siemens Aktiengesellschaft | Read-only-memory cell arrangement using vertical MOS transistors and gate dielectrics of different thicknesses and method for its production |
| DE4437581A1 (de) * | 1994-10-20 | 1996-05-02 | Siemens Ag | Verfahren zur Herstellung einer Festwertspeicherzellenanordnung mit vertikalen MOS-Transistoren |
| US5744393A (en) * | 1994-10-20 | 1998-04-28 | Siemens Aktiengesellschaft | Method for production of a read-only-memory cell arrangement having vertical MOS transistors |
Also Published As
| Publication number | Publication date |
|---|---|
| KR890004470B1 (ko) | 1989-11-04 |
| KR860001491A (ko) | 1986-02-26 |
| DE3527502C2 (enExample) | 1990-04-12 |
| US4630237A (en) | 1986-12-16 |
| JPS6135554A (ja) | 1986-02-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3527502A1 (de) | Festwertspeicher und verfahren zur herstellung desselben | |
| DE3886378T2 (de) | Integrierte schaltungszelle mit grube. | |
| DE4220497B4 (de) | Halbleiterspeicherbauelement und Verfahren zu dessen Herstellung | |
| DE3882557T2 (de) | DRAM-Zelle und Herstellungsverfahren. | |
| DE102010037093B4 (de) | Halbleitervorrichtung mit vergrabenen Wortleitungen | |
| DE3785317T2 (de) | Matrix hoher Packungsdichte aus dynamischen VMOS RAM. | |
| DE102006045709A1 (de) | Speicherzellenfeld und Verfahren zum Ausbilden des Speicherzellenfeldes | |
| DE102007003583A1 (de) | Transistor, Speicherzelle und Verfahren zum Herstellen eines Transistors | |
| EP1179849A2 (de) | Speicherzelle und Herstellungsverfahren | |
| DE3525418A1 (de) | Halbleiterspeichereinrichtung und verfahren zu ihrer herstellung | |
| DE3844388A1 (de) | Dynamische direktzugriffspeichereinrichtung | |
| DE10362018A1 (de) | Anordnung und Verfahren zur Herstellung von vertikalen Transistorzellen und transistorgesteuerten Speicherzellen | |
| DE3842474A1 (de) | Stapelkondensator-dram und verfahren zur herstellung derselben | |
| DE69013094T2 (de) | Nichtflüchtige Halbleiterspeicheranordnung und Verfahren zu ihrer Herstellung. | |
| DE69027953T2 (de) | Halbleiterspeichervorrichtung | |
| DE10330070A1 (de) | Halbleitervorrichtung und Verfahren zur Herstellung derselben | |
| EP0591769B1 (de) | Herstellverfahren für ein selbstjustiertes Kontaktloch und Halbleiterstruktur | |
| WO2000019529A1 (de) | Integrierte schaltungsanordnung mit vertikaltransistoren und verfahren zu deren herstellung | |
| DE4229837C2 (de) | Verfahren zur Herstellung eines Speicherkondensators für eine Halbleiter-Speicherzelle | |
| DE19646419C1 (de) | Verfahren zur Herstellung einer elektrisch schreib- und löschbaren Festwertspeicherzellenanordnung | |
| DE112021002480T5 (de) | Transistoren, speicheranordnungen und verfahren zur ausbildung einer anordnung von speicherzellen, die jeweils einen transistor umfassen | |
| DE4441153C2 (de) | Verfahren zur Herstellung eines Kondensators einer Halbleiterspeichervorrichtung | |
| DE10345162B4 (de) | Herstellungsverfahren für einen Grabenkondensator mit einem Isolationskragen, der über einen vergrabenen Kontakt einseitig mit einem Substrat elektrisch verbunden ist, insbesondere für eine Halbleiterspeicherzelle | |
| DE19957123B4 (de) | Verfahren zur Herstellung einer Zellenanordnung für einen dynamischen Halbleiterspeicher | |
| DE4441166A1 (de) | Verfahren zur Herstellung eines Kondensators einer Halbleiterspeichervorrichtung |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OP8 | Request for examination as to paragraph 44 patent law | ||
| D2 | Grant after examination | ||
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |