DE2256883C3 - Halbleiteranordnung und Verfahren zu ihrer Herstellung - Google Patents
Halbleiteranordnung und Verfahren zu ihrer HerstellungInfo
- Publication number
- DE2256883C3 DE2256883C3 DE2256883A DE2256883A DE2256883C3 DE 2256883 C3 DE2256883 C3 DE 2256883C3 DE 2256883 A DE2256883 A DE 2256883A DE 2256883 A DE2256883 A DE 2256883A DE 2256883 C3 DE2256883 C3 DE 2256883C3
- Authority
- DE
- Germany
- Prior art keywords
- transistor
- collector
- zone
- semiconductor
- epitaxial layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/60—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of BJTs
- H10D84/641—Combinations of only vertical BJTs
- H10D84/642—Combinations of non-inverted vertical BJTs of the same conductivity type having different characteristics, e.g. Darlington transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/761—PN junctions
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Bipolar Transistors (AREA)
- Bipolar Integrated Circuits (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR7141734A FR2160709B1 (enrdf_load_stackoverflow) | 1971-11-22 | 1971-11-22 |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2256883A1 DE2256883A1 (de) | 1973-05-30 |
DE2256883B2 DE2256883B2 (de) | 1980-07-10 |
DE2256883C3 true DE2256883C3 (de) | 1981-03-12 |
Family
ID=9086150
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2256883A Expired DE2256883C3 (de) | 1971-11-22 | 1972-11-20 | Halbleiteranordnung und Verfahren zu ihrer Herstellung |
Country Status (6)
Country | Link |
---|---|
JP (1) | JPS52676B2 (enrdf_load_stackoverflow) |
CA (1) | CA984974A (enrdf_load_stackoverflow) |
DE (1) | DE2256883C3 (enrdf_load_stackoverflow) |
FR (1) | FR2160709B1 (enrdf_load_stackoverflow) |
GB (1) | GB1408627A (enrdf_load_stackoverflow) |
IT (1) | IT975787B (enrdf_load_stackoverflow) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2608267A1 (de) * | 1976-02-28 | 1977-09-08 | Itt Ind Gmbh Deutsche | Verfahren zum herstellen einer monolithisch integrierten schaltung |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3547716A (en) * | 1968-09-05 | 1970-12-15 | Ibm | Isolation in epitaxially grown monolithic devices |
US3566218A (en) * | 1968-10-02 | 1971-02-23 | Nat Semiconductor Corp The | Multiple base width integrated circuit |
-
1971
- 1971-11-22 FR FR7141734A patent/FR2160709B1/fr not_active Expired
-
1972
- 1972-11-17 GB GB5320472A patent/GB1408627A/en not_active Expired
- 1972-11-20 DE DE2256883A patent/DE2256883C3/de not_active Expired
- 1972-11-20 IT IT70637/72A patent/IT975787B/it active
- 1972-11-21 CA CA157,039A patent/CA984974A/en not_active Expired
- 1972-11-22 JP JP47116739A patent/JPS52676B2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
DE2256883B2 (de) | 1980-07-10 |
JPS52676B2 (enrdf_load_stackoverflow) | 1977-01-10 |
FR2160709A1 (enrdf_load_stackoverflow) | 1973-07-06 |
JPS4860878A (enrdf_load_stackoverflow) | 1973-08-25 |
DE2256883A1 (de) | 1973-05-30 |
GB1408627A (en) | 1975-10-01 |
CA984974A (en) | 1976-03-02 |
FR2160709B1 (enrdf_load_stackoverflow) | 1974-09-27 |
IT975787B (it) | 1974-08-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2238450C3 (de) | Verfahren zur Herstellung einer integrierten Halbleiteranordnung | |
DE1764464C3 (de) | Verfahren zur Herstellung eines lateralen Transistors | |
DE2120388A1 (de) | Verbindungshalbleitervorrichtung | |
DE1764453A1 (de) | Verfahren zum Herstellen von Teilbereichen in planaren Halbleiteranordnungen,die mittels dielektrischen Materials gegeneinander sowie gegen die restlichen Bereiche des Halbleiterkoerpers isoliert sind | |
DE2633714C2 (de) | Integrierte Halbleiter-Schaltungsanordnung mit einem bipolaren Transistor und Verfahren zu ihrer Herstellung | |
DE2109352C2 (de) | Verfahren zum Herstellen eines lateralen bipolaren Halbleiter-Bauelements | |
DE2133976B2 (de) | Monolithisch integrierte Halbleiteranordnung | |
DE2047241C3 (de) | Verfahren zur Herstellung einer integrierten Halbleiterschaltung | |
DE1764578C3 (de) | Verfahren zur Herstellung einer Halbleiteranordnung mit einem Feldeffekttransistor | |
DE3022122C2 (enrdf_load_stackoverflow) | ||
DE2904480A1 (de) | Integrierte halbleiterschaltung und verfahren zu ihrem herstellen | |
DE2247911C2 (de) | Monolithisch integrierte Schaltungsanordnung | |
DE2256883C3 (de) | Halbleiteranordnung und Verfahren zu ihrer Herstellung | |
DE2219696A1 (de) | Verfahren zur Isolationsbereichsbildung | |
DE2600375C3 (de) | Halbleiteranordnung mit mindestens zwei komplementären Transistoren und Verfahren zu ihrer Herstellung | |
DE2100292A1 (de) | Halbleiteranordnung mit relativ kleinen geometrischen Abmessungen und Verfahren zur Herstellung derselben | |
DE2059506C2 (de) | Halbleiterbauelement und Verfahren zu seiner Herstellung | |
DE2403816A1 (de) | Halbleiteranordnung und verfahren zur herstellung einer derartigen anordnung | |
DE2657822C2 (enrdf_load_stackoverflow) | ||
DE2216642C3 (de) | Halbleiteranordnung und Verfahren zu ihrer Herstellung | |
DE1564427B2 (de) | Verfahren zum herstellen eines doppeldiffusions halbleiter elementes | |
DE1614286C3 (de) | Halbleiteranordnung und Verfahren zu ihrer Herstellung | |
DE1764571C3 (de) | Monolithisch integrierte Halbleiteranordnung und Verfahren zu ihrer Herstellung | |
DE2057895A1 (de) | Verfahren zur Herstellung von kompatiblen,durch Oxydschichten voneinander getrennten Halbleiterbauelementen in einem einzigen halbleiterkoerper | |
DE1665476A1 (de) | Elektrischer Widerstand |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OD | Request for examination | ||
C3 | Grant after two publication steps (3rd publication) | ||
8339 | Ceased/non-payment of the annual fee |