DE2159530C3 - Verfahren zum Herstellen einer Halbleiteranordnung - Google Patents

Verfahren zum Herstellen einer Halbleiteranordnung

Info

Publication number
DE2159530C3
DE2159530C3 DE2159530A DE2159530A DE2159530C3 DE 2159530 C3 DE2159530 C3 DE 2159530C3 DE 2159530 A DE2159530 A DE 2159530A DE 2159530 A DE2159530 A DE 2159530A DE 2159530 C3 DE2159530 C3 DE 2159530C3
Authority
DE
Germany
Prior art keywords
conductor
grid
connecting strip
conductors
ladder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE2159530A
Other languages
German (de)
English (en)
Other versions
DE2159530B2 (de
DE2159530A1 (de
Inventor
Djuurd Anne Geertruid Kamerbeek
Johannes Theodorus Van De Water
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Gloeilampenfabrieken NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Gloeilampenfabrieken NV filed Critical Philips Gloeilampenfabrieken NV
Publication of DE2159530A1 publication Critical patent/DE2159530A1/de
Publication of DE2159530B2 publication Critical patent/DE2159530B2/de
Application granted granted Critical
Publication of DE2159530C3 publication Critical patent/DE2159530C3/de
Expired legal-status Critical Current

Links

Classifications

    • H10W70/048
    • H10W70/427
    • H10W72/5449
    • H10W90/756
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49121Beam lead frame or beam lead device

Landscapes

  • Lead Frames For Integrated Circuits (AREA)
  • Wire Bonding (AREA)
DE2159530A 1970-12-17 1971-12-01 Verfahren zum Herstellen einer Halbleiteranordnung Expired DE2159530C3 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
NL7018378A NL7018378A (enExample) 1970-12-17 1970-12-17

Publications (3)

Publication Number Publication Date
DE2159530A1 DE2159530A1 (de) 1972-07-13
DE2159530B2 DE2159530B2 (de) 1980-05-29
DE2159530C3 true DE2159530C3 (de) 1981-02-05

Family

ID=19811818

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2159530A Expired DE2159530C3 (de) 1970-12-17 1971-12-01 Verfahren zum Herstellen einer Halbleiteranordnung

Country Status (8)

Country Link
US (1) US3842492A (enExample)
JP (1) JPS5135349B1 (enExample)
CA (1) CA933673A (enExample)
DE (1) DE2159530C3 (enExample)
FR (1) FR2118154B1 (enExample)
GB (1) GB1372216A (enExample)
IT (1) IT943262B (enExample)
NL (1) NL7018378A (enExample)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2259133C3 (de) * 1972-12-02 1982-03-11 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Verfahren zum Kontaktieren einer Halbleiteranordnung und Anwendung des Verfahrens
JPS5521128A (en) * 1978-08-02 1980-02-15 Hitachi Ltd Lead frame used for semiconductor device and its assembling
DE3040676A1 (de) * 1980-10-29 1982-05-27 Philips Patentverwaltung Gmbh, 2000 Hamburg Verfahren zum herstellen von halbleiteranordnugen
FR2498377A1 (fr) * 1981-01-16 1982-07-23 Thomson Csf Mat Tel Procede de fabrication de dispositifs semiconducteurs sur bande metallique
US4380042A (en) * 1981-02-23 1983-04-12 Angelucci Sr Thomas L Printed circuit lead carrier tape
JPS5817649A (ja) * 1981-07-24 1983-02-01 Fujitsu Ltd 電子部品パツケ−ジ
DE3378092D1 (en) * 1982-03-08 1988-10-27 Motorola Inc Integrated circuit lead frame
JPS58154241A (ja) * 1982-03-10 1983-09-13 Hitachi Ltd 半導体装置及びその製法
JPS59147448A (ja) * 1983-02-12 1984-08-23 Fujitsu Ltd 半導体素子搭載用リ−ドフレ−ムおよびこれを用いて製造される半導体装置とその製造方法
US4603927A (en) * 1984-07-12 1986-08-05 Rogers Corporation Surface mounted bussing device
JPS6132452A (ja) * 1984-07-25 1986-02-15 Hitachi Ltd リ−ドフレ−ムとそれを用いた電子装置
DE3430849A1 (de) * 1984-08-22 1986-03-06 Gerd 7742 St Georgen Kammerer Verfahren zur raeumlichen ausweitung der elektrischen verbindung zwischen den anschlusskontakten hochintegrierter elektronischer bauelemente und den kontaktstellen einer elektrischen anschlussvorrichtung auf einem bauelementetraeger
JPS61192542A (ja) * 1985-02-21 1986-08-27 Nifco Inc 溶着方法
JPS6281738A (ja) * 1985-10-07 1987-04-15 Hitachi Micro Comput Eng Ltd リ−ドフレ−ムおよびそれを用いた半導体装置
EP0242962A1 (en) * 1986-04-25 1987-10-28 Inmos Corporation Offset pad semiconductor lead frame
US5466967A (en) * 1988-10-10 1995-11-14 Lsi Logic Products Gmbh Lead frame for a multiplicity of terminals
US4916519A (en) * 1989-05-30 1990-04-10 International Business Machines Corporation Semiconductor package
US5781682A (en) * 1996-02-01 1998-07-14 International Business Machines Corporation Low-cost packaging for parallel optical computer link
TW467401U (en) * 1997-03-21 2001-12-01 Rohm Co Ltd Lead frame and the semiconductor device utilizing the lead frame
JP6437406B2 (ja) * 2015-09-15 2018-12-12 東芝メモリ株式会社 半導体装置の製造方法、半導体装置、およびリードフレーム
JP2017168703A (ja) * 2016-03-17 2017-09-21 東芝メモリ株式会社 半導体装置の製造方法および半導体装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3262022A (en) * 1964-02-13 1966-07-19 Gen Micro Electronics Inc Packaged electronic device
US3391426A (en) * 1965-10-22 1968-07-09 Motorola Inc Molding apparatus
US3482419A (en) * 1966-01-03 1969-12-09 Texas Instruments Inc Process for fabricating hermetic glass seals
GB1173506A (en) * 1966-03-16 1969-12-10 Motorola Inc Metallic Frame Member for Fabrication of Semiconductor Devices.
DE1539692A1 (de) * 1966-06-23 1969-10-16 Blume & Redecker Gmbh Umklebevorrichtung fuer Spulen
DE1564867C3 (de) * 1966-06-30 1975-04-10 Telefunken Patentverwertungsgesellschaft Mbh, 7900 Ulm Verfahren zum Kontaktieren von Dioden, Planartransistoren und integrierten Schaltungen
FR1504726A (fr) * 1966-10-25 1967-12-08 Radiotechnique Coprim Rtc Perfectionnements aux procédés de fabrication de boîtiers pour dispositifs semiconducteurs
US3702954A (en) * 1967-07-21 1972-11-14 Siemens Ag Semiconductor component and method of its production
US3689336A (en) * 1971-01-04 1972-09-05 Sylvania Electric Prod Fabrication of packages for integrated circuits

Also Published As

Publication number Publication date
CA933673A (en) 1973-09-11
GB1372216A (en) 1974-10-30
FR2118154A1 (enExample) 1972-07-28
IT943262B (it) 1973-04-02
US3842492A (en) 1974-10-22
FR2118154B1 (enExample) 1976-06-04
DE2159530B2 (de) 1980-05-29
JPS5135349B1 (enExample) 1976-10-01
NL7018378A (enExample) 1972-06-20
DE2159530A1 (de) 1972-07-13

Similar Documents

Publication Publication Date Title
DE2159530C3 (de) Verfahren zum Herstellen einer Halbleiteranordnung
DE68917694T2 (de) Schaltungsplattenzusammenbau und Kontaktstift, der darin verwendet wird.
DE2603383C2 (enExample)
DE69923427T2 (de) Ic karte, ic karten antenne und antennengestell
DE2519437A1 (de) Verfahren und vorrichtung zum anschluss von flachleiterkabeln
DE1564334A1 (de) Plastikgekapselter Transistor und Verfahren zu seiner Herstellung
DE2920028A1 (de) Elektrischer kontakt fuer einen schalter sowie verfahren zur herstellung eines solchen kontaktes
DE2819327A1 (de) Halbleiterbaueinheit
DE3685814T2 (de) Zusammenbau eines elektrischen verbinders und verfahren zur ausfuehrung desselben.
DE1279799B (de) Verfahren zum Herstellen eines Isolierkoerpers mit nach aussen fuehrenden Anschluessen
DE1104584B (de) Verfahren zum Herstellen eines elektrischen Kabelschuhes, der Kabelschuh selbst und Verbindung mittels dieses Kabelschuhes
DE2114023A1 (de) Matrixanordnung mit elektrischen Bauelementen und Verfahren zur Herstellung solcher Anordnungen
DE2601845A1 (de) Kollektor und verfahren zu seiner herstellung
DE3704240A1 (de) Elektrische anordnung mit einer mehrzahl von gleitelementen
DE2328798A1 (de) Halbleiteranordnung
DE10057412A1 (de) Halbleitergeräteeinkapselungsanordnung und Verfahren zu deren Hertellung
DE69524312T2 (de) Verfahren zur herstellung eines vergossenen leiterrahmens
DE2904004A1 (de) Elektrische sammelschiene mit doppelten kontakten
WO1999004295A2 (de) Transponderanordnung und verfahren zu deren herstellung
DE2541222A1 (de) Kontaktvorrichtung
DE8309514U1 (de) Elektrische Verbindungsvorrichtung
DE1614134B2 (de) Leiterrahmen zur Verwendung bei der automatischen Herstellung von gekapselten, integrierten Halbleiterbauelementen, integriertes Halbleiterbauelement und Verfahren zu dessen Herstellung
DE3990594C2 (de) Kontaktklemme und Werkzeug zu ihrer Herstellung
DE2163855A1 (de) Verfahren und Vorrichtung zum Herstellen eines Bodens für die Umhüllung eines elektrischen Bauelementes, sowie Boden für die Umhüllung eines elektrischen Bauelementes
DE3539894A1 (de) Verkleidung fuer bauwerke

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
8339 Ceased/non-payment of the annual fee