CN1670807A - 电光装置和电子设备 - Google Patents

电光装置和电子设备 Download PDF

Info

Publication number
CN1670807A
CN1670807A CNA2005100537883A CN200510053788A CN1670807A CN 1670807 A CN1670807 A CN 1670807A CN A2005100537883 A CNA2005100537883 A CN A2005100537883A CN 200510053788 A CN200510053788 A CN 200510053788A CN 1670807 A CN1670807 A CN 1670807A
Authority
CN
China
Prior art keywords
signal
data line
pixel
line
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2005100537883A
Other languages
English (en)
Other versions
CN100432760C (zh
Inventor
村出正夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN1670807A publication Critical patent/CN1670807A/zh
Application granted granted Critical
Publication of CN100432760C publication Critical patent/CN100432760C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2352/00Parallel handling of streams of display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

本发明提供电光装置和电子设备。其对于与根据通过闩锁电路按多级连接的移位寄存器中的,第1级和最终级输出的信号F1、F174所选择的数据线,以及其所邻接的数据线相对应的像素,作为无效像素区域不显示,由此,抑制显示质量的降低现像。

Description

电光装置和电子设备
技术领域
本发明涉及抑制对每多根数据线进行分组并驱动的场合呈现的显示质量的降低的技术。
背景技术
近年,采用液晶等的电光面板形成小型图像,通过光学系统将该小型图像放大投影于屏幕、墙面等上的投影仪正在普及。该投影仪不具有通过本身制作图像的功能,而从个人计算机,电视调谐器等的上位装置,接收图像数据(或图像信号)的供给。该图像数据指定像素的灰度(亮度),按照呈矩阵状排列的像素的垂直扫描和水平扫描的形式供给,由此,同样对于投影仪所采用的电光面板,适合按照该形式驱动。由此,在用于投影仪的电光面板中,一般采用所谓的逐点方式,该方式为:依次选择扫描线,在选择1根扫描线的期间(1个水平扫描期间),每次1根地依次选择数据线,将按照适合液晶的驱动的方式变换图像数据的图像信号供给已选择的数据线。
但是,最近,为了应对高清晰度电视等,高精细化处理的要求强烈。高精细化处理可通过增加扫描线的根数和数据线的根数而实现,但是,伴随扫描线根数的增加,水平扫描期间缩短,另外,在逐点方式的场合,伴随数据线根数的增加,数据线的选择期间也缩短。由此,在逐点方式的场合,伴随高精细化处理的进行,无法充分地确保将图像信号供给数据线的时间,导致向像素的写入不充分。
于是,为了消除写入不充分的问题,人们考虑相展开驱动的方式。该相展开驱动为下述的方式,其中,在1水平扫描期间中,按照预定的根数,比如,每6根同时选择数据线,并且将向与选择扫描线和选择数据线的交叉处相对应的像素输入的图像信号相对时间轴,按照6倍伸长,供向已选择的6根数据线的每根。人们认为在该相展开驱动方式的场合,向数据线供给图像信号的时间与逐点方式相比较,在本实例中,可6倍确保,由此,适合于高精细化处理。
但是,在该相展开驱动方式的场合,由于同时选择多根数据线,故容易发生显示质量降低的现像。
发明内容
本发明是针对上述的情况而提出的,本发明的目的在于提供抑制相展开时的显示质量降低的现像,可进行高质量的显示的电光装置和电子设备。
为了实现上述目的,本发明的电光装置具有像素,该像素对应于扫描线与针对每多根而分组(block)的数据线的交叉处而设置,并且在选择了扫描线的期间,在数据线中对图像信号进行了取样时,成为与该图像信号相对应的灰度,其特征在于,其具备:扫描线驱动电路,该扫描线驱动电路在每个水平扫描期间依次选择扫描线;移位寄存器,该移位寄存器按照对应预定的时钟的信号,依次传送在水平扫描期间的最初供给的传送开始脉冲信号的方式多级连接;取样开关,该取样开关分别电气地介于供给图像信号的图像信号线中的某一根和上述数据线的每根线之间,并且通过导通将供给该图像信号线的图像信号,在该数据线中进行取样,与同一组的数据线相对应的取样开关根据通过同一级的移位寄存器传送的脉冲信号,基本同时地导通断开,针对与根据通过以多级连接的移位寄存器中的,输入有上述传送开始脉冲信号的第1级所传送的脉冲信号而选择的数据线相对应的像素,作为无效像素区域不显示。从多级连接的移位寄存器中的初级输出的脉冲信号仅仅按照时钟信号输出,与此相对,从第2级以后的级输出的脉冲信号的不同之处在于其为按照时钟信号,将经过闩锁处理的信号输出而形成的信号。由此,从初级输出的脉冲信号与从第2级以后输出的脉冲信号相比较,波形容易不同。按照本发明的电光装置,将通过从初级输出的脉冲信号对图像信号进行取样的区域作为无效(dummy)像素区域而不显示,由此,可以将显示质量的降低防患于未然。
另外,在本发明的电光装置中,为了使像素不显示,比如,考虑采用与显示内容无关地,将该像素设为指定的颜色(黑、白、灰)的形式,通过挡光层覆盖该像素的形式,不形成像素电路的一部分或全部的形式等的各种形式。
但是,如果仅仅将与第1级相对应的像素区域作为无效像素区域,由于进行显示的有效像素区域的中心位置与整个像素区域错开,故最好在本发明的电光装置中,采用下述的方案,其中,同样对于与根据通过上述移位寄存器的最终级传送的脉冲信号而选择的数据线相对应的像素,也作为无效像素区域不显示。
此外,在本发明的电光装置中,最好为下述的方案,其中,同样对于与根据从上述移位寄存器的第2级输出的脉冲信号实现导通断开的取样开关连接的数据线中的,位于靠近基于从第1级输出的脉冲信号的无效像素区域的数据线相对应的像素,也作为无效像素区域。这样做的原因在于:在与第2级相对应的像素区域中的,第1级相对应的像素区域所邻接的区域,容易受到与该第1级相对应的像素区域的影响(电容耦合等的影响)等。
在这些方案中,由于具有形成左右反转像的情况,故最好采用下述的方案,其中,相对进行显示的有效像素区域的中心,对称地配置上述无效像素区域。另外,最好在使与初级和最终级相对应的像素区域为无效像素区域的场合,相对有效像素区域的中心对称地设置无效像素区域的场合,采用使有效像素区域的数据线根数为基本同时地导通断开的取样开关的数量的倍数的方案。
在本发明的电光装置中,最好采用下述的方案,其具备运算电路,该运算电路按照脉冲宽度不重复的方式求出在上述移位寄存器的各级中传送的脉冲信号与预定的使能信号的逻辑运算信号,与同一组(block)相对应的取样开关按照同一逻辑运算信号,进行导通断开。按照该方案,容易抑制移位寄存器的级数,避免在组(block)之间,取样开关相互重复地导通的状态。
在该方案中,最好采用下述的方案,其中,上述图像信号中的每个按照下述方式分配给上述图像信号线,该方式为:使指定像素的灰度的信号与上述使能信号的供给同步,对应于上述图像信号线的根数,使其对应时间轴而伸长,并且供给取样开关导通的数据线。按照该方案,可更长地确保向数据线供给图像信号的期间。
此外,由于本发明的电子设备将上述电光装置作为显示部,故可使显示质量不那么显著降低。
附图说明:
图1为表示本发明的实施形态所涉及的电光装置的构的框图;
图2为表示该电光装置的电光面板的构成的框图;
图3为表示该电光面板的像素的构成的图;
图4为表示该电光装置的移位寄存器的构成的图;
图5为表示该电光装置的工作的时序图;
图6为表示该电光装置的工作的时序图;
图7为表示该电光装置的工作的时序图;
图8为表示该电光装置的工作的时序图;
图9为表示本发明的另一实施例的电光装置的电光面板的结构的图;
图10为表示采用实施例的电光装置的投影仪的构成的框图;
具体实施方式
下面参照附图,对用于实施本发明的优选形态进行描述。图1为表示本发明的实施例的电光装置的整体结构的框图。
像该图所示的那样,电光装置包括电光面板100,控制电路200和处理电路300。
其中,控制电路200按照从图中未示出的上位装置提供的垂直扫描信号Vs、水平扫描信号Hs和点时钟信号DCLK,产生用于对各部分进行控制的定时信号,时钟信号等。
处理电路300还由S/P变换电路302、D/A转换器组304和放大倒相电路306构成。
其中,S/P转换电路302将从上位装置按照与垂直扫描信号Vs、水平扫描信号Hs和点时钟信号DCLK同步的方式串行地供给的,针对每个像素按照数字值指定像素的灰度等级电平(亮度)的图像数据Vid像图5所示的那样,分配给信道ch1~ch6的6个系统,并且在时间轴上以6倍伸长(串并转换),将其作为图像数据Vd1d~Vd6d输出。于是,在图像数据的1个像素量按照点时钟DCLK的1个周期供给的场合,已伸长的图像数据Vd1d~Vd6d中的每个在点时钟DCLK的6个周期的范围内供给。另外,串并转换的原因在于延长外加图像信号的时间,确保后述的取样开关的取样、保持时间和充放电时间。
另外,在本实施例中,S/P变换电路302对应于属于后述的无效像素区域的像素的选择定时,输出对像素比如,进行黑色处理的图像数据。
D/A转换器组304为针对每个信道ch1~ch6而设置的D/A转换器,将图像数据Vd1d~Vd6d分别转换为具有与像素的灰度相对应的电压的模拟的图像信号。
放大倒相电路306将进行了模拟转换的图像信号,以电压Vc为基准,进行极性反转处理或正转处理,然后,适当地对其放大,将其作为图像信号Vd1~Vd6而供给。在这里,对于极性反转,具有(a)每根扫描线;(b)每根数据线;(c)每个像素;(d)每个面(帧)等的形式,对于本实施例,为(a)每根扫描线的极性反转(1H反转)。但是,本发明不限于此。
此外,电压Vc像图6所示的那样,为图像信号的振幅中心电压,基本与外加于对置电极上的电压LCcom相等。另外,在本实施例中,为了方便,分别将高于振幅中心电压Vc的高电位电压称为正极性,将低电位电压称为负极性。
预先充电电压生成电路310在数据线中即将对图像信号进行取样之前的回扫期间,生成预先充电用的电压信号Vpre。另外,在本实施例中,作为预先充电电压信号Vpre,采用比如,使像素为最高灰度的白色和最低灰度的黑色的中间值的灰色的电压(灰色相当电压)。
像上述那样,在本实施例中,由于进行每根扫描线的极性反转处理,故在1个垂直扫描期间,正极性写入和负极性写入在每个1水平扫描期间交替地进行。由此,预先充电电压生成电路310按照像图6所示的那样,在即将进行正极性写入前的回扫期间,形成正极性的灰色相当电压Vg(+)的方式,另外,在即将进行负极性写入前的回扫期间,形成负极性的灰色相当电压Vg(-)的方式,分别在每1个水平扫描期间,极性反转地形成预先充电电压信号Vpre。
在说明返回到图1的场合,选择器350在比如信号NRG为低电平时,选择放大倒相电路306的图像信号Vd1~Vd6,另一方面,在信号NRG为高电平时,选择预先充电电压生成电路310的预先充电电压信号Vpre,将分别选择的信号作为Vid1~Vid6而供给电光面板100。在这里,信号NRG是从控制电路200供给,在作为回扫期间的一部分期间的预先充电期间成为高电平的信号。
于是,信号Vid1~Vid6在信号NRG为高电平的预先充电期间,均共同地成为预先充电电压信号Vpre,在其以外的期间,分别成为图像信号Vd1~Vd6。
接着,对电光面板100的具体结构进行描述。图2为表示电光面板100的电气结构的框图。该电光面板100为以一定的间隙,将器件基板和形成有对置电极的对置基板贴合,并且在该间隙中封闭有液晶的液晶显示面板。
在该电光面板100中,像图2所示的那样,768根扫描线112沿图中的横向延伸而排列,另一方面,1044(=6×174)根数据线114沿图中的纵向排列。此外,按照与这些扫描线112和数据线114的交叉部分的每个部分相对应的方式设置像素110。
于是,像素110按照纵768行×横1044列的矩阵状排列。在本实施例中,在该像素排列中,左端10列和右端10列的量用作不用于显示的无效像素区域。由此,在本实施例中,用于显示的有效像素区域为相当于除了左右各10列的量的区域的纵768行×横1024列。
下面参照图3,对像素110的具体结构进行描述。
像该图所示的那样,在像素110中,N沟道型的TFT(薄膜晶体管)116的源与数据线114连接,并且漏与像素电极118连接,另一方面,栅与扫描线112连接。
此外,按照与像素电极118对置的方式,保持在一定的电压LCcom的对置电极108相对全部像素,相同地设置,并且在该像素电极118和对置电极108之间夹持有液晶层105。由此,针对每个像素,形成由像素电极118、对置电极108和液晶层105形成的液晶电容。
还有,在两基板的各对置面上,分别设置按照液晶分子的长轴方向在两基板之间,比如,连续地扭转约90度的方式进行研磨处理的取向膜,另一方面,在两基板的各背面侧,分别设置有与取向方向相对应的偏振片,虽然这一点在图中未特别示出。
如果液晶电容的电压实效值为零,则从像素电极118和对置电极108之间通过的光随着液晶分子的扭转而旋光约90度,另一方面,伴随该电压实效值的增加,液晶分子沿电场方向倾斜,其结果是,其旋光性消失。由此,比如在透射型中,在入射侧和背面侧,形成对应于取向方向,分别设置偏振光轴相互垂直的偏振片的常态白色模式的场合,如果液晶电容的电压实效值为零,则光的透射率为最大形成白色显示,另一方面,伴随电压实效值的增加,透射的光量减少,最终形成透射率为最小的黑色显示。
再有,为了防止液晶电容的电荷的泄漏,存储电容109针对每个像素而形成。该存储电容109的一端与像素电极118(TFT116的漏)连接,另一方面,其另一端在全部像素的范围内,共同地接地。
接着,在有效像素区域和无效像素区域的周边,设置扫描线驱动电路130,移位寄存器140等的周边电路。其中,扫描线驱动电路130像图5所示的那样,依次将按照1个水平有效显示期间成为高电平的扫描信号G1、G2、G3、...、G768的相应信号分别供给第1行、第2行、第3行、...、第768行的扫描线112。另外,由于与本发明不直接相关,故扫描线驱动电路130的具体结构省略,但是,形成下述的方案,其中,每当时钟信号CLY的电平跃迁(上升或下降)时,依次使在1个垂直扫描期间(1F)的最初供给的传送开始脉冲DY移位,然后,进行使脉冲宽度变窄等的波形整形处理,将其作为扫描信号G1、G2、G3、...、G768而输出。
接着,移位寄存器140以纵向连续的方式连接175级的闩锁电路1450,按照占空比基本为50%的时钟信号CLX,以及与该时钟信号CLX处于逻辑反转的关系的时钟信号CLXinv,依次传送传送开始脉冲DX。在这里,传送开始脉冲DX为在1个水平扫描期间的开始时供给,并且脉冲宽度(成为高电平的期间)为时钟信号CLX的大约1个周期的量的信号。
移位寄存器140采用下述的结构,其中,既可沿图2中的从左向右的方向(R方向或正转方向),也可沿从右向左的方向(L方向或逆转方向),传送传送电路脉冲DX。预定该传送方向的为成为相互排他的逻辑电平的信号Dir-R、Dir-L,在信号Dir-R为高电平(信号Dir-L为低电平)的场合,指示向R方向传送,在信号Dir-L为高电平(信号Dir-R为低电平)的场合,指示向L方向的传送。
在R方向传送的场合,由于在闩锁电路1450中,其左端为输入端,另一方面,其右端为输出端,故对于闩锁电路1450,按照从图中的左起的顺序,依次表示为左1级、左2级、...、左174级、左175级。在该R方向传送的场合,信号F1、F2、...、F174分别从左1级、左2级、...、左174级的闩锁电路1450输出。
与此相反,在L方向传送的场合,由于在闩锁电路1450中,其右端形成输入端,另一方面,其左端形成输出端,故对于闩锁电路1450,按照从图中的右起的顺序,依次表示为右1级、右2级、...、右174级、右175级。在该L方向传送的场合,信号F174、F173、...、F1分别从右1级、右2级、...、右174级的闩锁电路1450输出。
此外,比如,左2级的闩锁电路1450与右174级的闩锁电路1450相同。由此,在本实施例中,R方向传送的场合(从左起数)与L方向传送的场合(从右起数)均没有奇数级、偶数级的区别。
时钟反相器152仅仅在信号Dir-R为高电平的R方向传送的场合,将传送开始脉冲DX作为输入而供给左1级的闩锁电路1450。另一方面,时钟反相器154仅仅在信号Dir-L为高电平的L方向传送的场合,将传送开始脉冲DX作为输入而供给右1级的闩锁电路1450。
在这里,参照图4对移位寄存器140的闩锁电路1450的具体结构进行描述。图4为表示在设奇数为m时,奇数m级的闩锁电路1450,偶数(m+1)级的闩锁电路1450与奇数(m+2)级的闩锁电路1450的3级对应的结构的图。
任何一个闩锁电路1450均具有4个时钟反相器1451~1454。其中,在奇数级的闩锁电路1450中,时钟反相器1451在时钟信号CLX为高电平的场合,反转地输出输入信号的逻辑电平,在时钟信号CLX为低电平的场合,使输出处于高阻抗状态,时钟反相器1452在时钟信号CLXinv为高电平的场合,反转地输出输入信号的逻辑电平,在时钟信号CLXinv为低电平的场合,使输出处于高阻抗状态,时钟反相器1453在信号Dir-R为高电平的场合,反转地输出输入信号的逻辑电平,在信号Dir-R为低电平的场合,使输出处于高阻抗状态,时钟反相器1454在信号Dir-L为高电平的场合,反转地输出输入信号的逻辑电平,在信号Dir-L为低电平的场合,使输出处于高阻抗状态。
在偶数级的闩锁电路1450中,时钟反相器1451,1452与时钟信号CLX,CLXinv之间的供给关系与奇数级的相反。由此,在偶数级的闩锁电路1450中,时钟反相器1451在时钟信号CLXinv为高电平的场合,反转地输出输入信号的逻辑电平,在时钟信号CLXinv为低电平的场合,使输出处于高阻抗状态,时钟反相器1452在时钟信号CLX为高电平的场合,反转地输出输入信号的逻辑电平,在时钟信号CLX为低电平的场合,使输出处于高阻抗状态。另外,时钟反相器1453,1454在奇数级和偶数级中没有差异。
移位寄存器140像这样,按照交替地将奇数级的闩锁电路1450和偶数级的闩锁电路1450连接的方式形成。
在这样的方案中,在R方向传送的场合,由于在全部级的范围内,时钟反相器1454的输出处于高阻抗状态,故其存在从电气方面来说可忽略,另一方面,时钟反相器1453为单纯的非电路。
首先,如果时钟信号CLX为高电平,则在奇数级的闩锁电路1450中,时钟反相器1451将从左端输入的信号的逻辑电平反转,将其供给时钟反相器1453的输入端,该时钟反相器1453再次将供给输入端的信号的逻辑电平反转,作为闩锁电路1450的输出信号,并且将其供给时钟反相器1452的输入端。在这里,在时钟信号CLX为高电平的期间,奇数级的时钟反相器1452的输出处于高阻抗状态。由此,在时钟信号CLX为高电平的期间,成为该奇数级的输出信号的时钟反相器1453的输出仅仅由时钟反相器1451的输出电平确定。于是,在R方向传送的场合,在时钟信号CLX为高电平(时钟信号CLXinv为低电平)的期间,从奇数m级的闩锁电路1450输出的信号Fm成为2次反复进行左端的输入信号的逻辑反转的正转信号。
接着,如果时钟信号CLX为低电平,时钟信号CLXinv为高电平,则在奇数级的闩锁电路1450中,时钟反相器1452将时钟反相器1453的输出信号的逻辑电平反转,反馈地输入到该时钟反相器1453中。另外,在时钟信号CLXinv为高电平的期间,奇数级的时钟反相器1451的输出处于高阻抗状态。于是,在R方向传送的场合,时钟信号CLX为低电平(时钟信号CLXinv为高电平)的期间,从奇数m级的闩锁电路1450输出的信号Fm在时钟信号CLX即将为低电平之前,对从时钟反相器1453输出的信号进行闩锁处理。
在偶数级的闩锁电路1450中,如果考虑时钟反相器1451,1452与时钟信号CLX,CLXinv之间的供给关系与奇数级相反的方面,则在R方向传送的场合,时钟信号CLX为低电平的期间,从偶数(m+1)级的闩锁电路1450输出的信号F(m+1)为2次反复地进行左端的输入信号的逻辑反转处理的正转信号,即,通过前1级的奇数m级的闩锁电路1450闩锁的信号。
另外,在R方向传送的场合,时钟信号CLX为高电平的期间输出的信号F(m+1)在时钟信号CLX即将为高电平之前,对从时钟反相器1453输出的信号进行闩锁处理。
由此,在R方向传送的场合,从偶数(m+1)级的闩锁电路1450输出的信号F(m+1)与从前一级的奇数m级的闩锁电路1450输出的信号Fm相比较,正好延迟时钟信号CLX(时钟信号CLXinv)的半个周期。
移位寄存器140交替地按照将多级这样的奇数级和偶数级的闩锁电路1450连接,由此,如果在R方向传送的场合,将传送开始脉冲DX作为输入而供给左1级的闩锁电路1450,则从左1级、左2级、左3级、...的闩锁电路1450输出的信号F1、F2、F3...像图5所示的那样。即,第1,信号F1在时钟信号CLX为高电平的期间,对传送开始脉冲DX进行正转处理,将其输出,在时钟信号CLX为低电平的期间,对其之前的正转输出进行闩锁处理,第2,信号F2在时钟信号CLX为低电平的期间,为通过左1级的闩锁电路闩锁的信号的正转信号,在时钟信号CLX为高电平的期间,对此前的正转输出进行闩锁处理,之后的工作相同。于是,信号F1、F2、F3、...F174按照时钟信号CLX(时钟信号CLXinv)的半个周期依次移位。
另外,在L方向传送的场合,在全部级的范围内,时钟反相器1453的输出处于高阻抗状态,由此,其存在从电气方面来看可忽略,另一方面,时钟反相器1454为单纯的非电路。由此,比如,在奇数(m+2)级的闩锁电路1450中,如果时钟信号CLX为低电平,则时钟反相器1452将从右端输入的信号的逻辑电平反转,将其供给时钟反相器1454的输入端,该时钟反相器1454再次将供给输入端的信号的逻辑电平反转,将其作为信号F(m+1)而输出,并且将其供给输出处于高阻抗状态的时钟反相器1451的输入端。于是,在L方向传送的场合,在时钟信号CLX为低电平的期间输出的信号F(m+1)为2次反复地进行右端的输入信号的逻辑反转的正转信号。
在奇数(m+2)级的闩锁电路1450中,如果时钟信号CLX为高电平,则时钟反相器1451将时钟反相器1454的输出信号的逻辑电平反转,将其反馈地输入到该时钟反相器1454中。于是,在L方向传送的场合,在时钟信号CLX为高电平的期间输出的信号F(m+1)是对在时钟信号CLX即将为高电平之前,从奇数(m+2)级的时钟反相器1454输出的信号进行闩锁处理而形成的。
此外,在L方向传送的场合,在时钟信号CLX为高电平的期间从偶数(m+1)级的闩锁电路1450输出的信号Fm是对右端的输入信号反复地进行2次逻辑反转处理的正转信号,即,通过前1级的奇数(m+2)级的闩锁电路1450闩锁处理而形成的信号。
接着,在L方向传送的场合,在时钟信号CLX为低电平期间输出的信号Fm是在时钟信号CLX即将为低电平之前,对从偶数(m+1)级的时钟反相器1454输出的信号进行闩锁处理而形成的。
由此,如果在L方向传送的场合,传送开始脉冲DX作为输入而供给到右1级的闩锁电路1450中,则从右1级、右2级、右3级、...的闩锁电路1450输出的信号F174、F173、F172、...像图7所示的那样。即,首先,信号F174是在时钟信号CLX为低电平的期间,对传送开始脉冲DX进行正转处理而输出形成的,在时钟信号CLX为高电平的期间,是对此前的正转输出进行闩锁处理而形成的,第2,信号F173在时钟信号CLX为高电平的期间,为通过右1级的闩锁电路闩锁处理的信号的正转信号,在时钟信号CLX为低电平的期间,是对此前的正转输出进行闩锁处理而形成的,以后的工作相同。于是,信号F174、F173、F172、...、F1按照时钟信号CLX(时钟信号CLXinv)的半个周期依次移位。
还有,在图4中为了便于理解,省略互补型构成。具体来说,时钟反相器1451、1452、1453、1454中的每个时钟反相器像人们熟知的那样,通过在从电源的高位侧电压到低位侧电压之间串联连接的2个P沟道型TFT和2个N沟道型TFT,以互补型分别构成。
于是,比如,向奇数级的时钟反相器1451,供给图示的时钟信号CLX以及时钟信号CLXinv。同样,比如,向时钟反相器1453供给图示的信号Dir-R以及信号Dir-L。
再次返回到图2而描述。在移位寄存器140的输出信号F1、F2、...、F174的各信号通路上,分别设置具有与非电路142、非电路143、与非电路144、非电路145,146的运算电路。
在这里,与m为奇数的信号Fm,即,与在R方向传送中从奇数级的闩锁电路1450输出的信号(或在L方向传送中从偶数级的闩锁电路1450输出的信号)相对应的与非电路142输出该信号Fm和使能信号Enb1的与非信号。
另外,与(m+1)为偶数的信号F(m+1),即,与在R方向传送中从偶数级的闩锁电路1450输出的信号(或,在L方向传送中从奇数级的闩锁电路1450输出的信号)相对应的与非电路142输出该信号F(m+1)和使能信号Enb2的与非信号。
在这里,使能信号Enb1,Enb2均为从控制电路200(参照图1)供给的信号,像图5所示的那样,相互处于相位按照180度移位的关系。另外,使能信号Enb1与从时钟信号CLX为高电平的期间的前缘及后缘隔绝的较窄的期间为高电平,使能信号Enb2与从时钟信号CLX为低电平的期间的前缘及后缘隔绝的较窄的期间为高电平。
与非电路144输出与非电路142的与非信号,与通过非电路143对信号NRG进行逻辑反转处理而形成的信号之间的与非信号。与非电路144的与非信号经过非电路145,146的偶数次(在图2中为2次)的逻辑反转,作为取样信号而输出。在这里,将信号F1、F2、...、F174的相应信号为源信号的取样信号分别表示为S1、S2、...、S174。
另外,通过非电路145,146,对与非电路144的与非信号进行逻辑反转处理的原因在于必须在提高驱动能力的状态,按照形成6条分流通路的方式供给到将在下面描述的作为取样开关148的TFT的栅。由此,晶体管尺寸相对非电路145,146逐级地增大。
取样开关148比如,为N沟道型的TFT,针对每根数据线114而设置,用于在数据线114中,对通过6根图像信号线171而供给的6沟道量的信号Vid1~Vid6的每个信号进行取样处理。
具体来说,如果在从图2的左起数,第j列的数据线114的一端连接漏的取样开关148中,在j除以6的余数为“1”的场合,其源与供给有信号Vid1的图像信号线171连接。同样,j除以6的余数为“2”、“3”、“4”、“5”、“0”的数据线114上连接漏的取样开关148的每个开关中的源分别与供给有信号Vid2~Vid6的图像信号线171连接。由于“11”除以6的余数为“5”,故比如,在从图2的左起数第11列的数据线114上连接漏的取样开关148的源与供给有信号Vid5的图像信号线171连接。
另外,向(j-1)除以6的商为i的数据线114上连接漏的6个取样开关148的栅,分别同样地供给取样信号S(i+1)。比如,在第7列~12列的数据线114中,(j-1)为“6”~“11”,由于该数字除以6的商为“1”,故向与这些数据线114相对应的取样开关148的栅,共同地供给取样信号S2。
此外,在本实施例中,将处于向相对应的取样开关148的栅供给同一取样信号的关系的6根数据线114视为1个组(block)。
下面以R方向传送的场合为实例,对本实施例的电光装置的工作进行描述。图5和图6为用于说明R方向传送的场合的电光装置的工作的时序图。
首先,在垂直扫描期间(1F)的最初,将传送开始脉冲DY供给扫描线驱动电路130。通过该供给,像图5所示的那样,扫描信号G1、G2、G3、...G768依次排他地仅在水平有效显示期间成为高电平。
在这里,如果着眼于扫描信号G1为高电平的水平有效显示期间,则在该水平有效显示期间的在先回扫期间,信号NRG像图6所示的那样,在与该回扫期间的前后沿隔绝的预先充电期间,为高电平。如果在该水平有效显示期间,进行正极性写入,则预先充电电压生成电路310对应于正极性写入,使预先充电电压信号Vpre为电压Vg(+)。
如果信号NRG为高电平,由于选择器350(参照图1)选择预先充电电压信号Vpre,故6根图像信号线171(参照图2)对应于紧跟其后的水平有效显示期间的正极性写入为电压Vg(+)。
另外,如果信号NRG为高电平,无论与非电路142的与非信号的电平如何,与非电路144的与非信号均强制地变为高电平,由此,全部的取样开关148导通。于是,如果信号NRG为高电平,则在全部的数据线114中,对图像信号线171的电压信号Vpre进行取样处理,其结果是,作为正极性写入的事先准备,按照电压Vg(+)进行预先充电。
此外,如果预先充电期间结束,信号NRG为低电平,则与非电路144起将与非电路142的与非信号的逻辑电平进行反转处理的非电路的作用。
如果回扫期间结束,则传送开始脉冲DX通过移位寄存器140的各闩锁电路1450依次移位,像图5所示的那样,在遍及水平有效显示期间,作为信号F1、F2、F3、...而输出。
其中,对于奇数m的信号Fm,在与非电路142中,求出其与使能信号Enb1的与非,由此,脉冲宽度变窄,进而,经过与非电路144、非电路145,146,作为取样信号Fm而输出。同样,对于偶数(m+1)的信号F(m+1),在与非电路142中,求出其与使能信号Enb2的“与非”,由此,脉冲宽度变窄,进而,经过非电路145,146,作为取样信号F(m+1)而输出。
在这里,使能信号Enb1,Enb2的正脉冲宽度(形成高电平的期间)分别从时钟信号CLX,CLXinv为高电平的期间的前缘和后缘隔绝而变窄,由此,取样信号S1、S2、S3、...像图5所示的那样,按照正脉冲宽度不重复的方式输出。
另一方面,与水平扫描同步地供给的图像数据Vid,第1,通过S/P变换电路302分配给6个信道,相对时间轴按照6倍伸长,第2,通过D/A转换器组304,分别变换为模拟信号,并且对应于正极性写入,以电压Vc为基准而对其正转处理,将其输出。由此,进行正转输出的图像信号Vd1~Vd6伴随像素为黑色,形成比电压Vc高的高位电压。
另外,在水平有效显示期间,由于信号NRG为低电平,选择器350选择该图像信号Vd1~Vd6,其结果是,供给6根图像信号线171的信号Vid1~Vid6成为放大倒相电路306的图像信号Vd1~Vd6。
此外,在图6中,呈现供给6根图像信号线171的信号中的,相当于信道ch1的信号Vid1的电压变化。在回扫期间,在使图像信号Vd1~Vd6为与极性相对应的黑色相当电压Vb(+)或Vb(-)的场合,供给图像信号线171的信号Vid1也为黑色相当电压中的任何一种电压,但是,在信号NRG为高电平时,由于为预先充电电压信号Vpre,故为与紧跟之后的写入极性相对应的灰色相当电压Vg(+)或Vg(-)。
还有,在扫描信号G1为高电平的水平有效显示期间,如果取样信号S1为高电平,则在从图2中的左起数第1~6列的数据线114的每根线中,分别对图像信号Vd1~Vd6进行取样处理。另外,经过取样处理的图像信号Vd1~Vd6分别外加于与从图2的上方数第1行的扫描线112和第1~6列的数据线114的交叉处相对应的像素110的像素电极118上。
由于第1~6列的数据线114属于无效像素区域,故要进行取样处理的图像信号为与正极性写入相对应的黑色相当电压Vb(+)。由此,使1行1列~1行6列的像素变为黑色。
接着,如果取样信号S2为高电平,则此次,在第7~12行的数据线114中的每根线中,分别对图像信号Vd1~Vd6进行取样处理,分别外加于与第1行的扫描线112和第7~12列的数据线114的交叉处相对应的像素110的像素电极118上。
其中,由于第7~10列的数据线114属于无效像素区域,故进行取样处理的图像信号与第1~6列的数据线相同,为黑色相当电压Vb(+),由此,使1行7列~1行10列的像素也变为黑色。
另一方面,由于第11,12列的数据线114属于有效像素区域,故取样的图像信号为通过图像数据Vid指示的灰度电平,为与正极性写入相对应的电压。由此,1行11列、1行12列的像素为通过图像数据Vid指定的灰度。
于是,在本实施例中,用于显示的有效的像素从第11列开始。
接着,如果取样信号S3为高电平,则此次,在第13~18列的数据线114中的每根线中,分别对图像信号Vd1~Vd6进行取样处理,分别外加于与第1行的扫描线112和第13~18列的数据线114的交叉处相对应的像素110的像素电极118上,1行13列~1行18列的像素为通过图像数据Vid指定的灰度。
以下相同的写入反复地进行,直至取样信号S173,S174为高电平,第1行的全部像素的写入完成。
当取样信号S173为高电平时,第1035~1038行的数据线114属于无效像素区域,由此,待取样处理的像素信号为黑色相当电压Vb(+),这样,使1行1035列~1行1038列的像素变为黑色。另外,当取样信号S174为高电平时,由于第1039~1044行的数据线114属于无效像素区域,故待进行取样处理的图像信号为黑色相当电压Vb(+),由此,使1行1039列~1行1044列的像素也变为黑色。换言之,在本实施例中,用于显示的有效的像素在第1034列结束。
于是,在本实施例中,用于显示的有效的像素的范围为从第11~1034列的共计1024列。
如果第1行的全部像素的写入完成,则扫描信号G1为低电平。如果扫描信号G1为低电平,则与第1行的扫描线112连接的TFT116截止,但是,由于存储电容109、液晶层本身的电容性,在像素电极118中,保持在TFT116的导通时写入的电压,保持与该保持电压相对应的灰度。
接着,如果处于扫描信号G2即将为高电平之前的回扫期间中的,信号NRG为高电平的预先充电期间,则像上述那样,在6根图像信号线171上,分别供给预先充电电压生成电路310的预先充电电压信号Vpre。但是,在扫描信号G2为高电平的水平有效显示期间,为了进行每根扫描线的极性反转,故形成负极性写入,这样,全部的扫描线114与负极性写入相对应,按照电压Vg(-)预先充电。
其它的工作与扫描信号G1为高电平的期间相同,取样信号S1、S2、S3、...、S174依次为高电平,由此,使第2行的像素中的,2行1列~2行10列的像素变为黑色,在2行11列~2行1034列的像素中,进行用于实现有效的显示的写入,使2行1035列~2行1044列的像素变为黑色。
另外,由于放大倒相电路306分别对应负极性写入,以电压Vc为基准,反转输出D/A转换器组304的模拟信号,故信号Vid1~Vid6(Vd1~Vd6)伴随像素为黑色侧,为低于电压Vc的低位电压(参照图6)。
以下按照相同的方式,扫描信号G3、G4、...、G768为高电平,进行第3行、第4行、...、第768行的像素的写入。由此,对于第奇数行的像素进行正极性写入,另一方面,对于第偶数行的像素进行负极性写入,在该1个垂直扫描期间,在第1~768行的全部像素的范围内,写入完成。
接着,同样在下一个1垂直扫描期间(1F),进行同样的写入处理,但是此时,对各行的像素的写入极性交替。即,在下一个1垂直扫描期间,对于第奇数行的像素进行负极性写入,另一方面,对于第偶数行的像素,进行正极性写入。像这样,针对每个垂直扫描期间,对像素的写入极性交替,由此,不在液晶上外加直流成分,防止液晶的性能变差。另外,对应于写入极性的反转,预先充电电压信号Vpre也实现极性反转。
此外,在L方向传送的场合的工作像图7和图8所示的那样,其与R方向传送的场合的不同之处在于按照取样信号S174、S173、S172、...、S1的顺序成为高电平的方面,与在图像信号线171和取样开关148之间的连接关系在组(block)内部固定的关系上,图像信号Vd1~Vd6相对图像信号线171的分配顺序相反的方面等。另外,时钟信号CLX、CLXinv与使能信号Enb1,Enb2的相位关系也相反,但是,对于这些方面,可通过使信号供给通路相互交替的方式应对。
在本实施例中,将像这样用于显示的有效的像素的范围限制在第11~1034列的共计1024列。于是,对像这样限制的理由及效果进行描述。
像上述那样,在R方向传送的场合,从移位寄存器140最初输出的信号F1的正脉冲(高电平)的前半部分在时钟信号CLX为高电平的期间,照原样正转输出传送开始脉冲DX,与此相对,信号F2、F3、...、F174的正脉冲的前半部分为通过前级的闩锁电路进行闩锁处理的信号的正转输出而形成。即,在R方向传送的场合,由于不存在前级的闩锁电路,故在最初为正脉冲的信号F1按照与其它的信号F2、F3、F174不同的条件、波形而输出。
对于信号F1,虽然通过其与使能信号Enb1的“与非”,脉冲宽度变窄,反复进行反转处理,作为取样信号S1而输出,但是,该变窄的范围为其条件与其它的信号F2、F3、...不同的正脉冲的前半部分。由此,按照基于信号F1的取样信号S1在数据线114中对图像信号进行取样的条件及状态,与基于信号F2以后的信号的取样信号S2、S3、...、S174在数据线114中对图像信号进行取样的条件及状态不同,由此,具有辨认出显示品质的差的可能性。
另外,还具有因图像信号线171和对置电极108的电量耦合、数据线114和对置电极108的电容耦合、对置电极108的电阻性等,电压LCcom应为一定值的对置电极108对应于图像信号线171的电压变化而变化的情况。
在本实施例中,在R方向传送的场合,在1个水平扫描期间,按照第1~6列、第7~12列、第13~18列的顺序,在数据线114中对图像信号进行取样处理,但是,比如,因选择了第1~6列的数据线114时的图像信号线171的电压变化、伴随图像信号的取样的数据线114的电压变化等,对置电极108的电压变化。如果在该电压变化未收敛的状态,在下一第7~12列的数据线114中,对图像信号进行取样,由于即使在相应的像素的像素电极118上正确地外加图像信号的情况下,对置电极108不为电压LCcom,故液晶电容中保持的电压不为预期的值。在同时对图像信号进行取样的第13~18列以后的各组(block)中,也是同样的。
与此相对,对于第1~6列的数据线114,由于在其以前,不存在对图像信号进行取样的数据线114,故不受到对置电极108的电压变化的影响。于是,在与第1~6列的数据线114相对应的像素,和受到对置电极108的电压变化的影响的与第7列以后的数据线114相对应的像素中,具有产生显示差的可能性。
特别是在本实施例中,由于采用在6列的数据线114中,同时对图像信号进行取样的方案,故呈现显示差的单位为6列,视其为显著的。
在本实施例中,采用对于第1~6列的数据线的像素区域,因作为无效像素区域变黑而不用于显示的方案。由此,可以将1个水平扫描期间的最初输出的信号F1与其它的信号F2、...、不同的方面,以及对置电极的电压变化的方面造成的显示质量的降低防于未然。
另一方面,在L方向传送的场合,从移位寄存器140中最初输出的信号F174的正脉冲的前半部分在时钟信号CLX为低电平的期间,照原样正转输出传送开始脉冲DX,与此相对,信号F173、F172、...、F1的正脉冲的前半部分为通过前级的闩锁电路进行闩锁处理的信号的正转输出而形成。由此,按照基于信号F174的取样信号S174,在数据线114中对图像信号进行取样的状态,与按照基于信号F173、F172、...、F1的取样信号S173、S172、...、S1,在数据线114中对图像信号进行取样的状态不同,具有作为显示质量的差被辨认的可能性。
另外,如果考虑L方向传送的场合的对置电极的电压变化,则在与第1044~1039列的数据线114相对应的像素,和受到对置电极108的电压变化的影响的与第1038~1列的数据线114相对应的像素中,具有产生显示差的可能性。
在本实施例中,由于同样对于第1044~1039列的数据线的像素区域,采用因作为无效像素区域变黑而不用于显示的方案,故可以防止显示质量的降低于未然。
但是,如果显示质量的降低的原因在于从移位寄存器140在1个水平扫描期间的最初输出的信号及对置电极的电压变化,则可以考虑在R方向传送的场合,仅仅将与第1~6列的数据线相对应的区域作为无效像素区域,对于第1039~1044列的数据线的像素区域,不必作为无效像素区域。
同样,可以考虑在L方向传送的场合,仅仅使与第1044~1039列的数据线相对应的区域作为无效像素区域,对于第6~1列的数据线的像素区域,不必作为无效像素区域。
但是,在像后述的那样,投影仪为与RGB相对应的3板式,与每种颜色相对应的图像由3块电光面板形成的场合,必须对于某种颜色形成正转像,对于其它的颜色形成左右反转像,对其进行合成并投影。
在此场合,电光面板按照正转像形成用和左右反转像形成用专用化地分开使用,在此场合,导致成本上升,由此,可以认为1块电光面板可形成正转像与左右反转像的构成是良好的措施。
在本构成中,在为了形成正转像进行R方向传送的场合,仅仅使与第1~6列的数据线相对应的区域为无效像素区域,以及在为了形成左右反转像,形成L方向传送的场合,仅仅使与第1039~1044列的数据线相对应的区域为无效像素区域,由此,产生正转像的中心和左右反转像的中心相对面板(整个像素区域),不一致的不利情况。
为了消除该不利情况,在本实施例中,即使在R方向传送的情况下,也把第1039~1044列的数据线的像素区域设为无效像素区域,即使在L方向传送的情况下,也使第6~1列的数据线的像素区域也为无效像素区域,确保相对面板的形成图像的左右对称性。
于是,在不必要求这样的左右对称性的场合,如果为R方向传送,由于对于第1039~1044列的数据线的像素区域,不必形成为无效像素区域,故作为有效像素区域,同样,如果为L方向传送,则也可使第6~1列的数据线的像素区域为有效像素区域,用于显示。
接着,如果显示质量的降低是分别由在移位寄存器140中从初级输出的信号与从其它的级输出的信号不同,以及对置电极的电压变化造成的,则认为缺乏使与第7~10列和第1035~1038列的数据线相对应的像素区域作为无效像素区域的必要性。
但是,在像本实施例那样,在设通过同一取样信号同时对图像信号进行取样的数据线114的根数为“6”的方案中,在与XGA(eXtended GraphicsArray扩展型图形阵列)格式相对应的场合,横向的像素数“1024”无法为6整除,产生“4”的余数。在本实施例中,由于为了对称性,将该“4”的余数在左右的每侧,每次分配“2”,将其包含在有效像素区域中,故使与第1~6列,以及与第7~10列的数据线114相对应的像素区域,以及与第1039~1044列,以及与第1035~1038列的数据线114相对应的像素区域分别为无效像素区域。
另外,由于与第7~10列,以及与第1035~1038列的数据线114相对应的像素区域分别与显示质量容易产生差异的第1~6列,以及第1039~1044列的数据线114邻接,故人们还认为因数据线、像素的电容耦合,显示受到影响。由此,也可考虑将与第7~10列的数据线114相对应的像素区域作为对有效像素区域和显示质量容易产生差异的第1~6列的起缓冲的功能的区域。同样,也可考虑将与第1035~1038列的数据线114相对应的像素区域作为对有效像素区域和显示质量容易产生差异的第1039~1044列的区域实现缓冲的功能的区域。
此外,如果采用忽视这样的缓冲的功能,使有效像素区域的数据线114的根数为同时导通断开的取样开关148的数量的倍数的方案,比如,像图9所示的那样,相对有效像素区域的数据线114的根数“1024”,通过同一取样信号同时对图像信号进行取样的数据线114的根数为“4”的方案,由于横向的像素数“1024”为“4”整除,故可无需使根据在移位寄存器140中从初级输出的信号对图像信号进行取样的数据线114以外的数据线为无效像素区域。
还有,在上述实施例中,因不用于显示,使无效像素区域的像素为黑色,但是,作为不用于显示的实例,除此以外,还可考虑各种方案。
比如,第1,无效像素区域的像素可以不为最低灰度,其既可为接近它的颜色,也可为灰色、最高亮度的白色。
第2,也可仅仅形成作为无效像素区域的数据线114,不在像素110的全部或一部分上形成。另外,也可不形成数据线114。在就显示质量降低的原因来说,在与于移位寄存器140中从初级输出的信号与从其它的级输出的信号不同的方面相比较,对置电极的电压变化的方面占支配地位的场合,由于电容耦合的程度在无效像素区域和有效像素区域必须是一致的,故认为最好,使无效像素区域的像素110与有效像素区域的像素110相同。
第3,也可无论形成/像素110与否,都对应于作为无效像素区域的部分,设置挡光层(或框)。
在任何的场合,无效像素区域的像素可为在显示方面与有效显示区域的像素区别的形式。
另外,在上述的实施例中,构成为将图像数据Vid在6信道的图像数据Vd1d~Vd6d中展开,但是,所展开的信道数量不限于“6”,可为2或2以上。另外,像上述那样,实际上,最好采用按照显示格式预定的水平方向的像素数量为没有余数而被整除的数的方案,换言之,采用有效像素区域的数据线114的根数为同时导通断开的取样开关148的数量的倍数的方案。
另一方面,在上述的实施例中,采用处理电路300对数字的图像信号Vid进行处理的方案,但是,也可采用对模拟的图像信号进行处理的方案。另外,在处理电路300中,采用在S/P展开后进行模拟变换的方案,但是,如果最终的输出为相同的模拟信号,则也可采用在模拟变换后进行S/P展开的方案。
此外,在上述的实施例中,对在对置电极108和像素电极118的电压实效值较小的场合进行白色显示的常态白色模式进行了描述,但是,也可为进行黑色显示的常态黑色模式。
在上述的实施例中,液晶采用TN型,但是,也可采用BTN(Bi-stableTwisted Nematic双稳定扭曲向列)型、强介电型等的具有存储性的双稳定型、高分子分散型,以及GH(guest host宾主)型等的液晶,在后者的类型中,将沿分子的长轴方向和短轴方向在可见光的吸收具有各向异性的染料(guest宾)溶解于特定的分子排列的液晶(host主)中,使染料分子按照与液晶分子平行的方式排列。
另外,也可为在不外加电压时,液晶分子沿垂直方向排列于两基板上,另一方面,在外加电压时,液晶分子沿水平方向排列于两基板上的垂直取向(homeo tropic取向,轴向极面垂直均匀取向)的方案,还可为在不外加电压时,液晶分子沿水平方向排列于两基板上,另一方面,在外加电压时,液晶分子沿垂直方向排列于两基板上的平行(水平)取向(均质取向)的方案。像这样,按照本发明,作为液晶、取向方式,可适合于各种场合。
在上面的描述中,对液晶装置进行了描述,但是,在本发明中,如果采用将图像数据(图像信号)进行S/P展开处理,通过图像信号线而供给的方案,则也可用于比如采用EL(电致发光)器件、电子释放器件、电泳器件、数字反射镜器件等的装置,等离子显示器等。
(电子设备)
下面对作为采用上述实施例的电光装置的电子设备的实例的,将上述电光面板100用作光阀的投影仪进行描述。
图10为表示该投影仪的构成的平面图。像该图所示的那样,在投影仪2100的内部,设置有由卤素灯等的白色光源构成的灯组件2102。从该灯组件2102射出的投影光通过设置于内部的3个反射镜2106和2个分色镜2108,分离为R(红)、G(绿)、B(蓝)的3原色,分别送向与各原色相对应的光阀100R、100G和100B。另外,由于B色的光在与其它的R色,G色相比较的场合,光路较长,故为了防止其损失,通过由入射透镜2122、中继透镜2123和出射透镜2124形成的中继透镜系统2121进行导向。
在这里,光阀100R,100G和100B的构成与上述实施例的电光面板100相同,分别通过从处理电路(在图10中省略)供给的与R、G、B的各颜色相对应的图像信号而驱动。
通过光阀100R,100G和100B分别调制的光向分色棱镜2112,从3个方向射入。另外,在该分色棱镜2112中,R色和B色的光折射90度,另一方面,G色的光直线前进。于是,对各颜色的图像进行合成,然后,在屏幕2120中,通过投影透镜2114投影彩色图像。
另外,由于通过分色镜2108,与R、G、B的各原色相对应的光射入光阀100R,100G和100B中,故不必设置滤色片。另外,形成下述方案,其中,光阀100R和100B的透射图像通过分色棱镜2112而反射,然后投影,与此相对,照原样投影光阀100G的透射图像,由此,光阀100R,100B的水平扫描方向与光阀100G的水平扫描方向相反,显示左右反转像。
此外,作为电子设备除了参照图10进行描述的场合以外,可以例举有具有直视型,比如,便携电话机、个人计算机、电视机、摄相机的监视器、车载导航装置、寻呼机、电子笔记本、电子计算器、文字处理器、工作站、可视电话、POS终端、数码相机、触摸面板的设备等。另外,显然,本发明的电光装置可用于上述这些中的每种的电子设备。

Claims (8)

1.一种电光装置,其具有像素,该像素对应于扫描线与针对每多根而分组化的数据线的交叉处而设置,并且在选择了扫描线的期间,在数据线中对图像信号进行了取样时,成为与该图像信号相对应的灰度;其特征在于,其具备:
扫描线驱动电路,针对每个水平扫描期间,依次选择扫描线;
移位寄存器,多级地连接,以便按照预定的时钟的信号,依次传送在水平扫描期间的最初所供给的传送开始脉冲信号;
取样开关,分别电气地介于供给图像信号的图像信号线中的某一根线和上述数据线的每根线之间,并且通过导通将供给该图像信号线的图像信号,在该数据线中进行取样,与同一组的数据线相对应的取样开关根据通过同一级的移位寄存器所传送的脉冲信号,基本同时地导通断开;
对于与根据通过多级连接的移位寄存器中的,输入上述传送开始脉冲信号的第1级和最终级传送的脉冲信号而选择的数据线相对应的像素区域,作为无效像素区域而不显示。
2.根据权利要求1所述的电光装置,其特征在于,对于与根据从上述移位寄存器的第2级输出的脉冲信号实现导通断开的取样开关所连接的数据线中的,位于靠近基于从第1级输出的脉冲信号的无效像素区域的数据线相对应的像素,也作为无效像素区域。
3.根据权利要求1所述的电光装置,其特征在于,相对进行显示的有效像素区域的中心,对称地设置有上述无效像素区域。
4.根据权利要求1所述的电光装置,其特征在于,有效像素区域的数据线根数为基本同时地导通断开的取样开关的数量的倍数。
5.根据权利要求1所述的电光装置,其特征在于,其具备运算电路,该运算电路按照脉冲宽度相互不重复的方式求出在上述移位寄存器的各级中传送的脉冲信号与预定的使能信号的逻辑运算信号;
与同一组相对应的取样开关按照同一逻辑运算信号导通断开。
6.根据权利要求5所述的电光装置,其特征在于,上述图像信号中的每个,使指定像素的灰度的信号与上述使能信号的供给同步,对应于上述图像信号线的根数,使其对应于时间轴而伸长,并且供给取样开关导通的数据线地分配给上述图像信号线。
7.一种电光装置,其具有像素,该像素对应于扫描线与针对每多根而分组化的数据线的交叉处而设置,并且在选择了扫描线的期间,在数据线中对图像信号进行了取样时,成为与该图像信号相对应的灰度;其特征在于,其具备:
扫描线驱动电路,针对每个水平扫描期间,依次选择扫描线;
移位寄存器,多级地连接,以便按照预定的时钟的信号,依次传送在水平扫描期间的最初供给的传送开始脉冲信号;
取样开关,分别电气地介于供给图像信号的图像信号线中的某根线和上述数据线的每根线之间,并且通过导通将供给该图像信号线的图像信号,在该数据线中进行取样,与同一组的数据线相对应的取样开关根据通过同一级的移位寄存器所传送的脉冲信号,基本同时地导通断开;
对于与根据通过多级连接的移位寄存器中的,输入上述传送开始脉冲信号的第1级和最终级传送的脉冲信号而选择的数据线相对应的像素区域作为无效像素区域而使其黑色化。
8.一种电子设备,其特征在于,其具有权利要求1~7中任何一项所述的电光装置。
CNB2005100537883A 2004-03-19 2005-03-11 电光装置和电子设备 Expired - Fee Related CN100432760C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP081518/2004 2004-03-19
JP2004081518A JP4759925B2 (ja) 2004-03-19 2004-03-19 電気光学装置および電子機器

Publications (2)

Publication Number Publication Date
CN1670807A true CN1670807A (zh) 2005-09-21
CN100432760C CN100432760C (zh) 2008-11-12

Family

ID=34858356

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100537883A Expired - Fee Related CN100432760C (zh) 2004-03-19 2005-03-11 电光装置和电子设备

Country Status (5)

Country Link
US (1) US7932885B2 (zh)
EP (1) EP1580723B1 (zh)
JP (1) JP4759925B2 (zh)
KR (1) KR100684097B1 (zh)
CN (1) CN100432760C (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101266744B (zh) * 2007-03-14 2010-06-23 爱普生映像元器件有限公司 电光装置、驱动电路及电子设备
CN101546510B (zh) * 2008-03-24 2011-10-19 索尼公司 显示装置
WO2015188531A1 (zh) * 2014-06-13 2015-12-17 京东方科技集团股份有限公司 显示面板的显示控制电路、显示装置及显示控制方法
CN106057160A (zh) * 2016-08-09 2016-10-26 武汉华星光电技术有限公司 液晶面板及液晶显示器
CN106205457A (zh) * 2016-08-29 2016-12-07 武汉华星光电技术有限公司 一种显示面板
CN106991980A (zh) * 2016-01-21 2017-07-28 株式会社巨晶片 色相不均修正装置和色相不均修正方法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4691890B2 (ja) * 2004-03-19 2011-06-01 セイコーエプソン株式会社 電気光学装置および電子機器
KR101277975B1 (ko) * 2006-09-07 2013-06-27 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 구비한 데이터 드라이버,액정표시장치
JP4315184B2 (ja) * 2006-10-31 2009-08-19 ブラザー工業株式会社 画像読取装置
JP5165782B2 (ja) * 2011-08-11 2013-03-21 株式会社コナミデジタルエンタテインメント 画像ファイル処理装置およびプログラム
KR20150108994A (ko) * 2014-03-18 2015-10-01 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP6551150B2 (ja) * 2015-10-23 2019-07-31 株式会社リコー 画像処理装置、画像形成装置、及び画像処理方法
CN107967904B (zh) * 2018-01-02 2020-07-31 上海天马微电子有限公司 扫描驱动电路、显示面板和显示装置
KR102664310B1 (ko) * 2018-08-31 2024-05-09 엘지디스플레이 주식회사 게이트 구동부와 그를 포함한 표시장치
JP2022085123A (ja) * 2020-11-27 2022-06-08 セイコーエプソン株式会社 回路装置及び電気光学装置

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2719224B2 (ja) * 1990-09-28 1998-02-25 シャープ株式会社 表示装置の駆動回路
EP1473585A1 (en) * 1992-02-27 2004-11-03 Canon Kabushiki Kaisha Liquid crystal display device
JPH07175454A (ja) * 1993-10-25 1995-07-14 Toshiba Corp 表示制御装置および表示制御方法
JP3246194B2 (ja) * 1994-06-10 2002-01-15 ソニー株式会社 アクティブマトリクス型液晶表示装置
JP2625390B2 (ja) 1994-10-27 1997-07-02 日本電気株式会社 液晶表示装置およびその駆動方法
DE19540146B4 (de) * 1994-10-27 2012-06-21 Nec Corp. Flüssigkristallanzeige vom aktiven Matrixtyp mit Treibern für Multimedia-Anwendungen und Ansteuerverfahren dafür
JP3727416B2 (ja) * 1996-05-31 2005-12-14 株式会社半導体エネルギー研究所 表示装置
JP3433022B2 (ja) * 1996-09-20 2003-08-04 三洋電機株式会社 液晶表示装置
JPH10153986A (ja) * 1996-09-25 1998-06-09 Toshiba Corp 表示装置
TW455725B (en) * 1996-11-08 2001-09-21 Seiko Epson Corp Driver of liquid crystal panel, liquid crystal device, and electronic equipment
JPH10149139A (ja) * 1996-11-18 1998-06-02 Sony Corp 画像表示装置
DE69820226T2 (de) * 1997-10-31 2004-10-21 Seiko Epson Corp Elektrooptische vorrichtung und elektronisches gerät
JP3694599B2 (ja) 1997-11-10 2005-09-14 株式会社 日立ディスプレイズ 液晶表示装置
TW491954B (en) * 1997-11-10 2002-06-21 Hitachi Device Eng Liquid crystal display device
JP3536653B2 (ja) * 1998-03-27 2004-06-14 セイコーエプソン株式会社 電気光学装置のデータ線駆動回路、電気光学装置、及び電子機器
JP3791208B2 (ja) 1998-10-01 2006-06-28 セイコーエプソン株式会社 電気光学装置の駆動回路
JP3663943B2 (ja) * 1998-12-04 2005-06-22 セイコーエプソン株式会社 電気光学装置および電子機器
JP3635972B2 (ja) * 1999-02-23 2005-04-06 セイコーエプソン株式会社 電気光学装置の駆動回路、電気光学装置および電子機器
TWI245950B (en) * 1999-03-19 2005-12-21 Sharp Kk Liquid crystal display apparatus
US6909411B1 (en) * 1999-07-23 2005-06-21 Semiconductor Energy Laboratory Co., Ltd. Display device and method for operating the same
JP4538915B2 (ja) * 2000-07-24 2010-09-08 セイコーエプソン株式会社 電気光学装置の駆動方法
GB2367176A (en) * 2000-09-14 2002-03-27 Sharp Kk Active matrix display and display driver
JP3744450B2 (ja) * 2001-05-09 2006-02-08 セイコーエプソン株式会社 電気光学装置、駆動用ic及び電子機器
JP3730161B2 (ja) 2001-11-28 2005-12-21 シャープ株式会社 液晶表示装置
US6949883B2 (en) * 2001-12-06 2005-09-27 Seiko Epson Corporation Electro-optical device and an electronic apparatus
JP2003271108A (ja) * 2002-03-18 2003-09-25 Hitachi Ltd 液晶表示装置
JP4190921B2 (ja) 2002-04-10 2008-12-03 シャープ株式会社 駆動回路及びそれを備えた表示装置
JP2004013050A (ja) 2002-06-11 2004-01-15 Matsushita Electric Ind Co Ltd 表示装置
JP2004045665A (ja) * 2002-07-10 2004-02-12 Sharp Corp データドライバ、表示装置およびその駆動方法
JP2004054058A (ja) 2002-07-22 2004-02-19 Sharp Corp 駆動装置及び駆動方法、並びに駆動装置を備えた表示装置
US7193593B2 (en) * 2002-09-02 2007-03-20 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method of driving a liquid crystal display device
JP2004094058A (ja) * 2002-09-02 2004-03-25 Semiconductor Energy Lab Co Ltd 液晶表示装置および液晶表示装置の駆動方法
US20050206597A1 (en) * 2004-02-10 2005-09-22 Seiko Epson Corporation Electro-optical device, method for driving electro-optical device, driving circuit, and electronic apparatus
TWI273540B (en) * 2004-02-10 2007-02-11 Sharp Kk Display apparatus and driver circuit of display apparatus
JP4691890B2 (ja) * 2004-03-19 2011-06-01 セイコーエプソン株式会社 電気光学装置および電子機器

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101266744B (zh) * 2007-03-14 2010-06-23 爱普生映像元器件有限公司 电光装置、驱动电路及电子设备
CN101546510B (zh) * 2008-03-24 2011-10-19 索尼公司 显示装置
TWI417828B (zh) * 2008-03-24 2013-12-01 Japan Display West Inc 顯示裝置
WO2015188531A1 (zh) * 2014-06-13 2015-12-17 京东方科技集团股份有限公司 显示面板的显示控制电路、显示装置及显示控制方法
CN106991980A (zh) * 2016-01-21 2017-07-28 株式会社巨晶片 色相不均修正装置和色相不均修正方法
CN106057160A (zh) * 2016-08-09 2016-10-26 武汉华星光电技术有限公司 液晶面板及液晶显示器
CN106205457A (zh) * 2016-08-29 2016-12-07 武汉华星光电技术有限公司 一种显示面板
CN106205457B (zh) * 2016-08-29 2019-02-22 武汉华星光电技术有限公司 一种显示面板

Also Published As

Publication number Publication date
KR20060044453A (ko) 2006-05-16
US7932885B2 (en) 2011-04-26
US20050206969A1 (en) 2005-09-22
EP1580723A2 (en) 2005-09-28
EP1580723A3 (en) 2007-01-10
JP2005266577A (ja) 2005-09-29
CN100432760C (zh) 2008-11-12
JP4759925B2 (ja) 2011-08-31
KR100684097B1 (ko) 2007-02-16
EP1580723B1 (en) 2014-03-19

Similar Documents

Publication Publication Date Title
CN1670807A (zh) 电光装置和电子设备
CN1670793A (zh) 电光装置和电子设备
CN1272654C (zh) 具有改进的预充电电路的液晶显示设备及其驱动方法
US8970564B2 (en) Apparatus and method for driving liquid crystal display
CN1918621A (zh) 电光装置、其驱动方法、驱动电路以及电子设备
JP4140779B2 (ja) 液晶パネルの駆動装置及びその駆動方法
CN1648983A (zh) 电光装置、其驱动电路、驱动方法和电子设备
CN1641733A (zh) 电光装置、其驱动电路、其驱动方法及电子设备
CN1161741C (zh) 电光装置的驱动方法、驱动电路以及电光装置和电子装置
CN101075417A (zh) 采用数据线驱动电路和数据线驱动方法的显示设备
JP2005195703A (ja) 表示駆動装置及びその駆動制御方法並びに該表示駆動装置を備えた表示装置
KR20070017350A (ko) 비-스트라이프형 디스플레이 시스템에서 이미지화 데이터의서브-픽셀 렌더링을 개선하기 위한 시스템 및 방법
CN1716364A (zh) 电光装置的驱动电路、驱动方法、电光装置及电子设备
CN103048818B (zh) 液晶显示装置
CN1841488A (zh) 液晶显示装置的驱动方法、液晶显示装置以及电子设备
CN1617214A (zh) 辉度不匀的校正方法、校正电路、电光装置及电子设备
CN1658258A (zh) 具备矩阵状配置的多个像素的图像显示装置
JP2005326461A (ja) 表示装置及びその駆動制御方法
TWI396887B (zh) 液晶顯示裝置及相關驅動方法
CN101075418A (zh) 电光装置、其驱动方法及电子设备
CN1551092A (zh) 电光板的驱动电路和配有它的电光装置和电子设备
CN1617207A (zh) 电光装置的驱动方法、电光装置以及电子设备
CN1845234A (zh) 液晶显示装置、其驱动电路、驱动方法和电子设备
CN1612193A (zh) 图像信号修正电路、图像处理方法、电光装置和电子设备
CN1728226A (zh) 电光装置的驱动电路及驱动方法、电光装置及电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081112

Termination date: 20210311

CF01 Termination of patent right due to non-payment of annual fee