CN1540464A - 电子装置的省电控制电路及其省电方法 - Google Patents

电子装置的省电控制电路及其省电方法 Download PDF

Info

Publication number
CN1540464A
CN1540464A CNA2004100283825A CN200410028382A CN1540464A CN 1540464 A CN1540464 A CN 1540464A CN A2004100283825 A CNA2004100283825 A CN A2004100283825A CN 200410028382 A CN200410028382 A CN 200410028382A CN 1540464 A CN1540464 A CN 1540464A
Authority
CN
China
Prior art keywords
clock signal
signal
power
electronic installation
produce
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100283825A
Other languages
English (en)
Other versions
CN1292326C (zh
Inventor
周书弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Via Technologies Inc
Original Assignee
Via Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Technologies Inc filed Critical Via Technologies Inc
Publication of CN1540464A publication Critical patent/CN1540464A/zh
Application granted granted Critical
Publication of CN1292326C publication Critical patent/CN1292326C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F16ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
    • F16BDEVICES FOR FASTENING OR SECURING CONSTRUCTIONAL ELEMENTS OR MACHINE PARTS TOGETHER, e.g. NAILS, BOLTS, CIRCLIPS, CLAMPS, CLIPS OR WEDGES; JOINTS OR JOINTING
    • F16B7/00Connections of rods or tubes, e.g. of non-circular section, mutually, including resilient connections
    • F16B7/04Clamping or clipping connections
    • F16B7/044Clamping or clipping connections for rods or tubes being in angled relationship
    • F16B7/048Clamping or clipping connections for rods or tubes being in angled relationship for rods or for tubes without using the innerside thereof
    • F16B7/0493Clamping or clipping connections for rods or tubes being in angled relationship for rods or for tubes without using the innerside thereof forming a crossed-over connection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3237Power saving characterised by the action undertaken by disabling clock generation or distribution
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mechanical Engineering (AREA)
  • Power Sources (AREA)
  • Optical Recording Or Reproduction (AREA)
  • Debugging And Monitoring (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Microcomputers (AREA)
  • Electric Clocks (AREA)
  • Memory System (AREA)

Abstract

一种电子装置的省电控制电路,具有电源控制电路、振荡器、时钟产生器、保留电路和多任务致能模块。当此电子装置要进入省电模式时,停止产生振荡器所产生的振荡时钟信号和时钟产生器所产生的工作时钟信号。因为数字时钟信号是由振荡时钟信号或是工作时钟信号而产生,所以也会停止产生数字时钟信号。并且还可以利用电源控制电路控制振荡器、时钟产生器、或多任务致能模块的信号,顺带关闭电子装置中的快闪只读存储器。

Description

电子装置的省电控制电路及其省电方法
技术领域
本发明涉及一种省电控制电路及方法,尤其涉及一种电子装置的省电控制电路及方法。
背景技术
图1是示出公知的电子装置(例如集成电路或特殊用途集成电路)的电源控制结构的图。请参照图1,公知的电子装置内具有电源控制电路101,其接收一个数字时钟信号DCLK以控制时钟产生电路103,来产生时钟信号CLK1、CLK2、CLK3、CLK4至电子装置内的各个总成(例如数字电路)105、107、109、111。当公知的电子装置进入待机(Stand-by)状态或睡眠(Sleep)状态等省电状态时,电源控制电路101会控制时钟产生电路103逐一停止输出时钟信号CLK1、CLK2、CLK3、CLK4,以暂时使得总成105、107、109、111电源关闭(Power Down)来达到省电的目的。
但是,公知的电源控制电路有个缺点,就是当电子装置进入待机或睡眠状态等的省电模式时,只能将各个控制各总成的时钟信号关闭,但是因为要接收外部事件却不能将电源控制电路101的电源关闭,也不能停止产生数字时钟信号DCLK。因此,电流的消耗不能进一步减少。
特别是,公知的电子装置,往往在电路(数字或模拟)等之外还有内存,用以辅助各总成的运行。但是,只有静态随机存取存储器等本身具有电源关闭的设计,可以自己把自己给关闭;而诸如快闪只读存储器等,则没有这样的设计可以自行关闭,而一定需要外界的电路等来控制其运行或关闭。因此,电子装置的电源控制还必须要为内存等特别设计一套电路,而不能用图1所示的控制各个接收时钟信号的总成的电路,不只增加成本而且流程复杂。
发明内容
因此,本发明提供一种电子装置,在进入省电模式的状态时,几乎可以将此电子装置视为电源关闭的状态。除此之外,可以用关闭各总成的电路来关闭内存,而不需要特别为内存准备一套电路。
本发明提供一种电子装置的省电控制电路,此电子装置内具有数字电路,而此省电控制电路包括电源控制电路、振荡器、时钟产生器、和多任务致能模块。在此,电源控制电路不通过时钟信号来运行,并且会分别产生振荡电源信号、时钟电源信号和数字电源信号至振荡器、时钟产生器和多任务致能模块,来控制其运行或关闭。其中,振荡器和时钟产生器依据振荡电源信号和时钟电源信号来决定是否要电源关闭,此外,振荡器会产生振荡时钟信号至时钟产生器,然后时钟产生器再依据振荡时钟信号来产生工作时钟信号。另外,多任务致能模块依据一个选择信号来选择工作时钟信号或是振荡时钟信号来产生数字时钟信号,并依据数字电源信号来决定是否将数字时钟信号输出至数字电路;而电源控制电路利用外部信号产生电源开启(wake up)。除此之外,还可将数字电路中不能在关闭时钟时停止运行的部份独立成为连接到振荡器以接收振荡时钟信号的保留电路;并且,电源控制电路还可以将振荡电源信号、时钟电源信号和数字电源信号三者其中的至少一个传送到与此数字电路一起运行的内存(如快闪只读存储器),以控制内存(如快闪只读存储器)是要运行或是要关闭。在此,多任务致能模块可以由多路转换器(Multiplexer)和与门形成。
本发明提供另一种电子装置的省电控制电路,此电子装置内具有数字电路,而本发明的省电控制电路则包括了振荡器、时钟产生器、分频器和多路转换器。其中,振荡器产生振荡时钟信号至分频器和时钟产生器。时钟产生器依据振荡时钟信号来产生工作时钟信号,而分频器则将接收到的振荡时钟信号的频率除以N(正整数)以产生分频时钟信号。另外,多路转换器会依据选择信号来选择振荡时钟信号、工作时钟信号和分频时钟信号三者其中之一,来产生数字时钟信号至数字电路。并且,还可以自多路转换器或数字电路信号传送信号到与此数字电路一起运行的内存(如快闪只读存储器),以控制内存(如快闪只读存储器)是要运行或是要关闭。
本发明也提供一种电子装置的省电方法。此电子装置具有接收数字时钟来正常运行的数字电路,并且在正常状态下,电子装置内会选择工作时钟信号来产生数字时钟信号。本省电方法至少包括下列步骤:以振荡时钟信号代替工作时钟信号来产生数字时钟信号,且工作时钟信号的频率大于振荡时钟信号的频率;致能时钟电源信号来停止产生工作时钟信号,然后再致能数字电源信号来停止产生数字时钟信号。而当有外部事件发生的时候,便致能恢复振荡时钟信号等,使得电子装置恢复正常状态。在此,还可以将致能用信号传送到与数字电路一起运行的内存,以在停止产生数字时钟信号的时候,一并将内存的电源关闭。并且,还可以先将数字电路中需要持续接收数字时钟信号来正常工作的部份,自数字电路独立出来成为保留电路;再只关闭数字时钟信号而不关闭振荡时钟信号,使得数字电路被关闭但保留电路仍正常工作。
本发明还提供一种电子装置的省电方法,此电子装置具有接收数字时钟来正常运行的数字电路,并且在正常状态下,电子装置内会选择工作时钟信号来产生数字时钟信号。本省电方法至少包括下列步骤:先将振荡时钟信号的频率除以N(正整数)用来产生分频时钟信号,在此振荡时钟信号的频率小于工作时钟信号的频率;再依据电子装置的状态,选择工作时钟信号或是分频时钟信号来产生数字时钟信号,以供数字电路使用。而当有外部事件发生,便恢复振荡时钟信号,使得电子装置恢复正常状态。当然,当电子装置具有内存(如快闪只读存储器),还可以依据分频时钟信号的产生,传送信号到内存以关闭其电源。
简言之,本发明使用不依照时钟信号来运行的电源控制电路,因此在电子装置进入省电模式时,可以停止产生数字时钟信号以便节省更多的电力。另外在电子装置无法关闭以进入省电模式的部份上,例如动态随机存取存储器(DRAM)刷新(Refresh)的动作,可以用一个保留电路或是直接用数字电路接收一个频率较低的时钟信号来运行,同样可以节省电力。并且,在电子装置在进入省电模式时,可以直接利用关闭数字电路的信号来将内存的电源关闭,进而可以用较便捷的方式来提升省电效率。
附图说明
图1是示出公知的光驱的电源控制结构的图。
图2是示出依照本发明的一优选实施例的电子装置的省电控制电路的方块图。
图3A是示出依照本发明的一优选实施例的电子装置的省电方法的流程图。
图3B是示出补充本发明的一优选实施例的电子装置的省电方法的流程图。
图3C是示出本发明的一优选实施例的电子装置由省电模式恢复为正常模式的方法的流程图。
图3D是示出本发明的一优选实施例的另一种电子装置由省电模式恢复为正常模式的方法的流程图。
图4A是示出依照本发明另一实施例的电子装置的省电控制电路的方块图。
图4B是示出依照本发明另一实施例的微程序模块的方块图。
图5A是示出依照本发明另一实施例的电子装置的省电方法的流程图。
图5B是示出依照本发明另一实施例的电子装置由待机模式恢复为正常模式的方法的流程图。
图6A是示出依照本发明的一优选实施例的光驱省电控制电路的时序图。
图6B是示出依照本发明的一优选实施例的另一种光驱省电控制电路的时序图。
图6C是示出依照本发明另一实施例的电子装置省电控制电路的时序图。
附图标号说明
21、41:反相器
101、201:电源控制电路
103:时钟产生电路
105、107、109、111:总成
203、401:振荡器
205、403:时钟产生器
207:保留电路
210:多任务致能模块
212、407:多路转换器
214、422:与门
221、409:数字电路
223、411:快闪只读存储器
405:分频器
420:微程序模块
421:微程序控制单元
S301、S303、S305、S307、S510、S520、S522、S524、S526、S528、S532、S530:电子装置的省电方法
S311、S313、S315、S317:电子装置的省电方法
S321、S323、S325、S327、S331、S333、S335、S337:电子装置由省电模式恢复为正常模式的方法
S541、S543、S545:电子装置由待机模式恢复为正常模式的方法
具体实施方式
为让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举一些优选实施例,并配合附图,作详细说明如下。
图2是示出依照本发明一优选实施例的电子装置的省电控制电路的方块图。请参照图2,电源控制电路201输出信号至振荡器(OSC)203与时钟产生器205。并且,当电子装置具有快闪只读存储器223,还可以输出信号到快闪只读存储器223(例如输出到其芯片选择(Chip Select)端CS);电源控制电路201还可以输出信号(例如通过反相器21)至多任务致能模块210。此外,振荡器203还可以耦接至保留电路207。在此,保留电路207耦接至数字电路221,用以将数字电路221中不能停止运行的部分分离至保留电路207。并且,电源控制电路201还会接收电子装置的外部事件,进而唤醒已经进入省电状态的电子装置。
请继续参照图2,本发明所提供的电子装置在正常状态下,振荡器203产生振荡时钟信号CLK1给时钟产生器205和多任务致能模块210。时钟产生器205会依据振荡时钟信号CLK1而产生工作时钟信号CLK2给多任务致能模块210。此时,多任务致能模块210会依据电源控制电路201所输出的数字电源信号V1,来输出数字时钟信号DCLK给数字电路221,而数字时钟电路221就是接收数字时钟信号DCLK来运行。在本实施例中,多任务致能模块210可以是由多路转换器212和与门214所组成。多路转换器212依据选择信号SEL,来选择使用振荡时钟信号CLK1或是工作时钟信号CLK2以产生输出时钟信号CLK3给与门214。与门214则是依据电源控制电路201所输出的数字电源信号V1是否被致能,来决定是否输出数字时钟信号DCLK给数字电路221。
在本实施例中,当电子装置进入例如待机模式或是睡眠模式等省电模式时,多路转换器212会选择振荡器203所产生的振荡时钟信号CLK1,来产生输出振荡信号CLK3。此时,电源控制电路201致能时钟电源信号V2使得时钟产生器205电源关闭,因而停止产生工作时钟信号CLK2。接着,电源控制电路201会致能数字电源信号V1,使得与门214被禁能而无法输出数字时钟信号DCLK,而数字电路221因为没有数字时钟信号DCLK的供给因而电源关闭。此时,若是数字电路221内有一些功能例如动态内存的刷新是持续需要时钟信号来正常工作时,则保留电路207会将这些功能的电路分离出来(当然也可以是复制出来,只是这部份电路会重复),并且接收振荡器203所产生的振荡时钟信号CLK1来正常运行(此时便不能把振荡器203也关掉)。另外,在本实施例中,当电源控制电路201致能数字电源信号V1的时候,同时可以禁能快闪只读存储器223的芯片选择端CS,使得快闪只读存储器223的电源关闭。
此外,若是数字电路221中所有的功能都可以进入省电模式,而使得数字电路221能够完全将电源关闭时,电源控制电路201致能振荡电源信号V3,以将振荡器203的电源关闭,以致于停止产生振荡时钟信号CLK1。
在本实施例中,当有外部事件发生时,由不需时钟的电源控制电路201接收唤醒事件,例如使用者按下电子装置的某按键或是外部装置需要数据交换等等,进而控制振荡器(OSC)203与时钟产生器205等,以使得电子装置恢复正常运行。
在本实施例中,电源控制电路201不需要通过任何时钟信号来运行。因此在本实施例中,当电子装置进入省电模式时,若有需要使用保留电路207运行时,也只有振荡时钟CLK1被产生。而振荡时钟信号CLK1的频率,远比工作时钟信号CLK2和数字时钟信号DCLK的频率还低,因此较不消耗电力。而若是数字电路221可以完全将电源关闭时,连振荡时钟信号CLK1都可以停止产生。此时,只有保留电路207在运行,使得消耗的电力会更低。另外,电子装置中的快闪只读存储器223消耗的电力非常可观,在本实施例中,当电子装置进入省电模式时,可以将振荡电源信号、时钟电源信号和数字电源信号三者其中的至少一个传输到快闪只读存储器223以关闭快闪只读存储器223,因此可以节省更多电力。特别是,本实施例使用电源控制电路201控制振荡器(OSC)203或时钟产生器205等的信号来关闭快闪只读存储器223,完全不需要另外准备一套电路,不只节省成本而且有效率。当然,本实例的这个概念,可以扩展到任何内存,而不需限制是快闪只读存储器,或限制是输入信号到芯片选择端。
在本实施例中,快闪只读存储器223通过致能数字电源信号V1来禁能其芯片选择端CS,并使得其电源关闭。但本实施例并不一定要如此设计。本实施例还可以利用致能时钟电源信号V2或是振荡电源信号V3,或是致能其它的控制信号来使得快闪只读存储器223的电源关闭,本领域技术人员可以依据实际情况来加以变化。
图3A是示出依照本发明另一优选实施例的电子装置的省电方法的流程图,而图6A是示出依照此优选实施例的光驱省电控制电路的时序图。将以上的实施例作一个整理,本发明提供一种光驱的省电方法,如图3A和图6A,首先在T1的时候,如步骤S301所示,致能选择信号SEL以选择振荡时钟信号CLK1来产生数字时钟信号DCLK;再如步骤S303所示,在T2时致能时钟电源信号V1来停止产生工作时钟信号CLK2;再进行步骤S305,在T3的时候,致能数字电源信号V1以停止产生数字时钟信号DCLK,此时电子装置进入省电模式。若是如步骤S307所示,在T4时有外部事件发生的时候,逐步关掉V1、V2与SEL,以使得电子装置恢复正常状态。必需强调地是,为避免不稳定信号的影响,在开启或关闭信号时(特别是开启信号时),通常必须等到此信号已经稳定(稳定在固定值或稳定在零),才能再去依序开启或关闭下一个信号。此外,当致能时钟电源信号V2的同时,也可以致能时钟重置信号RSTCLG,使得工作时钟CLK2能够被重置。
图3B是示出补充本发明又一优选实施例的电子装置的省电方法的流程图。请参照图2、图3B和图6A,当致能数字电源信号时,如步骤S311所示,判断是否有需要接收数字时钟信号DCLK来正常工作的电路,例如动态内存的刷新动作的电路。若是,则进行步骤S313,以保留电路207接收振荡时钟信号CLK1,进而执行原本数字电路221内需要时钟信号来工作的功能。而若不是,则进行步骤S315,致能振荡电源信号V3来停止产生振荡时钟信号CLK1。另外,当致能数字电源信号V1的同时,可以如步骤S317所示,顺带将V1、V2或/及V3传输到快闪只读存储器223以关闭其电源。
图3C是示出本发明的一优选实施例的电子装置由省电模式恢复为正常模式的方法的流程图,图6B系绘示依照本发明另一优选实施例的另一种光驱省电控制电路的时序图。请参照图2、图3C和图6B,当电子装置由省电模式恢复为正常模式时,如果在T6时有外部事件发生,则电源控制电路201会接收来自外界的外部事件,再进行步骤S321,禁能振荡电源信号V3来重新产生振荡时钟信号CLK1。当振荡时钟信号CLK1稳定后,就如步骤S323所示,在T7时禁能时钟电源信号V2,使依据振荡时钟信号CLK1来重新产生工作时钟信号CLK2,此时在本实施例中,也可以同时禁能时钟重置信号RSTCKG,使得工作时钟信号CLK2能重新被产生。再等到工作时钟CLK2稳定以后,如步骤S325所示,在T8时禁能数字电源信号V1,使依据工作时钟信号CLK2来产生数字时钟信号DCLK。接着进行步骤S327,使得快闪只读存储器223的电源重新开启。
图3D是示出本发明的另一优选实施例的另一种电子装置由省电模式恢复为正常模式的方法的流程图。请参照图2、图3D和图6A,若是在T4有外部事件发生时,数字控制电路201同样会接受外来事件并发出唤醒信号Wake。如果此时电子装置的振荡电源信号没有被致能,则如步骤S331所示,在T4时禁能数字电源信号V2,使依据振荡时钟信号CLK1重新产生数字时钟信号CLK3。接着如步骤S333所示,等到数字时钟信号CLK3稳定后,在T5时禁能时钟电源信号V2来重新产生工作时钟信号CLK2,同样地,在此也可以同时禁能时钟重置信号RSTCKG。等到工作时钟信号CLK2稳定以后,则进行步骤S335,在T6时禁能选择信号SEL来选择工作时钟信号CLK2来产生数字时钟信号CLK3,使得数字电路正常221运行。
图4A是示出依照本发明另一实施例的电子装置的省电控制电路的方块图。请参照图4A,振荡器(OSC)401产生振荡时钟信号CLK1至分频器405、多路转换器407和时钟产生器403。分频器405接收振荡时钟信号CLK1来产生分频时钟信号CLK3至多路转换器407,而时钟产生器403则是接收振荡时钟信号CLK1来产生工作时钟信号CLK2至多路转换器407。多路转换器407选择工作时钟信号CLK2或是分频时钟信号CLK3来产生数字时钟信号DCLK至数字电路409,而数字电路409耦接至快闪只读存储器411。
请继续参照图4A,在本实施例中,电子装置的省电模式分为待机模式和睡眠模式。当电子装置进入待机模式时,首先多路转换器407依据选择信号SEL来选择振荡时钟产生器401所输出的振荡时钟信号CLK1来产生数字时钟信号DCLK。并且,当电子装置进入待机模式时,多路转换器407(或数字电路409)可以送出信号以将时钟产生器403的电源关闭,多路转换器407(或数字电路409)也可以送出信号以使得与数字电路409相互作用的快闪只读存储器411(当然也可以是任何可由外来的信号控制是否关闭的内存)的电源关闭。
图4B是示出依照本发明另一实施例的微程序模块的方块图。请参照图4B,在本实施例中,提供一个微程序模块420来使快闪只读存储器411的电源关闭,并且微程序模块420可以设计在数字电路409内(如图4A所示)或多路转换器407内(未示出)。在微程序模块420中,可以包括例如8051单芯片的微程序控制单元421。当电子装置进入待机模式时,微程序控制单元421会依照例如数字时钟信号DCLK的微程序单元时钟信号,来产生内存闲置信号IDLE至快闪只读存储器411,使得快闪只读存储器411的电源关闭。同时内存闲置信号IDLE通过反相器41而进入与门422的其中一个输入端,而与门422的另一端则是接收数字时钟信号DCLK。与门422会依据内存闲置信号IDLE决定是否致能控制信号V4,使得微程序控制单元421的电源关闭。微程序控制单元421的特征,就是当其电源关闭时,若是有中断信号INT产生,就会禁能内存闲置信号IDLE,使得本身和快闪只读存储器411的电源会重新开启。因此当有外来的事件发生时,就会产生中断信号INT,使得快闪只读存储器411的电源会被重新开启。
请再参照图4A,当电子装置进入睡眠模式时,多路转换器407会依据选择信号SEL,选择分频器403所产生的分频时钟信号CLK3来产生数字时钟信号DCLK,接着再将时钟产生器403关闭。分频时钟信号CLK3是将振荡时钟信号CLK1的频率,经过分频器除以某一个正整数N以后所产生的。另外,数字电路409(或多路转换器307)也会如图4B所述,使得快闪只读存储器4 11的电源关闭。
在本实施例中,不论电子装置是在待机模式或是睡眠模式,其数字电路409所接收的数字时钟信号DCLK的频率都会非常低,同时也如同上一实施例一般,当电子装置进入省电模式时,可以使得快闪只读存储器411的电源关闭。因此本实施例中,当电子装置在省电模式下,其电力的损耗也会非常低。
图5A是示出依照本发明另一实施例的电子装置的省电方法的流程图。综合图4A中的实施例,本发明提供另一种电子装置的省电方法,请参照图4A、图5A和图6C,首先进行步骤S510,将振荡时钟信号CLK1除以N来产生分频振荡信号CLK3,而N是正整数。再如步骤S520所示,依据电子装置的状态,选择振荡时钟信号CLK1或是分频时钟信号CLK3来产生数字时钟信号DCLK。而当本发明的电子装置在待机模式或是睡眠模式等的省电模式时,如步骤S530所示,若是有外部事件发生时,会使得电子装置恢复正常状态。另外,本发明的省电方法中,还包括在图6C中T3的时候,会产生内存闲置信号IDLE,可以将快闪只读存储器411的电源关闭。
请合并参照图4A和图5A,在步骤S520中,当电子装置进入待机模式时,首先如步骤S522所示,选择振荡时钟信号CLK1来产生数字时钟信号DCLK。接着进行步骤S524,停止产生工作时钟信号CLK2。
图6C是示出依照本发明另一实施例的电子装置省电控制电路的时序图。请参照图5A和图6C,当电子装置进入睡眠模式时,则先进行步骤S526,在T1时致能选择信号SEL以选择分频时钟信号CLK3来产生数字时钟信号DCLK。再如步骤S528所示,在T2时,可以致能例如时钟电源信号PDCKG和时钟重置信号RSTCKG,来停止产生工作时钟信号CLK2。
图5B是示出依照本发明再一实施例的电子装置由睡眠模式恢复为正常模式的方法的流程图。请合并参照图5B和图6C,当电子装置在待机模式或者是睡眠模式,若是有外部事件发生的时候,首先进行步骤S541,会在T4的时候产生中断信号INT来禁能内存闲置信号IDLE,使得快闪只读存储器的电源开启。接下来如步骤S543所示,在T5时可以禁能例如时钟电源信号PDCKG和时钟重置信号RSTCKG,使依据振荡时钟信号CLK1重新产生工作时钟信号CLK2。等到工作时钟CLK2稳定后,如步骤S545所示,在T6时可以禁能选择信号SEL以选择工作时钟信号CLK2来产生数字时钟信号DCLK,使得数字电路409能正常运行。
虽然本发明已以优选实施例公开如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作一些更动与修改,因此本发明的保护范围当以权利要求书为准。

Claims (20)

1.一种电子装置的省电控制电路,该电子装置具有一数字电路,该省电控制电路包括:
一电源控制电路,产生一振荡电源信号、一时钟电源信号和一数字电源信号;
一振荡器,产生一振荡时钟信号,并且该振荡器依据所述振荡电源信号而运行或关闭;
一时钟产生器,依据所述振荡时钟信号来产生一工作时钟信号,并依据所述时钟电源信号而运行或关闭;以及
一多任务致能模块,依据所述数字电源信号来决定是否产生一数字时钟信号至所述数字电路,所述数字时钟信号是该多任务致能模块依据一选择信号来选择所述工作时钟信号和所述振荡时钟信号二者其中之一而产生的;
其中,所述电源控制电路的运行独立于所述时钟信号。
2.如权利要求1所述的省电控制电路,所述电子装置还包含一内存,其中该内存依据所述振荡电源信号、所述时钟电源信号和所述数字电源信号三者其中的至少一个而运行或关闭,并且所述内存至少可以是一快闪只读存储器。
3.如权利要求1所述的省电控制电路,所述多任务致能模块包括:
一多路转换器,接收所述振荡时钟信号和所述工作时钟信号,并依据所述选择信号选择所述振荡时钟信号和工作时钟信号二者之一,来产生一输出时钟信号;以及
一与门,其中一输入端接收所述输出时钟信号,另一输入端则接收反相后的所述数字电源信号,而该与门的输出端输出所述数字时钟信号。
4.如权利要求1所述的省电控制电路,还包含一保留电路,将原属于所述数字电路但又必须在所述数字电路的其它部份停止工作时仍持续工作的部份,自所述数字电路分离出来成为该保留电路,并且该保留电路接收所述振荡时钟信号来正常运行。
5.如权利要求4所述的省电控制电路,当该电子装置进入省电模式,并且所述数字电路与所述保留电路内的所有功能皆不需要时钟信号而停止运行时,该振荡器的电源将关闭。
6.一种电子装置的省电控制电路,该电子装置具有一数字电路,该省电控制电路包括:
一振荡器,产生一振荡时钟信号;
一时钟产生器,依据所述振荡时钟信号产生一工作时钟信号;
一分频器,接收所述振荡时钟信号,并将所述振荡时钟信号的频率除以N以产生一分频时钟信号,而N是正整数;以及
一多路转换器,依据一选择信号来选择所述振荡时钟信号、所述工作时钟信号和所述分频时钟信号三者其中之一,来输出一数字时钟信号至所述数字电路。
7.如权利要求6所述的省电控制电路,其中,所述电子装置还具有一内存。
8.如权利要求7所述的省电控制电路,还具有一微程序模块,当所述电子装置进入一省电模式时,该微程序模块产生一内存闲置信号,并依据所述数字时钟信号和所述内存闲置信号决定所述内存的运行或关闭,所述微程序模块可以包括一微程序控制单元,并且所述微程序控制模块可与下列之一相合并:所述多路转换器、所述数字电路。
9.如权利要求8所述的省电控制电路,所述省电模式选自下列之一:一待机模式、一睡眠模式。
10.如权利要求9所述的省电控制电路,所述多路转换器至少执行下列功能:
当所述电子装置进入一正常状态下操作时,选择所述工作时钟信号以产生所述数字时钟信号;
当该电子装置进入所述待机模式时,选择所述工作时钟信号以产生所述数字时钟信号;以及
当所述电子装置进入所述睡眠模式时,选择所述分频时钟信号以产生所述数字时钟信号。
11.一种电子装置的省电方法,该电子装置具有接收一数字时钟信号来运行的一数字电路,在正常状态下选择一工作时钟信号来产生该数字时钟信号,该省电方法包括:
致能一时钟电源信号来停止产生所述工作时钟信号;
致能一数字电源信号来停止产生所述数字时钟信号;和
当有一外部事件发生时,恢复以所述工作时钟信号来产生所述数字时钟信号,以使得所述数字电路恢复运行。
12.如权利要求11所述的省电方法,当所述电子装置还具有一内存时,将一信号传输到该内存以将该内存关闭,该信号选自下列之一:所述时钟电源信号、所述数字电源信号,而该内存可以为一快闪只读存储器。
13.如权利要求11所述的省电方法,还可以先以一振荡时钟信号代替所述工作时钟信号来产生所述数字时钟信号,再停止产生所述工作时钟信号,在此所述工作时钟信号的频率大于所述振荡时钟信号的频率,并且还可以致能一振荡电源信号以停止产生所述振荡时钟信号。
14.如权利要求11所述的省电方法,还包括:
将所述数字电路内在没有所述数字时钟信号时仍需要正常运行的部份,自所述数字电路独立出来成为一保留电路;以及
将所述数字时钟信号传递至该保留电路,以使该保留电路正常运行,并停止将所述数字时钟信号传递至所述数字电路,以关闭所述数字电路。
15.如权利要求14所述的省电方法,将所述电子装置恢复为正常状态的过程包括下列步骤:
禁能所述数字电源信号,以产生所述数字时钟信号;
禁能所述时钟电源信号,以产生所述工作时钟信号;和
选择所述工作时钟信号来产生所述数字时钟信号,使得所述数字电路正常运行;
其中,若所述电子装置还具有一内存,产生该所述数字时钟信号与产生所述工作时钟信号的过程,也会传送一信号到该内存以开启该内存。
16.如权利要求13所述的省电方法,当所述振荡时钟信号停止产生时,其中恢复所述电子装置正常状态的过程包括下列步骤:
禁能所述振荡电源信号,致能所述振荡时钟信号;
禁能所述时钟电源信号,使依据所述振荡时钟信号来产生所述工作时钟信号;以及
禁能所述数字电源信号,并选择所述工作时钟信号来产生所述数字时钟信号;
其中,若所述电子装置还具有一内存,禁能所述振荡电源信号、禁能所述时钟电源信号与禁能数字电源信号的过程,也会传送一信号到该内存以开启该内存。
17.一种电子装置的省电方法,该该电子装置具有接收一数字时钟信号来运行的一数字电路,在正常状态选择一工作时钟信号来产生该数字时钟信号,该省电方法包括:
将一振荡时钟信号的频率除以一正整数N,用以产生一分频时钟信号,该振荡时钟信号的频率小于所述工作时钟信号的频率;以及
依据所述电子装置的状态选择所述振荡时钟信号和所述分频时钟信号二者之一来产生所述数字时钟信号,当所述电子装置进入一待机状态时选择使用所述振荡时钟信号,当所述电子装置进入一睡眠状态时选择使用所述分频时钟信号。
18.如权利要求17所述的省电方法,当所述电子装置还具有一内存时,该省电方法还包括依据所述数字时钟信号产生一内存闲置信号,使得该内存电源关闭,在此该内存可以为一快闪只读存储器。
19.如权利要求17所述的省电方法,还可以在所述电子装置进入所述待机模式或所述睡眠状态时,停止产生所述工作时钟信号。
20.如权利要求17所述的省电方法,当有外部事件发生时,使所述电子装置恢复正常状态的过程包括下列步骤:
当所述电子装置处于所述待机模式的状态时,包含:
依据所述振荡时钟信号重新产生所述工作时钟信号;和
选择所述工作时钟信号来重新产生所述数字时钟信号,使得所述数字电路正常运行;
其中,若该电子装置还具有一内存,产生所述工作时钟信号与产生所述数字时钟信号的过程,也会传送一信号到该内存以开启该内存;以及
当所述电子装置处理所述睡眠模式的状态,包含:
重新产生所述振荡时钟信号;
依据所述振荡时钟信号重新产生所述工作时钟信号;和
选择所述工作时钟信号来重新产生所述数字时钟信号,使得所述数字电路正常运行;
其中,若所述电子装置还具有一内存,产生所述振荡时钟信号、所述工作时钟信号与产生所述数字时钟信号的过程,也会传送一信号到该内存以开启该内存。
CNB2004100283825A 2003-10-31 2004-03-11 电子装置的省电控制电路及其省电方法 Expired - Lifetime CN1292326C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US51624003P 2003-10-31 2003-10-31
US60/516,240 2003-10-31

Publications (2)

Publication Number Publication Date
CN1540464A true CN1540464A (zh) 2004-10-27
CN1292326C CN1292326C (zh) 2006-12-27

Family

ID=34375606

Family Applications (4)

Application Number Title Priority Date Filing Date
CNB2004100052303A Expired - Fee Related CN100470656C (zh) 2003-10-31 2004-02-17 摆动时钟信号的产生方法和产生装置
CNB2004100283825A Expired - Lifetime CN1292326C (zh) 2003-10-31 2004-03-11 电子装置的省电控制电路及其省电方法
CNB2004100325349A Expired - Fee Related CN100452227C (zh) 2003-10-31 2004-04-08 预刻沟槽绝对时间数据的撷取方法和装置
CNB2004100495937A Expired - Fee Related CN100446128C (zh) 2003-10-31 2004-06-17 可进行除错与更新的只读存储器电路及方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CNB2004100052303A Expired - Fee Related CN100470656C (zh) 2003-10-31 2004-02-17 摆动时钟信号的产生方法和产生装置

Family Applications After (2)

Application Number Title Priority Date Filing Date
CNB2004100325349A Expired - Fee Related CN100452227C (zh) 2003-10-31 2004-04-08 预刻沟槽绝对时间数据的撷取方法和装置
CNB2004100495937A Expired - Fee Related CN100446128C (zh) 2003-10-31 2004-06-17 可进行除错与更新的只读存储器电路及方法

Country Status (7)

Country Link
US (4) US7327647B2 (zh)
JP (1) JP2005135368A (zh)
KR (1) KR100606330B1 (zh)
CN (4) CN100470656C (zh)
DE (1) DE102004012487B4 (zh)
GB (1) GB2407665B (zh)
TW (4) TWI295757B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100345458C (zh) * 2005-09-02 2007-10-24 重庆重邮信科股份有限公司 一种手机基带芯片省电同步方法
CN101111815B (zh) * 2005-02-10 2011-09-07 富士通株式会社 控制装置和信息处理装置
CN103947115A (zh) * 2011-11-08 2014-07-23 高通股份有限公司 基于振荡器的锁频环

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100470656C (zh) * 2003-10-31 2009-03-18 宇田控股有限公司 摆动时钟信号的产生方法和产生装置
US7318172B2 (en) * 2004-08-31 2008-01-08 Broadcom Corporation Wireless remote firmware debugging for embedded wireless device
KR100622892B1 (ko) * 2004-12-09 2006-09-19 엘지전자 주식회사 저 전력소비형 이동통신 단말기
KR100571646B1 (ko) * 2005-03-31 2006-04-17 주식회사 하이닉스반도체 파워 다운 모드 반도체 소자
TWI268514B (en) * 2005-09-09 2006-12-11 Ali Corp Operation oriented power saving device for embedded memory capable of saving power consumption by selectively activating the embedded memory
TWI324341B (en) * 2005-10-24 2010-05-01 Princeton Technology Corp Method of activating data phase locked loop during track-seeking and apparatus of operating the same
KR101233168B1 (ko) 2006-04-24 2013-02-15 엘지전자 주식회사 둘 이상의 서브시스템이 내장된 시스템에 있어서 전력 제어방법 및 장치
JP4829029B2 (ja) * 2006-08-02 2011-11-30 株式会社東芝 メモリシステム及びメモリチップ
US20080155296A1 (en) * 2006-12-22 2008-06-26 Fujitsu Limited Apparatus for controlling clock signals to processor circuit
US7612589B2 (en) 2007-10-12 2009-11-03 Mediatek Inc. Phase-locked loop and control method utilizing the same
JP5353030B2 (ja) * 2008-03-10 2013-11-27 日本電気株式会社 ディスクアレイシステム
US8015426B2 (en) * 2008-03-27 2011-09-06 International Business Machines Corporation System and method for providing voltage power gating
TWI375915B (en) * 2008-12-11 2012-11-01 Asmedia Technology Inc Voltage identification processor, circuit and method for generating voltage
US8072854B1 (en) * 2009-03-04 2011-12-06 Marvell International, Ltd. Method and apparatus for detecting wobble defects in optical recording system
US8255722B2 (en) * 2009-03-09 2012-08-28 Atmel Corporation Microcontroller with clock generator for supplying activated clock signal to requesting module to conserve power
DE102010001445A1 (de) * 2010-02-01 2011-08-04 Robert Bosch GmbH, 70469 Vorrichtung und Verfahren zum Anschluss eines energiewandelnden Endgerätes
JP5159817B2 (ja) * 2010-03-25 2013-03-13 株式会社東芝 メモリシステム
US9444456B2 (en) * 2011-07-20 2016-09-13 Nxp B.V. Circuit and method for powering an integrated circuit having first and second power regulators respectively configured and arranged to provide regulated power at main and standby power levels
US9448879B2 (en) 2011-12-22 2016-09-20 Intel Corporation Apparatus and method for implement a multi-level memory hierarchy
TWI497304B (zh) 2012-03-13 2015-08-21 Novatek Microelectronics Corp 序列介面傳送方法及其裝置
CN103324588B (zh) * 2012-03-22 2016-05-04 联咏科技股份有限公司 序列接口传送方法及其装置
US9213388B2 (en) 2012-09-21 2015-12-15 Atmel Corporation Delaying reset signals in a microcontroller system
US9507406B2 (en) 2012-09-21 2016-11-29 Atmel Corporation Configuring power domains of a microcontroller system
US9323312B2 (en) 2012-09-21 2016-04-26 Atmel Corporation System and methods for delaying interrupts in a microcontroller system
US9213397B2 (en) 2012-09-21 2015-12-15 Atmel Corporation Changing power modes of a microcontroller system
US9383807B2 (en) 2013-10-01 2016-07-05 Atmel Corporation Configuring power domains of a microcontroller system
CN104778090B (zh) * 2014-01-09 2019-01-15 联想(北京)有限公司 一种控制方法及电子设备
US9684367B2 (en) 2014-06-26 2017-06-20 Atmel Corporation Power trace port for tracing states of power domains
US10990384B2 (en) * 2018-09-27 2021-04-27 Intel Corporation System, apparatus and method for dynamic update to code stored in a read-only memory (ROM)
TWI682400B (zh) * 2019-03-04 2020-01-11 新唐科技股份有限公司 半導體裝置與資料保護方法
CN112086064B (zh) * 2020-09-22 2022-04-26 禹创半导体(深圳)有限公司 一种mipi指令比对机制应用于背光调整的方法

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3588835A (en) * 1969-03-14 1971-06-28 Goodyear Tire & Rubber Debugging of on-line digital computers having an active interrupt
JPS62166419A (ja) 1986-01-17 1987-07-22 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション 多周波クロック発生装置
JPH01120610A (ja) 1987-11-05 1989-05-12 Mitsubishi Electric Corp マイクロプロセッサのクロック入力装置
US5025387A (en) * 1988-09-06 1991-06-18 Motorola, Inc. Power saving arrangement for a clocked digital circuit
US5357627A (en) * 1989-03-28 1994-10-18 Olympus Optical Co., Ltd. Microcomputer having a program correction function
GB2246455A (en) 1990-07-23 1992-01-29 Philips Electronic Associated Altering the rate at which digital circuitry operates
JP3058986B2 (ja) * 1992-04-02 2000-07-04 ダイヤセミコンシステムズ株式会社 コンピュータシステムの節電制御装置
JPH05313779A (ja) * 1992-05-08 1993-11-26 Ricoh Co Ltd クロック発振回路
EP0729097A1 (en) * 1995-02-07 1996-08-28 Sun Microsystems, Inc. Method and apparatus for run-time memory access checking and memory leak detection of a multi-threaded program
DE19610627A1 (de) * 1996-03-19 1997-09-25 Bosch Gmbh Robert Mikrokontroller mit Selbstweckvorrichtung
US5848281A (en) * 1996-07-23 1998-12-08 Smalley; Kenneth George Method and apparatus for powder management in a multifunction controller with an embedded microprocessor
US5903746A (en) 1996-11-04 1999-05-11 Texas Instruments Incorporated Apparatus and method for automatically sequencing clocks in a data processing system when entering or leaving a low power state
US6072348A (en) * 1997-07-09 2000-06-06 Xilinx, Inc. Programmable power reduction in a clock-distribution circuit
JPH1173645A (ja) * 1997-08-28 1999-03-16 Mitsubishi Electric Corp 光ディスク装置
JPH11143571A (ja) * 1997-11-05 1999-05-28 Mitsubishi Electric Corp データ処理装置
JPH11203421A (ja) 1998-01-19 1999-07-30 Oki Electric Ind Co Ltd 半導体ディスク装置
KR100304196B1 (ko) * 1998-11-18 2001-12-17 윤종용 정지모드해제오류검출기능및정상모드로의복구기능을갖는마이크로컨트롤러
JP2000267770A (ja) 1999-03-19 2000-09-29 Toshiba Digital Media Engineering Corp パワーセーブシステム
JP2001126250A (ja) * 1999-10-27 2001-05-11 Matsushita Electric Ind Co Ltd 光ディスク装置
GB2362968B (en) * 1999-12-23 2003-12-10 St Microelectronics Sa Computer system with debug facility
JP2001256044A (ja) * 2000-03-14 2001-09-21 Sony Corp データ処理装置
JP2001265620A (ja) * 2000-03-22 2001-09-28 Kyocera Corp Romのプログラムデバッグ方式
JP4390353B2 (ja) * 2000-04-12 2009-12-24 株式会社ルネサステクノロジ クロック生成方法およびクロック生成回路
JP4598923B2 (ja) * 2000-06-16 2010-12-15 株式会社東芝 光ディスク記録装置とその半導体集積回路
JP2002007156A (ja) * 2000-06-21 2002-01-11 Nec Corp マイクロプロセッサ
JP2002025058A (ja) * 2000-07-05 2002-01-25 Victor Co Of Japan Ltd 記録及び/又は再生装置
JP2002091785A (ja) * 2000-09-18 2002-03-29 Matsushita Electric Ind Co Ltd プログラム変更装置
US6915416B2 (en) * 2000-12-28 2005-07-05 Texas Instruments Incorporated Apparatus and method for microcontroller debugging
CN1280803C (zh) * 2001-06-19 2006-10-18 联发科技股份有限公司 光盘机的长程寻轨的控制系统及其方法
TW550546B (en) * 2001-09-12 2003-09-01 Via Tech Inc Method and related circuit for clock generation and recovery
US7038987B2 (en) * 2001-10-03 2006-05-02 Matsushita Electric Industrial Co., Ltd. Optical disk device
US7210054B2 (en) * 2002-06-25 2007-04-24 Intel Corporation Maintaining processor execution during frequency transitioning
CN1169051C (zh) * 2002-07-03 2004-09-29 无敌科技(西安)有限公司 可令电子装置升级的方法
CN1224010C (zh) * 2003-03-25 2005-10-19 威盛电子股份有限公司 在光盘烧录机中产生写入时钟的方法与装置
CN100470656C (zh) * 2003-10-31 2009-03-18 宇田控股有限公司 摆动时钟信号的产生方法和产生装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101111815B (zh) * 2005-02-10 2011-09-07 富士通株式会社 控制装置和信息处理装置
CN100345458C (zh) * 2005-09-02 2007-10-24 重庆重邮信科股份有限公司 一种手机基带芯片省电同步方法
CN103947115A (zh) * 2011-11-08 2014-07-23 高通股份有限公司 基于振荡器的锁频环
CN103947115B (zh) * 2011-11-08 2018-04-17 高通股份有限公司 基于振荡器的锁频环

Also Published As

Publication number Publication date
US20050102577A1 (en) 2005-05-12
CN1547210A (zh) 2004-11-17
US7203855B2 (en) 2007-04-10
KR100606330B1 (ko) 2006-07-31
DE102004012487B4 (de) 2014-12-04
DE102004012487A1 (de) 2005-06-16
US7454663B2 (en) 2008-11-18
TWI295757B (en) 2008-04-11
JP2005135368A (ja) 2005-05-26
GB2407665A (en) 2005-05-04
CN1547215A (zh) 2004-11-17
CN100446128C (zh) 2008-12-24
US20050094514A1 (en) 2005-05-05
TWI302649B (en) 2008-11-01
KR20050041853A (ko) 2005-05-04
CN1292326C (zh) 2006-12-27
TWI270867B (en) 2007-01-11
GB0406506D0 (en) 2004-04-28
CN100452227C (zh) 2009-01-14
TW200515118A (en) 2005-05-01
US20050097377A1 (en) 2005-05-05
CN1542811A (zh) 2004-11-03
TW200515414A (en) 2005-05-01
CN100470656C (zh) 2009-03-18
GB2407665B (en) 2005-12-21
TWI236018B (en) 2005-07-11
TW200515391A (en) 2005-05-01
US20090040888A1 (en) 2009-02-12
US7327647B2 (en) 2008-02-05
TW200515130A (en) 2005-05-01

Similar Documents

Publication Publication Date Title
CN1292326C (zh) 电子装置的省电控制电路及其省电方法
US11237620B2 (en) Hierarchical power management unit for low power and low duty cycle devices
CN101859172B (zh) 集成电路SoC芯片实现功耗降低的电路结构及其方法
US8886968B2 (en) Method and device for controlling a dual-processor switch, and terminal associated with the method and device
CN100442204C (zh) 片上系统芯片及其功耗控制方法
CN1202457C (zh) 处理器控制电压的系统中提供决定开启电压的方法及装置
CN201708773U (zh) 一种任意波形发生器
CN100544493C (zh) 一种移动终端的搜网方法
CN102332824B (zh) 单电感双输出开关电源的分时复用控制方法及其电路
CN101876847A (zh) 微控制器中的功率降低
CN1637683A (zh) 用于减少空闲模式下的功率消耗的处理器系统和方法
WO2009097769A1 (zh) 电源管理方法、装置及终端
CN101351762A (zh) 用于零电压处理器休眠状态的方法和设备
CN101938818A (zh) 基于usb的双向唤醒的方法、设备及系统
CN102339120A (zh) 性能调整装置、方法以及具有性能调整装置的处理器
CN102902350A (zh) 一种具有极低待机功耗的芯片
CN102957811A (zh) 一种具有定时唤醒功能的射频sim卡及实现方法
CN104216500A (zh) 嵌入式控制器及省电控制方法
CN101727163A (zh) 具有省电功能的嵌入式系统及其相关省电方法
CN102929381A (zh) 电子系统及其电源管理方法
CN1617067A (zh) 电子装置的省电控制电路及其省电方法
CN103186164A (zh) 时钟产生器与时钟信号产生方法
CN104793723A (zh) 一种基于电平检测的低功耗控制电路
CN219574672U (zh) 低功耗系统、微控制器及芯片
CN1661576B (zh) Soc架构下的高速总线动态变频装置和处理器核接口

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term

Granted publication date: 20061227

CX01 Expiry of patent term