CN1259831A - 彩色图象显示器中的自动白平衡调整电路 - Google Patents

彩色图象显示器中的自动白平衡调整电路 Download PDF

Info

Publication number
CN1259831A
CN1259831A CN99115970A CN99115970A CN1259831A CN 1259831 A CN1259831 A CN 1259831A CN 99115970 A CN99115970 A CN 99115970A CN 99115970 A CN99115970 A CN 99115970A CN 1259831 A CN1259831 A CN 1259831A
Authority
CN
China
Prior art keywords
circuit
voltage
data
signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN99115970A
Other languages
English (en)
Other versions
CN1248513C (zh
Inventor
田笼礼二
原贤治
住吉肇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP10328064A external-priority patent/JP2000152277A/ja
Priority claimed from JP04638499A external-priority patent/JP3602738B2/ja
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of CN1259831A publication Critical patent/CN1259831A/zh
Application granted granted Critical
Publication of CN1248513C publication Critical patent/CN1248513C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/73Colour balance circuits, e.g. white balance circuits or colour temperature control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

一种用于自动地调整具有至少一个阴极的彩色图象显象管的白平衡的自动白平衡调整电路,包括选择器电路、调整电路、驱动电路、检测器电路、第一电压保持电路运算电路和比较器电路。它能够使用少量电容器消除阴极漏电流的影响,以及提供最佳的调整截止或驱动增益。它还能够廉价制造而不需要外部电容器。

Description

彩色图象显示器中的自动白平衡调整电路
本发明涉及在一个电视接收机或监视器装置中用于自动调整白平衡的自动白平衡调整电路。
在一个电视接收机或监视器装置中,当输入一个白色基准信号时,在一个阴极射线管(以下称作CRT)必须再生一个预定的色温。通常,CRT的输出光R(红色)、G(绿色)、B(蓝色)的每一个的比率是根据每一阴极电流的比率确定。但是,阴极电流对于阴极电压的特性随着CRT而不同。所以,为了再生预定的色温,需要调整CRT阴极电流在R、G和B之间的比率。
通常,在一个电视摄像机之类的装置上监CRT屏幕以便检测一个白平衡状态,该检测值被反馈到一个用于工艺调整的计算机系统或技术维护人员,以便把该检测值与一个预定的基准值比较,并且根据该比较结果调整R、G、B输出的每一个的直流电压电平和增益。另外,在调整期间,手动地调整直流电压电平调整电路和一个增益调整电路中的可变电阻,或通过数据总线重写存储在一个存储电路中的存储数据来调整。
但是在上述的常规方法中,在一个调整现场需要一台工业电视摄像机、一个用于工艺调整的计算机系统或技术维护人员。所以,存在的问题是,在电视接收机或监视器装置出货之后经过一段时间出现CRT的变化时,该白平衡特性不能随着变化自行地调整。
最近几年中,自动显像管偏压(AKB)电路可以被用来自动地执行这种调整。在该电路中,在视频信号的垂直消隐期间中输入一个基准信号,检测此时的CRT的阴极电流,并且使用该检测值自动地调整白平衡。
图1示出这种AKB电路的常规实例。通过在R、G、B坐标轴的每一个上设置一个驱动增益(AC幅度)和一个截止电平(直流电压电平)来调整白平衡。具体地说,在一个确定的期间,使用基准信号1(黑色信号电平)替代一个视频信号来调整该截止电平,并且类似地在一个基准信号1上无叠加成分的期间使用替代视频信号的一个基准信号2(白信号电平)调整该驱动增益。这两个黑白电平被调整,从而相等地设置分别的输入信号与R、G、B坐标轴的每一个的阴极电流的一个比率。
现在具体地描述图1的AKB电路。
开关电路1、2、3的每一个选择并且输出在R、G、B信号和基准信号1(黑色信号电平)以及基准信号2(白色信号电平)之中的分别的一个。用于选择基准信号1和2的期间是一个垂直消隐期间,而不是垂直反馈期间,即通常是过扫描的以及用户看不见的部分期间。例如,对应于基准黑色电平的基准信号1的电平大约是3到5IRE(白色信号的峰值是100IRE),而对应于基准白色电平的基准信号2的电平大约是30到50IRE。
另外,上述的R、G、B信号是在一个三基色驱动中的R、G、B坐标轴每一个的基色信号,并且该基色信号的亮度、色调等是预先控制的。
驱动增益调整电路4、5、6分别包括增益控制放大器,执行对于分别地来自开关电路1、2、3的信号输出的驱动增益的调整,即调整AC幅度。另外,截止调整电路7、8、9分别地包括例如箝位电路,执行分别来自驱动增益调整电路4、5、6的信号输出的直流电平的调整(例如箝位)。截止调整电路7、8、9的输出被提供到输出晶体管(PNP型晶体管)13、14、15的基极,每一都通过分别的驱动电路10、11、12之一。晶体管13、14和15的发射极被分别地连接到CRT 16的R、G、B坐标轴的阴极电极。晶体管13、14、15由来自驱动电路10、11和12的输出驱动,从而电流经过CRT 16的R、G、B坐标轴的每一个的阴极并且驱动CRT 16以便显示。
用于把流经每一阴极的电流转换成电压的电阻17、18、19被连接到上述晶体管13、14、15的集电极。电阻17、18、19中的电压降被分别地在一个取样保持电路(S/H)20、21、22取样。这些取样保持电路20、21和22在一个确定的期间,例如1H(1水平期间)中取样正比于一个阴极电流的电压。取样的电压由用于保持黑色信号电平的电容器23、24、25分别地保持,并且由用于保持一个白色信号电平的电容器26、27和28分别地保持。
在比较器电路29、30、31中,由电容器23、24、25保持的电压被分别地与对应于基准黑色电平的一个基准电压比较。该基准电压是从一个基准电压源32输出的。比较器电路29、30、31的比较结果被分别地提供到截止调整电路7、8、9,并且该直流电平由R、G、B坐标轴的每一个调整。
在比较器电路33、30、35中,由电容器26、27、28保持的电压被分别地与对应于基准白色电平的一个基准电压比较。该基准电压是从一个基准电压源36输出的。比较器电路33、34、35的比较结果被分别地提供到驱动增益调整电路4、5、6,并且该交流电幅度由R、G、B坐标轴的每一个调整。
在图1示出的AKB电路中,负反馈回路分别控制R、G、B坐标轴每一个进行的AC幅度调整操作和DC直流电平调整操作,每一负反馈回路包括驱动增益调整电路4、5、6;截止调整电路7、8、9;驱动电路10、11、12;晶体管13、14、15;取样保持电路20、21、22;和比较器电路29到35。当比较器电路29-31以及33-35的输入端的电压彼此相等之时,每一负反馈回路的上述操作成为稳定操作。当每一反馈回路的操作成为稳定之时,在每一个R、G、B坐标轴之中的阴极电流对一个基准信号的比率被设置为是相等的。
在此期间,在图1示出的常规AKB电路中,为了在一个关键行期间保持通过转换一个阴极电流而获得的电压,取样保持电路20到22需要电容器23到28。由于该关键行期间是1V(1垂直期间,大约17ms),所以这些电容器要求一个相当大的容量,并且使用大约几个μF到10μF。
结果是,一个集成的AKB电路不能把这些电容器结合在一个集成电路中,而是需要提供在集成电路的外部。另外,该集成电路需要提供一个专用的外部的接线端用于提供这些电容器的外部电路,以及不可避免地加大集成电路的体积。
同时,即使不提供阴极电压,该CRT和显示屏幕处于一个完全黑状态,漏电流可以流经阴极。所以此时由转换该阴极电流而获得的一个电压不是0V,并且该漏电流的电压被加到取样保持电路20-22的电容器23-28的保持电压上。
图2是一个提取电路图,示出的电阻17用于检测R轴中的阴极电流并且把该检测的电流转换成电压;以及一个比较器电路29,用于把由电阻17转换的电压与对应于一个基准黑色电平的基准电压相比较。
在基准信号输入期间,除了对应于基准信号的阴极电流Ik之外,还有漏电流Ileak流经阴极。所以,在用于电流检测的电阻17产生一个电压降VIk=R×(Ik+Ileak)(R是电阻17的电阻值)。
就是说,在电阻17上产生一个漏电流的电压降,并因此有时不能获得最佳的截止或驱动增益。
另外,如果在三个坐标轴R、G、B之中的漏电流的值不同,则出现不能获得正确白平衡的问题。
作为解决由于漏电流而导致的白平衡移动的这种问题的措施,通常设计如图3所示的一个电路。对于该电路来说,用于在垂直消隐期间过程中箝位一个阴极电流Ik的箝位电路41被加到图2中示出的电路。
箝位电路41包括箝位电容器42、箝位电压源43和开关电路(SW)44。
在该电路中,在阴极中存在一个漏电流,在垂直消隐期间内,在电阻17的两端产生对应于该电流的电压降。另外,在一个期间的垂直消隐期间接通开关电路44,在比较器电路29和电容器42之间连接节点N1的电压被设置为实际上等于箝位电压源43的电压。
另一方面,在另一期间的垂直消隐期间,在电阻17的两端产生对应于在对应于基准信号电流和漏电流之间的另外一个电流的电压降。此时,开关电路44被断开,在比较器电路29和电容器42之间的连接节点N1产生只对应于该基准信号的一个电压降。就是说漏电流分量的电压被补偿。随后,利用比较器电路29把节点N1的电压与基准电压源32的一个基准电压比较。
但是在图3的电路中,还需要箝位电容器42。
以此方式,在传统的AKB电路中,存在提供若干具有大容量的电容器的需要。结果是,需要外部提供的若干部件,并且因此存在集成电路制造成本高的缺点。
另外,在传统的AKB电路中存在一个缺点,即由于流经阴极的漏电流的影响而不能获得最佳截止或驱动增益。而且,还出现需要更多的电容器以便消除该漏电流的影响的问题。
本发明的一个目的是提供一种自动白平衡调整电路,能够使用少量电容器消除阴极漏电流的影响,以及提供最佳的调整截止或驱动增益。
本发明的第二个目的是提供一种自动白平衡调整电路、能够以廉价制成而在集成过程中不要求外部的电容器。
本发明的第三个目的是提供一种自动白平衡调整电路,即使视频信号的直流电平由于提供到阴极射线管的高压电源的变化而已经快速改变的情况下,也能够快速地把直流电平的变化返回到一个原始值,于是将该直流电平保持到一个确定值。
本发明的第四目的是提供一种自动白平衡调整电路,即使当视频信号的直流电平被使用数据调整从而使用离散数据时也能够把直流电平收敛到一点。
根据本发明,用于自动地调整具有至少一个阴极的彩色图象显象管的白平衡的自动白平衡调整电路包括:一个选择器电路,用于接收一个彩色视频信号和至少一个基准信号,并且选择和输出这些信号之一;一个调整电路,用于接收来自该选择器电路的一个输出信号,根据一个控制信号调整该信号的至少一个直流电平并且输出一个信号;一个驱动电路,用于接收该调整电路的输出信号并且输出一个驱动信号以便被提供到彩色图象显象管的阴极;一个检测器电路,连接到该彩色图象显象管并且检测根据流经该彩色图象显象管阴极的一个电流的电压;第一电压保持电路,用于接收由该检测器电路检测的电压并且保持该电压;一个运算电路,用于接收由该检测器电路在由该选择器电路选择的基准信号期间检测的电压和在其中彩色视频信号和基准信号都不被选择的一个期间由该第一电压保持电路保持电压,并且获得在这些电压之间的差值的一个电压;以及,一个比较器电路,用于接收由该运算电路获得差值中的一个电压,把该差值电压与一个基准电压相比较,并且产生控制信号以便根据该比较结果控制调整电路的一个操作。
根据本发明,用于自动地调整具有至少一个阴极的彩色图象显象管的白平衡的自动白平衡调整电路包括:选择器电路,用于接收具有垂直消隐期间的彩色视频信号以及至少一个基准信号,选择该彩色视频信号,并且在该垂直消隐期间的一个局部期间选择以及输出至少一个基准信号;一个调整电路,用于接收来自该选择器电路的一个输出信号,以及根据一个控制信号调整该信号的至少一个直流电平并且输出一个信号;一个驱动电路,用于接收该调整电路的输出信号,并且输出一个驱动信号以便被提供到彩色图象显象管的至少一个阴极;一个检测器电路,连接到该彩色图象显象管并且检测根据流经该彩色图象显象管阴极的一个电流的电压;一个电压保持电路,用于在垂直消隐期的一个期间中、并且其中该至少一个基准信号未被选择,接收由检测器电路检测的一个电压,并且保持该电压;具有一对输入节点的比较器电路,在该至少一个基准信号被该选择器电路选择的期间,由该检测器电路检测的电压被提供到一个输入节点,一个基准电压被提供到另一节点,该比较器电路比较馈送到一对输入节点的这两个电压,并且根据该比较结果产生用于控制该调整电路的操作的控制信号;以及,一个用于产生基准电压的基准电压发生器电路,接收由该电压保持电路保持的电压,并且根据该电压改变该基准电压的值。
根据本发明,用于自动地调整具有至少一个阴极的彩色图象显象管的白平衡的自动白平衡调整电路包括:选择器电路,用于接收具有垂直消隐期间的彩色视频信号以及至少一个基准信号,选择该彩色视频信号,并且在该垂直消隐期间的一个局部期间选择以及输出至少一个基准信号;一个调整电路,用于接收来自选择器电路的一个输出信号,根据一个控制信号调整该信号的至少一个直流电平并且输出一个信号;一个驱动电路,用于接收该调整电路的输出信号,并且根据该输出信号输出一个驱动信号以便被提供到彩色图象显象管的至少一个阴极;一个第一检测器电路,连接到该彩色图象显象管并目检测根据流经该彩色图象显象管阴极的一个电流的电压;第一比较器电路,在其中该至少一个基准信号由该选择器电路选择的一个期间,用于接收由该第一检测器电路检测的一个电压,并且把该电压与第一基准电压比较;一个存储器电路,用于存储对于该调整电路的操作进行控制的数据;一个更新电路,用于接收第一比较器电路的比较结果和存储在该存储器电路中的数据,根据该第一比较器电路的比较结果更新该数据,并且把该更新的数据提供到该存储器电路,该更新的数据被再一次存储在该存储器电路中;以及,一个D/A转换器,用于接收存储在该存储器电路中的数据,把该数据转换成一个模拟信号,并且输出该转换的信号到该调整电路作为控制信号。
根据本发明,一个具有对应于三基色视频信号的三阴极电极的自动白平衡调整电路,用于自动地调整一个被施加了高压的彩色图象显象管的白平衡,它包括:三个选择器电路,用于分别地接收具有垂直消隐期间的三基色视频信号以及基准信号,选择每一个彩色视频信号,并且在该垂直消隐期间的每一个局部期间选择并且输出每一个基准信号;三个调整电路,用于分别地接收从该选择器电路输出的信号,并且根据每一信号的直流电平和交流幅度调整和输出这些信号的每一个;三个驱动电路,用于分别地接收从择器电路输出的信号,输出驱动信号,以便被提供到每一个彩色图象显象管的阴极电极;一个检测器电路,连接到该彩色图象显象管并且检测根据流经该彩色图象显象管的三个阴极的每一个电流的电压;一个比较器电路,用于接收在当基准信号由该三个选择器电路选择期间由三个检测器电路检测的电压,并且产生在该电压和一个第一基准电压之间的一个差值电压;三个存储器电路,用于存储对三个调整电路的每一个的操作进行控制的数据;三个D/A转换器,用于分别地接收存储在该三个存储器电路中的数据,把这些数据分别地转换成一个模拟信号,并且把该信号输出到调整电路的每一个作为控制信号;以及,一个用于接收预先分别地存储在三个存储器中的数据的更新电路,更新分别的第一变量的几个阶中的数据以及大于该第一变量的第二变量的几个阶中的数据,该更新的数据被再一次存储在对应于存储器电路的每一个中,在一方面,在其中第一基准电压与由检测器电路检测的三个电压之间不同、而同时该选择器电路正在选择大于三个规定的值并被此相等的基准信号情况下,该更新电路借助该第二变量更新从该三个存储器电路提供的三个数据项,而在任何其它情况中借助该第一变量更新三个数据项。
根据本发明,用于自动地调整具有至少一个阴极的彩色图象显象管的白平衡的自动白平衡调整电路,它包括:第一选择器电路,用于接收一个彩色视频信号和一个基准信号,并且选择和输出这两个信号之一;一个调整电路,用于接收来自该第一选择器电路的一个输出信号,根据一个控制信号调整该信号的一个直流电平并且输出一个信号;一个驱动电路,用于接收该调整电路的输出信号,并且输出一个驱动信号以便被提供到彩色图象显象管的阴极;一个存储器电路,用于存储用于对该调整电路的操作进行控制的数据;一个D/A转换器,用于接收存储在存储器电路中的数据并且把该数据转换成一个模拟电压并且输出该转换的数据;一个放大器电路,用于在当第一选择器电路选择基准信号、第二模拟电压被提供到调整电路期间,产生一个第二模拟电压,从而使得该彩色图象显象管的阴极电流实际上与一个预定的基准电流一致;一个差值电压产生器电路,用于在当第一选择器电路选择基准信号以及该D/A转换器产生第一模拟电压期间,接收由该放大器电路产生的第二模拟电压,并且产生二者电压的一个差值电压;一个电压保持电路,用于接收由该差值电压产生器电路产生的电压并且保持该电压;一个比较器电路,用于接收由该该电压保持电路保持的一个电压和由该差值电压产生器电路产生的一个电压,并且比较这些电压;一个更新电路,用于根据这些电压和比较结果更新存储在该存储器电路中的数据;以及第二选择器电路,用于接收D/A转换器的第一模拟电压和由该放大器电路产生的第二模拟电压,在当该第一选择器电路选择该基准信号期间选择该第二模拟电压,在当该第一选择器电路选择该视频信号期间选择第一模拟电压,以便输出该选择电压到调整电路作为控制信号。
根据本发明,用于自动地调整具有至少一个阴极的彩色图象显象管的白平衡的一个自动白平衡调整电路包括:一个选择器电路,用于接收具有垂直消隐期间的彩色视频信号和一个基准信号,并且在该垂直消隐期间的一个局部期间选择和输出该基准信号;一个调整电路,用于接收来自该第一选择器电路的一个输出信号,根据一个控制信号调整该信号的一个直流电平并且输出一个信号;一个驱动电路,用于接收该调整电路的输出信号,并且输出一个驱动信号以便被提供到彩色图象显象管的阴极;一个存储器电路,用于存储被用于控制该调整电路的操作的数据;一个D/A转换器,用于接收存储在该存储器电路中的数据,把该数据转换成一个模拟电压,并且把该转换的电压提供到该调整电路作为控制信号;一个检测器电路,连接到该彩色图象显象管并且在当该选择器电路选择该基准信号期间检测该彩色图象显象管的一个阴极电极;第一比较器电路,在当该选择器电路选择该基准信号期间,用于接收该检测器电路的一个检测值,并且把该检测值与一基准值比较;一个保持电路,用于接收该第一比较器电路的比较结果并且保持该结果;第二比较器电路,用于接收该保持电路的一个输出和第一比较器电路的比较结果,并且对这些结果进行比较;和,一个更新电路,用于接收该第一和第二比较器电路的比较结果,并且根据这些比较结果更新存储在该存储器电路中的数据。
根据本发明,用于自动地调整具有至少一个阴极的彩色显像管的白平衡的自动白平衡调整电路包括:一个选择器电路,用于接收具有垂直消隐期间的彩色视频信号和一个基准信号,并且在该垂直消隐期间的一个局部期间选择和输出该基准信号;一个调整电路,用于接收来自该第一选择器电路输出的信号,根据控制信号调整该信号的直流电平并且输出一个信号;一个驱动电路,用于接收该调整电路的输出信号,并且输出一个驱动信号以便被提供到彩色图象显象管的阴极;一个存储器电路,用于存储对该调整电路的操作进行控制的数据;一个D/A转换器,用于接收存储在该存储器电路中的数据,把该数据转换成一个模拟电压,并且把该电压提供到该调整电路作为控制信号;一个检测器电路,连接到该彩色图象显象管并且在当该选择器电路选择该基准信号期间检测该彩色图象显象管的一个阴极电流;一个比较器电路,在其中该选择器电路选择该基准信号期间,用于接收该检测器电路的一个检测值,并且把该检测值与一基准值比较;第一保持电路,当在该彩色视频信号的一个场周期的第一期间从该存储器电路输出的数据由该D/A转换器转换时,以及根据获得的模拟电压控制该调整电路的一个操作时,用于接收来从比较器电路输出的一个第一比较结果,并且保持该结果;第二保持电路,在该彩色视频信号的相同的场周期中,当在该第一期间之后的第二期间之内从该存储器电路输出的数据由该D/A转换器转换时,以及根据一个模拟电压控制该调整电路的操作时,用于接收从该比较器电路输出的第二比较结果,并且保持该结果;和,一个更新电路,用于接收该比较器电路的比较结果并且保持该第一和第二比较器电路的保持内容,并且根据这些基准结果以及保持内容更新存储在该存储器电路中的数据。
根据本发明,用于自动地调整具有至少一个阴极的彩色显像管的白平衡的自动白平衡调整电路包括:一个选择器电路,用于接收具有垂直消隐期间的彩色视频信号和一个基准信号,并且在该垂直消隐期间的一个局部期间选择和输出该基准信号;一个调整电路,用于接收来自该第一选择器电路的一个输出信号,根据一个控制信号调整该信号的一个直流电平并且输出一个信号;一个驱动电路,用于接收该选择器电路的输出信号,并且输出一个驱动信号以便被提供到彩色图象显象管的阴极;一个存储器电路,用于存储用于对该调整电路的一个操作进行控制的数据;一个D/A转换器,用于接收存储在该存储器电路中的数据,把该数据转换成一个模拟电压,并且把该转换的电压提供到该调整电路作为控制信号;一个检测器电路,连接到该彩色图象显象管并且在当该选择器电路选择该基准信号期间检测该彩色图象显象管的一个阴极电流;一个比较器电路,在该选择器电路选择该基准信号期间,用于接收该检测器电路的一个检测值,并且把该检测值与一基准值比较;第一保持电路,用于接收在该彩色视频信号的第一场周期期间的该比较器电路的比较结果,并且保持该结果;第二保持电路,在该彩色视频信号的第一场周期之前的第二场周期中,用于接收该比较器电路的比较结果,并且保持该结果;和,一个更新电路,用于接收该第一和第二保持电路的保持内容,并且根据这些保持内容更新存储在该存储器电路中的数据。
根据本发明,用于自动地调整具有至少一个阴极的彩色显像管的白平衡的自动白平衡调整电路包括:第一选择器电路,用于接收一个彩色视频信号和一个基准信号,并且选择和输出这两个信号之一;一个调整电路,用于接收来自该第一选择器电路的一个输出信号,并且根据一个控制信号调整该信号的一个直流电平,并且输出一个信号;一个驱动电路,用于接收该调整电路的输出信号,并且输出一个驱动信号以便被提供到彩色图象显象管的阴极;一个存储器电路,用于存储对该调整电路的操作进行控制的数括;一个D/A转换器,用于接收存储在存储器电路中的数据,把该数据转换成第一模拟电压,并且输出该第一模拟电压;一个放大器电路,在其中第一选择器电路选择基准信号,第二模拟电压被提供到调整电路期间,用于产生第二模拟电压,从而使得该彩色图象显象管的阴极电流实际上与一个预定的基准电流一致;一个信号发生器电路,在其中第一选择器电路选择基准信号以及该D/A转换器产生第一模拟电压期间,用于接收由该放大器电路产生的第二模拟电压,并且根据指示在这些模拟电压之间的差值的电压而产生一个信号;第一保持电路,当在该彩色视频信号的一个场周期的第一期间从该存储器电路输出的数据由该D/A转换器转换时,以及根据获得的模拟电压控制该调整电路的一个操作时,用于接收来由该信号发生器电路产生的第一信号,并且保持该第一信号;第二保持电路,在该彩色视频信号的相同的场周期中,当在该第一期间之后的第二期间之内从该存储器电路输出的数据由该D/A转换器转换时,以及根据一个模拟电压控制该调整电路的操作时,用于接收由该信号发生器电路产生的第二信号,并且保特该第二信号;一个更新电路,用于接收由该信号发生器电路产生的信号和该第一和第二保持电路的保持内容,并且根据这些信号和保持内容更新存储在该存储器电路中的数据;和,第二选择器电路,用于接收D/A转换器的第一模拟电压和由该放大器电路产生的第二模拟电压,在其中该第一选择器电路选择该基准信号期间选择该第二模拟电压,在其中该第一选择器电路选择该视频信号期间选择第一模拟电压,并且输出该选择模拟电压到调整电路作为控制信号。
根据本发明,一个视频显示装置包括:一个控制电压发生器电路,用于产生一个控制电压,使得在一个视频信号的直流电平的一个调整期间,一个预定的阴极电流流经一个图象显象管的阴极;一个数据改变电路,用于接收该控制电压,并且在由模拟转换该数据而获得的一模拟电压接近该控制电压的一个方向上改变该数据;以及,一个检测器电路,用于接收该控制电压和模拟电压并且检测一个数据,其中的绝对值指示在所进行的改变的前与后由对数据进行模拟转换获得的模拟电压与该控制电压之间的差值是较小的,其中通过使用由对数据进行模拟转换获得的模拟电压调整该视频信号的一个直流电平,该被检测数据的绝对值指示在该检测器电路中的模拟数据和控制电压之间的一个差值是较小的。
根据本发明,一个视频显示装置包括:第一检测器电路,用于在一个视频信号的直流电平的调整期间更新数据,并且分别地检测在该更新之前与之后流经一个图象显象管的阴极的阴极电流;以及,第二检测器电路,用于接收该第一检测器的检测结果,并且检测一个数据,其中的绝对值指示在检测的阴极电流和一个预定的基准值之间的差值是较小的,其中通过使用对在该第二检测器电路中检测的数据进行模拟转换而获得的一个模拟电压调整一个视频信号的直流电平。
根据本发明,一个视频显示装置包括:一个检测器电路,用于在一个视频信号的直流电平的调整期间改变数据,并且检测在该改变之前与之后流经一个图象显象管的阴极的阴极电流;一个判断电路,用于接收该检测器电路的检测结果,并且当检测的阴极电流的改变值含括一个预定的收敛值时,判断该数据已经收敛;和,一个数据固定电路,用于接收该判断电路的判定结果,并且当数据的收敛被判定时,固定到一个数据值,该数据对应于当该阴极电流超过该收敛值时或在该阴极电流值超过该收敛值之前的任何时间,使用该被固定的数据调整视频信号的直流电平。
本发明的另外目的以及优点将在下面描述,从该描述中将会更加清楚,或可以通过本发明的实践了解本发明的目的以及优点。本发明的目的以及优点可以借助帮助和以下的特别指教来实现及获得。
被结合在其中并且构成该说明书的一部分的附图示出了本发明的最佳实施例并且加之上述的总的描述以及下面给出的该最佳实施例的详述,用作解释本发明的原理。
图1示出一种传统的AKB电路的一个实例的方框图;
图2是一个提取电路图,示出在图1示出的普通AKB电路中与检测的阴极电流和基准电压之间比较相关的电路;
图3是一个提取电路图,示出在不同于图1示出的普通AKB电路中与在检测的阴极电流和基准电压之间比较相关的电路;
图4是表示根据本发明的第一实施例的AKB电路的整体结构的方框图;
图5表示带有用于电流检测的一个电阻的多个控制电路的R轴的截止调整电路的控制操作的一个控制电路的内部结构的电路图;
图6是一个定时图,表示实现图4的实施例的电路的操作;
图7是表示根据本发明的第二实施例的AKB电路的主要部分的结构的电路图;
图8是表示根据本发明的第三实施例的AKB电路的主要部分的结构的电路图;
图9是表示根据本发明的第四实施例的AKB电路的主要部分的结构的电路图;
图10是表示根据本发明的第五实施例的AKB电路的整体结构的方框电路图;
图11是一个定时图,表示实现图10的实施例的电路的操作;
图12是表示根据本发明的第六实施例的AKB电路的整体结构的方框电路图;
图13是一个定时图,示出图12的电路的操作。
图14是表示根据本发明的第七实施例的AKB电路的整体结构的方框电路图;
图15是表示根据本发明的第八实施例的AKB电路的整体结构的方框电路图;
图16是一个定时图,表示实现图15的实施例的电路的操作;
图17是表示根据本发明的第九实施例的AKB电路的整体结构的方框电路图;
图18是表示根据本发明的第十实施例的AKB电路的主要部分的整体结构的电路图;
图19是表示根据本发明的第十一实施例的AKB电路的主要部分的整体结构的电路图;
图20A和图20B是示意图,示出在电流检测器电路中的转换电压VIk和两个基准电压VrefH和VrefL之中的相互关系;
图21是一个特性示意图,示出在CRT阴极电压和阴极电流之间的相互关系;
图22是表示根据本发明的第十二的实施例的AKB电路的主要部分的结构的电路图;
图23是示意图,示出在在该实现图22的电路中的转换电压VIk和两个基准电压VrefH和VrefL之中的相互关系;
图24是一个方框图,表示根据图15示出的第八实施例的AKB电路被示意地重新写入。
图25是一个使用在图24的电路中的信号的定时图;
图26是表示根据本发明的第十三实施例的AKB电路的整体结构的方框图;
图27A、27B、和27C是示意图,示出与图26的具体电路相关的电流检测器电路中的被检测电流的各种收敛状态;
图28是一个示意图,示出没有收敛的存储器数据摆动的一个状态;
图29是表示根据本发明的第十四实施例的AKB电路的整体电路结构的方框图;
图30是一个流程图,示出根据第十四实施例的电路的控制实例;
图31被一个示意图,部分地示出图29的电路的详细的电路结构;
图32被一个示意图,部分地示出图29的电路的详细的电路结构;
图33被一个示意图,部分地示出图29的电路的详细的电路结构;
图34是一个示意图,完整地示出使用在图31和图33的电路中的基准电压之间的相互关系;
图35是表示根据本发明的第十五的实施例的AKB电路的整体电路结构的方框图;
图36是一个流程图,示出根据第十五的实施例的电路的控制实例;
图37被一个示意图,部分地示出图35的电路的详细的电路结构;
图38是表示根据本发明的第十六实施例的AKB电路的整体电路结构的方框图;
图39是一个流程图,示出根据第十六实施例的电路的控制实例;
图40是一个示意图,示出一个状态,其中D/A转换器的转换电压最终集中在第十六实施例中的一个最优值;
图41是表示根据本发明的第十七实施例的AKB电路的整体电路结构的示意图;
图42是一个流程图,示出根据第十七实施例的电路的控制实例;
图43是表示根据本发明的第十八的实施例的AKB电路的整体电路结构的方框图;
图44是一个流程图,示出根据第十八的实施例的电路的控制实例;
图45是表示根据本发明的第十九实施例的AKB电路的整体电路结构的方框图;
图46是一个使用在图45的具体电路中的时钟信号的定时图;
图47是一个流程图,示出根据第十九实施例的电路的控制实例;
图48是一个流程图,示出根据第十九实施例的电路的另一控制实例;
图49是表示根据本发明的第二十实施例的AKB电路的整体电路结构的方框图;
图50是一个流程图,示出根据第二十实施例的电路的控制实例;以及
图51是表示根据本发明的第二十一实施例的AKB电路结构的整体结构的方框图。
随后参照附图,将借助实施例描述本发明。
图4是表示根据本发明的第一实施例的AKB电路的整体结构的方框图。对应于图1的传统电路的那些同样的元件用相同的标号标注,并且予以描述。
R、G、B信号分别之一、基准信号1(黑色信号电平)和基准信号2(白色信号电平)被输入到开关电路1、2、3。在这些开关电路1、2、3中,根据一个控制信号(没示出)选择和输出分别的R、G、B信号的一个信号和分别的基准信号1和基准信号2。基准信号1和2被输出的期间是一个垂直消隐期间而是不一个垂直反馈期,即通常的过扫描期间的一部分,并且是一个用户看不见的期间。例如,对应于基准黑色电平的基准信号1的电平大约是3到5IRE,而对应于基准白色电平的基准信号2的电平大约是30到50IRE。
上述的R、G、B信号是在一个三基色驱动中的分别的R、G、B坐标轴的基色信号,并且这些基色信号的亮度、色调之类量是被控制的。
每个驱动增益调整电路4、5、6都包括增益控制放大器,执行对于分别地来自开关电路1、2、3的信号输出的驱动增益的调整,即调整AC幅度,另外,截止调整电路7、8、9分别地包括例如箝位电路,分别执行对来自驱动增益调整电路4、5、6的信号输出的直流电平的调整(例如箝位)。来自截止调整电路7、8、9的输出通过消隐电路51、52和53分别地被提供到输出晶体管(PNP型晶体管)13、14、15的基极,以及被分别地提供到驱动电路10、11和12。晶体管13、14、15的发射极连接到CRT 16的R、G、B的阴极,这些晶体管13、14、15由从驱动电路10、11和12输出的信号驱动,从而该电流经过CRT 16的R、G、B坐标轴的阴极,并且驱动CRT 16以便显示。
上述消隐电路51、52和53的每一个根据消隐信号R.BLK、G.BLK和B.BLK对CRT16的阴极分别设置无信号状态。
用于转换流经每一阴极的电流的电流检测电阻17、18和19被分别连接到晶体管13、14、15每一个的集电极。由电阻17转换的电压被提供到并联的两个控制电路54和55。根据由电阻17转换的电压,控制电路54控制在该R轴的截止调整电路7中的截止调整操作。根据由电阻17转换的电压,控制电路55控制在该R轴的驱动增益调整电路4中的驱动增益调整操作。类似地,由电阻18转换的电压被提供到并联的两个控制电路56和57。根据由电阻18转换的电压,控制电路56控制在该G轴的截止调整电路8中的截止调整操作。根据由电阻18转换的电压,控制电路57控制在该G轴的驱动增益调整电路5中的驱动增益调整操作。类似地,由电阻19转换的电压被提供到并联的两个控制电路58和59。根据由电阻19转换的电压,控制电路58控制在该B轴的截止调整电路9中的截止调整操作。根据由电阻19转换的电压,控制电路59控制在该B轴的驱动增益调整电路6中的驱动增益调整操作。
图5表示用于控制图4中的六个控制电路54到59的R轴的截止调整电路7的操作的控制电路的内部结构。电路54到59的内部结构是类似的,因此描述将借助示出的一个实例控制电路54给出。
在控制电路54中,设置有两个取样保持电路(S/H)61和62和一个相减电路63,以便消除由于漏电流所引起的电阻17的电压降。即,两个取样保持电路61和62的输入端被共同连接到电阻17的一端。
当输入的时钟信号CK生效时(″H″电平),取样保持电路61取样并且保持电阻17上产生的电压降。当输入的时钟信号CK生效时(″H″电平),取样保持电路62取样并且保持电阻17上产生的电压降。利用相减电路63从取样保持电路62的保持电压减掉取样保持电路61的保持电压,并且获得作为相减结果的电压Vlk′被提供到比较器电路64的输入端(-)。对应于在基准电压源65产生的基准黑色电平的基准电压被提供到该比较器电路64的另一输入端(+)。利用该比较器电路64执行在输出电压和来自该相减电路63的基准电压之间的比较,并且把比较结果提供到截止调整电路7。
在图4中的其它控制电路56和58中的每一个的基准电压源65产生对应于基准黑色电平的基准电压,在其它控制电路55、57和59中的每一个的基准电压源65产生对应于基准白色电平的基准电压。
现在参照图6的定时图描述上面的电路结构的操作。
首先,在一个垂直消隐期间切换开关电路1、2、3,分别选择基准信号1或基准信号2代替R、G、B信号,以使AKB使用基准信号1或基准信号2执行操作,但是在这种AKB操作之前,把一个消隐脉冲输入到AKB电路。
该消隐脉冲把一个无信号状态设置于CRT 16的阴极,并且该消隐脉冲被提供到消隐电路51、52和53。在消隐脉冲的生效期间,使时钟信号CK生效。在该消隐期间,一般地没有阴极电流流动,并且因此在图5中的电阻17上的电压降VIk应该理想地是0V。但是,当产生漏电流Ileak时,由VIk=R×Ileak表示的电压降产生在该电阻17上,其中R表示该电阻17的电阻值。当时钟信号CK生效时,该电压降被取样保持电路61取样和保持。
随后,例如开关电路1被切换,并且选择一个基准信号(基准信号1或基准信号2)。在该选择期间,使时钟信号CK2生效,在电阻17上的电压降由该取样保持电路62取样和保持。随后,相减电路63从取样保持电路62保持的电压中减掉取样保持电路61保持的电压。
由取样保持电路62保持的电压是当该基准信号被输入时对应于流经阴极的基准信号和漏电流之外的电流已经被转换的电压。所以相减电路63输出不包括根据漏电流转换的电压的只对应于该基准信号的阴极电流的一个被转换的电压。从相减电路63输出的电压与基准电压由比较器电路64比较。此时比较结果被输入到截止调整电路7,并且由该截止调整电路7执行黑色信号电平调整。
当在开关电路1、2、3选择基准信号1时,由截止调整电路7、8、9分别控制黑色信号电平的调整。当在开关电路1、2、3选择基准信号2时,由驱动增益调整电路4、5、6分别控制白色信号电平的调整。
以此方式,根据第一实施例的AKB电路能够影响流经阴极的漏电流,从而使其可能执行最佳的截止调整和驱动增益调整。
另外,在该取样保持电路61和62中,虽然取样脉冲CK和CK2控制取样,但是,如图6所示,取样脉冲CK和CK2的周期分别是单一水平周期。由于水平同步信号的标准频率是15KHz,所以一个周期大约是64μs。在取样保持电路61和62中,用于保持取样电压的电容器的容量大约可以是几十pF。具有这种容量值的电容器容易形成在一个集成电路中。所以,没有必要提供集成电路外部的电容器,能够减小集成电路的外部接线端的数量,并且能够廉价地制造该集成电路。
现在将描述本发明的第二实施例。图7表示用于控制图4中的控制电路54到59的R轴的截止调整电路7的操作的控制电路54的内部结构,带有电流检测电阻17。电路54到59的内部结构是类似的,因此描述将借助示出的一个实例控制电路54给出。
图7的控制电路不同于图5的控制电路,其区别在于去掉了图5中的取样保持电路62,以及电阻17的电压降直接地输入到相减电路63的输入端(+)。
在该实施例中,消隐脉冲输入到消隐电路51,并且在该消隐期间,激活时钟信号CK。当产生漏电流Ileak时,在电阻17上产生由VIk=R×Ileak表示的电压降。当时钟信号CK被激活时,取样保持电路61取样和保持该电压降。
随后,开关电路1被切换,并且选择该基准信号(基准信号1或基准信号2)。在该选择期间,电阻17上的电压降直接输入到相减电路63的输入端(+)。相减电路63从电阻41检测的电压中减掉取样保持电路61保持的电压。结果,象第一实施例一样,转换电压VIk′只对应于基准信号,相减电路63输出其不包括根据漏电流转换的电压。
在此情况下,该取样保持电路根据这漏电流只取样转换电压。即,当基准信号被输入时在电阻17上取样一个转换电压,并且输入到该相减电路63。
如图5的实施例所示,在下一级包括比较器电路64的电路由模拟处理器电路构成的情况下,如果输入基准信号时对电阻17上的转换电压进行取样,则在该取样期间中断控制回路。但是在该实施例中,这种中断不出现。
所以,在该实施例中的控制电路最好是在随后级的电路中包括由模拟处理器电路组成的比较器电路。在此情况下,比较器电路64由运算放大器构成,而不是由一个比较器构成。
现在将描述本发明的第三实施例。图8表示用于控制图4中的控制电路54到59的R轴的截止调整电路7的操作的控制电路54的内部结构,带有电流检测电阻17。电路54到59的内部结构是类似的,因此描述将借助示出的一个实例控制电路54给出。
在图8的控制电路中,设置有取样保持电路(S/H)66和运算放大器电路67,以便消除由于一个漏电流所引起的在电阻17上的电压降。就是说,上述的取样保持电路66的输入端被连接到电阻17的一端。输入的时钟信号CK在激活状态时(″H″电平),取样保持电路66取样并且保持电阻17上产生的电压降。
在上述的运算放大器电路67中,反相输入端(-)连接到输出端以便构成一个电压跟随器电路。上述取样保持电路66的输出被输入到该运算放大器电路67的非反相输入端。
在此情况下,上述的恒压电源65由恒流源68和电阻69组成,恒流源68的一端连接到电源电压Vcc的供电节点,电阻69连接在该恒流源的另一端和比较器电路64的非反相输入端(+)之间。
另外,比较器电路64的反相输入端(-)被连接到在电阻17和取样保持电路66之间的连接节点N2。
在该实施例中,在消隐脉冲输入期间,时钟信号CK被激活。在这个期间,如果产生漏电流Ileak,则由VIk=R×Ileak表示的电压降在电阻17上产生。当该时钟信号CK处于激活状态时,取样保持电路66取样并保持电压降。由该取样保持电路66保持的电压通过运算放大器电路67被加到在恒压电源65中的电阻69的另一端,作为电压Vleak。
另一方面,由于恒流源68的恒流I流过电阻69,假设该运算放大器电路67的输出电压Vleak是0V,如果电阻69的电阻值是‘r’,则在恒流源68和电阻69之间的连接节点,即在该比较器电路64的非反相输入端(+)的电压Vs被表示成Vs=r×I。该电压Vs是对应于前面基准电压的一个电压。在电压Vleak不是0V的情况下,该电压Vs被表示成Vleak+r×I。
随后,由开关电路1选择一个基准信号(基准信号1或基准信号2)。在基准信号的选择期间,电阻17上的电压降被输入到比较器电路64的反相输入端(-)。此时,电阻17上的该电压降是在阴极电流转换电压和使用基准信号的漏电流转换电压之间的相加。所以,在该比较器电路64中,由于包括具有漏电流转换的电压的两个电压被比较,所以漏电流转换电压就被抵消。
就是说,在该实施例的情况下,流经该阴极电极的漏电流能够被消除,从而能进行最佳控制截止调整或驱动增益调整。
另外,如图6所示,在取样保持电路66中,虽然取样操作由取样脉冲CK控制,但是取样脉冲CK的期间分别是1水平周期。所以,在此情况下,用于在取样保持电路66中保持该取样电压的一个电容器可以是大约几十pF。具有这种容量值的电容器容易形成在该集成电路中。
现在将描述本发明的第四实施例。图9表示用于控制图4中的控制电路54到59的R轴的截止调整电路7的操作的控制电路54的内部结构,带有电流检测电阻17。控制电路54到59的内部结构是类似的,并且描述将借助示出的一个实例控制电路54给出。
图9的控制电路在下面几点不同于图8的控制电路。即在图8中的恒压电源65由恒流源68和电阻69组成。但是在图9的情况下,恒压电源65是连接在运算波大器电路67的非反相输入端(+)和一个输出端之间的恒压电源70。
在该实施例的情况下,在恒压电源70产生的基准电压和从运算放大器电路67输出的电压Vleak被输入到比较器电路64的非反相输入端(+),因此使其有可能象第三实施例的情况那样消除流经CRT阴极的一个漏电流的影响,并且从而使其有可能最佳地执行截止调整和驱动增益调整。
图10是表示根据本发明的第五实施例的AKB电路的整体结构的方框图。在根据第一到第四实施例的AKB电路中,为R、G、B坐标轴的每一个为每一驱动增益调整和为每一截止调整(为每一基准信号),独立地提供控制电路54到59。
但是,由于这种结构需要为每一轴和每一基准信号提供例如取样保持电路、相减电路、或运算放大器电路的各种电路,使得电路结构变得复杂。
例如在图10的AKB电路中,提供基本上类似于图7中所示的控制电路并且该单个控制电路供全部R、G、B坐标轴,以两个基准信号1和2共用,从而防止扩大电路的整体数值范围。
在图10示出的AKB电路中,对应于图4示出的那些相同的元件用相同的标号表示,并且省略重复的描述。只给出与图4所示那些不同部分的描述。
晶体管13、14、15的集电极被共同连接。在集电极共同连接节点和地电位节点之间,连接了一个用于把流经CRT 16的三个阴极的每一个的电流转换成一个电压的电流检测电阻71。电阻71的电压降被提供到控制电路72。在这种控制电路72中,设置有对应于取样保持电路61的取样保持电路73;对应于相减电路63的相减电路74;对应于比较器电路64的比较器电路75。而且,其中设置了一个恒压电源76,用于产生给出由比较器电路75比较的一个基准黑色电平的基准电压;一个恒压电源77,用于产生给出一个基准白色电平的基准电压;以及一个开关电路(SW)78,用于选择这些基准电压并且输出这些基准电压到比较器电路75的一个非反相输入端(+)。
电阻71产生的电压降在取样保持电路73取样。该取样保持电路73在一个确定的期间,例如1H(1水平周期期间)中取样正比于阴极电流的电压。取样的电压被提供到相减电路74的反相输入端(-)。另外,在电阻71中的电压降被提供到相减电路74的非反相输入端(+)。
相减电路74的输出端被连接到比较器电路75的反相输入端(-)。到该比较器电路75的非反相输入端(+),存在一个输入的来自恒压电源76的输出电压,用于产生由开关电路78选择的黑色信号电平基准电压,或恒压电源77的输出电压,用于产生白色信号电平基准电压。
在该实施例中还设置有一个取样保持电路(S/H)以及一个电压保持电容器,独立地用于R、G、B坐标轴的每一个以及用于每一个驱动增益调整和截止调整。在比较器电路75中的该比较结果被输入到R轴上的驱动增益调整取样保持电路79、G轴上的驱动增益调整取样保持电路80、B轴上的驱动增益调整取样保持电路81;一个在R轴上的驱动增益调整取样保持电路82、一个在G轴上的截止调整取样保持电路83;以及一个在B轴上的截止调整取样保持电路84。标号85到90是电压保持电容器,用于保持由分别的取样保持电路取样的电压。
由分别的取样保持电路79到84取样以及由分别的电容器85到90保持的电压被提供到驱动增益调整电路4、5、6以及截止调整电路7、8、9的相应电路,并且执行R、G、B坐标轴每一个的AC幅度的调整以及直流电平的调整。
现在参照图11的定时图描述如图10所示的电路结构的操作。
首先,切换开关电路1、2、3,并且在选择基准信号1(黑色信号电平)或一个基准信号2(白色信号电平)来代替R、G、B信号之前,把全部消隐信号R.BLK.、G.BLK.、B.BLK设置为″H″电平。以此方式,消隐电路51、52、53防止来自相应的截止调整电路7、8、9的输出到达相应的驱动电路10、11、12。在该消隐期间,时钟信号CK设置为″H″电平;并且漏电流所引起的电阻71的电压降输入到控制电路72,然后由取样保持电路73取样保持。
随后,开关电路1、2、3被切换,选择基准信号1而不是R、G、B信号。在选择基准信号1期间,信号R.BLK.、G.BLK.、B.BLK按顺序被设置为一个预定时期的″L″电平。信号R.BLK.、G.BLK.和B.BLK被设置为″L″电平的期间彼此不重叠。
在当消隐信号R.BLK被设置为″L″电平期间,来自R轴中的截止调整电路7的一个输出被输入到通过消隐电路51和驱动电路10与R轴的阴极连接的晶体管13的基极,并且电流流过CRT 16的R轴阴极。此时的阴极电流由电阻71转换成电压,并且该转换的电压被输入到在控制电路72中的相减电路74的非反相输入端(+)。如果根据漏电流的电压分量被包括在该转换电压中的话,则由相减电路74在由该取样保持电路73取样和保持的电压之间执行相减运算,从而消除根据漏电流的电压。
另外,在输入基准信号1期间,来自恒压电源76、对应于一个基准黑电平的基准电压在该开关电路78中被选择;并且利用该比较器电路75比较其中已经由相减电路74消除了根据漏电流的电压分量的电压和该基准电压。比较器电路75中的比较结果随后被取样保持电路82取样,用于根据由一个电路(没示出)产生的取样保持电路控制信号82在R轴上进行截止调整,并且由相应的电容器88保持。保持电压被提供到R轴上的截止调整电路7作为一个控制信号,并且根据该控制信号调整该R轴的直流电平。在消隐信号R和BLK被设置为″L″电平期间执行调整操作,并且该取样保持控制信号SH82被设置为″H″电平,最终在该截止调整电路7中调整一个箝位电平,以使比较器电路75的反相输入端和非反相输入的二者输入电压互相匹配。
随后,在一个预定的期间中,消隐信号G.BLK.和B.BLK被按顺序设置为″L″电平,并且由一个电路(没示出)产生的取样保持控制信号SH83和SH84被按顺序设置为″H″电平,从而类似地针对G和B坐标轴调整分别的直流电平。
随后,开关电路1、2、3被切换,选择基准信号2而不是R、G、B信号。即使在选择基准信号2期间,消隐信号R.BLK.、G.BLK.、B.BLK也在预定时期中按顺序设置为″L″电平。
在当消隐信号R和BLK被设置为″L″电平期间,在R轴上的来自截止调整电路7的一个输出被输入到与R轴的阴极连接的晶体管13的基极,并且电流流过CRT 16的R轴阴极。此时的阴极电流由电阻71转换成电压,并且输入到相减电路74的非反相输入端(+)。如果根据漏电流的一个电压分量被包括在该转换电压中的话,则由相减电路74在已经由该取样保持电路73取样的电压之间执行相减,从而消除根据漏电流的电压。
另外,在基准信号2被选择期间,来自恒压电源77、对应于一个白基准电平的基准电压在该开关电路78中被选择;并且其中被消除了根据漏电流的电压分量的电压和该基准电压由该比较器电路75彼此比较。随后,比较器电路75中的比较结果被取样保持电路79取样,用于根据由一个电路(没示出)产生的取样保持控制信号SH79在R轴中驱动增益调整,并且由一个相应的电容器85保持。该保持的电压被提供到R轴上的驱动增益调整电路4作为一个控制信号,并且根据该控制信号调整该R轴的一个AC电平。在消隐信号R和BLK被设置为″H″电平期间执行这种调整操作,并且该取样保持控制信号SH79被设置为″H″电平,最终在该驱动增益调整电路4中调整一个AC电平,以使比较器电路75的反相输入端和非反相输入的二者输入电压互相匹配。
随后在一个预定的期间中把消隐信号G.BLK.和B.BLK按顺序设置为″L″电平,并且在一个预定的时期中,由一个电路(没示出)产生的取样保持控制信号S80和SH81被按顺序设置为″H″电平,从而类似地针对G和B坐标轴调整分别的AC幅度。
以此方式,根据本实施例,用于消除根据流经阴极的漏电流的电压的电路部分在R、G、B的全部三个坐标轴上被共同使用,并且共用基准信号1和2。因此,实现消除流经阴极的漏电流的影响的效果,并且最佳地执行截止调整或驱动增益调整。进一步实现防止电路数值范围扩大的另一效果。
在该实施例中,描述的情况是使用的控制电路的结构实际上类似于如图7所示的控制电路的结构,以便消除根据流经一个阴极的漏电流的电压。但是,除了实际上类似于如图7所示的控制电路结构之外,能够把如图5、图8和图9分别所示的电路结构用于该控制电路,其中附加了两个恒压电源76和77以及一个开关电路78,如图10中的控制电路72的情况。
在第一到第五实施例中,虽然其中描述的是调整截止(黑色信号电平)和驱动增益(白电平)这二者的情况,但是可以改变电路以便调整它们中的任一个。
如上已经描述,根据每一实施例的AKB电路,已经使用一个较小数目的电容器消除了阴极漏电流的影响,获得了最佳截止特性或驱动增益特性。现在描述,能够廉价地制造AKB电路而不要求任何电容器的各种实施例。
图12是表示根据本发明第六实施例的一个不要求任何电容器的AKB电路的整体结构方框图。在图12的电路中,具体地示出唯一的一个轴相关电路R- CCT的电路结构,与R、G、B坐标轴的R轴相关。与剩余两个坐标轴(G和B坐标轴)相关的G轴相关电路G- CCT和B-轴相关电路B- CCT的结构类似于该R轴相关电路,因此在此省略这两个电路的描述。
在图12中,在R轴相关电路R- CCT中的开关电路1来自视频信号(R信号)、基准信号1(黑色信号电平)和基准信号2(白色信号电平)之中选择和输出一个信号。开关电路1的输出被输入到驱动增益调整电路4。驱动增益调整电路4执行对于来自开关电路1的输出的AC幅度的调整。截止调整电路7执行对将要被从驱动增益调整电路4输出的一个信号的直流电平的调整(箝位)。通过消隐电路51和驱动电路10,该截止调整电路的一个输出被提供到晶体管13的基极。
晶体管13的发射极被连接到CRT 16的三个阴极的R轴的阴极电极。晶体管13由来自驱动电路10的输出驱动,从而电流经CRT 16的阴极,并且驱动CRT 16以便显示。
进一步,在连接器和晶体管13的地电位节点之间,连接有电流检测电阻17,用于转换流经阴极的电流。电阻17中的电压降被输入到两个比较器电路(比较器电路)91和92的分别之一的非反相输入端(+)。
对应于由恒压电源93产生的基准黑电平的基准电压被输入到比较器电路91的反相输入端(-)。对应于由恒压电源94产生的白基准电平的基准电压被输入到比较器电路92的反相输入端(-)。
另外,参考数字95和96分别是存储器电路,每一个都例如由非易失存储器,或其它能够存储和保持数据而不必提供电源的存储器组成。在上述的存储器电路95和96中,预定的数字数据被预先存储,以便控制截止调整电路7和驱动增益调整电路4的各自的操作。在两个存储器电路95和96中的存储数据都被读出,分别地提供到D/A(数字/模拟)转换器97和98,在其中被转换成一个模拟电压,并且作为一个控制信号输入到截止调整电路7和驱动增益调整电路4。
另外,在两个存储器电路95和96中存储的数据,每一个读出后都分别地被存在寄存器电路99和100中。随后,在两个寄存器电路99和100中的数据被输入到加法器101和102。
对于两个加法器101和102来说,例如用于选择和输出″+1″或″-1″的数据选择器电路103和104输出的预定数字数据被输入。根据上述的比较器电路91和92的比较输出执行上述的数据选择器电路103和104的数据选择操作。加法器101和102的相加结果都被输入到存储器电路95和96,并且被再一次存储,从而更新存储器电路95和96的存储数据。
当数据被存储或被再次存储在两个存储器电路95和96中时,全部存储操作由存储信号store 1和store 2控制。当两个存储器电路95和96的存储数据在电阻电路99和100上被装载时,全部装载操作由装载信号load 1和load 2控制。
现在参照定时图13描述上述结构的AKB电路的操作。
首先在一个期间,即垂直消隐期间而不是反馈期间,由开关电路1选择基准信号1(黑色信号电平),而不是R信号。此时,在两个存储器电路95和96中预先存储的初值数据都被分别读出,分别地由D/A转换器97和98转换成模拟电压,并且作为一个控制信号输入到截止调整电路7和驱动增益调整电路4。结果是,分别在截止调整电路7和驱动增益调整电路4中根据该初值数据调整直流电平和驱动增益。
另一方面,存储器电路85的存储数据在信号load 1的定时由寄存器电路99提取。
另外,当基准信号1被输入时,CRT 16的阴极电流由电阻17转换成电压,并且被输入到比较器电路91的非反相输入端(+)。由比较器电路91把上述的转换电压与基准电压比较,并且根据比较结果由数据选择器电路103选择″+1″数据或″-1″数据。假设当在电阻17中的转换电压是大于基准电压时该比较器电路91被配置得输出一个″H″电平信号,则此时该数据选择器电路103选择并且输出″-1″数据。
随后,从数据选择器电路103输出的该″-1″数据加到寄存器电路99的内容。即,在此情况中从寄存器电路99的内容中减″1″。以信号store 1的定时,相减数据被再一次存储在存储器电路95中,并且更新初值数据。
即,与以前的数据比较,更新的存储器电路95的存储数据减少了“1”,更新的数据被再一次读出,由D/A转换器97转换,并且作为一个控制信号输入到截止调整电路7,从而在截止调整电路7中控制该数据,以使该截止电平被降低。结果是阴极电流比之前被更显著地降低。
为了方便起见,已经给出描述,存储器电路的数据更新操作在基准信号1的输入期间被执行一次。但是,如果信号load 1和信号store 1的定时符合相互关系,即如果符合在数据已经由信号load 1装载在寄存器电路之后该数据被存储在一个存储器电路中的相互关系的话,则在基准信号1的输入期间可以执行存储器电路的多个数据更新操作。但是,将要存储在一个存储器电路中的数据的单位比特长度大约是8比特,在1V(1垂直)期间的数据更新操作将满足。例如,当数据长度是8比特时,存在十六进制符号从″00″变化到″IFF″的数据值的可能性。假设执行56个数据更新操作,当在一个1V期间执行一个数据更新操作时,该数据在大约4.3秒之内被设置为一个终值。
类似地,由开关电路2选择基准信号2,并且在选择期间执行存储器电路96的数据更新操作用于控制驱动增益调整电路4。在此情况下,在数据已经由信号load 1装载在寄存器电路100之后,数据以与信号Store2同步的形式被再一次存储在该存储器电路96中。
因此,根据本实施例,在CRT 16的阴极电流已经由电阻17转换成电压之后,该转换的电压由比较器电路91和92与基准电压比较;根据该比较结果,更新用于控制驱动增益调整电路以及截止调整电路操作的数字数据;D/A转换把数字数据转换成一个模拟电压;并且控制信号被提供到该驱动增益调整电路和截止调整电路。即在该具体电路中,不要求使用带电容器的取样保持电路。
结果是,在集成过程中不需要外部的电容器,降低了集成电路的外部接线端的数量,因此可能实现制造成本的降低。
图14是表示根据本发明第七实施例的一个不要求任何电容器的AKB电路的整体结构方框图。在图14的电路中,具体地示出唯一的一个与R、G、B坐标轴的R轴有关的R轴相关电路R-CCT的电路结构。但是,与剩余的G轴和B轴有关的G轴相关电路G- CCT和B-轴相关电路B- CCT的结构类似于该R轴相关电路,因此在此省略这两个电路的描述。
本实施例的AKB电路不同于图12的AKB电路,其区别在于寄存器电路99和100设置在不同的位置。就是说,在图12的情况下,寄存器电路99和100被设置在加法器101和102的输入侧,但是在本实施例中这些电路被设置在加法器101和102的输出侧。
就是说,从存储器电路95和96读出的数据被提供到加法器101和102。在加法器101和102中,把从存储器电路95和96读出的数据和从数据选择器电路103和104输出的数据加起来,并且该相加之后的数据被装载在寄存器电路103和104上。随后,寄存器电路99和100中的数据被再一次存储在存储器电路95和96中。
在本实施例中的装载和存储信号的定时可以相同于图13所示的定时。
图15是表示根据本发明的第八实施例的AKB电路的整体结构的方框图。在根据第七实施例的AKB电路中,其中分别地提供三个R、G、B坐标轴的每一个的比较器电路91和92、给予参考黑白电平的恒压电源93和94、数据选择器电路103和104、和寄存器电路99和100。但是,这种做法使得整体电路结构复杂。
在图15示出的AKB电路中,电路共同使用在全部的三个R、G、B坐标轴上,从而防止电路数值范围被扩大。参考图15中的存储器电路和D/A转换器,与R轴相关的单元每一个由在图中的标号的结尾处的“R”表示;与G轴相关的单元每一个由在该图中的标号的结尾处的“G”表示;与B轴相关的单元每一个由在该图中的标号的结尾处的“B”表示。
在图15中,开关电路1、2、3的每一个从R、G或B信号、基准信号(黑色信号电平)和基准信号2(白色信号电平)之中选择和输出分别的一个信号。用于选择上述的基准信号1和2的期间是一个垂直消隐期间,而不被一个垂直反馈期,即通常是过扫描期,以及一个用户看不见的期间。
驱动增益调整电路4、5、6分别包括增益控制放大器,执行对于分别来自开关电路1、2、3的一个信号输出的驱动增益的调整,即调整AC幅度,另外,截止调整电路7、8、9别地包括例如箝位电路,执行分别来自驱动增益调整电路4、5、6的信号输出的直流电平的调整(例如箝位)。截止调整电路7、8、9的输出被提供到每一输出晶体管13、14、15的基极。
晶体管13、14、15的发射极连接到CRT 16的R、G、B轴的每一阴极,这些晶体管13、14、15由从驱动电路10、11和12输出的信号驱动,从而该电流经过CRT16的R、G、B轴的每一阴极,并且驱动CRT 16以便进行显示。
而且,晶体管13、14、15的集电极的每一个被共同连接,并且用于把流经阴极的电流转换成电压的电流检测电阻105连接在该集电极共同的连接节点和地电位节点之间。电阻105上的电压降被输入到比较器电路106的非反相输入端(+)。
通过开关电路109把来自产生黑色信号电平基准电压的恒压电源107的基准电压或来自产生白色信号电平基准电压的恒压电源的基准电压有选择地输入到比较器电路106的反相输入接线端(-)。
在上述比较器电路106中的比较结果被输入到数据选择器电路110。根据比较器电路106的比较结果,数据选择器电路110选择并且输出预定的数字数据,即″+1″或″-1″。
另外,标号95R、95G、95B、96R、96G和96B分别是存储器电路,每一个都包括例如非易失存储器。在这些存储器电路95R、95G、95B、96R、96G和96B的每一个中,用于控制驱动增益调整电路4、5、6以及截止调整电路7、8、9在R、G、B轴上各自的操作的预定的数字数据被预先存储。存储在这些存储器电路95R、95G、95B、96R、96G和96B中的数据被读出,分别地被提供到D/A转换器97R、97G、97B、98R、98G和98B,在其中转换成模拟电压,并且被作为控制信号提供到对应的截止调整电路7、8、9,以及该驱动增益调整电路4、5、6。
另外,从存储器电路95R、95G、95B、96R、96G、和96B的每一个读出的数据由开关电路111选择并且被装载在寄存器电路112。在该寄存器电路112中的数据被输入到加法器113。
上述数据选择器电路110的输出数据也被加到上述的加法器113。从加法器113选择相加结果并且通过开关电路114输入到上述的存储器电路95R、95G、95B、96R、96G、和96B的任何一个,从而更新该存储数据。
现在由开关电路1选择基准信号1(黑色信号电平)并且输入到驱动增益调整电路代替R信号。此时,只有R轴上的消隐信号BLKR被设置为″L″电平,并且在G和B轴上的其余消隐信号G、BLK、B和BLK被一起设置为″H″电平。以此方式,只有消隐电路51从相应的驱动增益调整电路4提供一个输出到驱动电路10,并且消隐电路52和53避免来自相应的截止调整电路8和9的输出被提供到对应的驱动电路11和12。此时,实际上没有阴极电流流过G和B轴。
另一方面,阴极电流根据基准信号流过R轴;并且该阴极电流由电阻105转换成电压,并且输入到比较器电路106的非反相输入端(+)。此时在开关电路109中,对应于基准黑色电平、来自恒压电源107的基准电压被选择。随后,由比较器电路106把由电阻105转换电压与基准电压比较,并且根据比较结果由数据选择器电路110选择并且输出″+1″或″-1″数据。例如,假设配置比较器电路106以便当在电阻105中的转换电压是大于基准电压时,输出一个″H″电平信号,该数据选择器电路110选择并且输出″-1″数据。
此时,开关电路111选择从存储器电路95R读出的数据,并且该选择的数据被以装载信号的定时装载在寄存器电路112上。随后,从数据选择器电路110选择并且输出的该″-1″数据该加法器113加到寄存器电路112的内容。即在此情况中,从寄存器电路112的内容减掉“1”。相加的数据被通过开关电路114提供到其中数据已经被读出的原始的存储器电路95R。随后,以该存储信号的定时,存储器电路95R被再一次存储,并且更新初值数据。
即,与以前的值比较,存储器电路95R的更新的存储数据减少了“1”,更新的数据被读出,由D/A转换器97R转换,并且作为控制信号输入到轴上的截止调整电路7,从而控制该截止调整电路7以使该截止电平被降低。结果是,R轴阴极电流被降低得比之前更显著。
已经给出描述,在此情况中也使存储器电路的数据更新操作在基准信号1的输入期间被执行一次。但是,如果装入和存储信号的相互关系,即如果符合在数据已经利用该装入信号装载在该寄存器电路上之后、该数据被利用该存储信号再一次存储在该存储器电路中的相互关系的话,则在基准信号1的一个输入期间可以执行存储器电路的多个数据更新操作。
随后,由开关电路2选择R轴上的基准信号2(白色信号电平),并且以类似于上述的方式在此期间执行存储器电路96R的数据更新操作,用于控制驱动增益调整电路4。但是,在此情况中该开关电路109选择对应于该基准白色电平的基准电压源108的电压;开关电路111从存储器电路96R选择数据并且输出该数据;并且该开关电路114选择加法器113的相加结果并且把该结果输出到存储器电路96R。
随后由开关电路2选择基准信号1(黑色信号电平)代替G信号,并且输入到G轴上的驱动增益调整电路3。此时,只有G轴上的消隐信号G.BLK被设置为″L″电平,并且在R和B轴上的其余消隐信号R.BLK、B和BLK被一起设置为″H.″电平。以此方式,消隐电路51和53防止来自相应的截止调整电路7和9的输出被提供到相应的驱动电路10和12。即,在CRT 16中的阴极电流实际上没有流经R和B轴。
另一方面,对应于基准信号的阴极电流经过G轴上的阴极电极;并且该阴极电流由电阻105转换成电压,并且输入到比较器电路106的非反相输入端(-)。此时,开关电路109选择对应于该基准黑色电平的恒压电源107的电压。随后,由比较器电路106把由电阻105转换电压与基准电压比较,并且根据比较结果由数据选择器电路110选择并且输出″+1″或″-1″数据。
此时,开关电路111选择从存储器电路95G读出的数据,并且该选择的数据被以装载信号的定时装载在寄存器电路112上。随后,从数据选择器电路110输出的数据由加法器113加到寄存器电路112的内容。通过开关电路114,相加的数据被提供到原始存储器电路95G,然后在存储器电路95G中以存储信号的定时再一次存储。随后更新初值数据。
在此情况下,在基准信号1的输入期还可以执行存储器电路的多个数据更新操作。
随后由开关电路2选择基准信号2(白色信号电平),并且输入到G轴上的驱动增益调整电路5。在这个时期,用于控制驱动增益调整电路5的存储器电路96G的数据更新操作以类似于上述的方式执行。但是,在此情况中该开关电路109选择对应于该基准白色电平的基准电压源108的电压;开关电路111把数据从存储器电路96G输出到寄存器电路112;并且该开关电路114选择加法器113的相加结果并且把该结果输出到存储器电路96G。
随后,在截止调整电路9和驱动增益调整电路6中类似地执行在B轴上的调整操作。
在本实施例中,由于也不使用抽样保持电路,所以实现的效果是消除在电路集成过程中的外部电容器的效果,并且集成电路的外部的接线端数目被降低,从而有可能降低制造成本。而且,用于比较由检测器电路检测的被测电压和基准电压的阴极电流检测器电路在R、G、B轴上共同使用,并且利用基准信号1和2,从而能够实现不扩大电路数值范围的效果。
在本实施例中,寄存器电路112的位置也可以改变到加法器113的输出侧,类似于图14的实施例的情况。
图17是表示根据本发明的第九实施例的AKB电路的整体结构的方框图。根据本实施例的AKB电路在比较器电路106和图15的AKB电路的数据选择器电路110之间插入一个取样保持电路115,从而使其有可能暂时保存比较器106的比较结果。
利用这种结构确保高速操作。即,在基准信号输入之后直到已经获得比较器106的比较结果,需要一个确定的时间。当比较器电路106的以前的比较结果被保存在该取样保持电路115中时,即使基准信号被改变,也不影响随后的处理。所以例如用于调整在下一轴上的操作的输入基准信号的一个定时能够被固定,从而使其可能承受快速操作。
在此情况下,设置有取样保持电路115,从而需要一个电压保持电容器。但是,由于只有比较器电路115将是足够的,只增加一个接线端,所以制造成本不高。
图18是表示根据本发明的第十实施例的AKB电路的局部结构的示意图。根据本实施例的AKB电路不同于图15的AKB电路,其区别在于附加分别的两个计数器电路121和122以及门电路123和124。只有从数据选择器电路110中以复数的形式连续地输出相同的数据时,在寄存器电路112中的数据和来自数据选择器电路110的数据才由加法器113相加。
这两个计数器电路121和122的每一个都包括一个时钟输入端、复位端(R)以及计数输出端(Q)。另外两个门电路123和124的每一个包括一个输入端、一个输出端和一个控制端。
另外,数据选择器电路110包括一个″+1″数据输出端和一个″-1″数据输出端。
门电路123的输入端连接到数据选择器电路110的″+1″数据的输出端,并且该门电路123的输出端连接到加法器113。门电路124的输入端连接到数据选择器电路110的″-1″数据的输出端,并且该门电路124的输出端连接到加法器113。
而且,计数器电路121的时钟输入端连接到数据选择器电路110的the“+1”数据的输出端;复位端被连接到数据选择器电路110的″-1″数据的输出端,并且该计数输出端被连接到门电路123的控制端。计数器电路122的时钟输入端连接到数据选择器电路110的“-1″数据的输出端,复位端被连接到数据选择器电路110的″+1″数据的输出端;并且该计数输出端被连接到门电路124的控制端。
在图中,虽然开关电路111和114等等没有示出,当然它们以类似于图15的方式提供。
在AKB电路中具有这样的结构,当输入到比较器电路106的转换电压大于基准电压时,比较器电路106的输出被设置为″H″电平,并且数据选择器电路110选择并且输出″-1″数据。该数据被输出,从而计数器电路122计数(count up),并且同时复位计数器电路121。
随后,每次该数据选择器电路110输出该″-1″,计数器电路121继续计数。当计数器电路122的计数被设置为一个预定数时,从计数输出端来的输出信号被倒相,门控计数器124开路,″-1″数据输出到加法器113。所以,在已经执行从存储器电路95(或96)预先读出的数据和″-1″数据之间的相加之后,该相加值被再一次存储在原始的存储器电路95(或96)中。
相对照,当被输入到比较器电路106的转换电压小于基准电压时,比较器电路106的输出被设置为″L″电平,并且数据选择器电路110选择和输出该″+1″数据。该″+1″数据被输出,从而计数器电路121计数,并且同时复位计数器电路122。随后,数据选择器电路110每次输出该″+1″数据,计数器电路121继续计数。当计数器电路121的计数被设置为一个预定的数量时,从该计数输出端输出的信号被倒相,门电路123开路,并且该″+1″数据被输出到加法器113。所以,在已经执行从存储器电路95(或96)预先读出的数据和″+1″数据之间的相加之后,该相加值被再一次存储在原始的存储器电路95(或96)中。
就是说,根据本实施例的AKB电路实现只有当从数据选择器电路110已经连续地输出相同数据的确定的计数时,才通过加法器113执行相加,因此有可能避免当由于噪音之类的原因而使得比较器电路106的输出被暂时倒相时而加法器113执行相加。
图19是表示根据本发明的第十实施例的AKB电路的局部结构的示意图。根据本实施例的AKB电路把寄存器电路112的内容和″-n″数据或″+n″数据(″n″表示2或更大的一个正整数)加起来,从而减小一个闭环系统的转换时间,而不由加法器113执行寄存器电路112的内容和该″-1″数据和″1″数据之间的相加,在该情况中,在图15的AKB电路中的比较器电路106的两个输入电压之间存很大的差异。
图19的AKB电路不同于图15的AKB电路,差别在于新附加的减法器125、绝对值检测器电路126、比较器电路127、恒压电源128、数据选择器电路129、和开关电路130。
上述的减法器125执行在利用该电阻105转换的电压和对应于由开关电路109选择的白或基准黑电平的基准电压之间的相减。在由绝对值检测器电路126提取绝对值之后,减法器125的输出被提供到比较器电路127的非反相输入端。由恒压电源128产生的基准电压被提供到比较器电路127的反相输入端。比较器106的输出被提供到数据选择器电路110和129。数据选择器电路110和129的输出被提供到开关电路130。
利用这种结构,当提供到比较器电路127的非反相输入端的来自绝对值检测器电路126输出小于由恒压电源128产生的基准电压时,数据选择器电路110的输出由开关电路130选择。所以在此情况中在寄存器电路112的内容和来自数据选择器电路110的输出数据″-1″或″+1″之间的相加由该加法器113以类似于先前描述的方式执行。
另一方面,当被提供到比较器电路127的非反相输入端的来自绝对值检测器电路126的输出大于恒压电源128的基准电压时,由开关电路130选择该数据选择器电路129的输出。
所以在此情况下,寄存器电路112的内容与来自选择器电路129的输出数据″-n或″+n″之间的相加由加法器113执行,并且加法器113的相加结果导致离散值,从而使其有可能降低闭环系统的转换时间。
在第六到第十一实施例的每个中,虽然其中描述的是截止(黑色信号电平)和驱动增益(白色信号电平)这二者都被调整的情况,但是可以改变电路以便只调整它们中的任一个。
一方面,在根据第六到第十一实施例每个中的数字系统的AKB电路中,已经描述了一种情况。即在一个垂直消隐期内输入基准信号,此时检测阴极电流,并且转换成电压;以及转换的电压由比较器电路与基准电压比较。但是一般地说,在一种数字系统的情况下,当用比较器电路比较一个电压时,在高和低电平方面利用两个基准电压VrefH和VrefL分别地作为基准电压。
就是说,在数字系统的情况下,由于在电阻17或105上的电压降造成离散值,所以使用两个基准电压。例如,如果仅使用一个基准电压,则该电压降围绕基准电压波动而不象模拟系统会收敛在一个点。所以在该数字系统中,两个基准电压被提供以便产生一个″电压窗口″。当转换电压处在该窗口中时,做一个尝试以便产生一个稳定点,在该稳定点数据不被改变。
另外,两个基准电压VrefH和VrefL的值必须被设置为使它们的电位差(VrefH和Vref之间的差值)宽于根据D/A转换器的精度进行的驱动增益调整和截止调整期间的落差电压的每一步变化量。
这是由于如果两个基准电压VrefH和VrefL的电位差小于每步的变化量,如图20B的″NG″所示,则转换的电压Vlk会在这两个基准电压VrefH和VrefL的上下跳跃,并且不能发现一个稳定点。在图20A的″OK″中,其中示出一种在两个基准电压VrefH和VrefL之间的电位差大于每步的变化量的情况,并且存在转换电压Vlk的一个稳定点。
但是,如图21所示,在CRT的阴极电压(Vk)和阴极电流(Ik)之间关系不是线性的;因此,该转换电压的每步的变化量取决于Ik。
另外,由于CRT的个体差别较大,所以需要设置这一电压宽度比需要的更宽,以便可靠地设置比每步的变化量更宽的一个电压宽度(电位差)。
但是,这种做法使得稳定点包括大量的误差。
将在下面描述的根据本发明第十二实施例的数字系统的AKB电路避免了这种不便。
图22示出该电路的主要部分的结构。
用于把CRT阴极电流转换成电压的电流检测电阻105上的电压降被输入到两个转换器电路141和142分别之一的反相输入端(+)。
由恒压电源产生的低电平一侧上的基准电压VrefL被提供到比较器电路143的反相输入端。由恒压电源144产生的高电平一侧上的基准电压VrefH被叠加在低电平一侧的基准电压vref上,并且被提供到比较器电路142的反相输入端(-)。
比较器141的输出被提供到反相器145;反相器145的输出被提供到锁存电路146的一个输入端,并且被提供到两输入“与”门147的一个输入端。另外,锁存电路146的输出被提供到“与”门147的另一输入端。
该比较器电路142的输出被提供到锁存电路148的输入端,并且被提供到两输入“与”门149的一个输入端。另外,锁存电路148的输出被提供到“与”门149的另一输入端。
“与”门147和149的输出被提供到两输入“与”门150和151分别之一的一个输入端。时钟信号CLK被提供到“与”门150和151分别之一的另一输入端。“与”门150和151的输出被提供到两输入“或”门152。“或”门152的输出由计数器电路153计数,并且计数输出被提供到D/A转换器154。D/A转换器154的输出被提供到恒压电源144,用于产生在高电平一侧的基准电压VrefH作为用于改变基准电压值的控制信号。
另外,如图12所示,转换器电路141和142的输出被提供到由寄存器电路100以及加法器101和102组成的一个AKB处理器电路。
在具有这样结构的AKB电路中,比较器电路141和142的比较结果在两个连续字段之间彼此比较,并且根据比较结果计数该计数器电路。而且,计数器153的输出计数由D/A转换器154 D/A转换,并且根据该D/A转换输出值改变由恒压电源144产生的高电平一侧的基准电压VrefH的值。
就是说,如图23所示,在初始状态期间,在该高电平上的基准电压值被设置为最小值。当电阻105中的电压降VIk改变而在VrefL和VrefH之间的电位差上下跳动时,两个“与”门147和149之一被设置为″H″电平,从而该计数器电路153由一个时钟进行计数,并且被控制,以便根据D/A转换器154的D/A转换输出增加由恒压电源144在高电平一侧上产生的基准电压VrefH的值。执行这种控制直到电压降VIk不在基准电压VrefL和VrefH之间的电位差上下跳动为止。
根据本实施例的AKB电路,由电阻105的转换电压VIk收敛到在D/A转换器154的精度限制之内的最优值。所以,能以高精度招待截止调整和驱动增益调整。
图24示意图15示出的AKB电路的重写。图中的电流检测器电路161对应于用于在图15中检测电流的寄存器105。图中的基准电压电路162对应于在图15中恒压电源107和108以及开关电路109。图中的AKB处理器电路对应于图15中的数据选择器电路110、寄存器电路112和加法器113。而且,选择器电路164对应于图14中的开关电路111和114。在图24中,没有示出用于驱动阴极电极等的晶体管。
在图24的AKB电路中,从开关电路1、2、3选择和输出的信号的驱动增益,即AC幅度的调整在驱动增益调整电路4、5、6中执行。在此期间,预先存储在存储器电路(MEM)96R、96G和96B中的数字数据由每一个R、G和B轴读出。在这些数字数据已经被D/A转换器98R、983、和98B做R、G、B轴每一个的D/A转换之后,转换的模拟数据作为一个控制信号提供到相应的驱动增益调整电路4、5、6。
另外,在截止调整电路7、8、9中,来自开关电路1、2、3的信号输出的直流电平被调整。在此期间,预先存储在存储器电路(MEM)97R、97G和97B中的数字数据由每一个R、G和B轴读出。在这些数字数据已经被D/A转换器97R、97G、和97B做R、G、B轴每一个的D/A转换之后,转换的模拟电压作为一个控制信号提供到相应的截止调整电路7、8、9。
来自截止调整电路7、8、9的输出的每一个被提供到CRT 16的每一个R、G、B轴的阴极电极。
在消隐电路51、52、和53中,除了通常的消隐之外,还在AKB调整操作的期间中消隐除调整轴之外的不变需要的信号。另外,在CRT 16中,电压被加到每一阴极电极,从而流动阴极电流并且驱动该CRT显示。
在该CRT16中,当基准信号1或基准信号2被提供时,根据该电压的阴极电流加到每一阴极。电流检测电路161检测每一阴极的电流,转换成电压并且输出。从电流检测电路161输出的转换电压与从基准电压电路162输出的黑色信号电平基准电压或白电平基准电压比较。
比较器电路106的输出被提供到AKB处理器电路163。在这种AKB处理器电路中,根据比较器电路106的比较结果产生新数字数据。产生的新数字数据被再一次存储在多个电路95R、95G、95B、96R、96G和96B的相应电路中,并且更新该数据。
利用如上所示的正反馈环路,在暗亮状况的阴极电流被调整,使得匹配每一个R、G、B轴的预定参考值。结果自动地调整白平衡。
在此期间,在图24所示的AKB电路中,需要增加阴极电流的检测计数以便确保电路系统的稳定性。所以,一般1个水平周期(1H)用于每一个调整轴的检测期。
例如为了简化电路配置,电流检测器电路161、基准电压电路162、比较器电路106、AKB处理器电路163、以及选择器电路164等等由R、G、B轴每一个共同使用。当如图25所示执行按时间划分处理的三个轴调整时,使用在一个消隐期间之内的三个连续水平周期(3H)执行调整。
即,由在第一个1字段中的R轴截止调整、G轴截止调整和B轴截止调整组成的黑色信号电平调整被执行;在一个随后1字段中是包括R轴增益调整、G轴增益调整和B轴增益调整的一个白电平调整;以及随后最终是黑信号电平和白信号电平,通过重复这调整操作收敛。
在图25中,PV表示一个垂直同步信号,PH表示一个水平同步信号。另外,通常的关键行周期是在其中黑白电平被调整的消隐期的结束之后开始。
在此期间,在AKB处理过程中,当然需要保持跟踪相对慢的改变,例如当电源被提供时的初始调整、随着温度漂移的改变、以及随着时间推移CRT特性劣变的改变。另外,当然需要保持对由于例如加到阴极射线管上的帘栅极电压(CRT的一个第二栅极电压)之类的高压波动所引起的快速改变的跟踪。
CRT阳极电压根据显示屏幕的亮度(视频内容)波动,并且取决于CRT射束电流的值。
另一方面,例如帘栅极电压或阳极电压的高压由一个高电压发生器电路产生。通常,提供在一个电视接收机的高电压发生器电路没有足够的电压稳定性。所以,当上述的射束电流波动时,由高电压发生器电路产生的高压出现波动。这种现象一般称为″高压波动″。
而且,CRT帘栅极电压受该高电压波动的影响,并且波动。该CRT截止电平由该帘栅极电压影响。所以当出现高电压波动时,就出现截止电平波动。
这种高电压波动时常出现。如果出现高电压波动,则该截止电平将严重改变。这种改变是快速的,变量是巨大的,并且要求快速响应。所以如图25所示,当尝试执行针对每一轴的一次两场的AKB处理时,如果出现高电压波动,则在跟踪进度方面可能不可能应付这种波动。
另外,当每一场提供比3个水平周期多许多的调整期时,由于被输入的检测阴极电流的基准信号的作用,由CRT管表面造成的反射将变得显著;并且当检测期间小于一个水平周期时,将如已经描述的那样出现稳定性损害的故障。
作为在高电压波动期间改进AKB处理的收敛速率的一个实例,列举如在图26所示的电路。图26是表示根据本发明的第十三实施例的AKB电路的整体结构的方框图。对应于图24示出的那些单元的描述被省略,并且只描述不同于图24的要点。
在这种AKB电路中,以图19中示出的AKB电路相同的方式设置对存储在存储器电路中的数据量的更新。即,如果数据是靠近收敛点,则设置小变量以确保数据更新的高精度,如果数据是远离收敛点,则设置大变量以确保数据更新的高精度。
因此,来自电流检测器电路161的转换电压和由基准电压电路162产生的基准电压通过比较器电路165相互比较,在这些电压之间差值是大的情况中,通过AKB处理器电路166以粗变量(±n)更新存储器电路的存储数据。另一方面,在这些电压之间差值是小的情况中,通过AKB处理器电路166以精细变量(±n;n<m)更新存储器电路的存储数据。
在此情况下,出现以不连续的大变量更新数据的状态。但是,如果产生噪声,则该噪音被错误地判断为是高电压波动所引起的。虽然实际上没有出现高电压波动,但是该数据以大变量更新,并且存在屏幕亮度闪烁可能性。
对于这种不便,其中提供由增加该阴极电流检测计数所引起的一个累计效果,以便避免误动作。但是,这种装置增加处理时间,因此使其不可能保持轨迹以例如高电压波动的速率快速改变。
一般地,CRT阴极中的电压-电流特性是非线性的,并且具有伽马特性。所以,如上所述,当以变量(按步长)离散地更新数据时,则难于判断是否在一个调整点获得收敛。
这是由于即便可能是相同的阴极射线管,阴极电流每一步的变化量也会随着阴极电压的值改变。
所以当收敛范围被确定时,如果该范围被严格地设置以便确保高精度,则可以假定该阴极电流偶而在收敛范围内在1张的范围内变化,并且达不到收敛点。相比之下,如果收敛范围增宽以便应付这一问题,则会损害调整精度。
图27A示出最佳设置阴极电流每一步的变化量ΔIk的情况。当阴极电流Ik的转换电压VIk从高电平一侧的基准电压VrefH下降、并且从低电平一侧的基准电压VrefL呈上升时电流在基准电压VrefH和VrefL之间收敛。图27B示出当每一步的阴极电流该变量ΔIk被高电位地设置的情况。当变量VIk从高电平一侧的基准电压VrefH下降、并且从低电平一侧的基准电压VrefL呈上升时电流在基准电压VrefH和VrefL上下跳变。因此该电压没有收敛。另外,图27C示出当每一阶的阴极电流该变量ΔIk被低电位设置的情况。当变量VIk从高电平一侧的基准电压VrefH下降、并且从高电平一侧的基准电压VrefL上升时,一个收敛点将不同于另一收敛点。
与此对照,在一点上对一个数值范围(SCale)进行比较而不是设定一个收敛范围,设定收敛范围不能解决如图27B所示无法获得收敛或以如图27C所示获得收敛的问题。
但是,当使用离散数据时,如图28所示,由AKB处理器电路166产生的数据(VIk)根据阴极电流(Ik)波动。
图29是表示根据本发明的第十四实施例的AKB电路的整体电路结构的方框图;其中当出现高电压波动时,视频信号的直流电平快速改变,执行调整,保持以高速率跟踪直流电平的改变。在图29中,具体地示出唯一的一个轴相关电路R-CCT的电路结构,与三基色视频信号的R、G、B坐标轴的R轴相关。但是,由于与其余的R轴和G轴相关电路R- CCT及G- CCT和示出的B-轴相关电路的结构类似于该示出B轴相关电路,因此在此省略这两个电路的描述。对应于图24的具体电路的那些单元由相同的参考数字表示并且将被描述。
在CRT 16中,当提供基准信号1或基准信号2时,根据施加的阴极电压阴极电流流经该阴极;并且电流检测器电路161检测器该阴极电流,转换成电压并且输出。
从电流检测器电路161输出的转换电压与由基准电压电路162产生的这黑电平信号基准电压或这白色电平基准电压比较。
比较器电路106的输出被提供到AKB处理器电路163。在这种AKB处理器电路163中,根据比较器电路106的比较结果产生新数字数据。通过该选择器电路164,该产生的新数字数据被再一次存储在该存储器电路95B或96B中,并且更新该数据。
另外,在图29的电路中,除上述的结构之外还添加一个高电压波动检测器电路171、一个强制选择器电路172和一个收敛检测器电路173。
该高电压波动检测器电路连接到电流检测器电路161。在该情况下,从电流检测器电路161输出的转换电压快速波动,该高电压波动检测器电路171随着加到CRT 16的高压的波动的出现检测这一状态。在高电压波动检测器电路171中的检测输出被提供到该强制选择器电路172。当高电压波动出现在该高电压波动检测器电路171时,该强制选择器电路172控制该选择器电路164的操作,以使只选择由AKB处理器电路163产生的用于黑色信号电平(暗画面)更新的数字数据。
另外,该收敛检测器电路173连接到电流检测器电路161。根据来自电流检测器电路161的转换电压输出,收敛检测器电路173检测是否一个实际黑色信号电平收敛到该基准黑色电平。当检测该收敛时,强制选择器电路173的状态返回到一个状态,在该选择器电路164中选择黑色信号电平(暗画面)和白电平(亮画面)的调整操作。
而且,强制选择器电路172的输出被提供到开关电路3。开关电路3被控制,使得每一场只选择对应于基准黑色电平的基准信号1,或使得每一场交替地选择对应于参考黑白电平的基准信号1和基准信号2。
以这种结构,在没出现高压波动的状态下,开关电路被控制,使得每一场交替地选择对应于基准白色和黑色电平的基准信号1和2。而且,选择器电路164被控制,使得交替地选择由AKB处理器电路163产生的用于黑色信号电平(暗画面)更新和用于白电平(亮画面)更新的数字数据。所以,在截止调整电路9中的黑色信号电平调整和在驱动增益调整电路6中的白色信号电平调整操作在每一场中交替地执行。
另一方面,当检测到在高电压波动检测器电路117出现高压波动时,开关电路3被控制使得在每一场中选择对应于该基准黑色电平的基准信号1。而且,通过强制选择器电路172的输出控制选择器电路164,使得只选择由AKB处理器电路163产生的用于黑色信号电平(暗画面)的数字数据。结果是,用于一个黑色信号电平的调整操作在截止调整电路9中针对每一场执行。
在该收敛检测器电路173中,当检测到一实际的黑色信号电平已经收敛成基准黑色电平时,强制选择器电路172的状态被返回到执行电平黑色(暗画面)和白电平(亮画面)的两者调整操作的一个状态。随后,随后上述的状态返回到如前所述的通常状态,即交替地执行截止调整电路中的黑色电平的调节操作和在驱动增益调整电路6中的白色电平的调节操作。
图30以流程图方式示出根据第十四实施例的AKB电路的控制实例。当在基准信号选择步骤S1检测到高电压波动时,步骤S2执行黑色信号电平调整操作。随后在步骤S3中检测黑色信号电平收敛状态。如果没检测到收敛,则处理返回到步骤S2,在随后场中再一次执行黑色信号电平调整操作。
另一方面,当检测到一个黑色信号电平收敛时,处理返回到步骤S1,并且执行高电压波动检测。如果没检测到高压,则一个奇数场或偶数场在步骤S4中被检测。当检测一个奇数场时,在步骤S5中执行白色信号电平调整操作。随后,处理再一次返回到步骤S1执行高电压波动的检测。如果没检测到高压,则检测一个奇数场或偶数场。当检测到该奇数场时,在步骤S6中执行黑色信号电平调整操作。
在此期间,在实际的高电压波动中,黑色信号电平(截止电平)大大改变,但是白色信号电平几乎不改变。因此在高压波动期间不需要快速白电平调整。所以,在针对每一场调整高电压波动期间,这黑色电平大大改变;并且因此能够以在图24的实施例的情况下的两倍高的速率收敛该波动。
结果是,即使由于高电压波动的原因快速改变视频信号的一个直流电平,也可能以高速执行调整,保持据此改变的跟踪。
如果根据本实施例的AKB电路包括在图30中所示的每一步骤中的功能的话,该AKB电路总是被限制到图29中所示的电路配置。例如,可以采用使用程序控制CPU的电路。
图31示出在图29中分别地示出电流检测器电路161、高电压波动检测器电路171和比较器电路106的电路配置的特定实例。
该电流检测器电路161由用于转换CRT 16的阴极电流Ik成为电压的电阻105构成。
比较器电路106包括一个比较器106a,用于比较由电流检测器电路161转换的电压和对应于由基准电压电路162产生的基准黑电平或白基准电平的基准电压Vref;以及一个锁存电路106b,其中该比较器106a的输出被提供到数据输入端(D),并且时钟信号CK被提供到时钟输入端。
在这比较器电路106中具有这样的结构,如果转换电压大于基准电压Vref,则比较器106a的(Q)输出被设置为″1″电平。相对照,如果转换电压小于基准电压Vref,则比较器106a的(Q)输出被设置为″0″电平。比较器106a的输出以时钟信号CK同步的形式由锁存电路106b锁存,并且被提供到AKB处理器电路163。
该高电压波动检测器电路171包括:比较器181,用于互相比较由检测器电路161转换的电压和属于是比该基准电压Vref更高的一个电压的一个基准电压VH1;比较器182,用于互相比较由检测器电路161转换的电压和属于是比该基准电压Vref低的电压的基准电压VH1;锁存电路183,其中比较器181的输出被提供到数据输入端(D),并且时钟信号CK被提供到时钟输入端;锁存电路184,其中比较器182的输出被提供到数据输入端(D),并且时钟信号CK被提供到时钟输入端;以及“或”电路185,被提供锁存电路183的输出(Q)和该锁存电路184的反相输出(/Q)。
如果出现高电压波动,则在电流检测器电路161中的转换电压可以比该基准电压Vref更大或更小。
如果出现高电压波动,当在电流检测器电路161中的转换电压的值大于该基准电压Vref并且进一步超过被提供到高电压波动检测器171中的比较器181的一个基准电压VH1时,比较器181的输出被设置为″1″电平。随后,比较器181的输出状态由提供有时钟CK的定时的锁存电路183锁存。
如果出现高电压波动,当在电流检测器电路161中的转换电压的值小于该基准电压Vref并且进一步低于被提供到高电压波动检测器171中的比较器182的基准电压VL1时,比较器181的输出被设置为″0″电平。随后,比较器181的输出状态由提供有时钟CK的定时的锁存电路184锁存。
因此,如果出现高电压波动,锁存电路183的输出(Q)和锁存电路184的反相输出(/Q)任一个被设置为″1″电平,″1″电平的检测信号通过“或”电路185被提供到图29示出的强制选择器电路172。
图32示出图29所示的强制选择器电路172的电路结构的特定实例。该强制选择器电路172包括:触发器电路187,其中该反相输出(/Q)被返回到数据输入端(D),并且时钟信号VCLK被提供到时钟输入端;触发器电路188,由来自高电压检测器电路171的检测输出设置,并且由来自收敛检测器电路173的检测输出复位;输入了触发器电路187和188的输出(Q)的“或”电路189。
上述的时钟信号VCLK是与垂直的同步信号同步的一个时钟信号,并且每一场输出一次。
图32的强制选择器电路172中,触发器电路187的输出导致一个信号,使得每一场交替地重复″1″和″0″电平。如图所示,例如″1″电平对应于暗画面调整周期而″0″电平对应于亮画面调整周期。所以,当未检测到高电压波动时,触发器电路187的输出通过“或”电路189被提供到图29示出的选择器电路164。以此方式,当从AKB处理器电路163输出黑色信号电平调整数据时,选择器电路164提供该数据到存储器电路95B。当从AKB处理器电路163输出白色信号电平调整数据时,选择器电路164提供该数据到存储器电路96B。
另一方面,当检测到高电压波动时,″1″电平检测信号被输出,触发器电路188被设定,并且其输出(Q)被设置为″1″电平。此时,不管触发器电路187的输出如何,“或”电路189的输出都设置为″1″电平。以此方式,选择器电路164把从AKB处理器电路163输出的黑色信号电平调整数据提供到存储器电路95B。
如前所述,强制选择器电路172的输出被提供到开关电路3。在高电压波动的检测期间,来自强制选择器电路172的输出被提供到开关电路3,从而控制该开关电路3使得垂直同步信号的每个期间选择对应于基准信号1和2的黑电平的基准信号1。
图33示出在图29中分别地示出的电流检测器电路161、比较器电路106和收敛检测器电路173的电路配置的特定实例。
电流检测器电路161和比较器电路106将不被描述,由于它们已经在图31中描述过
收敛检测器电路173包括:比较器190,用于互相比较从电流转换器电路161输出的转换电压和比基准电压Vref更高以及比基准电压VH1更低的基准电压VH2;比较器191,用于互相比较从电流转换电路161输出的转换电压以及比基准电压Vref更低的和比基准电压VL1更高的基准电压VL2;锁存电路192,数据输入端(D)被提供有比较器191的一个输出而时钟信号CK被提供到时钟输入端;锁存电路193,数据输入端(D)被提供有比较器191的输出而时钟信号CK被提供到时钟输入端;以及“与”电路194,被提供有锁存电路192的转换输出(/Q)和锁存电路193的输出(Q)。
图31中的电路以及使用在图33中的电路之间的关系在图34中完整示出。由收敛检测器电路173检测的黑色信号电平转换范围是在图34示出的基准电压VH2和VL2之间。
在收敛检测器电路173中,如果出现高电压波动,以及电流检测器电路161中的转换电压的值小于该基准电压VH2,在电流检测器电路161中的转换电压的值已经大于参考值Vref之后,比较器190的输出被设置为″0″电平。随后,比较器190的输出状态由提供有时钟CK的定时的锁存电路192锁存。此时,比较器191的输出设置为″1″电平,于是提供由锁存电路193以时钟信号CK定时锁存的比较器191的输出状态。所以,在上述的锁存之后的锁存器电路192和193的输出导致″1″电平,并且该″1″电平信号被从“与”电路194提供到在强制选择器电路172中的触发器电路188的复位端。以此方式,触发器电路188被复位,其输出″Q″返回到″0″,然后强制选择器电路172返回到其正常状态。
另外,如果出现高电压波动,以及电流检测器电路161中的转换电压的值超过该基准电压VL2,在电流检测器电路161中的转换电压的值已经小于参考值Vref之后,比较器191的输出被设置为″1″电平。随后,比较器191的输出状态由提供有时钟CK的定时的锁存电路193锁存。此时,比较器190的输出设置为″0″电平,于是锁存电路192锁存比较器190的输出状态。
所以,在此情况下,在锁存器被设置为″1″电平之后锁存器电路192和193的输出以及在强制选择器电路172中的触发器电路188被如前所述地复位。
在此期间,由高电压波动所引起的视频信号的黑色信号电平波动通常示出在R、和G轴上的类似的趋向。所以,在这三轴上的黑色信号电平调整期间类似地出现阴极电流波动,这能够被认为是出现了一个高电压的波动。当波动量以及变化都朝同一方向时被称为类似的波动。如果高电压波动的出现由三个轴上的变化趋向的检验所涉及,则根据来自收敛点的离散性,数据被或重或轻地改变。如果来自收敛点的离散性严重,数据被快速改变,从而使其有可能使得在一个短时间之内迁移到该收敛点。
图35是表示根据本发明的第十五的实施例的AKB电路的整体结构的方框图。用于根据操作原理检测高电压波动并且执行黑色信号电平和白电平调整。
在根据本实施例的电路中,如果出现高电压波动以及视频信号的直流电平的快速改变,则执行调整以保持对于在这种直流电平中的改变的跟踪。
在图35中情况下,其中只具体地示出与三基色视频信号的R、G、B坐标轴的B轴相关的一个B轴相关电路B- CCT。但是,在图35的情况下,由于与三基色视频信号的其余的R轴和G轴相关电路R- CCT及G- CCT和示出的B-轴相关电路类似于该示出B轴相关电路,因此在此省略这两个电路的描述。进一步,对应于图26示出的根据第十三实施例的电路由相同的参考数字表示并且将被描述。
在本实施例中,根据比较器电路165的比较结果以相对小的变量(±n)产生新的数字数据。通过该选择器电路164,该产生的新数字数据被再一次存储在该存储器电路95B和96B中,并且更新该数据。
另一方面,在来自电流检测器电路161的转换电压和基准电压之间差值是大数值的情况下,该信息由锁存电路195锁存在R、G、B轴上。由锁存电路195锁存的每一个R、G、B的差值通过比较器电路196相互比较。
以比较器电路196中,被判断在这三个轴的每一个之中的波动趋向是否完全相同,并且该判定结果被提供到AKB处理器电路166。在波动的趋向被判断是完全相同的情况下,在AKB处理器电路166中以大波动量(±m:M>N)产生新数字数据,该产生的新数字数据再一次通过选择器电路164存储在存储器电路95B和96B中,并且更新该数据。
另一方面,在三个轴之中的波动趋向是不同的情况下,即R、G、B任何之一的波动是一个非常值情况下,即被认为是由于噪音或浪涌的影响所引起的结果,并且从比较器电路196判定结果提供到AKB处理器电路166。在此情况下,在AKB处理器电路166中,新数字数据被以相对小的变量(±n)产生,即没有数据被更新。
因此,当例如电源供电等初始状态被排除时,除了高电压波动之外不需要快速地更新数据,因此在R、G、B轴的波动的趋向被此不同的情况下,数据不以大变量更新。另一方面,如果该存储器电路95B和96B在电源供给期间未定义,至少该比较器电路196一定不工作。该电路196应该在已经获得一个稳定的收敛点之后才工作。
在该实施例中,电流检测器电路161被共同使用在三个R、G、B轴上,因此,提供锁存电路195用于锁存在来自该R、G、B轴每一个上的电流检测器电路161的转换电压和基准电压Vref之间的差值。但是,当电流检测器电路为R、G、B轴分别独立提供时,那么独立地对于三个轴执行电流检测,则不需要锁存电路195。
图36以流程图方式示出根据第十五实施例的AKB装置的控制实例。在步骤S11中,在基准信号输入期间检测阴极电流Ik的值,然后在步骤S12中相互比较转换的电压VIk和基准电压Vref。当是小差值时,在步骤S13中以小变量更新数据。
另一方面,步骤S12中的比较结果是大差值,在随后的步骤S14中在R、G、B轴每一个上比较波动趋向。当在步骤S14判断出该趋向是一致时,则被认为是已经出现高电压波动,并且在下一步骤S16以大变量更新数据。
另外,当在步骤S4判断出趋向是不完全相同时,则被认为是由于噪声或浪涌的影响而不是高电压波动,并且在随后步骤S17中不更新数据。
如果根据本实施例的AKB电路包括在图36中所示的每一步骤中的功能的话,该AKB电路并不总是限制到图35中所示的电路配置。
图37示出在图35的具体电路的电流检测器电路161、比较器电路165、锁存电路195和比较器电路196的电路配置的特定实例。
电流检测器电路161的结构类似于图31的结构,因此该电路的描述被省略。
比较器电路165包括比较器201,用于比较来自电流检测器电路161的转换电压Vk和基准电压Vref;锁存电路202,其中该比较器201的输出被提供到数据输入端(D),并且时钟信号CK被提供到时钟输入端;比较器203,用于比较该转换电压Vk和比该基准电压Vref更高的一个电压的基准电压VH;比较器204,用于比较该转换电压Vk和比该基准电压Vref低的电压的基准电压VL;锁存电路205,其中比较器203的输出被提供到数据输入端(D),并且时钟信号CK被提供到时钟输入端;锁存电路206,其中比较器204的输出被提供到数据输入端(D),并且时钟信号CK被提供到时钟输入端;以及“或”电路207,被提供锁存电路205的输出(Q)和锁存电路206的反相输出(/Q)。
在上述的比较器电路165中,当转换电压Vk的值大于基准电压Vref时,比较器201的输出被设置为″0″电平。比较器的输出以时钟信号CK同步的形式由锁存电路202锁存,并且被提供到AKB处理器电路166。
另外,由于高压波动的出现或噪音或浪涌的产生,电流检测器电路161中的转换电压Vk的值大于基准电压VH,比较器的输出设置为″1″电平。随后,比较器203的输出状态由锁存电路205以与时钟信号CK同步的形式锁存。
另一方面,当由于电压波动的出现或噪音或浪涌的产生,在电流检测器电路161中的转换电压Vk的值小于基准电压时,比较器204的输出设置为″0″电平。随后,比较器204的输出状态由锁存电路206以与时钟信号CK同步的形式锁存。
所以,如果在电流检测器电路161中转换的Vk的值大于基准电压VH或较小基准电压VL,则锁存电路20的输出(Q)和锁存电路206的反相输出(/Q)任何之一被设置为″1″电平,而“或”电路207的输出被设置为″1″电平。
锁存电路195包括三个锁存器电路208到210,其中锁存电路205的输出被输入到数据输入端(D),并且不同的时钟信号RCK、GCK、BCK被分别地提供到数据输入端(D),以及其中被提供了到时钟输入端的时钟信号RCK、GCK和BCK的三个锁存器电路211到213。
以与时钟信号RCK、GCK、和BCK分别同步的形式,三个锁存器电路208到210锁存电路205在R、G、B轴每一个上的输出,三个锁存器电路211到213分别地以与时钟信号RCK、GCK、和BCK同步的形式锁存206的锁存器输出(/Q)。
比较器电路196包括“与”电路214,其中输入了在锁存电路195中的三个锁存器电路208到210的输出;“与”电路215,其中输入了在锁存电路195中的锁存器电路211到213的输出;锁存电路217,其中该“或”电路216的输出被提供到数据输入端(D),以及时钟信号CK2被提供到时钟输入端;“或”电路217,其中在例如锁存电路217的输出(Q)以及电源的初始状态期间,信号SW被输入以便被设置为″1″,而在其它情况中为″0″电平;以及“与”电路219,其中输入了“或”电路217的输出以及在比较器电路165中的“或”电路207的输出。
如果出现高电压波动,则在锁存电路195中的三个锁存器电路208到210的全部输出(Q)被设置为″1″电平,“与”电路214的输出被设置为″1″电平,以及输入了该输出的“或”电路216的输出被设置为″1″电平。在提供了时钟信号CK2之后,“或”电路216的输出由锁存电路217锁存,从而该锁存电路217的输出被设置为″1″电平,以及进一步通过“或”电路218输入到“与”电路219。所以,此时该“与”电路219开路,并且“或”电路207的输出(如果出现高电压波动则是″1″电平)被提供到AKB处理器电路166。
此时,来自比较器电路165以及196的″1″电平信号输入到AKB处理器电路166。在AKB处理器电路166中,当两个输入都被设置为″1″电平时,如前所述的,以大步长变量产生新数字数据(±m:m>n)。
另外,如果出现高电压波动,则产生在锁存电路195中的另外的三个锁存器电路211到213的全部输出(Q)还产生新的数字数据。
另一方面,如果产生噪声或浪涌而不是出现高电压波动,则在R、G和B轴上的转换电压的波动趋向彼此不同。所以,在数据已经使用时钟信号RCK、GCK和BCK锁存之后,在锁存电路195中的锁存器电路208到210和锁存器电路211到213的全部输出不导致″1″电平。如果出现噪声或浪涌,在比较器电路196中的“与”电路214和215的每一个的输出被设置为″0″电平,并且输入了该输出的“或”电路216的输出也被设置为0″电平。随后,当提供时钟信号CK2时、并且“或”电路216的输出由锁存电路217锁存时,锁存电路217该输出设置为″0″电平。如果没输入例如电源供电的初始状态,则信号SW被设置为″0″电平。因此,“或”电路218的输出设置为″0″电平,而“与”电路219不断开。就是说,不管“或”电路207的输出如何,“与”电路219的输出都被设置为″0″电平。
此时,如果转换电压Vk没收敛,则″1″电平与″0″电平信号被从比较器电路165和196分别地输入到AKB处理电路166。此时在AKB电路166中,如前所述的,以小阶变量(±n)产生数据。
另外,当例如电源供电的初始状态被输入时,信号SW被设置为″1″电平,而“与”电路218的输出被设置为″1″电平。此时,当锁存电路205或216的输出被设置为″1″电平时,“与”电路219的输出被设置为″1″电平。随后,如前所述的,在AKB处理器电路166中,以大步长变量的形式产生新数字数据(±m:m>n)。
因此,以根据图35所示的第十五的实施例的AKB电路中,只有当出现高电压波动时,才在AKB处理器电路166中以大步长变量(±m:m>n)产生新的数字数据,并且再一次存储在该存储器电路中。因此,能够避免由噪音所引起的错误动作。即使由于出现高电压波动而使得直流电平快速改变也能够据此改变执行调整而保持跟踪。
现在描述AKB电路的实施例,能够收敛离散的数据,用于调整在一个点的直流电平而不变动该直流电平。
图38是表示根据本发明的第十六实施例的AKB电路的整体结构的方框图。在图38中情况下,其中也只具体地示出与三基色视频信号的R、G、B坐标轴的B轴相关的B轴相关电路B- CCT。但是,由于与其余的R轴和G轴相关电路R- CCT及G-CCT和示出的B-轴相关电路的结构类似于该示出B轴相关电路,因此在此省略这两个电路的描述。
在CRT 16中,当基准信号1被加到阴极时,在一个周期中阴极电流根据电压流动。该电流检测器电路161检测器该阴极电流,并且转换成电压。转换的电压被通过作为噪声消除电路的低通带滤波器电路(LPF)221提供到差动放大器222的反相输入端(-)。
由基准电压电路162产生的黑电平基准电压Vref被提供到上述的差动放大器222的非反相输入端(+),并且由差动放大器222相互比较上述的转换电压和该基准电压Vref。
差动放大器222的输出电压被通过共同提供于R、G、B轴每一个之上的开关电路(SW)223提供到截止调整电路9,并且开关电路(SW)224独立地提供用于R、G、B每一个,然后,被提供到取样保持电路(S/H)225并且被保持在其中。该取样保持电路(S/H)225的保持电压被提供到作为减法器电路的比较器电路226的反相输入端(-)。由D/A转换器97B转换的电压被通过共同提供于R、G、B轴每一个之上的开关电路(SW)227提供到该比较器电路226的非反相输入端(+),并且在这电压之间的差值由比较器电路226产生。差值电压被提供到整形电路228,转换成″1″电平或″0″电平逻辑信号,然后被提供到AKB处理器电路166。
而且,由比较器电路226产生的差值电压被提供到绝对值电路(ABS)229,并且在其中产生绝对值。绝对值电路229的输出被提供到比较器230的非反相输入端(+),并且被提供到取样保持电路(S/H)231而被保持在其中。随后,取样保持电路231的输出被提供到比较器230的反相输入端(-),而且比较器230的输出被提供到AKB电路166。AKB处理器电路166的输出被通过共同提供于R、G、B轴每一个之上的一个开关电路(SW)232提供到存储器电路95B。
上述的开关电路223、227和232被切换控制,以使当执行在与该R轴相关的R轴相关电路R- CCT中执行AKB处理时,在该R轴相关电路R- CCT的相应电路之间接收信号或数据。另外,当执行在与该G轴相关的R轴相关电路G- CCT中执行AKB处理时,开关223、227和232被切换控制,以使在该G轴相关电路G- CCT的相应电路之间接收信号或数据。而且,当执行在与该B轴相关的R轴相关电路B-CCT中执行AKB处理时,开关223、227和232被切换控制,以使在该B轴相关电路B- CCT的相应电路之间执行信号或数据的交换。
现在描述上述的结构的AKB电路的操作。
首先,在开关电路3中选择基准信号1的期间,差动放大器222的输出电压通过开关电路223和224被提供到截止调整电路9。另外在不是AKB期间的一个关键行期间,由开关电路224从D/A转换器97B选择电压,并且被提供到截止调整电路9。
在AKB期间,形成包括截止调整电路9、激励电路12、CRT 16、电流检测器电路161、低通带滤波器电路221、差动放大器222、开关电路223及224和截止调整电路9的负反馈回路。差动放大器222的输出电压VCI的值被控制,以使在电流检测器电路161中的被测电压VIk实际上相等于由基准电压电路162产生的基准电压Vref。此时,差动放大器222的输出电压VCI的值对应于图28中的收敛点。即,在一个图象期间从D/A转换器97B输出的控制电压的值在最接近该VCI的调整期间是一个最优值。该电压VCI由取样保持电路225保持。预先存储在存储器电路95B中的数据‘m’被读出,以使从D/A转换器97B输出的控制信号的电压值被设置为最优值。该数据由该D/A转换器97B转换成模拟电压。此时假设该电压值在V(m),电压V(m)的值被拟定为更靠近一个收敛点的值。另外,在AKB期间的前面关键行期间,电压V(m)被用作一个控制信号,用于控制截止调整电路9。
随后,上述的电压V(m)被通过开关电路227提供到比较器电路226,预先保持在取样保持电路225中的电压V(m)和电压VCI之间的差值由该比较器电路226产生,而且由绝对值电路229产生绝对值,并且把该绝对值保持在该取样保持电路231中。此时,取样保持电路231的保持电压假设是Vpe。
另外,由比较器电路226比较和产生的差值的电压由整形电路228形成为逻辑信号,并且被提供到AKB处理器电路166。在此情况中,假设该电压V(m)是一个比电压VCI低的电压,AKB处理器电路166的输出被通过开关电路232输入到存储器电路95B,并且″1″被加到在存储器电路95B中的以前存储的数据。以此方式,存储器电路95B的存储数据被更新为(m+1),并且该更新数据被再一次读出,并且被D/A转换器97B转换成模拟电压。此时,转换电压的值被认为是V(m+1)。
随后,由取样保持电路225预先保持的上述的电压V(m+1)和电压VCI之间的差值由比较器电路226产生,并且由绝对值电路229产生一个绝对值。此时假定绝对值是Vte。上述的电压Vte和预先由取样保持电路231保持的电压Vpe被相互比较,并且该比较结果被提供到AKB处理器电路166。
如果Vte>Vpe,则原来的“m”是比(m+1)更靠近一个收敛点,并且因此由AKB处理器电路166根据此时的比较器电路226的比较输出,把该存储器电路95B的数据被返回到原来的″m″。
另一方面,如果Vte<Vpe,则存储器数据(m+1)更靠近一个收敛点,此时根据比较器电路226的比较输出,存储器电路95B的数据不由AKB处理器电路166更新。
此时结束在1场中的AKB处理。在一个关键行期间到下一个AKB期间,根据存储在存储器电路95B中的数据控制截止调整电路9的操作。
首先,如果电压V(m)是一个比电压VCI更高的电压,则存储器电路95B的数据被更新为(m-1),并且执行类似的操作。随后,上述的操作由每一AKB期间重复,从而由D/A转换器97B转换的电压最终收敛到一个最优值。
因此,根据上述的实施例,用于控制截止调整电路的操作的控制信号的电压值能够最终集中在一个点,从而实现获得收敛在一个点的可能而没有变动视频信号的直流电平。
在前面的描述中,存储器电路数据由每一场更新,并且在转换成一个模拟电压之后执行一次与以前电压的比较。但是,能够通过把1场中的数据更新计数增加到可能的最大值而减少用于收敛所需要的时间。
另外,在前面的描述中,存储器电路数据更新量每一场设置为“1”。但是,如果由D/A转换器转换的电压严重离散一个收敛点,则能够通过增加一个值大于″1″的数据更新单位来减少达到最优值需要的时间。此时,距收敛点的离散性能够通过比较器电路226的输出电压监视。
在前面的描述中,只调整一个黑色信号电平(暗画面),并且没示出用于调整白色信号电平(亮画面)的驱动增益调整电路。但是,白色信号电平(亮画面)调整当然是可能执行的。在此情况中,用于白色信号电平调整的基准信号2由开关电路1、2、3的每一个选择。
图39以流程图方式示出根据第十六实施例的AKB电路的控制实例。步骤S21中,电压VCI将是在调整被检测期间的一个最优值。在随后步骤S22中,在上述的电压VCI和通过D/A转换该数据″m″获得而预先存储在存储器电路95B中的电压V(m)之间绝对值|VCI-V(m)|被产生作为电压Vpe。随后,在步骤S23中,电压VCI和V(m)被依据数值范围相互比较。
如果VC1>V(m),则D/A转换的电压V(m)需要小于该收敛电压VCI,并且需要增加D/A转换电压。在随后步骤S24中,指示在上述的电压VCI和通过D/A转换该已经把1加到数据″m″的数据(m+1)获得的而预先存储在存储器电路95B中的电压V(m+1)之间绝对值|VCI-V(m+1)|被产生作为电压Vte。随后步骤S25中依据数值范围相互比较Vte和Vpe。
当Vpe大于Vte时,数据在步骤S26中保持到“m+1”。相对照,如果该电压Vpe比电压Vte小,则数据在步骤S27被返回到‘m’。
另一方面,当没有判断为VC1>V(m)的结果时,则D/A转换的电压V(m)需要大于该收敛电压VCI,并且需要降低D/A转换电压。在随后步骤S28中,指示在上述的电压VCI和通过D/A转换的已经从数据″m″减掉1的数据(m-1)获得的而预先存储在存储器电路95B中的电压V(m)之间绝对值|VCI-V(m+1)|被产生作为电压Vte。随后步骤S29中依据数值范围相互比较Vte和Vpe。
当该电压Vpe大于电压Vte时,则数据在下一个步骤S30被保持为‘m-1’。相对照,当电压Vpe比电压Vte小,则数据在步骤S27被返回到‘m’。
根据本实施例的电路并不总是限制到图38中所示的电路结构,只要它包括在图39中所示的每一步骤的功能。例如,可以采用使用程序控制CPU等等的电路。
图40示出当D/A转换的转换的电压(控制信号)最终收敛到一个最优值的状态。在图40中,两个值夹作一个作为积分结果显示的值,对应更接近积分结果值的D/A转换器的输出(绝对值小)被采纳作为控制信号电压。
图41是表示根据本发明第十七实施例的AKB电路的整体结构方框图。其中即使离散数据用于调整直流电平,该数据也数据集中在一个点而不变动直流电平。
在图41的情况下,示出与三个基色视频信号的B轴相关的一个提取电路部分。
根据本实施例的电路不同于图38的根据第十六实施例的电路,其区别在于开关电路(SW)224被从用于R、G、B轴每一个的电路消除,并且由D/A转换器97R、97G、和97B转换的电压直接地被提供到截止调整电路7、8、9。另一差异是取样保持电路225、比较器电路226、和开关电路(SW)227被消除,并且差动放大器222的输出被分别地直接提供到放大器电路228和绝对值电路229。
在根据本实施例的电路中,流经CRT 16的阴极的电流Ik由每一场检测两次。
下面给出其操作的描述。
首先,预先存储在存储器电路95B中的数据″m″被读出,并且由D/A转换器97B转换成模拟电压。假设此时电压值是V(m),该电压V(m)被提供到截止调整电路9作为控制信号。由电流检测器电路161检测和转换的电压VIk通过差动放大器222与基准电压Vref相比较,并且绝对值由取样保持电路231保持。此时取样电路231保持的电压被认为是Vpe。
另外,由差动放大器222比较和产生的差值的电压由整形电路228形成为逻辑信号,并且被提供到AKB处理器电路166。随后,根据来自该整形电路228的逻辑信号由AKB处理器电路166更新该存储器电路95B的数据。例如,从整形电路228来的逻辑信号是对应于VIk>Vref的一个信号,在存储器电路95B中该信号被更新为数据(m-1),从以前存储的数据减掉″1″。相对照,从整形电路228来的逻辑信号是对应于VIk<Vref的一个信号,在存储器电路95B中,该信号被更新,把″1″加到以前存储的数据。
随后,根据存储器电路95B的更新存储数据,由D/A转换器97B转换的控制电压被提供到截止调整电路9,由电流检测器电路161检测和转换的第二转换电压VIk由差动放大器222与基准电压Vref比较,而且由绝对值电路229产生一个绝对值。第二个产生的绝对值Vte被提供到比较器230。
随后,电压Vte和预先由取样保持电路231保持的电压Vpe被相互比较,并且该比较结果被提供到AKB处理器电路166。
如果Vte>Vpe,则原来的存储器数据比(m+1)或(m-1)更靠近一个收敛点。因此,根据此时比较器230的一个输出,存储器电路95B的数据在AKB处理器电路中返回到原来的″m″。
另一方面,如果Vte<Vpe,则存储器数据(m+1)或(m-1)更靠近一个收敛点,此时根据比较器电路230的输出,存储器电路95B的数据不由AKB处理器电路166更新。
以此方式,结束在1场中的AKB处理。在一个图象期间到下一个AKB期间,根据存储在存储器电路95B中的数据控制截止调整电路9的操作。
随后,上述的操作由每一AKB期间重复,从而由D/A转换器97B转换的电压最终收敛到一个最优值。
因比,在上述的实施例情况下,用于控制截止调整电路的操作的控制信号的电压值能够最终集中在一个点,从而实现获得收敛在一个点的可能而没有变动视频信号的直流电平。
在本实施例的情况下,存储器电路数据更新量由每一场设置为″1″。如果由D/A转换器转换的电压严重偏离一个收敛点,则能够通过增加一个值大于″1″的数据更新单位来更显著地减少达到最优值需要的时间。在此情况中,距收敛点的离散性能够通过例如差动放大器222的输出电压监视。
另外,在前面的描述中,只调整一个黑色信号电平(暗画面),并且没示出用于调整一个白色信号电平(亮画面)的驱动增益调整电路。但是,白色信号电平(亮画面)调整当然是可能类似地执行的。并且在此情况中,用于白色信号电平调整的基准信号2被利用开关电路1、2、3的每一个选择。
图42以流程图方式示出根据第十七实施例的AKB电路的控制实例。在步骤S31中检测电流Ik。随后在步骤S32中,指示在已经把电流Ik转换而得到的电压Vlk和基准电压Vref之间差值的电压绝对值|VIK-Vref|被产生作为电压Vpe。随后,在步骤S33中依据数值范围相互比较VIk和Vref。
如果VIk>Vref,则需要的电压VIk将要被降低,并且在下一个步骤S34中从预先存储在存储器电路95B中的数据″m″减掉″1″,并且该数据被更新为(m-1)。随后在步骤S35中,再一次检测电流Ik。此时,当电流Ik被认为是Ik′,在下一步骤S36,指示在被转换的电流Ik’的电压VIk′和基准电压Vref之间的差值的电压被产生作为Vte。随后,在步骤S37中依据数值范围相互比较Vte和Vpe。
当Vpe大于Vte时,数据在步骤S38中保持到“m-1”。相对照,当电压Vpe比电压Vte小时,则数据在步骤S39被返回到‘m’。
另一方面,如果在步骤S33中Vlk<Vref,则电压VIk需要被增加。在下一步骤S40中,″1″被加到预先存储在存储器电路95B中的数据″m″,并且该数据被更新为(m+1)。随后在步骤S41中,再一次检测电流Ik。此时,当电流Ik被认为是Ik′,在下一步骤S42,指示在被转换的电流Ik′的电压VIk′和基准电压Vref之间的差值的一个电压的一个绝对值|VIk′-Vref|被产生作为一个电压Vte。随后,在步骤S43中依据数值范围相互比较Vte和Vpe。
当该电压Vpe大于电压Vte时,则数据在被返回到以前步骤S39的‘m’。相对照,当电压Vte比电压Vpe小时,则数据在步骤S44保持到(m+1)。
根据本实施例的电路并不总是限制到图42中所示的电路结构,只要它包括在所示的每一步骤的功能。例如,可以使用程序控制CPU等等的一个电路。
图43是表示根据本发明的第十八的实施例的AKB电路的整体结构的方框图,其中即使离散数据用于调整直流电平,该数据也能收敛在一个点而不变动直流电平。
根据本实施例的电路比图41的根据第十七实施例的电路更大地简化了电路结构。在上述的电路中,不象第十七实施例的情况,在夹着一个收敛点的两个点中采用更靠近收敛点的那个数据。相反,采用最靠近该收敛点、并且没有超过该收剑点的数据。
因此,对应于图41示出的相同的单元由相同标号数字表示,并且省略这些单元的描述。只给出与图41所示那些不同部分的描述。
根据本实施例的电路使用比较器233而不是差动放大器222。即,比较器电路233比较在电流检测器电路161中的转换的电压VIk与基准电压Vref,并且输出一个逻辑信号。
另外,取消绝对值电路299、取样保持电路231和比较器230。代替这些电路,提供两个锁存器电路234和235及一个“与”电路236。
比较器电路233的输出被提供到AKB处理器电路166及两个锁存器电路234及235的数据输入端(D)。时钟信号CK1被分别地提供到锁存电路234的一个时钟端以及一个时钟信号CK2被提供到锁存电路235的一个时钟端。锁存电路234的一个反相输出(/Q)及锁存电路235的一个输出(Q)被提供到“与”电路236。
下面给出一个操作的描述。
首先,预先存储在存储器电路95B中的数据″m″被读出,并且由D/A转换器97B转换成一个模拟信号。假设此时电压值是V(m),该电压V(m)被提供到截止调整电路9作为一个控制电压。由电流检测器电路161检测和转换的电压VIk由比较器233与基准电压Vref比较。随后,比较器233的一个输出状态由锁存电路234以与时钟信号CK1同步的形式锁存。
另外,比较器233的输出被提供到AKB处理器电路166。根据比较器电路233的输出,由AKB处理器电路166更新该存储器电路95B的数据。例如,当比较器233的输出是对应于VIk<Vref的一个信号时(″1″电平),在存储器电路95B中的数据被更新为数据(m-1),从以前存储的数据减掉″1″。相对照,当比较器233的输出是对应于VIk<Vref的一个信号时(″0″电平),在存储器电路95B中的数据被更新为数据(m+1),向以前存储的数据加″1″。
随后,根据存储器电路95B的更新存储数据,由D/A转换器97B控制的控制电压被提供到截止调整电路9,由电流检测器电路161检测和转换的第二转换电压VIk由差动放大器222与基准电压Vref比较。此时,比较器233的输出由锁存电路235以与时钟信号CK2同步的形式锁存。
在比较器233的输出已经由两个锁存器电路234及235锁存之后,“与”电路236的输出被提供到AKB处理器电路166。
当在第一Ik检测期间比较器233的输出是对应于Vlk>Vref的一个信号(″1″电平)时,以及在第二Ik检测期间比较器233的输出是对应于Vlk>Vref的一个信号(″1″电平)时,在这些信号已经被锁存之后,对应于Vlk>Vref的反相输出(/Q)以及锁存电路235的输出(Q)分别地被设置为″0″电平以及″1″电平。所以,在第二Ik检测之后的“与”电路236的输出被设置为″0″电平,并且在AKB处理器电路166中,存储器电路95B的数据被保持为(m-1)。
当在第一Ik检测期间比较器233的输出是对应于Vlk>Vref的一个信号(″1″电平)时,以及在第二Ik检测期间比较器233的输出是对应于Vlk<Vref的一个信号(″0″电平)时,在这些信号已经被锁存之后,锁存电路234的反相输出(/Q)以及锁存电路235的输出(Q)分别地被设置为″0″电平。所以,在第二Ik检测之后的“与”电路236的输出被设置为″0″电平,并且在AKB处理器电路166中,存储器电路95B的数据被保持为(m-1)。
另外,当在第一Ik检测期间比较器233的输出是对应于Vlk<Vref的一个信号(″0″电平)时,以及在第二Ik检测期间比较器233的输出是对应于Vlk>Vref的一个信号(″1″电平)时,在这些信号已经被锁存之后,锁存电路234的反相输出(/Q)以及锁存电路235的输出(Q)分别地被设置为″1″电平。所以,在第二Ik检测之后的“与”电路236的输出被设置为″1″电平,并且在AKB处理器电路166中,存储器电路95B的数据被返回到原来的″m″。
另一方面,当在第一Ik检测期间比较器233的输出是对应于Vlk<Vref的一个信号(″0″电平)时,以及在第二Ik检测期间比较器233的输出是对应于Vlk<Vref的一个信号(″0″电平)时,在这些信号已经被锁存之后,锁存电路234的反相输出(/Q)以及锁存电路235的输出(Q)分别地被设置为″1″电平和″0″电平。所以,在第二Ik检测之后的“与”电路236的输出被设置为″0″电平,并且在AKB处理器电路166中,存储器电路95B的数据被保持为(m+1)。
此时结束在1场中的AKB处理。在一个图象期间到下一个AKB期间,根据存储在存储器电路95B中的数据控制截止调整电路9的一个操作。
随后,通过由每一AKB期间的重复上述的操作,由D/A转换器97B转换的电压被最终收敛在一个最优值。在此情况中,如图40所示,在两个夹作一个积分值的值中,总是更靠近的一个值是收敛点。随后,对应于该值的D/A转换器97B的输出被用作一个控制信号。
因此,在上述的实施例情况下,用于控制截止调整电路的操作的控制信号的电压值能够最终收敛在一个点,从而使得能够收敛在一点而没有变动视频信号的直流电平。
在本实施例的情况下,存储器电路数据更新量由每一场设置为“1”。如果由D/A转换器转换的电压严重离散一个收敛点,则能够通过增加一个值大于″1″的数据更新单位来更显著地减少达到最优值需要的时间。在此情况中,距收敛点的离散性能够通过比较器233的输出电压监视。另外,在图40中,虽然描述的是总是采用把作为积分结果显示的值夹在中间的两个值的低值的情况,但是也可能把该值改变成把作为积分结果显示的值夹在中间的两个值的高值。
另外,在前面的描述中,只调整一个黑色信号电平(暗画面),并且没示出用于调整一个白色信号电平(亮画面)的驱动增益调整电路6。但是,白色信号电平(亮画面)调整当然是可以执行的。使用由开关电路1、2、3选择的基准信号2控制驱动增益调整电路4、5、6。
图44以流程图方式示出根据第十八实施例的电路控制实例。在步骤S51中检测电流Ik。随后在步骤S52中,已经把电流Ik转换成电压VIk并且与基准电压Vref相互比较。此时,如果VIk>Vref,在图44的控制实例的情况下,在下一步骤S53中数据被更新为(m-1)。
另一方面,当随后步骤S52的判定结果是VIk<Vref时,该数据在随后步骤S54中被更新为(m+1)。随后在步骤S55中,电流Ik被再一次检测,并且在下一步骤S56中,第二转换电压VIk(以下称作VIk′)和基准电压Vref被相互比较。此时,如果VIk′>Vref,则数据在随后步骤S57返回到原始的″m″。另一方面,如果VIk′<Vref,则数据在随后步骤S58中保持为(m+1)。
根据本实施例的电路并不总是限制到图43中所示的电路结构,只要它包括图43所示出的功能。
图45是表示根据本发明的第十九实施例的AKB电路的整体结构的方框图,其中即使离散数据用于调整直流电平,该数据也能够收敛在一个点而不变动直流电平。
根据本实施例的电路在如下方面不同于图43的电路:
在图43的电路中,阴极电流(Ik)每一场被检测两次,而在第十九实施例中,这种检测只执行一次,以便在随后的场中使用前一场的该检测结果用于AKB调整。
对应于图43示出的那些相同单元由相同标号表示。并且这些单元的描述被省略。只给出与图43所示那些不同部分的描。
在根据本实施例的电路中,其中提供两个锁存器电路237和238、“异”(EX-OR)电路239、“与”电路240以及锁存电路241,代替这两个锁存器电路234和235以及“与”电路236。
而且不同于图43,比较器电路233的输出不被提供到AKB处理器电路166,而只被提供到锁存电路237的数据输入端(D)。锁存电路237的输出(Q)被提供到锁存电路238的数据输入端(D)。另外,分别地,时钟信号CK1被提供到锁存电路237的时钟端,而时钟信号CK2被提供到锁存电路235的时钟端。
锁存电路238的输出(Q)被提供到AKB处理器电路166作为控制信号L,而锁存电路237的输出(Q)以及锁存电路238的反相输出(/Q)被提供到“异”电路239。锁存器电路237和238的输出被提供到“与”电路240。“异”电路239的输出被提供到AKB处理器电路166,并且“与”电路240的输出被提供到锁存电路241的数据输入端(D)。时钟信号CK3被提供到锁存电路241的时钟端。锁存电路241的输出(Q)被提供到AKB处理器电路166作为控制信号LL。
下面给出一个操作的描述。
首先,预先存储在存储器电路95B中的数据″m″被读出,并且由D/A转换器97B转换成模拟电压。假设此时电压值是V(m),该电压V(m)被提供到截止调整电路9作为一个控制信号。另外,假定前一场中的阴极电流的检测结果由锁存电路238锁存。根据锁存电路238的锁存数据,控制信号L被提供到AKB处理器电路166。例如,当控制信号L设置为″1″电平时,存储器电路95B的数据被AKB处理器电路166更新为(m-1)。相对照,当控制信号L被设置为″0″电平时,存储器电路95B的数据被更新为(m+1)。
另一方面,当电压V(m)被作为一个控制电压提供到截止电路9时,流经CRT16的阴极的电流由电流检测器电路161检测并且转换成电压。此时,由电流检测器电路161检测和转换的电压VIk由比较器233与基准电压Vref比较。随后,电压比较器233的输出由锁存电路237以与时钟信号CK1同步的形式锁存。前一场中的阴极电流的检测结果已经由锁存电路238锁存。锁存器电路237和238的锁存数据被提供到“异”电路239,并且通过“异”电路239检测这些数据是否相互匹配。例如,当锁存器电路237和238的输出的任一个被设置为″1″电平、而另一个被设置为″0″电平时,不匹配的状态被检测,而“异”电路239的输出被设置为″1″电平。在此情况中,如第十八的实施例的情况那样,第一更新数据(m-1)或(m+1)被返回到原始数据″m″。另一方面,当锁存器电路237和238的输出被设置为″1″电平或设置为″0″电平时,匹配的状态被检测,而“异”电路239的输出被设置为″0″电平。在此情况中,如第十八的实施例的情况那样,第一更新的数据被保持为(m-1)或(m+1)。
另一方面,锁存器电路237和238的输出(Q)被输入到“与”电路240。因此,只当锁存器电路237和238被设置为“1”电平时,“与”电路240的输出才被设置为“1”电平。随后,如图46的定时图所示,这些输出由锁存电路214以时钟信号CK3的定时锁存,并且被输入到AKB处理器电路166作为一个控制信号LL。
随后,锁存电路237的输出由锁存电路238以钟信号CK2的定时锁存。
此时结束在1场中的AKB处理。在一个图象期间到下一个AKB期间,根据存储在存储器电路95B中的数据控制截止调整电路9的一个操作。随后,上述的操作由每一AKB期间重复,从而由D/A转换器97B转换的电压最终收敛到一个最优值。虽然没有给出使用在AKB处理器电路166中的控制信号LL的方式的描述,但是该控制信号LL是一个表明在连续的两场之前与之后电流检测器电路161的转换电压的下降的信号。
因此,在上述的实施例情况下,用于控制截止调整电路的操作的控制信号的电压值能够最终集中在一个点,从而能够收敛在一个点而没有变动视频信号的直流电平。
同样,在本实施例的情况下,存储器电路数据更新量由每一场设置为″1″。但是,如果D/A转换器的转换电压严重从收敛点分离,则该数据更新单位被设置为一个大于″1″的值,从而使其有可能降低为了达到最优值所需要的时间。在此情况中,距收敛点的离散性例如能够通过比较233的输出电压监视。
另外,在前面的描述中,只调整黑色信号电平(暗画面),并且没示出用于调整白色信号电平(亮画面)的驱动增益调整电路。但是,白色信号电平(亮画面)的调整当然能够执行,并且在此情况下由开关电路1、2、3选择的基准信号2被分别地使用。
图47以流程图方式示出根据第十九实施例的电路的控制实例。就是说,当电平被设置为″1″电平时,在下一步骤S62中,数据被更新为(m-1)。随后,在步骤S63中检测电流Ik。随后在步骤S64中,把上述的电流Ik转换成电压VIk并且与基准电压Vref相互比较。此时,如果VIk<Vref,则该数据在随后步骤S65返回到″m″,并且该控制信号被设置为″0″电平。
另一方面,在以前的步骤S64中如果VIk>Vref,则数据被固定在(m-1),并且该控制信号L在下一步骤S66被设置为″1″电平。
另外,控制信号L在以前的步骤S61中被判断为是在″0″电平,该数据在随后步骤S67中被更新为(m+1)。随后,在步骤S68中检测电流Ik。随后在步骤S69中,已经把电流上述的电流转换成电压VIk并且与基准电压Vref相互比较。此时,如果VIk>Vref,则该数据在下一步骤S70返回到″m″,并且该控制信号L被设置为″1″电平。
另一方面,在以前的步骤S69中如果VIk<Vref,则数据被固定在(m+1),并且该控制信号L在下一步骤S71被设置为″0″电平。
在此期间,由图47的流程图示出该电路的控制操作,能够调整把收敛点夹在中间的两个稳定的点。
随后,根据第十九实施例的电路的控制实例由图48的流程图示出,其中靠近一个收敛点并且不超过该收敛点的一个点能够定义为一个稳定点。在此情况中,利用从图45示出的锁存电路214输出的控制信号LL。
在此情况中,从步骤S61到S64的操作与图47示出的操作相同,因此其操作的描述被省略。作为在步骤S64之中在转换电压VIk和基准电压Vref之间的比较结果,如果VIk<Vref,则在下一步骤S81判断控制信号LL的电平。此时,当信号LL被设置为″1″电平时,数据被保持为(m-1),并且在随后步骤S82中控制信号L和LL分别地被设置为″0″电平。另一方面,当信号LL被设置为″0″电平时,数据返回到原来的″m″,并且在随后步骤S83中控制信号L和LL分别地被设置为″0″电平。
在以前的步骤S64中如果VIk>Vref,则数据被保持在(m-1),并且该控制信号L和LL在下一步骤S84被设置为″1″电平。
另外,当控制信号L在前面步骤S61被判断为″0″电平时,从步骤S67到S69的操作类似于图47中示出的操作,因此省略该操作的描述。当在步骤S69中在转换电压VIk和基准电压Vref之间的比较结果是VIk>Vref时,数据被返回到″m″,并且在随后步骤S85中该控制信号L和LL被分别地设置为″0″电平。另一方面,如果VIk<Vref,则数据被保持在(m+1),并且该控制信号L和LL在下一步骤S86被分别地设置为″0″电平。
根据本实施例的电路并不总是限制到图45中所示的电路结构,只要其包括在图47或图48中所示的每一步骤的功能。例如,可以使用程序控制CPU的一个电路。
图49是表示根据本发明的第二十实施例的AKB电路的整体结构的方框图。根据本实施例的电路比图38的根据第十六实施例的电路更大地简化了电路结构。因此,对应于图38示出的相同的单元由相同标号数字表示,并且省略这些单元的描述。在此只描述与图38所示不同部分。
另外,在根据本实施例的电路中,不采用把一个收敛点夹在中间的两个点的数据中更靠近的数据。相反,采用最靠近该收敛点并且没有超过该收敛点的数据。
在根据本实施例的电路中,省略了图38中示出的比较器电路226、整形电路228、绝对值电路229、取样保持电路231和比较器230,重新提供了比较器251、两个锁存器电路252和253以及“与”电路254。
提供上述的比较器251代替比较器226,来自D/A转换器97B的转换电压通过开关电路227被提供到比较器251的非反相输入端(+),并且由取样保持电路225保持的电压被提供到比较器251的反相输入端(-)。比较器251的输出ContM被提供到AKB处理器电路166,并且被提供到两个锁存器电路252和及235的每一个的数据输入端(D)。锁存电路252的反相输出(/Q)及锁存电路253的输出(Q)被一起提供到“与”电路254。“与”电路254的输出被提供到AKB处理器电路166。
现在描述上述的结构的AKB电路的操作。
包括在AKB期间操作的截止调整电路9、驱动电路12、CRT 16、通带滤波器电路221、差动放大器222、开关电路223和224的负反馈回路的操作类似于图38示出的负反馈回路的操作,从而用VIk=Vref表示的一个电压VCI由取样保持电路225保持。
首先,预先存储在存储器电路95B中的数据″m″被读出,并且由D/A转换器97B转换成模拟电压。此时,假定电压值被V(m)。由D/A转换器97B转换的电压V(m)被通过开关电路227输入到比较器251。随后,上述的电压V(m)和在取样保持电路225中保持的电压VCI由比较器251相互比较,该比较结果被提供到AKB处理器电路166作为控制信号ContM,并且该控制信号由锁存电路252以与时钟信号CK1同步的方式锁存。
如果V(m)<VCI,并且上述的控制信号ContM被设置为″0″电平,则由AKB处理器电路166把″1″被添加到在存储器电路95B中存储的数据。另一方面,如果V(m)>VCI,并且上述的控制信号ContM被设置为″1″电平,则由AKB处理器电路166把″1″从在存储器电路95B中存储的数据中减掉。
另外,因此更新的数据再一次从存储器电路95B中读出,并且由D/A转换器97B转换成模拟电压。此时,转换电压的值是V(m+1)或V(m-1)。
随后,电压V(m+1)或V(m-1)和电压VCI由比较器251相互比较,根据该比较结果输出的控制信号ContM被锁存电路253以与时钟信号CK2同步的方式锁存。
例如,当第一输出控制信号ContM被设置为″0″电平时,并且第二输出控制信号ContM被设置为″0″电平时,锁存器电路252和253在锁存之后的输出被分别地设置为″1″电平和″0″电平,并且“与”电路254的输出被设置为″0″电平。在此情况中,由于控制电压V(m+1)仍然被低值,所以该数据由AKB处理器电路166保持为在存储器电路95B中的以前的数据(m+1)。
另外,当第一输出控制信号ContM被设定为″0″电平时,并且第二输出控制信号ContM被设定为″1″电平时,锁存器电路252和253在锁存之后的输出被分别地设置为″1″电平,并且“与”电路254的输出被设定为″1″电平。在此情况下,控制电压(Vm+1)过分地增加,存储器电路95B的内容由AKB处理器电路166返回到原始数据″m″。
而且,当第一输出控制信号ContM被设置为″1″电平时,并且第二输出控制信号ContM被设置为″1″电平时,锁存器电路252和253在锁存之后的输出被分别地设置为″0″电平和″1″电平,并且“与”电路254的输出被设置为″0″电平。在此情况下,由于控制电压V(m-1)的值仍然是高电平,所以数据被保持为以前的数据(m-1)。
另外,当第一输出控制信号ContM被设置为″1″电平,并且第二输出控制信号ContM被设置为″0″电平时,“与”电路254的输出被设置为″0″电平。在此情况下,数据保持为以前的数据(m-1)。
此时,结束在1场中的AKB处理。在图象期间到下一个AKB期间,根据存储在存储器电路95B中的数据控制截止调整电路9的操作。
随后,每一AKB期间重复上述的操作,从而由D/A转换器97B转换的电压最终收敛到一个最优值。
因此,根据上述的实施例,用于控制截止调整电路的操作的控制信号的电压值能够最终集中在一个点,从而能够收敛在一个点而没有变动视频信号的直流电平。
在前面的描述中,已经描述了存储器电路数据由每一场更新的情况,并且该数据被转换成模拟电压,并且该转换的电压与前面的电压相比较。但是,能够通过把1场中的数据更新计数增加到可能的最大值而减少用于收敛所需要的时间。
另外,在前面的描述中,在存储器电路中的数据更新量被设置为″1″。但是,如果由D/A转换器转换的电压严重偏离一个收敛点,则能够通过增加一个值大于″1″的数据更新单位来减少达到最优值需要的时间。在此情况下,距收敛点的离散性能够通过例如差动放大器222的输出电压来监视。
另外,在前面的描述中,只调整黑色信号电平(暗画面),并且既没示出也没有描述用于调整白色信号电平(亮画面)的电路。但是,白色信号电平(亮画面)的调整当然能够类似地执行,并且在此情况下由开关电路1、2、3选择的基准信号2被分别地使用。
图50以流程图方式示出根据第二十实施例的电路控制实例。在步骤S91中,电压VCI将是在调整被检测期间的一个最优值。随后,在步骤S92中,电压VCI和V(m)被相互比较。
在此,如果VC1>V(M),则转换电压V(m)小于该收敛电压VCI。在此情况下,D/A转换电压需要被增加。在下一步骤S93,上述的电压VCI被与预先存储在存储器电路95B中的、通过对″m″加1的数据(m+1)进行D/A转换获得的(M+1)相比较。如果VCI>V(m+1),则数据在随后步骤S94中保持为″m+1″。相对照,如果VCI<V(m+1),则数据在随后步骤S95中返回为″m″。
另一方面,在步骤S92中,如果判断不是VCI>V(m),则D/A转换电压V(m)大于收敛电压VCI。在此情况中,D/A转换电压需要被降低。在随后步骤S96中,数据被更新为已经从预先存储在存储器电路95B中的数据″m″减掉1的数据(m-1)。
根据本实施例的电路并不总是限制到图49中所示的电路结构,只要包括在图50中所示的每一步骤的功能。例如,可以采用使用程序控制CPU等等的电路。
图51是表示根据本发明的第二十一实施例的AKB电路结构的整体结构的方框图。根据本实施例的电路意图在于减小需要时间,比根据第十六实施例的图38的电路更精确地收敛在一点。因此,对应于图38示出的相同的单元由相同标号表示,并且省略这些单元的描述。在此只描述与图38所示不同部分。
在根据本实施例的电路中,差动放大器222的输出通过积分网络被提供到比较器电路226,该积分网络包括积分器261和积分电容器262,而不是通过取样保持电路225被提供到比较器电路226。另外,开关电路263被提供在开关电路227和积分电容器262之间,以使在D/A转换器97B中转换的电压被提供到积分电容器262而不是开关电路223和224。
积分器261的作用是消除包括在差动放大器222的输出中的噪声。另外,在D/A转换器97B中的转换电压被预先加到积分电容器262,从而减小用于收敛需要的时间。
如上已经描述,根据第十六到第二十一的每一个实施例,其中即使离散数据用于调整直流电平,该数据也能够收敛在一个点而不变动直流电平。
对本领域的技术人员来说,将容易地想到附加优点和修改。因此,本发明在更广的方面不限制于在此示出和描述的特定的细节和典型实施例。因此,在不背离由所附的权利要求及其等效物定义的总的发明构思的精神范围的条件下,可以实现各种修改。

Claims (25)

1.一种用于自动地调整具有至少一个阴极的彩色图象显象管的白平衡的自动白平衡调整电路,包括:
选择器电路,用于接收具有垂直消隐期间的彩色视频信号以及至少一个基准信号,选择该彩色视频信号,并且在该垂直消隐期间的局部期间选择以及输出至少一个基准信号;
调整电路,用于接收来自该选择器电路的输出信号,根据控制信号调整该信号的直流电平和交流幅度至少之一并且输出一个如此调整的信号;
驱动电路,用于接收该调整电路的输出信号,并且根据该输出信号输出一个驱动信号以便被提供到彩色图象显象管的至少一个阴极;
检测器电路,连接到该彩色图象显象管并且检测一个对应流经该彩色图象显象管阴极电流的电压;
第一电压保持电路,用于接收由于该检测器电路检测的电压并且保持该电压;
运算电路,用于接收由该检测器电路在由该选择器电路选择的基准信号期间检测的电压和在其中彩色视频信号和基准信号都不被选择的一个期间由该第一电压保持电路保持的电压,并且获得在这些电压之间的差值电压;和,
比较器电路,用于接收由该运算电路获得的差值电压,把该差值电压与基准电压相比较,并且产生控制信号以便根据该比较结果控制调整电路的操作。
2.根据权利要求1的电路,进一步包括第二电压保持电路,用于在选择器电路选择该基准信号的期间接收由该检测器电路检测的电压,并且保持该电压。
3.根据权利要求2的电路,其中第一和第二电压保持电路是分别的取样保持电路。
4.根据权利要求1的电路,其中该调整电路包括第一调整电路,用于接收来自选择器电路的信号输出,并且调整该信号的交流幅度以及输出信号;和
第二调整电路,用于接收来自该第一选择器电路的输出信号,并且根据控制信号调整该信号的直流电平,并且输出信号。
5.一种用于自动地调整具有至少一个阴极的彩色图象显象管的白平衡的自动白平衡调整电路,包括:
选择器电路,用于接收具有垂直消隐期间的彩色视频信号以及至少一个基准信号,选择该彩色视频信号,并且在该垂直消隐期间的局部期间选择以及输出至少一个基准信号;
调整电路,用于接收来自该选择器电路的输出信号,根据控制信号调整该信号的直流电平和交流幅度至少之一并且输出一个如此调整的信号;
驱动电路,用于接收该调整电路的输出信号,并且根据该输出信号输出一个驱动信号以便被提供到彩色图象显象管的至少一个阴极;
检测器电路,连接到该彩色图象显象管并且检测根据流经该彩色图象显象管阴极的电流的电压;
电压保持电路,用于在一个期间中接收由检测器电路检测的电压并且保持该电压,在该期间中该彩色视频信号和至少一个基准信号都不被选择;
具有一对输入节点的比较器电路,在该至少一个基准信号被该选择器电路选择的期间,由该检测器电路检测的电压被提供到输入节点,基准电压被提供到另一节点,该比较器电路比较馈送到一对输入节点的这两个电压,并且根据该比较结果产生用于控制该调整电路的操作的控制信号;和
用于产生基准电压的基准电压发生器电路,接收由该电压保持电路保持的电压,并且根据该电压改变该基准电压的值。
6.根据权利要求5的电路,其中基准电压产生器电路包括:一个具有一端和另一端的恒流源,其一端连接到预定电位的供电节点,并且其另一端连接到该比较器电路的另一输入节点;和
具有一端和另一端的电阻,并且其一端连接到该恒流源的另一端,以及由该电压电路保持的电压被提供到另一端。
7.根据权利要求5的电路,其中该基准电压产生器电路包括一个具有一端和另一端的恒压电源,并且其一端连接到该比较器电路的另一输入节点,以及由该电压保持电路保持的电压被提供到另一端。
8.根据权利要求5的电路,其中调整电路包括:第一调整电路,用于接收来自选择器电路的信号输出,并且调整该信号的交流幅度以及输出一个信号;和
第二调整电路,用于接收来自该第一调整电路的输出信号,并且调整该信号的直流电平,并且输出一个信号。
9.根据权利要求5的电路,其中电压保持电路是抽样保持电路。
10.一种用于自动地调整具有至少一个阴极的彩色图象显象管的白平衡的自动白平衡调整电路,它包括:
选择器电路,用于接收具有垂直消隐期间的彩色视频信号以及至少一个基准信号,选择该彩色视频信号,并且在该垂直消隐期间的局部期间选择以及输出至少一个基准信号;
调整电路,用于接收来自该选择器电路的输出信号,根据控制信号调整该信号的直流电平和交流幅度至少之一并且输出一个如此调整的信号;
驱动电路,用于接收该调整电路的输出信号,并且根据该输出信号输出驱动信号以便被提供到彩色图象显象管的至少一个阴极;
第一检测器电路,连接到该彩色图象显象管并且检测相应于流经该彩色图象显象管阴极的电流的电压;
第一比较器电路,用于在该选择器电路至少选择一个基准信号的期间接收由第一检测器电路检测的电压,并且把该电压与第一基准电压比较;
存储器电路,用于存储对于该调整电路的操作进行控制的数据;
更新电路,用于接收第一比较器电路的比较结果和存储在该存储器电路中的数据,根据该第一比较器电路的比较结果更新该数据,并且把该更新的数据提供到该存储器电路,该更新的数据被再一次存储在该存储器电路中;和
D/A转换器,用于接收存储在该存储器电路中的数据,把该数据转换成模拟信号,并且输出该转换的信号到该调整电路作为控制信号。
11.根据权利要求10的电路,其中更新电路包括:数据选择器电路,用于接收该第一比较器电路的比较结果,并且根据该比较结果选择和输出第一数据和第二数据之一,所说的第一数据和所说的第二数据分别地具有正值和负值,并且其绝对值相等;
加法器,用于接收存储在该存储器电路中的数据以及从数据选择器电路选择和输出的第一或第二数据,并且相加这些数据。
12.根据权利要求11的电路,进一步包括一个暂时存储器电路,用于接收该第一比较器电路的比较结果、暂时存储该结果、以及把该暂时存储的结果提供到数据选择器电路。
13.根据权利要求11的电路,其中该更新电路还包括数据检测器电路,用于接收从该数据选择器电路选择和输出的数据,并且检测在来自数据选择器电路的多个计数中是否输出相同的数据,和
在由该数据检测器电路已经检测出多个相同的数据输出之后,由该加法器执行数据的相加。
14.根据权利要求10的电路,其中该更新电路接收由该第一检测器电路检测的电压,该更新电路包括:
差值电压产生器电路,用于接收由第一检测器检测的电压和该第一基准电压,并且产生指示在这些电压之间的差值的电压;
第二比较器电路,用于接收由该差值电压产生器电路产生的差值电压,并且比较该差值电压和第二基准电压;
第一数据选择器电路,用于接收该第一比较器电路的比较结果,并且根据该比较结果选择和输出第一数据和第二数据之一,所说的第一数据和所说的第二数据分别地具有正值和负值,并且绝对值相等;
第二数据选择器电路,用于接收该第一比较器电路的比较结果,并且根据该比较结果选择和输出第三数据和第四数据之一,该第三数据和该第四数据分别地具有正值和负值,并且第三数据和第四数据的绝对值分别大于第一数据和第二数据;
第三数据选择器电路,用于接收从第一数据选择器电路选择和输出的数据、以及从该第二数据选择器电路选择和输出的数据、以及该第二比较器电路的比较结果,并且根据该第二比较器电路的比较结果,选择从该第一数据选择器电路选择和输出的数据以及从该第二数据选择器电路选择和输出的数据之一;和
加法器,用于接收存储在该存储器电路中的数据以及从第三数据选择器电路选择的数据,并且相加这些数据。
15.根据权利要求10的电路其中调整电路包括:第一调整电路,用于接收来自选择器电路的信号输出,并且调整该信号的交流幅度以及输出一个信号;和
第二调整电路,用于接收来自该第一选择器电路的输出信号,并且根据控制信号调整该信号的直流电平,并且输出一个信号。
16.根据权利要求10的电路,进一步包括第二检测器电路,用于接收由第一检测器电路检测的一个电压,并且根据该被测电压检测馈送到彩色图象显象管的高电压的电压波动;
其中当该第二检波器电路检测到该高压的电压波动时,该更新电路接收该第二检波器电路的输出并且被控制以便在更新任何其它数据之前更新存储在该存储器电路中的对应于该直流电平的数据。
17.根据权利要求16的电路,进一步包括第三检测器电路,用于接收该第一检测器电路检测的电压,并且检测已经收敛成一个期望值的被测电压,
其中,在已经由该第三检测器电路检测到该被测电压收敛到一个期望值之后,该更新电路产生该直流电平的一个优选更新状态。
18.根据权利要求10的电路,其中该选择器电路包括三个选择器电路,用于接收每一个具有一个垂直消隐期的三个基色彩色视频信号和基准信号,并且在该垂直消隐期的局部期间选择和输出该基准信号;
该调整电路包括三个调整电路,用于接收分别地来自三个选择器电路的信号,每一调整电路用于根据该控制信号调整该信号的直流电平和AC幅度的至少之一,并且输出如此调整的信号;
驱动电路包括三个驱动电路,用于接收该三个调整电路的输出信号,并且输出这些驱动信号以便被分别地提供到彩色图象显象管的阴极;
存储器电路包括至少三个存储器电路,用于存储对三个调整电路的每一个的操作进行控制的数据;
该D/A转换器包括至少三个D/A转换器,用于接收存储在该三个存储器电路中的数据,把这些数据的每一个转换成模拟信号,并且把控制信号输出到三个调整电路;
在每一选择器电路选择该基准信号的同时,当在第一基准电压和由第一检测器电路检测的电压之间的差值小于一个预定值时,该更新电路用第一变量更新从三个存储器电路的每一个提供的数据;并且当在第一基准电压和由第一检测器电路相对于三基色检测的三个电压之间的差异的三个值是大于该预定值并且是彼此近似相等时,该更新电路用大于该第一变量的第二变量更新从三个存储器电路的每一个提供的数据。
19.根据权利要求18的电路,在电源被提供之后的初始状态下,当从三个存储器电路的每一个提供的三个数据值大于该预定值时,不论这三个值是否彼此大致相等,该更新电路都用第二变量更新从这三个存储器电路的每一个提供的数据。
20.根据权利要求10的电路,进一步包括一个控制电路,用于把存储在存储器电路中的数据稳定在一个数字值,当控制信号被提供到该调整电路时,使这数字值比任何其它数字值更接近于一个规定的电压,以便使该彩色图象显象管的阴极电流等于一个预定的基准电流。
21.根据权利要求10的电路,进一步包括一个控制电路,用于把存储在存储器电路中的数据稳定在一个数字值,当控制信号被提供到该调整电路时,使这数字值比任何其它数字值更接近于一个规定的电压,而不把该数据减少到小于规定电压的一个值或不把该数据增加到比规定电压更大的一个值,所说的规定电压是控制信号收敛所在的一个电压,以便使该彩色图象显象管的阴极电流等于一个预定的基准电流。
22.一种图象显示装置,包括:
一个调整电路,用于调整一个彩色图象信号的直流电平和交流幅度并且输出如此调整的该彩色图象信号,该彩色图象信号表示交替重复的偶数场和奇数场,每一场具有一个垂直消隐期间;
被施高电压的彩色图象显象管,具有至少一个阴极电极;
驱动电路,用于接收该调整电路的输出信号,并且根据该输出信号把驱动信号输出到该彩色图象显象管的该阴极电极;
高压波动检测电路,用于检测加到该彩色图象显象管的高压的波动;和
控制电路,用于控制该调整电路,当通过该高电压波动检测电路检测到该高电压的波动时,使得该调整电路优选地调整直流电平;并且当该高电压波动检测电路没检测到该高电压的波动时,使得该调整电路针对偶数场和奇数场的任何两个相邻场交替地调整该直流电平和交流幅度。
23.一种图象显示装置,包括:
控制电压发生器电路,用于产生一个控制电压,使得在视频信号的直流电平和交流幅度至少之一的调整期间,预定的阴极电流流经图象显象管的阴极;
数据改变电路,用于接收该控制电压,并且这样来改变数据使得模拟转换该数据而获得的模拟电压接近该控制电压;以及,
检测器电路,用于接收该控制电压和模拟电压并且检测数据,其中的绝对值指示在所进行的改变的前与后由对数据进行模拟转换获得的模拟电压与该控制电压之间的一个差值是较小的;
其中通过使用由对数据进行模拟转换获得的模拟电压调整该视频信号的直流电平和交流幅度的至少之一,该被检测数据的绝对值指示在该检测器电路中的模拟数据和控制电压之间的一个差值是较小的。
24.一种图象显示装置,包括:
第一检测器电路,用于在视频信号的直流电平和交流幅度的至少之一的调整期间更新数据,并且分别地检测在该更新之前与之后流经图象显象管的阴极的阴极电流;以及,
第二检测器电路,用于接收该第一检测器的检测结果,并且检测数据,其中的绝对值指示在检测的阴极电流和预定的参考值之间的差值是较小的,
其中通过使用对在该第二检测器电路中检测的数据进行模拟转换而获得的模拟电压调整视频信号的直流电平和交流幅度的至少之一。
25.一种图象显示装置,包括:
第一检测器电路,用于在视频信号的直流电平和交流幅度的至少之一的调整期间改变数据,并且分别地检测在该改变之前与之后流经图象显象管的阴极的阴极电流;
判断电路,用于接收该检测器电路的检测结果,并且当检测的阴极电流改变的值含括预定的收敛值时,判断该数据已经收敛;和,
数据固定电路,用于接收该判断电路的判定结果,并且当数据的收敛被判定时,固定到一个数据值,该数据对应于当该阴极电流改变而含括该收敛值时或在该阴极电流值改变而含括该收敛值之前的任何时间,
其中视频信号的直流电平和交流幅度的至少之一通过使用该被固定的数据而被进行了调整。
CNB991159705A 1998-11-18 1999-11-18 彩色图象显示器中的自动白平衡调整电路 Expired - Fee Related CN1248513C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP10328064A JP2000152277A (ja) 1998-11-18 1998-11-18 自動白色バランス調整回路
JP328064/1998 1998-11-18
JP046384/1999 1999-02-24
JP04638499A JP3602738B2 (ja) 1999-02-24 1999-02-24 自動白色バランス調整回路及び映像表示装置

Publications (2)

Publication Number Publication Date
CN1259831A true CN1259831A (zh) 2000-07-12
CN1248513C CN1248513C (zh) 2006-03-29

Family

ID=26386493

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB991159705A Expired - Fee Related CN1248513C (zh) 1998-11-18 1999-11-18 彩色图象显示器中的自动白平衡调整电路

Country Status (4)

Country Link
US (2) US6437833B1 (zh)
KR (1) KR100381105B1 (zh)
CN (1) CN1248513C (zh)
TW (1) TW445743B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101287136B (zh) * 2006-11-14 2010-06-23 株式会社东芝 自动白平衡系统和自动白平衡控制方法
CN101193318B (zh) * 2007-05-31 2010-12-22 深圳创维-Rgb电子有限公司 Lcd电视机白平衡自动调整系统及其方法
CN105702201A (zh) * 2016-03-22 2016-06-22 深圳市艾比森光电股份有限公司 一种led显示屏白平衡控制系统和方法
CN107229303A (zh) * 2016-03-23 2017-10-03 株式会社巨晶片 信号生成装置及稳压器的输出电压的控制方法
CN110246451A (zh) * 2018-03-08 2019-09-17 瑞鼎科技股份有限公司 显示装置及电压校正方法

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002318265A (ja) * 2001-04-24 2002-10-31 Hitachi Ltd 半導体集積回路及び半導体集積回路のテスト方法
JP3722740B2 (ja) * 2001-11-05 2005-11-30 三菱電機株式会社 映像処理装置及び映像処理方法
US6747470B2 (en) * 2001-12-19 2004-06-08 Intel Corporation Method and apparatus for on-die voltage fluctuation detection
KR100441508B1 (ko) * 2002-05-20 2004-07-23 삼성전자주식회사 화이트 밸런스 조정 장치 및 그 방법
KR100503430B1 (ko) * 2002-08-23 2005-07-26 엘지.필립스 엘시디 주식회사 액정표시장치
US7126644B2 (en) * 2003-07-07 2006-10-24 Destiny Technology Corporation Rapid white balance method for color digital images
JP4485776B2 (ja) * 2003-10-07 2010-06-23 パナソニック株式会社 液晶表示装置および液晶表示装置の制御方法
JP3101320U (ja) * 2003-10-30 2004-06-10 船井電機株式会社 テレビジョン調整システム、テレビジョンおよび白バランス調整用コンピュータ
KR100671208B1 (ko) * 2005-08-19 2007-01-19 삼성전자주식회사 전자장치 및 그 제어방법
JP2007124479A (ja) * 2005-10-31 2007-05-17 Matsushita Electric Ind Co Ltd Ccdカメラ用アナログ信号処理回路
JP4568690B2 (ja) * 2006-03-17 2010-10-27 株式会社リコー 黒レベルフィードバック装置、画像読取装置および黒レベルフィードバック制御方法
TWI408590B (zh) * 2006-06-27 2013-09-11 自動調節接收的訊號強度之表面聲波觸控面板
CN114582252B (zh) * 2022-02-28 2023-11-24 深圳市思坦科技有限公司 一种显示模块、显示面板及显示器

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6018087A (ja) * 1983-07-11 1985-01-30 Toshiba Corp カラ−テレビジヨン受像機
US5036387A (en) * 1983-07-11 1991-07-30 Kabushiki Kaisha Toshiba Color television receiver
JPH074020B2 (ja) 1985-09-25 1995-01-18 ソニー株式会社 色温度自動調整回路
US4723158A (en) * 1986-05-14 1988-02-02 Zenith Electronics Corporation Method and apparatus for performing scan line diagnostic testing in a video monitor during a last-line overscan of a normal display raster
JPS62268291A (ja) * 1986-05-16 1987-11-20 Sony Corp 色温度自動調整回路
JP2897214B2 (ja) * 1988-04-15 1999-05-31 ソニー株式会社 テレビ受像機の自動レベル補正装置
US5258828A (en) * 1989-11-13 1993-11-02 Hitachi, Ltd. Color CRT drive apparatus having automatic white balance adjusting circuit and CRT display
JP3127963B2 (ja) * 1990-12-26 2001-01-29 株式会社日立製作所 陰極線管ディスプレイ
KR940004434B1 (ko) * 1991-01-12 1994-05-25 삼성전자 주식회사 화이트 밸런스 자동 조절방법
JP3254719B2 (ja) 1992-02-18 2002-02-12 ソニー株式会社 映像表示装置
US5245434A (en) * 1992-05-22 1993-09-14 Thomson Consumer Electronics, Inc. Autopix circuit with inserted vertical blanking
JP2940741B2 (ja) * 1992-08-24 1999-08-25 三洋電機株式会社 カラーテレビジョン受像機
KR970000851B1 (ko) * 1992-09-01 1997-01-20 마쯔시다덴기산교 가부시기가이샤 영상신호처리장치
JP2881364B2 (ja) 1993-06-14 1999-04-12 日本車輌製造株式会社 天井材張り付け作業車
JPH07123436A (ja) 1993-10-27 1995-05-12 Matsushita Electric Ind Co Ltd 自動ホワイトバランス調整回路
JP2508500B2 (ja) * 1995-05-31 1996-06-19 ソニー株式会社 オ―トホワイトバランス回路
US5808699A (en) * 1995-10-02 1998-09-15 Matsushita Electric Industrial Co., Ltd. Visual image signal processing apparatus using arithmetic operation on brightness reference signal overlaid in fly-back period of input visual image signal
JPH09271037A (ja) * 1996-03-29 1997-10-14 Toshiba Microelectron Corp カラー受像機及びカラー受像機の白バランス自己調整装置
JPH10145807A (ja) * 1996-11-12 1998-05-29 Matsushita Electric Ind Co Ltd オートカットオフ回路

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101287136B (zh) * 2006-11-14 2010-06-23 株式会社东芝 自动白平衡系统和自动白平衡控制方法
CN101193318B (zh) * 2007-05-31 2010-12-22 深圳创维-Rgb电子有限公司 Lcd电视机白平衡自动调整系统及其方法
CN105702201A (zh) * 2016-03-22 2016-06-22 深圳市艾比森光电股份有限公司 一种led显示屏白平衡控制系统和方法
CN105702201B (zh) * 2016-03-22 2018-07-20 深圳市艾比森光电股份有限公司 一种led显示屏白平衡控制系统和方法
CN107229303A (zh) * 2016-03-23 2017-10-03 株式会社巨晶片 信号生成装置及稳压器的输出电压的控制方法
CN110246451A (zh) * 2018-03-08 2019-09-17 瑞鼎科技股份有限公司 显示装置及电压校正方法
CN110246451B (zh) * 2018-03-08 2021-01-29 瑞鼎科技股份有限公司 显示装置及电压校正方法

Also Published As

Publication number Publication date
TW445743B (en) 2001-07-11
US6437833B1 (en) 2002-08-20
US6529247B2 (en) 2003-03-04
KR100381105B1 (ko) 2003-04-21
KR20000035545A (ko) 2000-06-26
CN1248513C (zh) 2006-03-29
US20020149701A1 (en) 2002-10-17

Similar Documents

Publication Publication Date Title
CN1248513C (zh) 彩色图象显示器中的自动白平衡调整电路
CN1277351C (zh) D类放大器
CN1267738C (zh) 半导体测试装置和半导体测试方法
CN1260889C (zh) 低消耗电流的驱动电路
CN1252914C (zh) 差动电路、放大电路及使用它们的显示装置
CN1197351C (zh) 图像合成装置
CN1156152C (zh) 照明闪烁检测、补偿装置和交流电源频率检测装置及其方法
CN1271457C (zh) 显示装置
CN1277247C (zh) 电平移动电路及包括其的显示装置
CN1671031A (zh) 升压电路、半导体装置以及电子设备
CN1773590A (zh) 电流驱动器
CN1613173A (zh) 功率因数改善变换器及其控制方法
CN1533562A (zh) 电子元件的控制电路、电子电路、电光学装置、电光学装置的驱动方法和电子设备与电子元件的控制方法
CN1055579C (zh) 电流指令型脉宽调制逆变装置
CN1662945A (zh) 显示装置
CN1677846A (zh) 差动放大器、数字/模拟转换器和显示装置
CN1468006A (zh) 图像处理设备和方法、图像显示设备以及移动电子装置
CN1855701A (zh) 差动放大器、显示装置的数据驱动器
CN1263042C (zh) 读取电路、参考电路和半导体存储装置
CN1794330A (zh) 电流驱动器、数据驱动器和显示装置
CN1667998A (zh) 数据检测器和多通道数据检测器
CN1661661A (zh) 显示装置
CN1905075A (zh) 半导体存储器件
CN1233151C (zh) 图像处理装置及其方法和图像采集设备
CN1794323A (zh) 电流驱动器、数据驱动器、显示设备和电流驱动方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20060329

Termination date: 20091218