CN1667998A - 数据检测器和多通道数据检测器 - Google Patents

数据检测器和多通道数据检测器 Download PDF

Info

Publication number
CN1667998A
CN1667998A CNA2005100016246A CN200510001624A CN1667998A CN 1667998 A CN1667998 A CN 1667998A CN A2005100016246 A CNA2005100016246 A CN A2005100016246A CN 200510001624 A CN200510001624 A CN 200510001624A CN 1667998 A CN1667998 A CN 1667998A
Authority
CN
China
Prior art keywords
data
input data
parts
preposition
detection part
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2005100016246A
Other languages
English (en)
Other versions
CN100486153C (zh
Inventor
柳泽玲互
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Socionext Inc
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1667998A publication Critical patent/CN1667998A/zh
Application granted granted Critical
Publication of CN100486153C publication Critical patent/CN100486153C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

一种数据检测器从N位宽的并行输入数据(其中N是自然数)中检测规定格式的识别信号。该数据检测器包括P个第一比较部件(其中P是自然数)、Q个第二比较部件(其中Q是自然数)和一个确定部件。P个第一比较部件的每一个将并行输入数据中的连续(P+Q)个数据的最初P个数据之一与第一图形相比较。Q个第二比较部件的每一个将跟随P个数据的Q个数据之一与第二图形相比较。确定部件根据P个第一比较部件的比较结果和Q个第二比较部件的比较结果来确定是否已经检测到识别信号。

Description

数据检测器和多通道数据检测器
相关申请的交叉引用
本申请要求在2004年3月10日申请的日本专利申请No.2004-067863的优先权,其全部内容通过参考引入本申请。
技术领域
本发明涉及一种用于从接收数据提取所需数据的数据检测器和多通道数据检测器。
背景技术
日本专利公开出版物No.60-91739介绍了一种数据检测器。如图22所示,这个数据检测器包括图形检测装置161、同步检测装置162、异步检测装置163、OR装置164、和触发器165。施加于图形检测装置161的输入数据由帧同步化图形和数据形成。帧同步化图形是在每帧中周期性地存在的特殊图形串,因此数据被同步化。图形检测装置161检测在接收的输入数据中是否存在帧同步化图形。如果存在帧同步化图形,则图形检测装置161输出匹配信号。否则,图形检测装置161输出失配信号。同步检测装置162对来自图形检测装置161的匹配信号进行计数。异步检测装置163对来自图形检测装置161的失配信号进行计数。当匹配信号连续被输出N次时,同步检测装置162设置触发器165为1,将该模式切换为同步模式。同时,同步检测装置162经OR装置164使同步检测装置162和异步检测装置163的各个计数器复位。
当在同步模式中失配信号连续被输出M次时,异步检测装置163使触发器165复位为零,将该模式切换为异步模式。同时,异步检测装置163经OR装置164使同步检测装置162和异步检测装置163的各个计数器复位。
当模式被切换到同步模式时,在帧同步化图形的基础上精确地检测输入数据中的数据。帧同步化图形周期性地存在。因此,可以维持同步模式,只要在前一个帧同步化图形的循环之后图形检测装置161检测帧同步化图形即可。
发明内容
上述常规结构需要周期性地检测识别信号(帧同步化图形)。如果没有周期性的同步化图形如帧同步化图形,则不能精确地检测识别信号,并且因此不能精确地提取数据。
而且,数据可能由于传输路径而发生位错误或延迟差(偏斜)。由传输路径等引起的数据中的这种缺陷可能妨碍精确检测数据。例如,位错误可能干扰识别信号的检测,并且偏斜可能使提取数据的定时偏移。
本发明就是为了解决前述问题而做的,因此本发明的目的是提供一种数据检测器和多通道数据检测器,即使当数据有缺陷时也能精确地检测所需数据。
根据本发明的一个方面,数据检测器从N位宽并行输入数据(其中N是自然数)中检测规定格式的识别信号。数据检测器包括P个第一比较部件(其中P是自然数)、Q个第二比较部件(其中Q是自然数)、和一个确定部件。P个第一比较部件的每一个将并行输入数据中的连续(P+Q)个数据的最初P个数据之一与第一图形相比较。Q个第二比较部件的每一个将跟随P个数据的Q个数据之一与第二图形相比较。确定部件根据P个第一比较部件的比较结果和Q个第二比较部件的比较结果来确定是否已经检测到识别信号。
在并行输入数据中,多个N位宽且一位长的N位数据连续地在长度方向排列。识别信号由连续的(P+Q)个N位数据形成。识别信号的第一P个N位数据的每一个具有第一图形。跟随识别信号的P个N位数据的Q个N位数据的每一个具有第二图形。数据检测器的确定部件在适用于识别信号的多个比较部件的比较结果的基础上确定是否已经检测到识别信号。这里,假设P个第一比较部件将识别信号的第一P个N位数据与第一图形相比较,而Q个第二比较部件将跟随识别信号的P个N位数据的Q个N位数据与第二图形相比较。在这种情况下,P个第一比较部件的每一个确定接收到的N位数据与第一图形相匹配,而Q个第二比较部件的每一个确定接收到的N位数据与第二图形相匹配。确定部件确定:当所有P个第一比较部件确定了接收到的N位数据与第一图形匹配而且所有Q个第二比较部件确定了接收到的N位数据与第二图形匹配时,已经检测到识别信号。由此可以检测识别信号。或者,确定部件可以确定:已经确定了接收到的N位数据不与规定图形相匹配的第一和第二比较部件的数量是否小于规定值。第一比较部件和第二比较部件可以确定接收到的N位数据的至少规定数量的位是否与规定图形相匹配。或者,确定部件可以确定已经确定了匹配位的数量小于规定值的第一和第二比较部件的数量是否小于规定值。结果是,即使当数据有位错误时,也可以不用大量的错误校正而精确地检测识别信号。例如,即使当由于有故障的传输路径而产生位错误时,也可以精确地检测识别信号和精确地提取数据。
优选地,上述数据检测器还包括串联连接的(P+Q)个数据保持部件。(P+Q)个数据保持部件的第一数据保持部件以规定的定时同步地接收并行输入数据。其余数据保持部件的每一个以规定的定时同步地保持被保持在前一个数据保持部件中的数据。P个第一比较部件的每一个将保持在(P+Q)个数据保持部件的最初P个数据保持部件的相应一个中的数据与第一图形相比较。Q个第二比较部件的每一个将保持在(P+Q)个数据保持部件的其余Q个数据保持部件的相应一个中的数据与第二图形相比较。
利用多级数据保持部件,上述数据检测器可以从并行输入数据开始N位N位地依次接收并行输入数据。
优选地,P个第一比较部件的每一个确定P个数据之一是否与第一图形相匹配。Q个第二比较部件的每一个确定Q个数据之一是否与第二图形相匹配。当已经确定P个数据之一不与第一图形匹配的第一比较部件和已经确定Q个数据之一不与第二图形相匹配的第二比较部件的总数量小于规定值时,确定部件确定已经检测到识别信号。
在上述数据检测器中,不仅当所有第一和第二比较部件已经确定接收到的数据与规定图形匹配时,而且当已经确定了接收到的数据不与规定图形匹配的第一和第二比较部件的数量小于规定值时,确定部件确定已经检测到识别信号。换言之,只要确定接收到的数据不与规定图形匹配的第一和第二比较部件的数量小于规定值,确定部件就确定已经检测到识别信号。结果是,即使当数据有位错误时,也可以检测识别信号。
优选地,P个第一比较部件的每一个将P个数据之一与第一图形相比较,以便确定匹配位的数量是否等于或大于规定值。Q个第二比较部件的每一个将Q个数据之一与第二图形相比较,以便确定匹配位的数量是否等于或大于规定值。当所有P个第一比较部件已经确定匹配位的数量等于或大于规定值以及所有Q个第二比较部件已经确定匹配位的数量等于或大于规定值时,则确定部件确定已经检测到识别信号。
在上述数据检测器中,不仅当所有第一和第二比较部件已经确定接收到的数据完全与规定图形相匹配时,而且当所有第一和第二比较部件已经确定匹配位的数量等于或大于规定值时,确定部件确定已经检测到识别信号。由于第一和第二比较部件确定接收到的数据的至少规定数量的位是否与规定图形相匹配,因此即使当数据有位错误时也可以检测识别信号。
优选地,P个第一比较部件的每一个将P个数据之一与第一图形相比较,以便确定匹配位的数量是否等于或大于规定值。Q个第二比较部件的每一个将Q个数据之一与第二图形相比较,以便确定匹配位的数量是否等于或大于规定值。当已经确定匹配位的数量小于规定值的第一比较部件和已经确定匹配位的数量小于规定值的第二比较部件的总数量小于规定值时,确定部件确定已经检测到识别信号。
在上述数据检测器中,第一和第二比较部件没有确定接收到的数据是否完全与规定图形匹配。而是,第一和第二比较部件确定接收到的数据的至少规定数量的位是否与规定图形相匹配。而且,确定部件不确定是否所有第一和第二比较部件都已经确定接收到的数据的至少规定数量的位与规定图形相匹配。而是,确定部件确定至少规定数量的第一和第二比较部件是否已经确定接收到的数据的至少规定数量的位与规定图形相匹配。结果是,即使当数据有位错误时也可以检测识别信号。
优选地,确定部件在比较结果图形(由P个第一比较部件的比较结果和Q个第二比较部件的比较结果获得的长度(P+Q)的图形)和第三图形之间相比较的基础上确定是否已经检测到识别信号。
优选地,上述数据检测器还包括错误率检测部件。错误率检测部件检测并行输入数据的错误率。确定部件根据错误率检测部件检测到的错误率而改变要与比较结果图形相比较的第三图形。
在上述数据检测器中,被确定部件使用的第三图形根据错误率而改变。结果是,可以进一步减少误测概率。
优选地,上述数据检测器还包括错误率检测部件。错误率检测部件检测并行输入数据的错误率。第一比较部件根据由错误率检测部件检测到的错误率来改变第一图形。第二比较部件根据由错误率检测部件检测到的错误率来改变第二图形。
在上述数据检测器中,被第一比较部件使用的第一图形和被第二比较部件使用的第二图形根据错误率而改变。结果是,可以进一步减小误测概率。
优选地,该数据检测器还包括第一错误校正部件和第二错误校正部件。第一错误校正部件将接收到的并行输入数据与第三图形相比较。当匹配位的数量等于或大于规定值时,第一错误校正部件输出第三图形作为并行输入数据,而当匹配位的数量小于规定值时,输出并行输入数据。第二错误校正部件将接收到的并行输入数据与第四图形相比较。当匹配位的数量等于或大于规定值时,第二错误校正部件输出第四图形作为并行输入数据,而当匹配位的数量小于规定值时,输出并行输入数据。P个第一比较部件的每一个将经第一错误校正部件接收到的并行输入数据中的连续(P+Q)个数据的最初P个数据之一与第一图形相比较。Q个第二比较部件的每一个将经第二错误校正部件接收到的并行输入数据中的跟随P个数据的Q个数据之一与第二图形相比较。
在上述数据检测器中,当识别信号有位错误时,第一错误校正部件和第二错误校正部件输出规定图形作为并行输入数据。换言之,第一错误校正部件和第二错误校正部件将具有位错误的识别信号校正为正确的识别信号。因而,可以在不使用冗余错误校正码来进行错误校正的情况下利用简单结构精确地检测识别信号。确定部件可以确定已经确定接收到的数据不与规定图形相匹配的第一和第二比较部件的数量是否小于规定值。第一比较部件和第二比较部件可以确定是否接收到的数据的至少规定数量位与规定图形相匹配。或者,确定部件可以确定已经确定匹配位数量小于规定值的第一和第二比较部件的数量是否小于规定值。结果是,即使位错误没有被第一和第二错误校正部件完全校正,也可以检测识别信号。
优选地,该数据检测器还包括错误率检测部件。错误率检测部件检测并行输入数据的错误率。第一错误率检测部件和第二错误率检测部件根据由错误率检测部件检测到的错误率而改变各个规定值。
在上述数据检测器中,在第一和第二比较部件中使用的各个规定值根据错误率而改变。结果是,可以进一步减小误测概率。
根据本发明的另一方面,多通道数据检测器校正K个输入数据(其中K是自然数)中的延迟差。K个输入数据的每一个包括规定格式的识别信号。多通道数据检测器包括K个第一识别信号检测部件、K个延迟部件、K个偏斜校正部件、K个第二识别信号检测部件、和偏斜确定部件。K个第一识别信号检测部件对应K个输入数据。K个延迟部件对应K个输入数据。K个偏斜校正部件对应K个输入数据。K个第二识别信号检测部件对应K个延迟部件。K个第一识别信号检测部件的每一个从对应的输入数据检测识别信号。K个延迟部件的每一个使对应输入数据延迟。K个第二识别信号检测部件的每一个从被相应延迟部件延迟的输入数据中检测识别信号。偏斜确定部件在K个第一识别信号检测部件和K个第二识别信号检测部件检测识别信号的定时基础上确定K个输入数据中的延迟差。K个偏斜校正部件的每一个根据被偏斜确定部件确定的延迟差来调整对应输入数据的延迟量。
在上述多通道数据检测器中,通过检测识别信号,可以检测要从输入数据提取的数据的开始。当在多个输入数据之间存在延迟差时,要提取的数据的开始的定时在多个输入数据之间是不同的。因此偏斜确定部件通过确定要提取数据的开始的定时差而确定K个输入数据中的延迟差。例如,如果偏斜确定部件确定第二输入数据是在第一输入数据之后的一个时钟,则对应第一输入数据的偏斜校正部件使第一输入数据延迟一个时钟循环。通过这种方式,可以利用简单结构校正通道之间的延迟差,由此可以精确地提取数据。
优选地,K个偏斜校正部件的每一个根据被偏斜确定部件确定的延迟差来选择对应的输入数据或被对应延迟部件延迟的输入数据。
根据本发明的再一方面,多通道数据检测器校正K个输入数据(其中K是自然数)的延迟差。K个输入数据的每一个包括规定格式的识别信号。多通道数据检测器包括K个识别信号检测部件、K个偏斜校正部件和一个偏斜确定部件。K个识别信号检测部件对应K个输入数据。K个偏斜校正部件对应K个输入数据。K个识别信号检测部件的每一个从对应的输入数据检测识别信号。偏斜确定部件在K个识别信号检测部件检测识别信号的定时基础上确定K个输入数据中的延迟差。K个偏斜校正部件的每一个根据被偏斜确定部件确定的延迟差而调整对应输入数据的延迟量。
在上述多通道数据检测器中,通过检测识别信号可以检测将要从输入数据被提取的数据的开始。当在多个输入数据之间存在延迟差时,将要提取的数据开始的定时在多个输入数据之间是不同的。因此偏斜确定部件通过确定要提取的数据开始的定时差来确定K个输入数据中的延迟差。例如,如果偏斜确定部件确定第二输入数据是第一输入数据之后的一个时钟,则对应第一个输入数据的偏斜校正部件使第一输入数据延迟一个时钟循环。通过这种方式,可以利用简单结构校正通道之间的延迟差。
优选地,K个识别信号检测部件的每一个在从对应输入数据中检测到识别信号时输出数据检测信号。偏斜确定部件包括K个延迟部件和一个偏斜检测部件。K个延迟部件对应于K个识别信号检测部件。K个延迟部件的每一个使来自对应识别信号检测部件的数据检测信号延迟。偏斜检测部件在来自K个识别信号检测部件的数据检测信号和来自K个延迟部件的数据检测信号的基础上检测K个输入数据中的延迟(偏斜)差。当对应的识别信号检测部件从对应输入数据中检测识别信号时,K个偏斜校正部件的每一个储存对应输入数据,并且在被偏斜检测部件检测的延迟差基础上输出储存的输入数据。
优选地,识别信号检测部件的每一个在从对应输入数据中检测到识别信号时输出数据检测信号。偏斜确定部件包括K个延迟部件和一个偏斜检测部件。K个延迟部件对应K个识别信号检测部件。K个延迟部件的每一个使来自对应识别信号检测部件的数据检测信号延迟。偏斜检测部件在来自K个识别信号检测部件的数据检测信号和来自K个延迟部件的数据检测信号的基础上检测K个输入数据中的延迟(偏斜)差。K个偏斜校正部件的每一个包括延迟部件和选择部件。延迟部件使对应的输入数据延迟。选择部件根据被偏斜检测部件检测的延迟差而选择对应的输入数据或被延迟部件延迟的输入数据。
优选地,K个输入数据的每一个是N位宽的并行输入数据(其中N是自然数)。识别信号检测部件的每一个包括P个第一比较部件(其中P是自然数)、Q个第二比较部件(其中Q是自然数)以及一个确定部件。P个第一比较部件的每一个将在输入数据中连续的(P+Q)个数据的最初P个数据之一与第一图形相比较。Q个第二比较部件的每一个将跟随P个数据的Q个数据之一与第二图形相比较。确定部件根据P个第一比较部件的比较结果和Q个第二比较部件的比较结果来确定是否已经检测到识别信号。
在上述多通道数据检测器中,即使当输入数据有位错误时,也可以通过确定部件来检测识别信号。因此通过使用这些信号可以校正延迟(偏斜)差。
优选地,K个输入数据的每一个是N位宽的并行输入数据(其中N是自然数)。识别信号检测部件的每一个包括P个第一比较部件(其中P是自然数)、Q个第二比较部件(其中Q是自然数)以及一个确定部件。P个第一比较部件的每一个将在输入数据中连续的(P+Q)个数据的最初P个数据之一与第一图形相比较。Q个第二比较部件的每一个将跟随P个数据的Q个数据之一与第二图形相比较。确定部件根据P个第一比较部件的比较结果和Q个第二比较部件的比较结果来确定是否已经检测到识别信号。
在上述多通道数据检测器中,即使当输入数据有位错误时,也可以通过确定部件来检测识别信号。因此,通过使用这些信号可以校正延迟(偏斜)差。结果是,可以精确地提取数据。
优选地,上述数据检测器还包括第一错误校正部件和第二错误校正部件。第一错误校正部件将接收到的并行输入数据与第一图形相比较。当匹配位的数量等于或大于规定值时,第一错误校正部件输出第一图形作为并行输入数据,而在匹配位的数量小于规定值时输出并行输入数据。第二错误校正部件将接收到的并行输入数据与第二图形相比较。当匹配位的数量等于或大于规定值时,第二错误校正部件输出第二图形作为并行输入数据,而在匹配位的数量小于规定值时输出并行输入数据。(P+Q)个数据保持部件的第一数据保持部件经第一错误校正部件和第二错误校正部件接收并行输入数据。
在上述数据检测器中,当识别信号有位错误时,第一错误校正部件和第二错误校正部件输出规定图形作为并行输入数据。换言之,第一错误校正部件和第二错误校正部件将有位错误的识别信号校正为正确的识别信号。因而,在不用冗余错误校正码进行错误校正的情况下,利用简单结构可以精确地检测识别信号。确定部件可以确定已经确定了接收到的数据不与规定图形匹配的第一和第二比较部件的数量是否小于规定值。第一比较部件和第二比较部件可以确定是否接收到的数据的至少规定数量的位与规定图形相匹配。或者,确定部件确定已经确定了匹配位的数量小于规定值的第一和第二比较部件的数量是否小于规定值。结果是,即使不能通过第一和第二错误校正部件完全校正位错误,也可以检测识别信号。
通过这种方式,即使当数据有位错误时,也可以在不用大量的错误校正的情况下精确地检测识别信号。例如,即使由于有故障的传输路径而产生位错误,也可以精确地检测识别信号和精确地提取数据。
而且,可以利用简单结构校正通道之间的延迟(偏斜)差。由此,可以精确地提取数据。
而且,即使当输入数据有位错误时,也可以通过确定部件来检测识别信号。因此通过使用这些信号可以校正延迟(偏斜)差。结果是,可以精确地提取数据。
附图说明
图1是表示根据本发明第一实施例的数据检测器的整体结构的方框图;
图2表示输入数据的结构;
图3A和3B表示错误图形的例子;
图4是表示根据本发明第二实施例的数据检测器的整体结构的方框图;
图5A是表示图4中的前置<A>检测部件的内部结构的方框图,图5B是表示图4中的前置<B>检测部件的内部结构的方框图;
图6是表示图4中的前置<A>检测部件的内部结构的方框图;
图7是表示图4中的前置<B>检测部件的内部结构的方框图;
图8是表示根据本发明第三实施例的数据检测器的整体结构的方框图;
图9是表示根据本发明第四实施例的数据检测器的整体结构的方框图;
图10是表示图9中的前置<A>错误校正部件和前置<B>错误校正部件的内部结构的方框图;
图11是表示根据本发明第五实施例的数据检测器的整体结构的方框图;
图12是表示根据本发明第六实施例的数据检测器的整体结构的方框图;
图13是表示根据本发明第七实施例的数据检测器的整体结构的方框图;
图14是表示根据本发明第八实施例的多数据通道检测器的整体结构的方框图;
图15是表示图14中的2通道数据检测部件的内部结构的方框图;
图16A-16J表示第一输入数据和第二输入数据的结构、数据检测信号的波形、定时匹配信号和读取开始信号;
图17是表示根据本发明第九实施例的多通道数据检测器的整体结构的方框图;
图18是表示根据本发明第十实施例的多通道数据检测器的整体结构的方框图;
图19是表示根据本发明第十一实施例的多通道数据检测器中所包含的2通道数据检测部件的内部结构的方框图;
图20是表示根据本发明第十二实施例的多通道数据检测器的整体结构的方框图;
图21是表示根据本发明第十三实施例的多通道数据检测器的整体结构的方框图;和
图22是表示常规数据检测器的结构的方框图。
具体实施方式
下面将参照附图详细地介绍本发明的实施例。应该注意的是:相同或相应的部分在所有附图中用相同参考标记和符号表示,并且不再重复说明。
(第一实施例)
[整体结构]
图1表示根据本发明第一实施例的数据检测器1的整体结构。数据检测器1从具有给其添加了规定格式的识别信号的数据(以下将这个数据称为输入数据Data)中检测识别信号。数据检测器1包括触发器101a-101i、前置<A>匹配检测部件102a-102h、前置<B>匹配检测部件103a和103b、错误图形确定部件104以及错误率检测部件105。每一个触发器101a-101i接收输入数据Data的第一个十位(以下将输入数据Data的第一个十位称为输入数据Dx)并响应时钟而输出先前储存的输入数据Dx。如果来自触发器101a-10li的对应一个的输入数据Dx的位值与被储存在前置<A>匹配检测部件中的前置<A>匹配图形相匹配,则每一个前置<A>匹配检测部件102a-102h输出匹配检测信号(即输出“1”)。否则,前置<A>匹配检测部件102a-102h不输出匹配检测信号(即输出“0”)。如果输入数据Data的第一个十位的位值(即输入数据Dx的位值)与被储存在前置<B>匹配检测部件103b中的前置<B>匹配图形相匹配,则前置<B>匹配检测部件103b输出匹配检测信号(即输出“1”)。否则,前置<B>匹配检测部件103b不输出匹配检测信号(即输出“0”)。如果来自触发器101i的输入数据Dx的位值与储存在前置<B>匹配检测部件103a中的前置<B>匹配图形相匹配,则前置<B>匹配检测部件103a输出匹配检测信号(即输出“1”)。否则,前置<B>匹配检测部件103a不输出匹配检测信号(即输出“0”)。如果前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a和103b的各个输出值的图形即输出值图形与被储存在错误图形确定部件104中的任何错误图形相匹配,则错误图形确定部件104输出数据检测信号。错误率检测部件105根据输入数据Data的错误率来控制错误图形确定部件104。
[输入数据Data的结构]
图2示出了由图1的数据检测器1接收的输入数据Data的例子。输入数据Data是10位宽的并行数据,并且是通过将一位宽的串行数据的每十位转换成并行数据而产生的。应该指出,这里数据宽度为10位,这是因为已经通过规定的转换算法将8位数据转换成10位数据,以便稳定串行数据传输和便于串行时钟的再现。输入数据Data由识别信号和(10×L)位信息数据Dmain(其中L是数据长度并且是自然数)形成。识别信号由10位前置<A>Da1-Da8和10位前置<B>Db1、Db2形成。检测信息数据Dmain的开始之后,通过反向转换算法将10位数据恢复成8位数据,这在图1中未示出。
可以在信息数据Dmain结束时添加错误校正码De。例如,BCH(Bose-Chaudhuri-Hochquenghem)码公知为这种错误校正码De。错误校正码De通常通过对信息数据Dmain进行规定的操作而产生。应该指出的是,错误校正码De添加给信息数据Dmain,并且不包含在前置<A>Da1-Da8和前置<B>Db1、Db2中。前置<A>Da1-Da8和前置<B>Db1、Db2形成用于检测信息数据Dmain的开始的识别信号,并具有固定值。
这里假设没有位错误的前置<A>的一串十位值(即由正常前置<A>代表的图形)为Pa[0:9],没有位错误的前置<B>的一串十位值(即由正常前置<B>代表的图形)为Pb[0:9],并且实际接收到的10位输入数据Dx的一串十位值(即由输入数据Dx代表的图形)为Dx[0:9]。
尽管在图2的例子中有8个前置<A>和两个前置<B>,但是本发明不限于此。可以有P个前置<A>和Q个前置<B>(其中P和Q是自然数)。前置<A>和<B>不必周期性地存在。
[前置<A>匹配图形和前置<B>匹配图形]
储存在图1的每一个前置<A>匹配检测部件102a-102h中的前置<A>匹配图形是正常前置<A>的图形,Pa[0:9]。储存在图1的每一个前置<B>匹配检测部件103a、103b中的前置<B>匹配图形是正常前置<B>的图形,Pb[0:9]。
[储存在错误图形确定部件中的错误图形]
图3A和3B示出了储存在图1的错误图形确定部件104中的错误图形的例子。每一个错误图形由十位值形成。这十位值从左到右分别对应前置<B>匹配检测部件103b、前置<B>匹配检测部件103a、前置<A>匹配检测部件102h、…和前置<A>匹配检测部件102a的输出值。因此,最右侧的位值对应前置<A>匹配检测部件102a的输出值。
图3A中所示的错误图形组1包含其中所有十位值都为“1”的错误图形P101、以及其中十位值的任意一个为“0”、其余九个位值为“1”的错误图形P102-P111。
图3B中所示的错误图形组2包含其中十位值的任意两个为“0”、其余八位值为“1”的错误图形P201-P245。
[操作]
以下将介绍图1所示的数据检测器1的操作。
首先触发器101i和前置<B>匹配检测部件103b接收输入数据Data的第一个十位(输入数据Dx 1)。
前置<B>匹配检测部件103b将接收到的输入数据Dx1的位值Dx1[0:9]与储存在前置<B>匹配检测部件103b中的前置<B>匹配图形Pb[0:9]相比较。如果位值Dx1[0:9]与前置<B>匹配图形Pb[0:9]相匹配,则前置<B>匹配检测部件103b向错误图形确定部件104输出“1”。否则,前置<B>匹配检测部件103b向错误图形确定部件104输出“0”。
然后触发器10li响应一个时钟而接收输入数据Data的第一个十位(输入数据Dx2),并向触发器101h和前置<B>匹配检测部件103a输出先前接收到的输入数据Dx1。前置<B>匹配检测部件103b也接收输入数据Data的第一个十位(输入数据Dx2),并将接收到的输入数据Dx2的位值Dx2[0:9]与储存在前置<B>匹配检测部件103b中的前置<B>匹配图形Pb[0:9]相比较。如果位值Dx2[0:9]与前置<B>匹配图形Pb[0:9]相匹配,则前置<B>匹配检测部件103b向错误图形确定部件104输出“1”。否则,前置<B>匹配检测部件103b向错误图形确定部件104输出“0”。
触发器101h响应一个时钟从触发器10li接收输入数据Dx1。前置<B>匹配检测部件103a将从触发器10li中接收的输入数据Dx 1的位值Dx1[0:9]与储存在前置<B>匹配检测部件103a中的前置<B>匹配图形Pb[0:9]相比较。如果位值Dx1[0:9]与前置<B>匹配图形Pb[0:9]相匹配,则前置<B>匹配检测部件103a向错误图形确定部件104输出“1”。否则,前置<B>匹配检测部件103a向错误图形确定部件104输出“0”。
每一个触发器101a-10li响应每一个时钟而如此依次地使输入数据Data十位十位地向下一级的触发器移位。结果是,前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b依次十位十位地接收输入数据Data。
错误图形确定部件104确定前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b的输出值图形是否与储存在错误图形确定部件104中的任何错误图形相匹配。输出值图形是由前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b的各个输出值(十个输出值)为代表的图形。如果输出值图形与错误图形确定部件104中储存的任何错误图形相匹配,则错误图形确定部件104输出数据检测信号。否则,错误图形确定部件104不输出数据检测信号。
例如,下一个级的设备在数据检测信号的基础上产生在与信息数据Dmain的周期L相同的周期内保持为“1”的数据周期信号,如图2所示。结果是,可以精确地从输入数据Data中提取信息数据Dmain的周期。
因此该数据检测器1通过从输入数据Data检测信息数据Dmain的开始而提取信息数据Dmain。
[错误图形确定部件104的操作]
下面将根据错误图形确定部件104中储存的错误图形组的类型来介绍错误图形确定部件104的操作。
(i)当错误图形确定部件104储存错误图形组1(图3A)时:
当数据检测器1接收没有位错误的输入数据Data时,所有前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b都输出“1”。由于这些输出值代表的图形与错误图形组1的错误图形P101相匹配,所以错误图形确定部件104输出数据检测信号。
当数据检测器1接收在前置<A>Da1-Da8和前置<B>Db1、Db2的任一个中具有位错误的输入数据Data时,前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b之一输出“0”,并且其余九个匹配检测部件输出“1”。例如,如果输入数据Data在前置<A>Da5中具有位错误,则输出值按照从前置<B>匹配检测部件103b到前置<A>匹配检测部件102a的顺序为“1111101111”。由于由这些输出值代表的图形与错误图形组1的错误图形P107相匹配,则错误图形确定部件104输出数据检测信号。
因此,即使在单个前置<A>或单个前置<B>中突现多个位错误时,数据检测器1也可以精确地检测数据的开始。
(ii)当错误图形确定部件104储存错误图形组1和错误图形组2时(图3B):
当数据检测器1接收在前置<A>Da1-Da8和前置<B>Db1、Db2的任何两个中具有位错误的输入数据Data时,前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b中的两个输出“0”,且其余八个匹配检测部件输出“1”。例如,如果输出值按照从前置<B>匹配检测部件103b到前置<A>匹配检测部件102a的顺序为“1111111001”,则由这些输出值代表的图形与错误图形组2的错误图形P202相匹配。因此,错误图形确定部件104输出数据检测信号。
因此,图3A和3B的错误图形组1、2的使用使得在即使当输入数据有位错误时也能够精确地检测识别信号而不用使用大量错误校正。
[误测概率]
下面将介绍当数据检测器1没有完全接收识别信号(前置<A>Da1-Da8和前置<B>Db1、Db2)时错误图形确定部件104错误地输出数据检测信号的概率。
这里假设没有位错误的输入数据Data依次施加于数据检测器1,并且前置<A>匹配检测部件102b-102h已经分别接收前置<A>Da1-Da7,前置<B>匹配检测部件103a已经接收前置<A>Da8,而前置<B>匹配检测部件103b已经接收前置<B>Db1。换言之,假设数据检测器1已经接收前置<A>Da1-Da8和前置<B>Db1,但是没有接收前置<B>Db2。
在这种情况下,前置<A>匹配检测部件102a输出“0”。由于前置<B>匹配检测部件103a已经接收前置<A>Da8,所以前置<B>匹配检测部件103a输出“0”。由于前置<A>匹配检测部件102a-102h已经分别接收了前置<A>Da1-Da7,并且前置<B>匹配检测部件103b已经接收了前置<B>Db1,因此所有前置<A>匹配检测部件102b-102h以及前置<B>匹配检测部件103b都输出“1”。换言之,由输出值代表的图形(输出值图形)按照从前置<B>匹配检测部件103b到前置<A>匹配检测部件102a的顺序为“1011111110”。
图3A的错误图形组1的错误图形P101-P111都不与这个输出值图形相匹配,并且图3B的错误图形组2的错误图形P216与这个输出值图形匹配。因此错误图形确定部件104不输出数据检测信号。
因此可以通过使用两种匹配检测部件(前置<A>匹配检测部件102b-102h以及前置<B>匹配检测部件103a、103b)来防止误测。
[错误率检测部件的操作]
下面将介绍图1的错误率检测部件105的操作。
错误率检测部件105接收已经通过上述操作检测到的信息数据Dmain和错误校正码De。
然后错误率检测部件105通过对接收信息数据Dmain进行与产生错误校正码De所进行的相同的操作而产生用于检测错误率的数据(以下将其称为错误率检测数据Dk)。
错误率检测部件105将错误率检测数据Dk的位值与没有位错误的错误校正码De的位值(即正常错误校正码De的位值)相比较并检测匹配位值的数量。
如果匹配位值的数量等于或大于阈值,则错误率检测部件105向错误图形确定部件104输出用于选择错误图形组1的选择信号。如果匹配位值的数量小于阈值,则错误率检测部件105向错误图形确定部件104输出用于选择错误图形组2的选择信号。
根据来自错误率检测部件105的选择信号,错误图形确定部件104选择错误图形组之一,以便在上述操作中使用所选择的错误图形组。
因此错误率检测部件105通过将错误率检测数据Dk的位值与正常错误校正码De的位值相比较而检测错误率。
[错误率检测部件的第一变型]
可选择地,错误率检测部件105可以通过使用经与输入数据Data相同的传输路径传输的固定数据来检测错误率。例如,可以如下检测错误率:
数据检测器1接收具有给其添加规定位值的固定数据的输入数据Data。
错误率检测部件105接收固定数据并将接收到的固定数据的位值与没有位错误的固定数据的位值(即正常固定数据的位值)相比较。
如果匹配位值的数量等于或大于阈值,则错误率检测部件105向错误图形确定部件104输出用于选择错误图形组1的选择信号。如果匹配位值的数量小于阈值,则错误率检测部件105向错误图形确定部件104输出用于选择错误图形组2的选择信号。
因此错误率检测部件105通过比较接收到的固定数据的位值与正常固定数据的位值而检测错误率。
[错误率检测部件的第二变型]
用于检测错误率检测数据的部件(以下将称为数据检测部件)可以连接在图1的错误率检测部件105之前。该数据检测部件具有与图1的数据检测器1相同的结构,除了该数据检测部件不包含错误率检测部件105之外。例如,错误率可以如下检测:
数据检测部件接收输入数据Data并通过上述操作检测识别信号。通过检测识别信号,数据检测部件向错误率检测部件105输出数据检测信号。
错误率检测部件105在数据检测信号基础上产生在与信息数据Dmain的周期L相同的周期内保持在“1”的数据周期信号。因此在数据周期信号基础上从输入数据Data中提取信息数据Dmain的周期。
如上所述,错误率检测部件105通过对提取的信息数据Dmain进行与产生错误校正码De所进行的相同的操作而产生错误率检测数据Dk。然后错误率检测部件105通过将产生的错误率检测数据Dk的位值与正常错误校正码De的位值相比较而检测错误率。
[效果]
如上所述,错误图形确定部件104使用多个错误图形,用于与前置<A>检测部件和前置<B>检测部件的输出值图形相比较。因而,即使当输入数据有位错误时,也可以在不用大量的错误校正的情况下精确地检测识别信号。结果是,下一级的设备可以精确地提取信息数据Dmain。
通过使用用于两种识别数据(前置<A>Da1-Da8和前置<B>Db1、Db2)的两种匹配检测部件可以防止误测。
通过根据错误率而在错误图形确定部件104中选择错误图形组1或错误图形组2可以进一步减少误测的概率。
通过增加错误图形的数量,即使前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b中的任何三个或更多个输出“0”,也可以用相同的方式使数据检测器1工作。在这种情况下,使用这种错误图形,使得十位值的任何三个为“0”,而其余七个位值为“1”。然而,应该包含像图3B的P216的错误图形,以便防止误测。
(第二实施例)
[整体结构]
图4示出了根据本发明第二实施例的数据检测器2的整个结构。数据检测器2具有与图1的数据检测器1相同的结构,除了用前置<A>检测部件202a-202h、前置<B>检测部件203a、203b和确定部件204代替了图1的前置<A>匹配检测部件102a-102h、前置<B>匹配检测部件103a、103b、错误图形确定部件104和错误率检测部件105之外。当输入数据的接收到的十位的位值(即,输入数据Dx的位值)与储存在前置<A>检测部件中的前置<A>相似图形相匹配时,则每一个前置<A>检测部件202a-202h输出检测信号(即输出“1”)。当输入数据的接收到的十位的位值(即输入数据Dx的位值)与储存在前置<B>检测部件中的前置<B>相似图形相匹配时,则每一个前置<B>检测部件203a、203b输出检测信号(即输出“1”)。当所有的前置<A>检测部件202a-202h和前置<B>检测部件203a、203b都输出“1”时,确定部件204输出数据检测信号。
[前置<A>检测部件的内部结构]
图5 A示出了图4的前置<A>检测部件202a-202h的内部结构。由于前置<A>检测部件202a-202h具有相同的内部结构,因此图5A中只示出了前置<A>检测部件202a的内部结构。前置<A>检测部件202a包含比较表211和比较部件212。比较表211储存前置<A>相似图形A201-A210。当接收到的输入数据Dx与储存在比较表211中的前置<A>相似图形A201-A210中的任何一个相匹配时,比较部件212输出检测信号(即输出“1”)。
[前置<B>检测部件的内部结构]
图5B示出了图4的前置<B>检测部件203a、203b的内部结构。由于前置<B>检测部件203a、203b具有相同的内部结构,因此图5B中只示出了前置<B>检测部件203a的内部结构。前置<B>检测部件203a包含比较表221和比较部件222。比较表221储存前置<B>相似图形B201-B210。当接收到的输入数据Dx与储存在比较表221中的前置<B>相似图形B201-B210中的任何一个相匹配时,比较部件222输出检测信号(即输出“1”)。
[前置<A>相似图形和前置<B>相似图形]
现在将介绍储存在图5A的比较表211中的前置<A>相似图形A201-A210。假如正常前置<A>的位值Pa[0:9]依次为A0、A1、A2……、A9,则前置<A>相似图形A201-A210的每一个是具有用位值X代替位值A0-A9之一的图形。位值X是任意位值(位值X可以为“0”或“1”)。例如,前置<A>相似图形A203是具有用位值X代替位值A7的前置<A>匹配图形。换言之,前置<A>相似图形A203的第八位值是任意位值。
现在将介绍储存在图5B的比较表221中的前置<B>相似图形B201-B210。假如正常前置<B>的位值Pb[0:9]依次为B0、B1、B2……、B9,则每一个前置<B>相似图形B201-B210是具有用位值X代替位值B0-B9之一的图形。位值X是任意位值(位值X可以为“0”或“1”)。例如,前置<B>相似图形B203是具有用位值X代替位值B7的前置<B>匹配图形。换言之,前置<B>相似图形B203的第八位值是任意位值。
[操作]
下面将介绍图4的数据检测器2的操作。
与第一实施例类似,响应每一个时钟,触发器101a-10li中的每一个依次使输入数据Data十位十位地向下一级的触发器移位。结果是,前置<A>检测部件202a-202h和前置<B>检测部件203a、203b十位十位地依次接收输入数据Data。
在每一个前置<A>检测部件202a-202h中,比较部件212将储存在比较表211中的前置<A>相似图形A201-A210与接收到的输入数据Dx相比较。当前置<A>相似图形A201-A210的任何一个与输入数据Dx相匹配时,比较部件212输出检测信号(即输出“1”)。
在每一个前置<B>检测部件203a、203b中,比较部件222将储存在比较表221中的前置<B>相似图形B201-B210与接收到的输入数据Dx相比较。当前置<B>相似图形B201-B210的任何一个与输入数据Dx相匹配时,比较部件222输出检测信号(即输出“1”)。
当所有的前置<A>检测部件202a-202h和前置<B>检测部件203a、203b都输出“1”时,则确定部件204输出数据检测信号。
例如,如图2所示,然后下一级的设备在数据检测信号的基础上,产生在与信息数据Dmain的周期L相同的周期内保持在“1”的数据周期信号。
[前置<A>检测部件的操作]
下面将介绍前置<A>检测部件202a-202h的操作。由于前置<A>检测部件202a-202h以相同的方式操作,因此将介绍前置<A>检测部件202a的操作。
当输入给数据检测器2的输入数据Data没有位错误时,每一个前置<A>Da1-Da8的位值代表正常前置<A>的位值Pa[0:9]。因此,通过接收包含在输入数据Data中的前置<A>Da1-Da8的任何一个,比较部件212确定接收到的前置<A>与储存在比较表211中的前置<A>相似图形A201-A210相匹配。因此比较部件212向确定部件204输出“1”。
当输入给数据检测器2的输入数据Data在前置<A>Da2中具有一位错误时,前置<A>Da2具有一个错误位值和九个正确位值。例如,如果前置<A>Da2的第八位值是错误的,则比较部件212确定前置<A>Da2与储存在比较表211中的前置<A>相似图形A203相匹配。因此比较部件212向确定部件204输出“1”。
[前置<B>检测部件的操作]
下面将介绍前置<B>检测部件203a、203b的操作。由于前置<B>检测部件203a、203b以相同的方式操作,因此将介绍前置<B>检测部件203a的操作。
当输入给数据检测器2的输入数据Data没有位错误时,每一个前置<B>Db1、Db2的位值代表正常前置<B>的位值Pb[0:9]。因此,在接收到包含在输入数据Data中的前置<B>Db1、Db2的任何一个时,比较部件222确定接收到的前置<B>与储存在比较表221中的前置<B>相似图形B201-B210相匹配。因此比较部件222向确定部件204输出“1”。
当输入给数据检测器2的输入数据Data在前置<B>Db1中具有一位错误时,前置<B>Db1具有一个错误位值和九个正确位值。例如,如果前置<B>Db1的第八位值是错误的,则比较部件222确定前置<B>Db1与储存在比较表221中的前置<B>相似图形B203相匹配。因此比较部件222向确定部件204输出“1”。
[前置<A>检测部件的变型]
下面将介绍前置<A>检测部件202a-202h的变型。在本变型中,数据检测器2包含图1中所示的错误率检测部件105,并且前置<A>检测部件202a-202h从错误率检测部件105接收选择信号。由于前置<A>检测部件202a-202h具有相同的内部结构,因此图6中示出了前置<A>检测部件202a的内部结构。前置<A>检测部件202a包含比较表211a、211b和比较部件212。比较表211a具有与图5A的比较表211相同的结构。比较表211b储存前置<A>相似图形A221-A265。前置<A>相似图形A2121-A265的每一个是具有用位值X代替位值A0-A9中的两个的正常前置<A>的图形。根据来自错误率检测部件105的选择信号,比较部件212选择比较表211a、211b之一,用于与输入数据Dx相比较。
现在将介绍图6的前置<A>检测部件202a的操作。
错误率检测部件105以与第一实施例相同的方式检测错误率。当匹配位的数量等于或大于阈值时,错误率检测部件105向比较部件212输出用于选择比较表211a的选择信号。当匹配位的数量小于阈值时,错误率检测部件105向比较部件212输出用于选择比较表211b的选择信号。
根据来自错误率检测部件105的选择信号,比较部件212选择比较表211a、211b之一,用于与输入数据Dx相比较。
[前置<B>检测部件的变型]
现在将介绍前置<B>检测部件203a、203b的变型。在本变型中,数据检测器2包含图1中所示的错误率检测部件105,并且前置<B>检测部件203a、203b从错误率检测部件105接收选择信号。由于前置<B>检测部件203a、203b具有相同的内部结构,因此图7中只示出了前置<B>检测部件203a的内部结构。前置<B>检测部件203a包含比较表221a、221b和比较部件222。比较表221a具有与图5B的比较表221相同的结构。比较表221b储存前置<B>相似图形B221-B265。每一个前置<B>相似图形B221-B265是具有用位值X代替位值B0-B9中的两个的正常前置<B>的图形。根据来自错误率检测部件105的选择信号,比较部件222选择比较表221a、221b之一,用于与输入数据Dx相比较。
与图6的前置<A>检测部件202a类似,当前置<B检测部件203a、203b的每一个包含多个比较表(比较表221a、221b)时,比较部件222根据来自错误率检测部件105的选择信号而选择比较表221a、221b之一,用于与输入数据Dx相比较。
[效果]
如前面已经介绍过的,前置<A>检测部件202a-202h和前置<B>检测部件203a、203b的每一个都使用多个前置<A>相似图形或多个前置<B>相似图形,用于与接收的输入数据相比较。因此,即使当前置<A>Da1-Da8和前置<B>Db1、Db2的每一个具有一位错误时,也可以精确地检测识别信号。
当前置<A>检测部件和前置<B>检测部件具有如图6和7所示的内部结构时,通过根据错误率切换比较表而可以进一步减小误测概率。
(第三实施例)
[整体结构]
图8示出了根据本发明第三实施例的数据检测器3的整体结构。数据检测器3具有与图4的数据检测器2相同的结构,除了图4的确定部件204用图1的错误图形确定部件104代替之外。
[操作]
下面将介绍图8的数据检测器3的操作。
与第二实施例类似,响应每一个时钟,触发器101a-101i中的每一个依次使输入数据Data十位十位地向下一级的触发器移位。结果是,前置<A>检测部件202a-202h和前置<B>检测部件203a、203b依次接收前置<A>Da1-Da8和前置<B>Db1、Db2。在每一个前置<A>检测部件202a-202h中,当储存在比较表211中的前置<A>相似图形A201-A210的任何一个与接收到的输入数据Dx相匹配时,比较部件212输出检测信号(即输出“1”)。在每一个前置<B>检测部件203a、203b中,当储存在比较表221中的前置<B>相似图形B201-B210的任何一个与接收到的输入数据Dx相匹配时,比较部件222输出检测信号(即输出“1”)。
与第一实施例类似,当由前置<A>检测部件202a-202h和前置<B>检测部件203a、203b的各个输出值代表的图形与储存在错误图形确定部件104中的任何错误图形相匹配时,错误图形确定部件104输出数据检测信号。
现在将具体地介绍上述操作。在下述例子中,错误图形确定部件104储存图3A的错误图形组1。
这里假设数据检测器3接收在前置<A>Da1、Da3-Da8和前置<B>Db1、Db2的每一个中具有一位错误和在前置<A>Da2中具有两位错误的输入数据Data。在这种情况下,前置<A>检测部件202a、202c-202h和前置<B>检测部件203a、203b输出“1”,而前置<A>检测部件202b输出“0”。因此由这些输出值(输出值图形)代表的图形按照从前置<B>检测部件203b到前置<A>检测部件202a的顺序为“1111111101”。这个输出值图形与储存在错误图形确定部件104中的错误图形P110相匹配。因此错误图形确定部件104输出检测信号。通过这种方式,即使当前置<A>Da1-Da8和前置<B>Db1、Db2的每一个具有位错误时,也可以通过前置<A>检测部件202a-202h和前置<B>检测部件203a、203b来校正一位错误。如果不是100%,两位或更多位错误可以通过错误图形确定部件104来校正。
[效果]
如上所述,前置<A>检测部件202a-202h和前置<B>检测部件203a、203b的每一个都使用多个前置<A>相似图形或多个前置<B>相似图形,用于与接收的输入数据相比较。而且,错误图形确定部件104使用多个错误图形用于与前置<A>检测部件和前置<B>检测部件的输出值图形相比较。结果是,与第二实施例相比,可以提高检测识别信号的能力。
应该指出的是,图3A、3B的错误图形组1、2,图6的比较表211a、211b,图7的比较表221a、221b等可以根据数据检测器3的能力来最优化以检测识别信号。
还应该理解的是,通过提供多个错误图形组和多个比较表以及根据错误率适当地切换错误图形组和比较表,可以进一步减小误测概率,与图3A、3B的错误图形组1、2,图6的比较表211a、211b和图7的比较表221a、221b类似。
(第四实施例)
[整体结构]
图9示出了根据本发明第四实施例的数据检测器4的整体结构。数据检测器4包含如图1所示的触发器101a-10li、前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b、如图4所示的确定部件204、前置<A>错误校正部件410和前置<B>错误校正部件402。前置<A>错误校正部件401将具有位错误的前置<A>的位值校正为正常前置<A>的位值Pa[0:9]。前置<B>错误校正部件402将具有位错误的前置<B>的位值校正为正常前置<B>的位值Pb[0:9]。
[前置<A>错误校正部件401的内部结构]
图10示出了图9的前置<A>错误校正部件401的内部结构。前置<A>错误校正部件401包含位错误检测部件411、正常前置<A>储存部件412和选择部件413。位错误检测部件411具有与比较部件212相同的结构。当接收到的10位输入数据(输入数据Dx)与储存在比较表211中的前置<A>相似图形A201-A210之一相匹配时,则位错误检测部件411向选择部件413输出切换信号(即输出“1”)。正常前置<A>储存部件412储存没有位错误的前置<A>的位值(即,正常前置<A>的位值Pa[0:9])。选择部件413根据来自位错误检测部件411的切换信号,输出接收到的输入数据Dx或储存在正常前置<A>储存部件412中的正常前置<A>。
[前置<B>错误校正部件402的内部结构]
图10示出了图9的前置<B>错误校正部件402的内部结构。前置<B>错误校正部件402包含位错误检测部件421、正常前置<B>存储部件422和选择部件423。位错误检测部件421具有与比较部件222相同的结构。当接收到的输入数据Dx与储存在比较表221中的前置<B>相似图形B201-B210之一相匹配时,位错误检测部件421向选择部件423输出切换信号(即输出“1”)。正常前置<B>存储部件422储存没有位错误的前置<B>的位值(即正常前置<B>的位值Pb[0:9])。根据来自位错误检测部件421的切换信号,选择部件423输出接收到的输入数据Dx或储存在正常前置<B>存储部件422中的正常前置<B>。
[误校正概率]
除了前置<A>以外的一部分被错误地校正为前置<A>是非常不可能的。10位输入数据Dx被错误地校正为前置<A>的概率为10/1024(大约1/100)。相似地,除了前置<B>以外的一部分被错误地校正为前置<B>也是非常不可能的。由于前置<A>和前置<B>的总数量为十,因此对于所有的前置发生误校正的概率为(1/10)20。因此认为这种误校正几乎不会发生。
[操作]
下面将介绍图9的数据检测器4的操作。
前置<A>错误校正部件401的位错误检测部件411接收输入数据Data的第一个十位(即输入数据Dx1),并确定是否输入数据Dx1的位值Dx1[0:9]与储存在位错误检测部件411中的前置<A>相似图形A201-A210中的任何一个相匹配。如果输入数据Dx1的位值Dx1[0:9]与前置<A>相似图形A201-A210中的任何一个相匹配,则位错误检测部件411向选择部件413输出“1”。否则,位错误检测部件411向选择部件413输出“0”。
当位错误检测部件411输出“1”时,选择部件413输出储存在正常前置<A>存储部件412中的正常前置<A>的位值Pa[0:9],作为输入数据Dx1。当位错误检测部件411输出“0”时,选择部件413输出接收到的输入数据Dx1。
前置<B>错误校正部件402的位错误检测部件421从前置<A>错误检测部件401接收输入数据Dx1,并确定接收到的输入数据Dx1的位值是否与储存在位错误检测部件421中的前置<B>相似图形B201-B210中的任何一个相匹配。如果接收到的输入数据Dx1的位值与前置<B>相似图形B201-B210中的任何一个相匹配,则位错误检测部件421向选择部件423输出“1”。否则,位错误检测部件421向选择部件423输出“0”。
当位错误检测部件421输出“1”时,选择部件423输出储存在正常前置<B>存储部件422中的正常前置<B>的位值Pb[0:9],作为输入数据Dx1。当位错误检测部件421输出“0”时,选择部件423输出接收到的输入数据Dx1。
与第一实施例类似,响应每一个时钟,触发器101a-10li中的每一个依次使输入数据Data十位十位地向下一级的触发器移位。结果是,前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b十位十位地依次接收输入数据Data。
与第二实施例类似,当确定部件204确定前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b的所有输出值都为“1”时,确定部件204输出数据检测信号。
[具体例子]
这里假设输入数据Data在前置<A>Da1-Da8和前置<B>Db1、Db2的每一个中具有一位错误。
在这种情况下,前置<A>错误校正部件401将前置<A>Da1-Da8的每一个校正为正常前置<A>的位值Pa[0:9]。然后前置<B>错误校正部件402将前置<B>Db1、Db2的每一个校正为正常前置<B>的位值Pb[0:9]。然后前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b接收前置<A>Da1-Da8和前置<B>Db1、Db2。在这种情况下,由输出值代表的图形(即输出值图形)按照从前置<B>匹配检测部件103b到前置<A>匹配检测部件102a的顺序为“1111111111”。结果是,确定部件204输出数据检测信号。
[效果]
如前所述,即使当前置<A>Da1-Da8和前置<B>Db1、Db2的每一个都具有一位错误时,也可以用简单结构精确地检测识别信号而不用使用冗余错误校正码来进行错误校正。
在上述例子中,前置<A>错误校正部件401和前置<B>错误校正部件402校正一位错误。但是,即使当前置<A>错误校正部件401和前置<B>错误校正部件402校正两位或更多位错误时,也可以获得相同的效果。在这种情况下,位错误检测部件411、421只需要具有图6、7所示的内部结构。
(第五实施例)
[整体结构]
图11示出了根据本发明第五实施例的数据检测器5的整体结构。数据检测器5包含如图1所示的触发器101a-10li、前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b和错误图形确定部件104、以及图9所示的前置<A>错误校正部件401和前置<B>错误校正部件402。
[操作]
下面将介绍图11的数据检测器5的操作。
与第四实施例类似,数据检测器5依次接收输入数据Data的第一个十位。
与第四实施例类似,前置<A>错误校正部件401将每一个前置<A>Da1-Da8的位值校正为正常前置<A>的位值Pa[0:9]。前置<B>错误校正部件402将每一个前置<B>Db1、Db2的位值校正为正常前置<B>的位值Pb[0:9]。
与第一实施例类似,响应每一个时钟,触发器101a-10li中的每一个依次使输入数据Data十位十位地向下一级的触发器移位。结果是,前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b十位十位地依次接收输入数据Data。
与第一实施例类似,每一个前置<A>匹配检测部件102a-102h通过将接收到的输入数据与储存在前置<A>匹配检测部件中的前置<A>匹配图形相比较来确定其输出值。每一个前置<B>匹配检测部件103a、103b通过将接收到的输入数据与储存在前置<B>匹配检测部件中的前置<B>匹配图形相比较来确定其输出值。
与第一实施例类似,错误图形确定部件104确定由十个输出值代表的图形即由前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b的各个输出值代表的图形(输出值图形)是否与储存在错误图形确定部件104中的任何错误图形相匹配。如果输出值图形与储存在错误图形确定部件104中的任何错误图形相匹配,则错误图形确定部件104输出数据检测信号。否则,错误图形确定部件104不输出数据检测信号。
[具体例子]
这里假设数据检测器5接收在前置<A>Da1-Da8和前置Db2的每一个中具有一位错误和在前置<B>Db1中具有两位或更多位错误的输入数据Data。
在这种情况下,前置<A>错误校正部件401将前置<A>Da1-Da8的每一个校正为正常前置<A>的位值Pa[0:9]。然后前置<B>错误校正部件402将前置<B>Db2校正为正常前置<B>的位值Pb[0:9]。然后前置<A>匹配检测部件102a-102h和前置<B>匹配检测部件103a、103b接收前置<A>Da1-Da8和前置<B>Db1、Db2。在这种情况下,由输出值代表的图形(即输出值图形)按照从前置<B>匹配检测部件103b到前置<A>匹配检测部件102a的顺序为“1011111111”。由于这个输出值图形与错误图形P103相匹配,因此错误图形确定部件104输出数据检测信号。
[效果]
如前所述,即使当通过前置<A>错误校正部件401和前置<B>错误校正部件402不能完全校正位错误时,也可以精确地检测识别信号。因此第五实施例具有比第四实施例改进的识别信号检测能力。
将要由前置<A>错误校正部件401和前置<B>错误校正部件402校正的位数量以及将要由错误图形确定部件104使用的错误图形组可以根据数据检测器5的能力而最优化。
(第六实施例)
[整体结构]
图12示出了根据本发明第六实施例的数据检测器6的整体结构。数据检测器6具有与图4的数据检测器2相同的结构,除了数据检测器6还包括图9的前置<A>错误校正部件401和前置<B>错误校正部件402之外。
[操作]
下面将介绍图12的数据检测器6的操作。
与第四实施例类似,数据检测器6依次接收输入数据Data的第一个十位。
与第四实施例类似,前置<A>错误校正部件401将每一个前置<A>Da1-Da8的位值校正为正常前置<A>的位值Pa[0:9]。前置<B>错误校正部件402将每一个前置<B>Db1、Db2的位值校正为正常前置<B>的位值Pb[0:9]。
与第二实施例类似,响应每一个时钟,触发器101a-10li中的每一个依次使输入数据Data十位十位地向下一级的触发器移位。结果是,前置<A>检测部件202a-202h和前置<B>检测部件203a、203b十位十位地依次接收输入数据Data。
与第二实施例类似,每一个前置<A>检测部件202a-202h通过将接收到的输入数据与储存在前置<A>检测部件中的前置<A>相似图形A221-A265相比较来确定其输出值。每一个前置<B>检测部件203a、203b通过将接收到的输入数据与储存在前置<B>检测部件中的前置<B>相似图形B221-B265相比较来确定其输出值。
与第二实施例类似,当来自前置<A>检测部件202a-202h和前置<B>检测部件203a、203b的所有十个输出值都为“1”时,确定部件204输出数据检测信号。
[具体例子]
这里假设数据检测器6接收在前置<A>Da1-Da8和前置<B>Db1、Db2的每一个中具有两位错误的输入数据Data。在本例中,位错误检测部件411具有图5A的内部结构,位错误检测部件421具有图5B的内部结构,每一个前置<A>检测部件202a-202h具有图6的内部结构,并且每一个前置<B>检测部件203a、203b具有图7的内部结构。
在这种情况下,前置<A>Da1-Da8和前置<B>Db1、Db2的位错误在前置<A>错误校正部件401和前置<B>错误校正部件402中没有被校正。然后前置<A>检测部件202a-202h和前置<B>检测部件203a、203b接收前置<A>Da1-Da8和前置<B>Db1、Db2。结果是,由各个输出值代表的图形(输出值图形)按照从前置<B>检测部件203b到前置<A>检测部件202a的顺序为“1111111111”。由此确定部件204输出数据检测信号。
[效果]
如前所述,即使当通过前置<A>错误校正部件401和前置<B>错误校正部件402不能完全校正位错误时,也可以精确地检测识别信号。因此第六实施例具有比第四实施例改进的识别信号检测能力。
(第七实施例)
[整体结构]
图13示出了根据本发明第七实施例的数据检测器7的整体结构。数据检测器7具有与图8的数据检测器3相同的结构,除了数据检测器7还包括图9的前置<A>错误校正部件401和前置<B>错误校正部件402之外。
[操作]
下面将介绍图13的数据检测器7的操作。
与第四实施例类似,数据检测器7依次接收输入数据Data的第一个十位。
与第四实施例类似,前置<A>错误校正部件401将每一个前置<A>Da1-Da8的位值校正为正常前置<A>的位值Pa[0:9],并且前置<B>错误校正部件402将每一个前置<B>Db1、Db2的位值校正为正常前置<B>的位值Pb[0:9]。
与第三实施例类似,响应每一个时钟,触发器101a-101i中的每一个依次使输入数据Data十位十位地向下一级的触发器移位。结果是,前置<A>检测部件202a-202h和前置<B>检测部件203a、203b十位十位地依次接收输入数据Data。
与第三实施例类似,每一个前置<A>检测部件202a-202h通过将接收到的输入数据与储存在前置<A>检测部件中的前置<A>相似图形A221-A265相比较来确定其输出值。每一个前置<B>检测部件203a、203b通过将接收到的输入数据与储存在前置<B>检测部件中的前置<B>相似图形B221-B265相比较来确定其输出值。
与第三实施例类似,错误图形确定部件104确定由来自前置<A>检测部件202a-202h和前置<B>检测部件203a、203b的十个输出值代表的图形是否与储存在错误图形确定部件104中的任何错误图形相匹配。如果输出值图形与储存在错误图形确定部件104中的任何错误图形相匹配,则错误图形确定部件104输出数据检测信号。否则,错误图形确定部件104不输出数据检测信号。
[具体例子]
这里假设数据检测器7接收在前置<A>Da1-Da8和前置<B>Db2的每一个中具有两位错误和在前置<B>Db2中具有三位或更多位错误的输入数据Data。在本例中,位错误检测部件411具有图5A的内部结构,位错误检测部件421具有图5B的内部结构,每一个前置<A>检测部件202a-202h具有图6的内部结构,并且每一个前置<B>检测部件203a、203b具有图7的内部结构。
在这种情况下,前置<A>Da1-Da8和前置<B>Db1、Db2的位错误在前置<A>错误校正部件401和前置<B>错误校正部件402中没有被校正。然后前置<A>检测部件202a-202h和前置<B>检测部件203a、203b接收前置<A>Da1-Da8和前置<B>Db1、Db2。结果是,由各个输出值代表的图形(输出值图形)按照从前置<B>检测部件203b到前置<A>检测部件202a的顺序为“1011111111”。由于这个输出值图形与错误图形P110相匹配,则错误图形确定部件104输出数据检测信号。
[效果]
如前所述,即使当通过前置<A>错误校正部件401和前置<B>错误校正部件402不能完全校正位错误时,也可以精确地检测识别信号。因此第七实施例具有比第四实施例改进的识别信号检测能力。
(第八实施例)
[整体结构]
图14示出了根据本发明第八实施例的多通道数据检测器8的整体结构。数据检测器8接收经不同传输路径传输的多个输入数据(第一输入数据Data1和第二输入数据Data2)。数据检测器8将多个输入数据之间的延迟(偏斜)差调整为零,并检测包含在多个输入数据的每一个中的识别信号。数据检测器8包含输入端子801a、801b,触发器802a、802b,2通道数据检测部件803a-803c,偏斜确定部件804以及选择部件805a、805b。输入端子801a从外部接收第一输入数据Data1。输入端子801b从外部接收第二输入数据Data2。触发器802a使由输入端子801a接收到的第一输入数据Data1延迟一个时钟循环。触发器802b使由输入端子801b接收到的第二输入数据Data2延迟一个时钟循环。2通道数据检测部件803a确定在由触发器802a延迟的第一输入数据Data1和由输入端子801b接收到的第二输入数据Data2之间是否存在偏斜。如果它们之间不存在偏斜,则2通道数据检测部件803a输出定时匹配信号S803a。2通道数据检测部件803b确定在由输入端子801a接收到的第一输入数据Data1和由输入端子801b接收到的第二输入数据Data2之间是否存在偏斜。如果它们之间不存在偏斜,则2通道数据检测部件803b输出定时匹配信号S803b。2通道数据检测部件803c确定在由输入端子801a接收到的第一输入数据Data1和由触发器802b延迟的第二输入数据Data2之间是否存在偏斜。如果它们之间不存在偏斜,则2通道数据检测部件803c输出定时匹配信号S803c。基于来自2通道数据检测部件803a-803c的定时匹配信号S803a-S803c,偏斜确定部件804分别向选择部件805a、805b输出选择信号S804a、S804b,并向下一级的设备输出数据提取开始信号St。选择信号S804a、S804b指示将要选择来自输入端子的输入数据还是来自触发器的输入数据。基于来自偏斜确定部件804的选择信号S804a,选择部件805a选择由输入端子801a接收到的第一输入数据Data1或由触发器802a延迟的第一输入数据Data1,并向下一级设备输出所选择的第一输入数据Data1。基于来自偏斜确定部件804的选择信号S804b,选择部件805b选择由输入端子801b接收到的第二输入数据Data2或由触发器802b延迟的第二输入数据Data2,并向下一级设备输出所选择的第二输入数据Data2。
[2通道数据检测部件803a-803c的内部结构]
下面将介绍图14的2通道数据检测部件803a-803c的内部结构。由于2通道数据检测部件803a-803c具有相同的内部结构,因此图15中只示出了2通道数据检测部件803a的内部结构。2通道数据检测部件803a包含识别信号匹配检测部件806a、806b和AND部件807。识别信号匹配检测部件806a接收第一输入数据Data1。识别信号匹配检测部件806a在从接收到的输入数据Data1中检测到识别信号(前置<A>Da1-Da8和前置<B>Db1、Db2)时向AND部件807输出数据检测信号S806a。识别信号匹配检测部件806b接收第二输入数据Data2。识别信号匹配检测部件806b在从接收到的输入数据Data2中检测到识别信号(前置<A>Da1-Da8和前置<B>Db1、Db2)时向AND部件807输出数据检测信号S806b。AND部件807在从识别信号匹配检测部件806a和806b接收到数据检测信号S806a和S806b两者时输出定时匹配信号S803a。
[第一和第二输入数据Data1、Data2的结构]
图16A和16E分别示出了输入到图14的多通道数据检测器8中的第一输入数据Data1和第二输入数据Data2。第一输入数据Data1和第二输入数据Data2具有与图2的输入数据Data相同的结构。第一输入数据Data1具有作为信息数据Dmain的第一信息数据Dmain1。第二输入数据Data2具有作为信息数据Dmain的第二信息数据Dmain2。应该指出的是第一输入数据Data1具有与第二输入数据Data2相同的数据长度。
[操作]
下面将介绍图14的多通道数据检测器8的操作。
输入端子801a从外部接收第一输入数据Data1。输入端子801b从外部接收第二输入数据Data2。
触发器802a使由输入端子801a接收的第一输入数据Data1延迟一个时钟循环,并向2通道数据检测部件803a输出延迟的第一输入数据Data1。触发器802b使由输入端子801b接收的第二输入数据Data2延迟一个时钟循环,并向2通道数据检测部件803c输出延迟的第二输入数据Data2。
在2通道数据检测部件803a中,识别信号匹配检测部件806a从触发器802a接收延迟的第一输入数据Data1,并且识别信号匹配检测部件806b从输入端子801b接收第二输入数据Data2。
在2通道数据检测部件803b中,识别信号匹配检测部件806a从输入端子801a接收第一输入数据Data1,并且识别信号匹配检测部件806b从输入端子801b接收第二输入数据Data2。
在2通道数据检测部件803c中,识别信号匹配检测部件806a从输入端子801a接收第一输入数据Data1,并且识别信号匹配检测部件806b从触发器802b接收延迟的第二输入数据Data2。
每一个2通道数据检测部件803a-803c中的识别信号匹配检测部件806a在接收到的第一输入数据Data1中检测到识别信号时输出数据检测信号S806a。例如,识别信号匹配检测部件806a储存没有位错误的识别信号的图形P[10:10](即正常识别信号的图形)。当接收到的第一输入数据(100位)与储存的正常识别信号的图形P[10:10]相匹配时,识别信号匹配检测部件806a输出数据检测信号S806a。与识别信号匹配检测部件806a类似,每一个2通道数据检测部件803a,803b,803c中的识别信号匹配检测部件806b在接收到的第二输入数据Data2中检测到识别信号时输出数据检测信号S806b。
每一个2通道数据检测部件803a,803b,803c中的AND部件807在从识别信号匹配检测部件806a和806b接收到数据检测信号S806a和S806b两者时向偏斜确定部件804输出定时匹配信号S803a,S803b,S803c。
根据来自2通道数据检测部件803a,803b,803c的定时匹配信号S803a,S803b,S803c,偏斜确定部件804向选择部件805a输出选择信号S804a,并向选择部件805b输出选择信号S804b。选择信号S804a是指示将要选择来自输入端子801a的第一输入数据Data1和来自触发器802a的第一输入数据Data1的信号。选择信号S804b是指示将要选择来自输入端子801b的第二输入数据Data2和来自触发器802b的第二输入数据Data2中哪一个的信号。例如,当2通道数据检测部件803b向偏斜确定部件804输出定时匹配信号S803b时,偏斜确定部件804向选择部件805a输出用于选择由输入端子801a接收到的第一输入数据Data1的选择信号S804a,并向选择部件805b输出用于选择由输入端子801b接收到的第二输入数据Data2的选择信号S804b。
除了向选择部件805a、805b输出选择信号S804a、S804b之外,偏斜确定部件804还向下一级的设备输出数据提取开始信号St。
选择部件805a根据来自偏斜确定部件804的选择信号S804a选择来自输入端子801a的第一输入数据Data1或来自触发器802a的第一输入数据Data1。然后选择部件805a向下一级设备输出选择的第一输入数据Data1。选择部件805b根据来自偏斜确定部件804的选择信号S804b选择来自输入端子801b的第二输入数据Data2或来自触发器802b的第二输入数据Data2。然后选择部件805b向下一级设备输出选择的第二输入数据。
例如,如图2所示,下一级设备在数据提取开始信号St的基础上产生数据周期信号,该数据周期信号在与信息数据Dmain的周期L相同的周期内保持“1”。因此下一级设备可以精确地从输入数据Data1、Data2提取信息数据Dmain1、Dmain2的周期。
[具体例子]
现在将具体地介绍上面的操作。这里假设第二输入数据Data2是第一输入数据Data1之后的一个时钟(图16A、16E)。换言之,在第一输入数据Data1和第二输入数据Data2之间有一个时钟偏斜。应该指出的是第一输入数据Data1和第二输入数据Data2没有位错误。
触发器802a使由输入端子801a接收的第一输入数据Data1延迟一个时钟循环(图16C)。触发器802b使由输入端子801b接收的第二输入数据Data2延迟一个时钟循环(图16G)。
2通道数据检测部件803a的识别信号匹配检测部件806a、806b在相同的定时输出数据检测信号S806a、S806b(图16D,16F)。因此AND部件807向偏斜确定部件804输出定时匹配信号S803a(图16I)。
另一方面,2通道数据检测部件803b的识别信号匹配检测部件806a、806b不在相同的定时输出数据检测信号S806a、S806b(图16B、16F)。因此AND部件807不输出定时匹配信号S803b。2通道数据检测部件803c的识别信号匹配检测部件806a、806b不在相同的定时输出数据检测信号S806a、S806b(图16B、16H)。因此AND部件807不输出定时匹配信号S803c。
由于定时匹配信号S803a从2通道数据检测部件803a中输出,因此偏斜确定部件804检测到第二输入数据是在第一输入数据之后的一个时钟。因此偏斜确定部件804向选择部件805a输出用于选择来自触发器802a的第一输入数据Data1的选择信号S804a,并且也向选择部件805b输出用于选择来自输入端子801b的第二输入数据Data2的选择信号S804b。此外,偏斜确定部件804向下一级设备输出数据提取开始信号St。
选择部件805a根据来自偏斜确定部件804的选择信号S804a而选择来自触发器802a的第一输入数据Data1,即被延迟了一个时钟循环的第一输入数据Data1,并向下一级设备输出选择的第一输入数据Data1。选择部件805b根据来自偏斜确定部件804的选择信号S804b而选择来自输入端子801b的第二输入数据Data2,并向下一级设备输出选择的第二输入数据Data2。
例如,然后下一级设备在来自偏斜确定部件804的数据提取开始信号St的基础上,产生在与信息数据Dmain的周期L相同的周期内保持为“1”的数据周期信号(图2)。结果是,精确地从输入数据Data1、Data2中提取了信息数据Dmain1、Dmain2的周期。
[效果]
如上所述,通道之间的偏斜可以调整为零,并且可以利用简单结构精确地检测提取信息数据Dmain1、Dmain2的定时。
在上述例子中通道的数量是2。但是,即使在通道的数量为K或更多(其中K是自然数)时,也可以将通道之间的偏斜调整为零,并且可以利用简单结构精确地检测提取信息数据Dmain1、Dmain2的定时。
在上述例子中通道之间的偏斜是一个时钟。但是,即使在通道之间的偏斜为两个时钟或更多时,也可以将通道之间的偏斜调整为零,并且可以利用相似结构精确地检测提取信息数据Dmain1、Dmain2的定时。在这种情况下,多通道数据检测器包含数量与要校正的偏斜的时钟数量相同的触发器,并且2通道数据检测部件检测识别信号。
(第九实施例)
[整体结构]
图17示出了根据本发明第九实施例的多通道数据检测器9的整体结构。数据检测器9包含输入端子901a、901b,识别信号匹配检测部件806a、806b,偏斜确定部件902,控制部件903,和缓冲器904a、904b。输入端子901a从外部接收第一输入数据Data1。输入端子901b从外部接收第二输入数据Data2。偏斜确定部件902分别从识别信号匹配检测部件806a、806b接收数据检测信号S806a、S806b,并向控制部件903输出数据检测信号S806a、S806b。在数据检测信号S806a、S806b的基础上,偏斜确定部件902检测第一输入数据Data1和第二输入数据Data2之间的偏斜变为零的定时。然后偏斜确定部件902向控制部件903输出指示所检测的定时的定时匹配信号S902。控制部件903根据来自识别信号匹配检测部件806a、806b的数据检测信号S806a、S806b而向每一个缓冲器904a、904b输出写开始信号Sw。控制部件903还根据来自偏斜确定部件902的定时匹配信号S902向每一个缓冲器904a、904b输出读开始信号Sr以及向下一级设备输出数据提取开始信号St。缓冲器904a响应来自控制部件903的写开始信号Sw而储存来自输入端子901a的第一输入数据Data1。缓冲器904a响应来自控制部件903的读开始信号Sr而输出储存的第一输入数据Data1。缓冲器904b响应来自控制部件903的写开始信号Sw而储存来自输入端子901b的第二输入数据Data2。缓冲器904b响应来自控制部件903的读开始信号Sr而输出储存的第二输入数据Data2。
[偏斜确定部件902的内部结构]
图17的偏斜确定部件902包含触发器905a、905b和偏斜检测部件906。触发器905a使来自识别信号匹配检测部件806a的数据检测信号S806a延迟一个时钟循环,并输出延迟的数据检测信号S905a。触发器905b使来自识别信号匹配检测部件806b的数据检测信号S806b延迟一个时钟循环,并输出延迟的数据检测信号S905b。在来自识别信号匹配检测部件806a的数据检测信号S806a、来自触发器905a的数据检测信号S905a、来自识别信号匹配检测部件806b的数据检测信号S806b以及来自触发器905b的数据检测信号S905b的基础上,偏斜确定部件906输出定时匹配信号S902。
[操作]
下面将介绍图17的多通道数据检测器9的操作。
输入端子901a从外部接收第一输入数据Data1。输入端子901b从外部接收第二输入数据Data2。
识别信号匹配检测部件806a按照与第八实施例相同的方式处理来自输入端子901a的第一输入数据Data1,并输出数据检测信号S806a。识别信号匹配检测部件806b按照与第八实施例相同的方式处理来自输入端子901b的第二输入数据Data2,并输出数据检测信号S806b。
在经偏斜确定部件902从识别信号匹配检测部件806a接收到数据检测信号S806a时,控制部件903向缓冲器904a输出写开始信号Sw。响应来自控制部件903的写开始信号Sw,缓冲器904a开始储存来自输入端子901a的第一输入数据Data1。在经偏斜确定部件902从识别信号匹配检测部件806b接收到数据检测信号S806b时,控制部件903向缓冲器904b输出写开始信号Sw。响应来自控制部件903的写开始信号Sw,缓冲器904b开始储存来自输入端子901b的第二输入数据Data2。
触发器905a使来自识别信号匹配检测部件806a的数据检测信号S806a延迟一个时钟循环,并向偏斜确定部件906输出延迟的数据检测信号S905a。触发器905b使来自识别信号匹配检测部件806b的数据检测信号S806b延迟一个时钟循环,并向偏斜检测部件906输出延迟的数据检测信号S905b。
偏斜检测部件906检测在相同的定时从来自识别信号匹配检测部件806a的数据检测信号S806a、来自触发器905a的数据检测信号S905a、来自识别信号匹配检测部件S806b的数据检测信号S806b以及来自触发器905b的数据检测信号S905b中输出的数据检测信号的组合。然后偏斜确定部件906与检测到的数据检测信号的上升同步地向控制部件903输出定时匹配信号S902。
由于偏斜检测部件906输出了定时匹配信号902,而在对应L的时间周期已经过去之后,控制部件903向缓冲器904a、904b输出读开始信号Sr以及向外部输出数据提取开始信号St。L是包含在第一输入数据Data1中的第一信息数据Dmain1(或包含在第二输入数据Data2中的第二信息数据Dmain2)的长度。
缓冲器904a响应来自控制部件903的读开始信号Sr而开始向下一级设备输出储存的第一输入数据Data1。缓冲器904b响应来自控制部件903的读开始信号Sr而开始向下一级设备输出储存的第二输入数据Data2。
例如,下一级设备响应来自控制部件903的数据提取开始信号St从缓冲器904a获得第一信息数据Dmain1并从缓冲器904b获得第二信息数据Dmain2。
[具体例子]
现在将具体介绍上面的操作。这里假设第二输入数据Data2是第一输入数据Data1之后的一个时钟(图16A、16E)。换言之,在第一输入数据Data1和第二输入数据Data2之间有一个时钟偏斜。应该指出的是第一输入数据Data1和第二输入数据Data2没有位错误。
当识别信号匹配检测部件806a输出数据检测信号S806a和控制部件903向缓冲器904a输出写开始信号Sw时,缓冲器904a开始储存来自输入端子901a的第一输入数据Data1。更具体地说,缓冲器904a存储第一输入数据Data1的第一信息数据Dmain1。
当识别信号匹配检测部件806b输出数据检测信号S806b和控制部件903向缓冲器904b输出写开始信号Sw时,缓冲器904b开始储存来自输入端子901b的第二输入数据Data2。更具体地说,缓冲器904b存储第二输入数据Data2的第二信息数据Dmain2。
来自识别信号匹配检测部件806a、806b和触发器905a、905b的数据检测信号S806a,S806b,S905a,S905b分别示于图16B、16F、16D和16H中。参见图16A-16J,从识别信号匹配检测部件806b输出数据检测信号S806b的定时(图16F)与从触发器905a输出数据检测信号S905a的定时(图16D)相同。在相同的定时没有其他数据检测信号的组合输出。因此偏斜检测部件906检测到第二输入数据Data2是第一输入数据Data1之后的一个时钟。
当偏斜检测部件906与数据检测信号S806b(或数据检测信号S905a)的上升同步地输出定时匹配信号S902时(图16I),控制部件903向每一个缓冲器904a、904b输出读开始信号Sr(图16J),以及在从定时匹配信号S902的上升起经过了对应L的时间周期之后向下一级设备输出数据提取开始信号St。L是第一信息数据Dmain1(或第二信息数据Dmain2)的长度。
响应来自控制部件903的读开始信号Sr,缓冲器904a开始向下一级设备输出储存的第一信息数据Dmain1。响应来自控制部件903的读开始信号Sr,缓冲器904b开始向下一级设备输出储存的第二信息数据Dmain2。
[效果]
如上所述,可将通道之间的偏斜调整为零,并且可以用简单结构精确地检测提取信息数据Dmain1、Dmain2的定时。
在上述例子中通道的数量为2。但是,即使当通道的数量为K或更多(其中K是自然数)时,也可以将通道之间的偏斜调整为零,并且可以用相似结构精确地检测提取信息数据Dmain1、Dmain2的定时。
在上述例子中通道之间的偏斜是一个时钟。但是,即使当通道之间的偏斜是两个或更多个时钟时,也可以将通道之间的偏斜调整为零,并且可以用相似结构精确地检测提取信息数据Dmain1、Dmain2的定时。在这种情况下,多通道数据检测器包含数量与要校正的偏斜的时钟数量相同的触发器,并且偏斜检测部件检测通道之间的偏斜。
(第十实施例)
[整体结构]
图18示出了根据本发明第十实施例的多通道数据检测器10的整体结构。多通道数据检测器10具有与图17的多通道数据检测器相同的结构,除了图17的偏斜确定部件902、控制部件903和缓冲器904a、904b用偏斜确定部件1001和延迟校正部件1002a、1002b来代替之外。在来自识别信号匹配检测部件806a、806b的数据检测信号S806a、S806b的基础上,偏斜确定部件1001向下一级设备输出数据提取开始信号St,并向每一个延迟校正部件1002a、1002b输出偏斜校正信号Sc。偏斜校正信号Sc是用于将偏斜调整到零的信号。延迟校正部件1001a、1001b根据来自偏斜确定部件1001的偏斜校正信号Sc校正第一输入数据Data1和第二输入数据Data2之间的偏斜。
[偏斜确定部件1001的内部结构]
图18的偏斜确定部件1001具有与图17的偏斜确定部件902相同的结构,除了用偏斜检测部件1003代替图17的偏斜检测部件906之外。在来自识别信号匹配检测部件806a的数据检测信号S806a、来自触发器905a的数据检测信号S905a、来自识别信号匹配检测部件806b的数据检测信号S806b以及来自触发器905b的数据检测信号S905b的基础上,偏斜检测部件1003向下一级设备输出数据提取开始信号St,以及向每一个延迟校正部件1002a、1002b输出偏斜校正信号Sc。
[延迟校正部件1002a、1002b的内部结构]
图18的延迟校正部件1002a包含触发器1004a和选择部件1005a。触发器1004a使由输入端子901a接收的第一输入数据Data1延迟一个时钟循环。选择部件1005a根据来自偏斜检测部件1003的偏斜校正信号Sc而选择来自输入端子901a的第一输入数据Data1或来自触发器1004a的延迟的第一输入数据Data1。然后选择部件1005a向下一级设备输出所选择的第一输入数据Data1。
图18的延迟校正部件1002b包含触发器1004b和选择部件1005b。触发器1004b使由输入端子901b接收的第二输入数据Data2延迟一个时钟循环。选择部件1005b根据来自偏斜检测部件1003的偏斜校正信号Sc而选择来自输入端子901b的第二输入数据Data2或来自触发器1004b的延迟的第二输入数据Data2。然后选择部件1005b向下一级设备输出选择的第二输入数据Data2。
[操作]
图18的多通道数据检测器10的操作不同于图17的多通道数据检测器操作的地方在于检测偏斜之后的处理。
与偏斜检测部件906类似,偏斜检测部件1003检测在相同定时从来自识别信号匹配检测部件806a的数据检测信号S806a、来自触发器905a的数据检测信号S905a、来自识别信号匹配检测部件806b的数据检测信号S806b以及来自触发器905b的数据检测信号S905b中输出的数据检测信号的组合。
触发器1004a使由输入端子901a接收到的第一输入数据Data1延迟一个时钟循环。触发器1004b使由输入端子901b接收到的第二输入数据Data2延迟一个时钟循环。
偏斜检测部件1003与检测到的数据检测信号的上升同步地向下一级设备输出数据提取开始信号St以及向延迟校正部件1002a、1002b输出偏斜校正信号Sc。偏斜校正信号Sc指示将要选择来自输入端子的输入数据和来自触发器的输入数据中的哪一个。
选择部件1005a根据来自偏斜检测部件1003的偏斜校正信号Sc而选择来自输入端子901a的第一输入数据Data1或来自触发器1004a的延迟的第一输入数据Data1。然后选择部件1005a则向下一级设备输出选择的第一输入数据Data1。选择部件1005b根据来自偏斜检测部件1003的偏斜校正信号Sc而选择来自输入端子901b的第二输入数据Data2或来自触发器1004b的延迟的第二输入数据Data2。然后选择部件1005b向下一级设备输出选择的第二输入数据Data2。
[具体例子]
现在将具体介绍上面的操作。这里假设第二输入数据Data2在第一输入数据Data1之后一个时钟(图16A、16E)。换言之,在第一输入数据Data1和第二输入数据Data2之间有一个时钟偏斜。应该指出的是第一输入数据Data1和第二输入数据Data2没有位错误。
与第九实施例类似,偏斜检测部件1003检测到第二输入数据Data2在第一输入数据Data1之后一个时钟,并与数据检测信号S806b(或数据检测信号S905a)的上升同步地向下一级设备输出数据提取开始信号St。同时,偏斜检测部件1003向选择部件1005a输出用于选择来自触发器1004a的延迟的第一输入数据Data1的偏斜校正信号Sc,并向选择部件1005b输出用于选择来自输入端子901b的第二输入数据Data2的偏斜校正信号Sc。
选择部件1005a根据来自偏斜检测部件1003的偏斜校正信号Sc而向下一级设备输出选择的第一输入数据,即来自触发器1004a的延迟的第一输入数据。选择部件1005b根据来自偏斜检测部件1003的偏斜校正信号Sc而向下一级设备输出选择的第二输入数据,即来自输入端子901b的的第二输入数据。
[效果]
如上所述,可将通道之间的偏斜调整为零,并且可以用简单结构精确地检测提取信息数据Dmain1、Dmain2的定时。
在上述例子中通道的数量为2。但是,即使当通道的数量为K或更多时(其中K是自然数),也可以将通道之间的偏斜调整为零,并且可以用相似结构精确地检测提取信息数据Dmain1、Dmain2的定时。
在上述例子中通道之间的偏斜是一个时钟。但是,即使当通道之间的偏斜是两个或更多个时钟时,也可以将通道之间的偏斜调整为零,并且可以用相似结构精确地检测提取信息数据Dmain1、Dmain2的定时。在这种情况下,多通道数据检测器包含数量与要校正的偏斜的时钟数量相同的触发器,并且偏斜检测部件检测通道之间的偏斜。
(第十一实施例)
[偏斜和位错误之间的关系]
如果存在有故障的传输路径,则在经不同传输路径传输的多个输入数据之间可能产生偏斜。而且,经有故障的传输路径传输的输入数据可能具有位错误。因而,如果在多个输入数据之间存在偏斜,则输入数据可能具有位错误。
[整体结构]
根据本发明第十一实施例的多通道数据检测器具有与图14的多通道检测器相同的结构,除了图14的2通道数据检测部件803a,803b,803c用图19的2通道数据检测部件1101a,1101b,1101c代替之外(由于2通道数据检测部件1101a,1101b,1101c具有相同的内部结构,因此图19中只示出了2通道数据检测部件1101a的内部结构)。2通道数据检测部件1101a确定在由触发器802a延迟的第一输入数据Data1和由输入端子801b接收的第二输入数据Data2之间是否存在偏斜。如果它们之间没有偏斜,则2通道数据检测部件1101a输出定时匹配信号S1101a。2通道数据检测部件1101b确定在由输入端子801a接收的第一输入数据Data1和由输入端子801b接收的第二输入数据Data2之间是否存在偏斜。如果它们之间没有偏斜,则2通道数据检测部件1101b输出定时匹配信号S1101b。2通道数据检测部件1101c确定在由输入端子801a接收的第一输入数据Data1和由触发器802b延迟的第二输入数据Data2之间是否存在偏斜。如果它们之间没有偏斜,则2通道数据检测部件1101c输出定时匹配信号S1101c。偏斜确定部件804根据来自2通道数据检测部件1101a-1101c的定时匹配信号S1101a-S1101c而向选择部件805a、805b分别输出选择信号S804a、S804b,以及向下一级设备输出数据提取开始信号St。选择信号S804a、S804b是指示将要选择来自输入端子的输入数据和来自触发器的输入数据中的哪一个的信号。
[2通道数据检测部件的内部结构]
现在将介绍2通道数据检测部件1101a,1101b,1101c。由于2通道数据检测部件1101a,1101b,1101c具有相同的内部结构,因此这里只介绍2通道数据检测部件1101a。2通道数据检测部件1101a具有与图15的2通道数据检测部件803a相同的结构,除了用数据检测器1a、1b代替识别信号匹配检测部件806a、806b之外。每一个数据检测器1a、1b具有与图1的数据检测器1相同的结构。每一个数据检测器1a、1b接收输入数据Data1或Data2,并输出数据检测信号S1a或S1b。
[操作]
第十一实施例的多通道数据检测器不同于第八实施例之处在于2通道数据检测部件1101a,1101b,1101c的操作。
每一个2通道数据检测部件1101a,1101b,1101c中的数据检测器1a通过以与第一实施例相同的方式处理第一输入数据Data1而检测识别信号(前置<A>Da1-Da8和前置<B>Db1、Db2)并输出数据检测信号S1a。
每一个2通道数据检测部件1101a,1101b,1101c中的数据检测器1b通过以与第一实施例相同的方式处理第二输入数据Data2而检测识别信号(前置<A>Da1-Da8和前置<B>Db1、Db2)并输出数据检测信号S1b。
[与第八实施例的对比]
下面将介绍第八实施例和第十一实施例的操作。这里假设第一输入数据Data1和第二输入数据Data2有位错误。
在第八实施例的多通道数据检测器8中,接收到的识别信号的位图形与储存在识别信号匹配检测部件806a、806b中的识别信号图形P[10:10]不匹配。因此识别信号匹配检测部件806a、806b不输出数据检测信号S806a、S806b。
然而,在第十一实施例的多通道数据检测器中,数据检测器1a、1b可以通过以与第一实施例相同的方式分别处理第一和第二输入数据Data1、Data2而检测识别信号。因此数据检测器1a、1b分别输出数据检测信号S1a、S1b。
[效果]
如上所述,即使在输入数据有位错误时,也输出数据检测信号S1a、S1b。通过使用信号S1a、S1b,可以将偏斜调整为零,并且可以精确地检测提取信息数据Dmain1、Dmain2的定时。因此第十一实施例具有比第八实施例改进的检测信息数据的能力。
在第十一实施例中,图1的数据检测器1被用作数据检测器1a、1b。然而,本发明不限于此。可选择地,图4、8、9、11、12、13的数据检测器2、3、4、5、6、7也可以用作数据检测器1a、1b。
(第十二实施例)
[整体结构]
图20示出了根据本发明第十二实施例的多通道数据检测器12的整体结构。多通道数据检测器12具有与图17的多通道数据检测器相同的结构,除了图17的识别信号匹配检测部件806a、806b用数据检测器1a、1b代替之外。每一个数据检测器1a、1b具有与图1的数据检测器1相同的结构。数据检测器1a、1b接收输入数据并分别输出数据检测信号S1a、S1b。偏斜确定部件902从数据检测器1a、1b分别接收数据检测信号S1a、S1b,并向控制部件903输出接收到的数据检测信号S1a、S1b。在数据检测信号S1a、S1b的基础上,偏斜确定部件902检测第一输入数据Data1和第二输入数据Data2之间的偏斜变为零的定时。偏斜确定部件902然后向控制部件903输出指示所检测的定时的定时匹配信号S902。控制部件903在来自数据检测器1a、1b的数据检测信号S1a、S1b的基础上向每一个缓冲器904a、904b输出写开始信号Sw。在来自偏斜确定部件902的定时匹配信号S902的基础上,控制部件903向每一个缓冲器904a、904b输出读开始信号Sr,并向下一级设备输出数据提取开始信号St。
[与第九实施例的对比]
 下面将介绍第九实施例和第十二实施例的操作。这里假设第一输入数据Data1和第二输入数据Data2有位错误。
在第九实施例的多通道数据检测器9中,接收到的识别信号的位图形与储存在识别信号匹配检测部件806a、806b中的识别信号图形P[10:10]不匹配。因此识别信号匹配检测部件806a、806b不输出数据检测信号S806a、S806b。
然而,在第十二实施例的多通道数据检测器12中,数据检测器1a、1b可以通过以与第一实施例相同的方式分别处理第一和第二输入数据Data1、Data2而检测识别信号。因此数据检测器1a、1b分别输出数据检测信号S1a、S1b。
[效果]
如上所述,即使当输入数据有位错误时,也输出数据检测信号S1a、S1b。通过使用信号S1a、S1b,可以将偏斜调整为零,并且可以精确地检测提取信息数据Dmain1、Dmain2的定时。因此第十二实施例具有比第九实施例改进的检测信息数据的能力。
在第十二实施例中,图1的数据检测器1被用作数据检测器1a、1b。然而,本发明不限于此。可选择地,图4、8、9、11、12、13的数据检测器2、3、4、5、6、7也可以用作数据检测器1a、1b。
(第十三实施例)
[整体结构]
图21示出了根据本发明第十三实施例的多通道数据检测器13的整体结构。多通道数据检测器13具有与图18的多通道数据检测器相同的结构,除了图18的识别信号匹配检测部件806a、806b用数据检测器1a、1b代替之外。每一个数据检测器1a、1b具有与图1的数据检测器1相同的结构。数据检测器1a、1b接收输入数据并分别输出数据检测信号S1a、S1b。在来自数据检测器1a、1b的数据检测信号S1a、S1b的基础上,偏斜确定部件1001向下一级设备输出数据提取开始信号St,并向每一个延迟校正部件1002a、1002b输出偏斜校正信号Sc。偏斜校正信号Sc是用于将偏斜调整为零的信号。
[与第十实施例的对比]
下面将介绍第十实施例和第十三实施例的操作。这里假设第一输入数据Data1和第二输入数据Data2有位错误。
在第十实施例的多通道数据检测器10中,接收到的识别信号的位图形与储存在识别信号匹配检测部件806a、806b中的识别信号图形P[10:10]不匹配。因此识别信号匹配检测部件806a、806b不输出数据检测信号S806a、S806b。
然而,在第十三实施例的多通道数据检测器13中,数据检测器1a、1b可以通过以与第一实施例相同的方式分别处理第一和第二输入数据Data1、Data2而检测识别信号。因此数据检测器1a、1b分别输出数据检测信号S1a、S1b。
[效果]
如上所述,即使当输入数据有位错误时,也输出数据检测信号S1a、S1b。通过使用信号S1a、S1b,可以将偏斜调整为零,并且可以精确地检测提取信息数据Dmain1、Dmain2的定时。因此第十三实施例具有比第十实施例改进的检测信息数据的能力。
在第十三实施例中,图1的数据检测器1用作数据检测器1a、1b。然而,本发明不限于此。可选择地,图4、8、9、11、12、13的数据检测器2、3、4、5、6、7也可以用作数据检测器1a、1b。
例如,本发明对于DVD(数字多功能光盘)播放机、液晶电视和数字电视的接口是有用的。

Claims (17)

1.一种数据检测器,用于从N位宽的并行输入数据(其中N是自然数)中检测规定格式的识别信号,该数据检测器包括:P个第一比较部件(其中P是自然数);Q个第二比较部件(其中Q是自然数);和一个确定部件,其中
所述P个第一比较部件的每一个将所述并行输入数据中的连续(P+Q)个数据的最初P个数据之一与第一图形相比较,
所述Q个第二比较部件的每一个将跟随所述P个数据的Q个数据之一与第二图形相比较,和
所述确定部件根据所述P个第一比较部件的比较结果和所述Q个第二比较部件的比较结果来确定是否已经检测到所述识别信号。
2.根据权利要求1所述的数据检测器,还包括串联连接的(P+Q)个数据保持部件,其中
所述(P+Q)个数据保持部件的第一数据保持部件以规定的定时同步地接收所述并行输入数据,
其余数据保持部件的每一个以所述规定的定时同步地保持被保持在前一个数据保持部件中的数据,
所述P个第一比较部件的每一个将保持在所述(P+Q)个数据保持部件的所述最初P个数据保持部件的相应一个中的数据与所述第一图形相比较,以及
所述Q个第二比较部件的每一个将保持在所述(P+Q)个数据保持部件的所述其余Q个数据保持部件的相应一个中的数据与所述第二图形相比较。
3.根据权利要求1所述的数据检测器,其中
所述P个第一比较部件的每一个确定所述P个数据之一是否与所述第一图形相匹配,
所述Q个第二比较部件的每一个确定所述Q个数据之一是否与所述第二图形相匹配,以及
当已经确定所述P个数据之一不与所述第一图形匹配的所述第一比较部件和已经确定所述Q个数据之一不与所述第二图形匹配的所述第二比较部件的总数量小于规定值时,所述确定部件确定已经检测到所述识别信号。
4.根据权利要求1所述的数据检测器,其中
所述P个第一比较部件的每一个将所述P个数据之一与所述第一图形相比较,以便确定匹配位的数量是否等于或大于规定值,
所述Q个第二比较部件的每一个将所述Q个数据之一与所述第二图形相比较,以便确定匹配位的数量是否等于或大于规定值,以及
当所有所述P个第一比较部件已经确定所述匹配位的数量等于或大于所述规定值以及所有所述Q个第二比较部件已经确定所述匹配位的数量等于或大于所述规定值时,则所述确定部件确定已经检测到所述识别信号。
5.根据权利要求1所述的数据检测器,其中
所述P个第一比较部件的每一个将所述P个数据之一与所述第一图形相比较,以便确定匹配位的数量是否等于或大于规定值,
所述Q个第二比较部件的每一个将所述Q个数据之一与所述第二图形相比较,以便确定匹配位的数量是否等于或大于规定值,以及
当已经确定所述匹配位的数量小于所述规定值的所述第一比较部件和已经确定所述匹配位的数量小于所述规定值的所述第二比较部件的总数量小于所述规定值时,所述确定部件确定已经检测到所述识别信号。
6.根据权利要求1所述的数据检测器,其中
所述确定部件在比较结果图形(由所述P个第一比较部件的比较结果和所述Q个第二比较部件的比较结果获得的长(P+Q)的图形)和第三图形之间相比较的基础上确定是否已经检测到所述识别信号。
7.根据权利要求6所述的数据检测器,还包括用于检测所述并行输入数据的错误率的错误率检测部件,其中所述确定部件根据由所述错误率检测部件检测到的所述错误率而改变要与所述比较结果图形相比较的所述第三图形。
8.根据权利要求1所述的数据检测器,还包括用于检测所述并行输入数据的错误率的错误率检测部件,其中所述第一比较部件根据由所述错误率检测部件检测到的所述错误率来改变所述第一图形,并且所述第二比较部件根据由所述错误率检测部件检测到的所述错误率来改变所述第二图形。
9.根据权利要求1所述的数据检测器,还包括:
第一错误校正部件,用于将所述接收到的并行输入数据与第三图形相比较,并当匹配位的数量等于或大于规定值时,输出所述第三图形,作为所述并行输入数据,并且当所述匹配位的数量小于所述规定值时,输出所述并行输入数据;和
第二错误校正部件,用于将所述接收到的并行输入数据与第四图形相比较,并当匹配位的数量等于或大于规定值时,输出所述第四图形,作为所述并行输入数据,并且当所述匹配位的数量小于所述规定值时,输出所述并行输入数据,其中
所述P个第一比较部件的每一个将经所述第一错误校正部件接收到的所述并行输入数据中的所述连续(P+Q)个数据的所述最初P个数据之一与所述第一图形相比较,以及
所述Q个第二比较部件的每一个将经所述第二错误校正部件接收到的所述并行输入数据中的跟随所述P个数据的所述Q个数据之一与所述第二图形相比较。
10.根据权利要求9所述的数据检测器,还包括用于检测所述并行输入数据的错误率的错误率检测部件,其中所述第一错误率检测部件和所述第二错误率检测部件根据由所述错误率检测部件检测到的所述错误率而改变所述各个规定值。
11.一种用于校正K个输入数据(其中K是自然数)中的延迟差的多通道数据检测器,其中
所述K个输入数据的每一个包含规定格式的识别信号,所述多通道数据检测器包括:
K个第一识别信号检测部件、K个延迟部件和对应所述K个输入数据的K个偏斜校正部件;
对应所述K个延迟部件的K个第二识别信号检测部件;和
偏斜确定部件,其中
所述K个第一识别信号检测部件的每一个从对应的输入数据中检测所述识别信号,
所述K个延迟部件的每一个使对应输入数据延迟,
所述K个第二识别信号检测部件的每一个从由对应延迟部件延迟的所述输入数据中检测所述识别信号,
所述偏斜确定部件在所述K个第一识别信号检测部件和所述K个第二识别信号检测部件检测所述识别信号的定时的基础上确定所述K个输入数据中的延迟差,和
所述K个偏斜校正部件的每一个根据由所述偏斜确定部件确定的所述延迟差来调整对应输入数据的延迟量。
12.根据权利要求11所述的多通道数据检测器,其中所述K个偏斜校正部件的每一个根据由所述偏斜确定部件确定的所述延迟差而选择对应输入数据或由对应延迟部件延迟的输入数据。
13.一种多通道数据检测器,用于校正K个输入数据(其中K是自然数)中的延迟差,其中所述K个输入数据的每一个包含规定格式的识别信号,所述多通道数据检测器包括:
K个识别信号检测部件和对应所述K个输入数据的K个偏斜校正部件;和
偏斜确定部件,其中
所述K个识别信号检测部件的每一个从对应输入数据中检测所述识别信号,
所述偏斜确定部件在所述K个识别信号检测部件检测所述识别信号的定时的基础上确定所述K个输入数据中的延迟差,以及
所述K个偏斜校正部件的每一个根据由所述偏斜确定部件确定的所述延迟差而调整对应输入数据的延迟量。
14.根据权利要求13所述的多通道数据检测器,其中
所述K个识别信号检测部件的每一个在从对应输入数据中检测识别信号时输出数据检测信号,
所述偏斜确定部件包含对应所述K个识别信号检测部件的K个延迟部件、和偏斜检测部件,
所述K个延迟部件的每一个使来自对应识别信号检测部件的数据检测信号延迟,
所述偏斜检测部件在来自所述K个识别信号检测部件的所述数据检测信号和来自所述K个延迟部件的所述数据检测信号的基础上检测所述K个输入数据中的延迟差,以及
当对应的识别信号检测部件从对应输入数据中检测识别信号时,所述K个偏斜校正部件的每一个储存所述对应输入数据,并且基于由所述偏斜检测部件检测的所述延迟差输出所述储存的输入数据。
15.根据权利要求13所述的多通道数据检测器,其中
所述识别信号检测部件的每一个在从对应输入数据中检测识别信号时输出数据检测信号,
所述偏斜确定部件包含对应所述K个识别信号检测部件的K个延迟部件、和偏斜检测部件,
所述K个延迟部件的每一个使来自对应识别信号检测部件的数据检测信号延迟,
所述偏斜检测部件基于来自所述K个识别检测部件的所述数据检测信号和来自所述K个延迟部件的所述数据检测信号检测所述K个输入数据中的延迟差,以及
所述K个偏斜校正部件的每一个包含用于使对应输入数据延迟的延迟部件、和用于根据由所述偏斜检测部件检测的所述延迟差而选择对应的输入数据或由所述延迟部件延迟的输入数据的选择部件。
16.根据权利要求11所述的多通道数据检测器,其中
所述K个输入数据的每一个是N位宽的并行输入数据(其中N是自然数),
所述识别信号检测部件的每一个包含P个第一比较部件(其中P是自然数)、Q个第二比较部件(其中Q是自然数)以及确定部件,
所述P个第一比较部件的每一个将在所述输入数据中连续的(P+Q)个数据的最初P个数据之一与第一图形相比较,
所述Q个第二比较部件的每一个将跟随所述P个数据的Q个数据之一与第二图形相比较,以及
所述确定部件根据所述P个第一比较部件的比较结果和所述Q个第二比较部件的比较结果来确定是否已经检测到所述识别信号。
17.根据权利要求13所述的多通道数据检测器,其中
所述K个输入数据的每一个是N位宽的并行输入数据(其中N是自然数),
所述识别信号检测部件的每一个包含P个第一比较部件(其中P是自然数)、Q个第二比较部件(其中Q是自然数)以及确定部件,
所述P个第一比较部件的每一个将在所述输入数据中连续的(P+Q)个数据的最初P个数据之一与第一图形相比较,
所述Q个第二比较部件的每一个将跟随所述P个数据的Q个数据之一与第二图形相比较,和
所述确定部件根据所述P个第一比较部件的比较结果和所述Q个第二比较部件的比较结果来确定是否已经检测到所述识别信号。
CNB2005100016246A 2004-03-10 2005-02-03 数据检测器和多通道数据检测器 Expired - Fee Related CN100486153C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP067863/2004 2004-03-10
JP2004067863A JP4416543B2 (ja) 2004-03-10 2004-03-10 データ検出装置、および多チャンネルデータ検出装置

Publications (2)

Publication Number Publication Date
CN1667998A true CN1667998A (zh) 2005-09-14
CN100486153C CN100486153C (zh) 2009-05-06

Family

ID=34985686

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100016246A Expired - Fee Related CN100486153C (zh) 2004-03-10 2005-02-03 数据检测器和多通道数据检测器

Country Status (3)

Country Link
US (1) US7472336B2 (zh)
JP (1) JP4416543B2 (zh)
CN (1) CN100486153C (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103460660A (zh) * 2011-03-09 2013-12-18 美国亚德诺半导体公司 用于对串行数据传输进行偏斜校正的设备和方法
CN109075902A (zh) * 2016-05-18 2018-12-21 索尼公司 通信装置、通信方法、程序和通信系统
CN112804031A (zh) * 2021-04-01 2021-05-14 广州征安电子科技有限公司 一种可进行错误数据纠正的数据传输远程终端系统

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8161362B2 (en) * 2005-06-10 2012-04-17 Hitachi, Ltd. Task management control apparatus and method, having redundant processing comparison
JP4929914B2 (ja) * 2006-08-14 2012-05-09 富士通株式会社 無線基地局装置のプリアンブル検出装置
US7652932B2 (en) * 2007-07-19 2010-01-26 Mosaid Technologies Incorporated Memory system having incorrupted strobe signals
JP5965219B2 (ja) 2011-06-09 2016-08-03 株式会社メガチップス 受信装置
JP6828271B2 (ja) * 2016-05-18 2021-02-10 ソニー株式会社 通信装置、通信方法、プログラム、および、通信システム

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6091739A (ja) 1983-10-26 1985-05-23 Matsushita Electric Ind Co Ltd Pcm放送受信機のフレ−ム同期装置
US5081654A (en) * 1989-05-12 1992-01-14 Alcatel Na Network Systems Corp. Parallel bit detection circuit for detecting frame synchronization information imbedded within a serial bit stream and method for carrying out same
US5289476A (en) * 1991-05-10 1994-02-22 Echelon Corporation Transmission mode detection in a modulated communication system
JP2982731B2 (ja) * 1997-01-10 1999-11-29 日本電気株式会社 同期信号検出方式

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103460660A (zh) * 2011-03-09 2013-12-18 美国亚德诺半导体公司 用于对串行数据传输进行偏斜校正的设备和方法
CN103503391A (zh) * 2011-03-09 2014-01-08 美国亚德诺半导体公司 用于对串行数据传输进行偏斜校正的设备和方法
CN103503391B (zh) * 2011-03-09 2016-02-10 美国亚德诺半导体公司 用于对串行数据传输进行偏斜校正的设备和方法
CN103460660B (zh) * 2011-03-09 2016-04-27 美国亚德诺半导体公司 用于对串行数据传输进行偏斜校正的设备和方法
CN109075902A (zh) * 2016-05-18 2018-12-21 索尼公司 通信装置、通信方法、程序和通信系统
CN109075902B (zh) * 2016-05-18 2022-02-08 索尼公司 通信装置、通信方法、程序和通信系统
CN112804031A (zh) * 2021-04-01 2021-05-14 广州征安电子科技有限公司 一种可进行错误数据纠正的数据传输远程终端系统
CN112804031B (zh) * 2021-04-01 2021-06-22 广州征安电子科技有限公司 一种可进行错误数据纠正的数据传输远程终端系统

Also Published As

Publication number Publication date
JP2005260500A (ja) 2005-09-22
JP4416543B2 (ja) 2010-02-17
CN100486153C (zh) 2009-05-06
US7472336B2 (en) 2008-12-30
US20050206542A1 (en) 2005-09-22

Similar Documents

Publication Publication Date Title
CN1667998A (zh) 数据检测器和多通道数据检测器
CN1202427C (zh) 高性能投影电视透镜系统
CN1176548C (zh) 信息接收记录重放装置、信息接收记录重放方法
CN1206657C (zh) 快闪存储器
CN1277351C (zh) D类放大器
CN1185517C (zh) 变焦透镜系统
CN1320769C (zh) 编码器、解码器以及数据传送系统
CN1267738C (zh) 半导体测试装置和半导体测试方法
CN1269081C (zh) 图象角度检测装置及具备该装置的扫描线内插装置
CN1691130A (zh) 图像处理设备、方法和程序
CN1543076A (zh) 用于在有连续最小距离长度限制的情况下进行调制/解调的设备与方法
CN1208920C (zh) 数据传输方法,数据传输系统,发射装置和接收装置
CN1957557A (zh) 信号检测装置、信号检测电路、信号检测方法、程序
CN1883000A (zh) 再生装置与方法、记录介质与程序
CN1487748A (zh) B图像的直接模式运动矢量计算方法
CN1248513C (zh) 彩色图象显示器中的自动白平衡调整电路
CN1147052C (zh) 插入方法与设备和去插入方法与设备
CN1262986C (zh) 图象处理方法及图象处理装置
CN1201519C (zh) 数据一致性检测装置、数据一致性判断装置及数据挑选装置
CN1489327A (zh) 无线信号接收设备和无线信号接收方法
CN1263042C (zh) 读取电路、参考电路和半导体存储装置
CN1196268C (zh) 并行涡轮编码器实施方案
CN1647524A (zh) 图像变换装置和图像变换方法
CN1228757C (zh) 非线性处理器件和图像显示设备
CN1918896A (zh) 图像读取装置和信号处理方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20151111

Address after: Kanagawa

Patentee after: SOCIONEXT Inc.

Address before: Osaka Japan

Patentee before: Matsushita Electric Industrial Co.,Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090506

Termination date: 20220203