CN1155196C - 多传输线路间的延迟时间的调整装置及调整方法 - Google Patents

多传输线路间的延迟时间的调整装置及调整方法 Download PDF

Info

Publication number
CN1155196C
CN1155196C CNB981034748A CN98103474A CN1155196C CN 1155196 C CN1155196 C CN 1155196C CN B981034748 A CNB981034748 A CN B981034748A CN 98103474 A CN98103474 A CN 98103474A CN 1155196 C CN1155196 C CN 1155196C
Authority
CN
China
Prior art keywords
signal
transmission
delay
line
synchronizing cycle
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB981034748A
Other languages
English (en)
Other versions
CN1212399A (zh
Inventor
����ѧ־
高桥学志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1212399A publication Critical patent/CN1212399A/zh
Application granted granted Critical
Publication of CN1155196C publication Critical patent/CN1155196C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0033Correction by delay
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0033Correction by delay
    • H04L7/0041Delay of data signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Information Transfer Systems (AREA)

Abstract

多传输线路间的延迟时间的调整装置及方法是设定同步周期,在所述同步周期中,在多传输线路同时传输多信号(A~D),接收通过所述多传输线路传输的多信号(A~D)。检测出在所述同步周期内接收到的多信号间的延迟量(τA~τD),根据这些延迟量,所述同时输出的多信号(A~D)经所述多传输线路后同时接收那样,调整各传输线路的延迟量。该装置及方法在使用多传输线路信号的同时传输中,可良好的检测出其延迟量,调整其多信号间的相位偏移。

Description

多传输线路间的延迟时间的调整装置及调整方法
技术领域
本发明涉及利用高速信号传输的多传输线路,用该传输线路同时传输信号时,改进调整各传输线路每个不同的延迟时间的多条传输线路间的延迟时间的调整装置,及被改进的延迟时间调整方法。
背景技术
通常,在多信号传输线路中,由于其各自具有的信号传送延迟时间互不相同,使传送信号产生偏移。例如,向同一接收部分传输多个数据时,这些数据到达接收部分的时间产生相互的差异。并且,向多信号接收部分传输同一信号(例如时钟信号等)时,各接收部分接收所述信号的时间也存在相互的差异。在一个LSI(大规模集成电路)的内部传输信号时,以及在多个LSI的内部传输信号时都产生该偏移。当产生偏移时,发生LSI的误动作。
因此,如以往日本专利特开平7-73118号公报所公开的那样,设置同步电路,经多条传输线路接收的信号间产生相位偏移时,以最迟的1条传输线路的信号为基准,在其他的传输线路设置规定的延迟元件,吸收相位偏移,由此,调整这些信号间的相位偏移。
并且,如在以往日本专利特开平6-54016号公报所公开的文件中,使用与这些同样数量的传输线路传输多个数据时,用这些数据的接收部分(触发器)的数据读取定时,也就是说,作为可调整向这些触发器的时钟信号的输入时间,由于是在接收全部数据之后输入时钟信号,采用同时用接收部分接收多数据的构成。
但是,近年来伴随LSI(大规模集成电路)等动作的高速化,在用多条传输线路并行传输数据时,必需将传输速率是550MB/秒(即,250MHz)以上的高速信号作为传输信号,例如,传输500MHz的信号1个周期为2纳秒以下。
但是,这样的高速动作在LSI等由于信号偏移调整相位偏移时,不适用所述以往技术。
也就是说,在前者所述的以往技术,由于检测出在多处接收的信号波形间的相位差,当时钟信号的1个周期为T时,接收的信号波形间的相位偏移在未满T/2时,可调整其相位偏移,例如,图14(a)所示,在3个信号A、B、C中,A、C 2个信号间的相位偏移超过T/2,为T+τ2,信号C对信号A调整只能1个周期的偏移,如图14(b)所示。在这种情况下,例如,如果传输线路间有10cm的长度偏差,在40pF负载下就有2纳秒的相位偏移,我们假设用所述500MHz的信号传输,那么该相位偏移就有1个周期以上。
并且,在后者的以往技术中,为构成在接收多数据之后接收时钟信号那样,调整所述时钟信号的接收定时。在任何数据的相位延迟超过1个周期时,在该数据的接收时刻,其他的数据已经变化下一个周期的值,因此,不可能同一时刻调整向各触发器的数据输入时间。鉴于上述,所述2个已有技术不可能解决用高速动作在LSI等的信号偏移。
本发明解决所述已有技术的缺点,其目的是在高速动作的LSI等中,在用多条传输线路同时在各传输线路传输信号时,即使任何传输线路的信号的传输延迟时间超过1个周期时,也可良好地调整全部传输线路间的信号的相位偏移,在于对同一循环的周期校正信号的偏移。
发明内容
为达到以上目的,本发明是在用多条传输线路在各传输线路并行传输信号时,如果停止对电路动作等的必要的原来信号的传输,实行规定的同步周期,以规定的时刻为基准,通过检测出各传输线路间的信号相位偏移,如在经各传输线路接收的信号间,有超过1个周期的相位偏移,通过恰当调整其相位偏移,作为对同一周期的循环比较信号偏移。
也就是说,本发明的多传输线路间的延迟时间的调整装置,其特征在于,该多传输线路间的延迟时间的调整装置包括:信号输出部分;和连接所述信号输出部分,同时传输所述信号输出部分的输出信号的多传输线路;和接收所述各传输线路的信号的信号接收部分;和在由所述信号输出部分经所述多传输线路直到所述信号接收部分的路途中配置调整各传输线路的信号传送延迟时间的定时调整装置;和设定规定的同步周期的同步周期设定装置;同步周期的持续期可以超过时钟信号的1个周期,和在用所述同步周期设定装置设定的同步周期内,检测由所述信号输出部分同时输出的并且是所述信号接收部分接收到的各传输线路的信号间延迟量的延迟量检测装置;和根据所述延迟量检测装置检测出的各传输线路的信号间的延迟量,控制所述定时调整装置的控制装置。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于包括:所述控制装置是根据所述延迟量检测装置检测出的各传输线路的信号间的延迟量,所述信号接收部分同时接收所述各传输线路的信号那样,决定应该插入各传输线路的延迟量的延迟量决定装置;和将所述延迟量决定装置决定的各延迟量,插入对应的传输线路那样,控制所述定时调整装置的延迟值设定装置。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于,所述同步周期设定装置是用规定的时间间隔设定同步周期。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于,向各传输线路的信号的传输是被进行附加奇偶校验,所述同步周期设定装置是根据所述奇偶校验,检测信号接收部分接收到的信号传输错误,在信号传输错误被检测出时,设定同步周期。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于,信号输出部分,信号接收部分及多传输线路至少有一处设置温度传感器,所述同步周期设定装置是在检测出所述温度传感器规定温度以上的变化时,设定同步周期。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于,用所述同步周期设定装置设定同步周期是通过向附加了另外用途专用的传输线路传输同步信号而进行的。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于,用所述同步周期设定装置设定同步周期是通过将向所述各传输线路同时传输的信号在规定持续期内固定规定的电位电平而进行的。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于,按照规定的协议,进行信号输出部分和信号接收部分之间的信号传输;通过所述的同步周期设定装置设定同步周期是通过所述协议的输出而进行的。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于,所述定时调整装置具有多个延迟元件和选择这些延迟元件组成的选择电路。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于,具有与多传输线路数量相同的所述定时调整装置,各定时调整装置在对应的传输线路中设置的。
在本发明上述的多传输线路间的延迟时间的调整装置中,其特征在于,所述延迟量检测装置是在同步周期内,由所述信号输出部分同时输出,并且所述信号接收部分经各传输线路接收的信号中,信号接收部分以最迟接收的1条传输线路的信号作为基准,检测出该基准信号和其他的传输线路的信号之间的延迟量。
本发明所述的多传输线路间的延迟时间的调整方法,其特征在于,同步周期的持续期可以超过时钟信号的1个周期,该多传输线路间的延迟时间的调整方法包括:作为取得多传输线路的信号间的同步作为周期,设定同步周期;在所述同步周期中,将信号输出部分的输出信号向多传输线路同时传输,在信号接收部分接收所述多传输线路的信号;在所述同步周期内,所述信号接收部分检测出接收的各传输线路的信号间的延迟量;根据所述检测出的延迟量,由所述信号输出部分同时输出的所述各传输线路的信号在所述信号接收部分同时接收那样,调整各传输线路的延迟量。
根据以上构成,本发明在使用多传输线路,并行传输1个或多个信号时,实行规定的同步周期,在该同步周期内,在同一时刻由信号输出部分向多传输线路传输各信号。在信号接收部分经所述各传输线路接收信号,延迟量检测装置,检测经这些传输线路接收的信号间的延迟量。这里,在将同步周期的持续期作为超过时钟信号的1个周期的持续期(例如时钟信号的多周期)之后,在所述同步周期内,由于检测出向各传输线路传输的信号间的延迟量,即使任何传输线路的信号的传输量超过1个周期的长延迟量时,经这些多传输线路接收的信号在对同一周期的循环同步也是可能的。
附图说明
下面,简要说明附图。
图1表示本发明实施例的多传输线路间的延迟时间的调整装置的全部构成图。
图2(a)表示在本发明实施例中的定时调整机构的构成图。图2(b)表示在本发明实施例中的定时调整机构的另一构成图。图2(c)表示在本发明实施例中的定时调整机构的又一构成图。
图3表示本发明实施例的同步检测装置的内部构成图。
图4表示本发明实施例的同步检测装置的动作说明图。
图5表示本发明实施例的检测同步周期内的多信号间的延迟量以及决定应该插入延迟量的具体实施例的流程图。
图6表示本发明实施例的检测同步周期内的多信号间的延迟量的以及决定应该插入延迟量的状态说明图。
图7(a)是说明信号A、B、C的相位偏移的状态图。图7(b)是本实施例的状态效果说明图。
图8表示同步信号的变换例的图。
图9表示同步信号的其他变换例的图。
图10表示同步信号的又一其他变换例的图。
图11表示本实施例的第1变换例的图。
图12表示本实施例的第2变换例的图。
图13表示本实施例的第3变换例的图。
图14(a)是说明信号A、B、C的相位偏移的状态图。图14(b)是本实施例的已往的偏移调整状态的说明图。
下面说明符号。
1a~1e—传输线路;2、2′—第1LSI(信号输出部分);3、3′—第2LSI(信号接收部分);4—数据产生装置;5—数据输出装置;6—数据输入装置;7—数据保持装置;10a~10e—定时调整装置;15—主板(同步周期设定装置);16—同步事件产生装置;17—同步信号产生装置;18—同步检测装置;19—延迟值设定装置;21、22、24—选择器(选择电路);23—延迟元件;25、26—数据处理装置;27、28—数据输入输出装置;30—第3LSI;31—数据产生装置;32—数据输出装置;40—第4LSI;4 1—数据输入装置;42—数据保持装置;50—控制装置。
具体实施方式
下面,按照附图说明本发明的实施例。
图1表示本发明实施例的多传输线路间的延迟时间的调整装置。
在图1中,1a~1e是第1到第5的5根传输线路;2及3是通过所述传输线路1a~1e相互连接的第1或第2LSI。在所述第1的LSI2中具有,例如用信息处理机或是DSP(数字信号处理机)构成并且同时产生4个数据的数据产生装置4,和将该数据产生装置4产生的数据(信号)除了所述5根传输线路中的第5根传输线路1e之外,输出4根传输线路1a~1d的数据输出装置(信号输出部分)5。还有,数据输出装置5如以下叙述那样,向第5根传输线路1e输出同步信号。
一方面,所述第2LSI3接收对所述第1到第4的传输线路1a~1d传输的数据以及第5根传输线路1e传输的同步信号的数据输入装置(数据接收部分)6和保持该4个数据的数据保持装置7。所述数据保持装置7如用存储器构成。
所述各传输线路1a~1e如图所示,在向右延伸后折向下方,因此,各传输线路1a~1e的线路长度各不相同。并且,在各传输线路1a~1e中,分别设置定时调整机构(定时调整装置)10a~10e。这些定时调整机构10a~10e变更所对应的传输线路的信号传播延迟时间。所述定时调整机构10a~10e为相互同等构成。其内部结构如图2所示。在图2(a)中,由以下元件构成,包括串联连接具有延迟时间τ的6个反向器延迟电路(延迟元件)20a~20f,和并联这6个延迟电路20a~20f的线路20g,和仅通过第1段的延迟电路20a的线路20h,和通过第1及第2段的延迟电路20a、20b的线路20i,和到第3段为止通过的延迟电路20a~20c的线路20j,和到第4段为止通过的延迟电路20a~20d的线路20k,和到第5段为止通过的延迟电路20a~20e的线路201,和通过全部延迟电路20a~20f的线路20m,用选择器(选择电路)21选择这7条线路20g~20m的任何1条,用7段调整对应传输线路的延迟量。该选择器21通过来自下面叙述的延迟值设定装置19的延迟值设定信号被控制。还有,延迟电路的数量不仅限于6个。并且,定时调整装置10a~10e的构成不限定图2(a),其他如图2(b)所示,用多个(图中是4个)选择器(选择电路)22选择长度不同的多个线路(延迟元件),串联连接各选择的线路,也可用其线路的长短,调整传输线路的延迟量作为构成。而且,如图2(c)所示,也可由以下构成,设置多个(图2中是3个)延迟元件23与这些并联的电路,和选择这些的多个(图2中是3个)选择器(选择电路)24,用串联连接的延迟元件23的数量调整传输线路的延迟量。
并且,在图1中,15是主板(同步周期设定装置),该主板15连接所述数据输入装置6,根据由该数据输入装置6接收的各传输线路1a~1d的数据,或是周期性地判断是否为调整各数据的相位偏移而移动同步周期,当判断了移动同步周期时,输出同步周期判定信号。
还有,16是同步事件产生装置,当所述主板15判断了移动同步周期时,产生接收其同步周期判定信号的同步周期信号。17是同步信号产生装置,接收所述同步事件产生装置16产生的同步周期信号,向数据输出装置5输出图6所示的同步信号。在本实施例中,如图6所示出的那样,同步信号低电平时为同步周期。所述数据输出装置5向第5传输线路1e输出该同步信号。所述数据产生装置4接收所述同步事件产生装置16产生的同步周期信号,同时产生图6所示的信号A~D。这些信号A~D的产生时间,如图6所示那样,规定持续期延迟于同步信号的产生时间。所述产生的信号A~D,通过数据输出装置5被传输到第1~第4的传输线路1a~1d。
另外,18是同步检测装置,该同步检测装置18是在所述同步周期中,通过所述数据输入装置6,接收传输线路1a~1e传输的数据及同步信号,检测出其同步信号,以该检出时间为基准,算出所述接收到的4个数据的延迟量τ1~τ4。该同步检测装置(延迟量检测装置)18的构成在图3示出。还有,在图3中,仅表示对数据A的构成,省略关于对数据B~D的构成。在图3中,同步检测装置18串联连接具有规定的延迟时间τ的6个延迟器60a~60f,在第1段的延迟器60a输入同步信号。并且,同步检测装置18具有7个2输入型的与电路71a~71g,所述同步信号和数据A输入第1与电路71a。各对应的延迟器的输出和数据A输入第2至第7与电路71b~71g对应第1至第6延迟器60a~60f。因此,在图4的例中,第3段和第4段的延迟器60c、60d的输出,也就是说,由于仅延迟同步信号时间3τ及时间4τ的两信号的上升沿时,在此持续期,数据A被输入各与电路71a~71g,如图4所示那样,仅第1至第4与电路71a~71d的输出为高电平(H),剩下的第5至第7与电路71a~71d的输出为低电平(L),这些7个与电路的输出状态的组合(1111000),对同步信号数据A的延迟时间表示为3τ。同样,例如所述组合在(1111100)时,检测出延迟时间为4τ,在(1110000)时,检测出延迟时间为2τ,在(1100000)时,检测出延迟时间为τ,在(1000000)时,检测出延迟时间为0。
返回图1,所述主板(延迟值决定装置)15,接收用所述同步检测装置18检测出的各传输线路1a~1e的数据的延迟量τ1~τ4。根据这些延迟量τ1~τ4,分别决定应该插入第1至第4传输线路1a~1d的延迟量τA~τD。后面,用图5所示的流程将叙述该所述主板15的详细动作。
19是延迟值设定装置,接收所述主板15决定的各延迟值τA~τD,将这些延迟值τA~τD插入对应的传输线路1a~1d那样,向所述各定时调整装置10a~10d输出数位的延迟值设定信号。各定时调整装置10a~10d如图2所示例如所述延迟值设定信号在指示为2τ的延迟量的设定时,通过2个延迟电路20a~20b选择线路20i那样,选择器21通过选择动作所述值设定信号。通过所述主板(延迟值决定装置)15,以及延迟值设定装置19构成本发明的控制装置50。
接着根据图5的流程说明所述同步检测装置18、主板15以及延迟值设定装置19的详细动作。
在图5中,在步骤S1,主板15输入和判断同步周期。例如每经过规定时间进行该判断。在该判断时,同步事件产生装置16输出同步周期信号,使同步事件开始。在步骤S2,通过开始同步事件,开始同步周期。也就是说,同步信号产生装置17产生图6所示的“低”电平的同步信号。该低电平的持续期是超过时钟信号的1个周期的持续期,具体地说,如图6所示那样,是时钟信号的4周期部分,该持续期是同步周期。并且,数据产生装置4经过所述低电平的同步信号的输出后的规定持续期(例如时钟信号的1个周期的持续期)之后,产生同图所示试验用的数据A~D,由数据输出装置5,向第1~第5传输线路1a~1e传输这些数据A~D以及同步信号。
之后,在步骤S3,同步检测装置18,判断是否经第5传输线路1e及数据输入装置6接收了所述低电平的同步信号,当检测出接收了该同步信号时,在步骤S4,把该同步信号的接收时间,作为算出各传输线路1a~1d的信号的延迟量的基准点τ0。
接着,在步骤S5~S8,同步检测装置18检测出经第1至第4传输线路1a~1d的4个数据A、B、C、D是否到达内部,如果各数据到达,在步骤S9~S12,算出由各所述同步信号的接收时间τ0到各数据的到达为止的时间τ1~τ4。
在所述步骤S12之后,在步骤S13,主板(延迟量决定装置)15取出所述时间τ1~τ4中的最长时间(在图6中是时间τ1),以该时间τ1作为最大时间τmax。接着,在步骤S14~S17中,主板15运算所述最大时间τmax和所述各时间τ1~τ4的差,得到其结果,以各数据A~D间的相位偏移分别为τA(=τmax-τ1=0),τB(=τmax-τ2),τC(=τmax-τ3),τD(=τmax-τ4)。接着,在步骤S18~S21中,延迟值设定装置19设定以所述得到的相位偏移τA、τB、τC、及τD作为应该插入第1至第4传输线路1a~1d的延迟时间,同时,将第1至第4传输线路1a~1d的定时调整机构10a~10d,如果延迟值复位“0”之后,控制该应该插入延迟时间τA~τD,同时,调整按照必要的同步信号的基准点τ0,控制定时调整机构10e,调整第5传输线路1e的延迟量。之后,结束同步周期。
接着,详细说明所述主板15怎样判断向同步周期的换位。所述主板15检测所述每个规定周期,即,检测规定时间,判断每经过其时间输入同步周期。例如,由于1W功率的LSI,在100毫秒(msec)有1℃的变化的情况,每隔100毫秒实行同步周期。主板15,也可另判断如下。即,对传输线路1a~1d的多位数据附加奇偶校验时,检测出其位的传送错误,判断换位同步周期。在这种情况下,实行同步周期之后,需要再传送产生了传送错误的数据。并且,作为其他的判断手法,包括可修正位的奇偶校验功能的主板15,在检测出位传送错误时,将产生其传送错误的位修正后,判断换位同步周期。在这种情况下,不需要再传送产生了传送错误的数据。还有,作为其他的判断手法,在第1及第2 LSI2、LSI3以及传输线路1a~1e的至少一处设置温度传感器,在规定温度变化了时,实行同步周期。例如,当测试仅变化10℃,信号偏移产生数纳秒的偏移,因此,在每10℃的温度变化实行同步周期。
因此,在本实施例中,设定同步周期,如对超过时钟信号的1个周期的持续期(例如,时钟信号的多周期)调整该同步周期的持续期,在该同步周期内,可检测出经各传输线路1a-1d的各信号A~D间的传输延迟时间的差,可将等于其延迟时间差的延迟值,插入对应的传输线路1a-1d,如图7(a)所示,例如,对于信号A,信号B具有不满时钟信号的1个周期的延迟时间,即使信号C具有时钟信号的1个周期以上的长延迟时间的情况下,如同图(b)所示,将信号B及信号C在与信号A同一时钟周期内调整是可能的。
还有,第1LSI2是存储控制器,在第2LSI3为存储器时,如在一方的LIS一侧(例如在存储控制器一侧)汇集定时调整机构10a~10e、主板15、同步事件产生装置16、同步信号产生装置17、同步检测装置18及延迟值设定装置19,在另一方的LSI一侧(例如存储器一侧)的构成是简易的。在这种情况下,需要其他用途、信号的返回途径。
并且,在本实施例中,在传输线路1a~1e设置定时调整机构10a~10e,当然,也可内装其他的第1LSI2,或是内装第2的LSI3,而且,也可内装第1及第2LSI2、3。而且在本实施例中,在第5传输线路1e设置的定时调整机构10e,由于该传输线路1e是为同步信号(即,应该调整相位偏移与本来的信号是不同的信号)的传输用的,即使省略该定时调整机构10e也没关系。
而且,在本实施例中,说明了在第1及第2LSI2、3之间传输多信号的情况,但是即使在同一的LSI(1块)内设置信号接收部分和信号输出部分时,也当然适用向该两者间传输信号的本发明。
图8表示同步周期、在该同步周期内输出的试验用数据以及该数据的变换例。在所述实施例中,以同步周期作为图6示出的低电平的同步信号的输出持续期,在图8中,同步周期被设定经常向第5传输线路1e输出的“高”同步信号为“低”持续期(时钟信号的2周期部分的持续期)和其后的时钟信号的2周期部分的持续期的合计持续期。在由该同步信号的“高”向“低”的下降沿时(同步周期的开始时),数据产生装置4产生与所述同步信号同一波形的信号,该信号通过数据输出装置5向传输线路1a~1d传输(同图中只描绘传输线路1a、1b的信号)。因此,在由同步信号“低”开始向“高”的上升沿时,在该时刻(同步边缘),传输线路1a~1d,由“低”向“高”同时传输过渡信号。这些信号到同步周期结束(即,在同步边缘后的时钟信号的2周期的持续期)维持“高”信号。因此,在同步边缘的前后的时钟信号的1周期的持续期(充裕持续期),对各传输线路1a~1d的信号无变化,如同步检测装置18各检测出在所述同步周期内这些传输线路1a~1d的信号接收时间,即使2信号间的相位偏移超过时钟信号的1个周期时,也可检测出这些信号间的相位偏移。还有,如在时钟信号的2个周期以上的持续期设定所述充裕持续期,即使信号间的相位偏移超过时钟信号的2个周期时,也能检测出各信号间的延迟量。
图9表示同步周期的其他例。在同图中,同步事件产生装置16产生同步周期信号时,数据产生装置4产生“低”电平信号。该信号的“低”电平状态继续时钟信号的规定周期部分(在图中是6周期部分)。该信号通过数据输出装置5向传输线路1a~1d传输(同图中只描绘传输线路1a~1c的信号)。同步检测装置18检测出所述信号的“低”电平的状态持续6个周期,将该检测出时刻认识为同步周期的开始时刻。在该例中,同步周期为时钟信号的3周期分的持续期。在该同步周期中,在时钟信号的2周期的同步边缘数据产生装置4产生“高”电平的信号,数据输出装置5向各传输线路1a~1d传输该信号。该例的优点是不需要为传输象所述实施例那样的同步信号的特别传输线路1e。
图10表示同步周期的又一其他例。同图表示第1及第2的LSI2、3按照规定的协议进行信号的发送、接收的情况,通过进行同步周期的协议的输出,两LSI2、3含有同步周期。输出协议的LSI2及LSI3的一方,或是其他电路输出也没关系。
图11表示本实施例的变换例。同图中,对图1的延迟时间调整装置,更对第2LSI3′到第1LSI2′附加传输信号的功能。也就是说,在第1及第2LSI2′、3′中,具有进行各数据的产生及保持的数据处理装置25、26和数据输入输出装置27、28。其他的构成,由于与所述图1同样,在相同部分带相同符号,省略其说明。
另外,图12表示本实施例的第2变换例的图。同图中,对图1的延迟时间调整装置更进一步增设第3LSI30,将该第3LSI30与信号输出一侧的LSI2并联,连接第1至第5的传输线路1a~1e。所述第3LSI30与所述第1LSI2同样,具有数据产生装置31和数据输出装置32。对应第3LSI30,附加同步事件产生装置16及同步信号产生装置17。其他的构成与所述实施例同样。
还有,图13表示所述实施例的第3变换例。同图中,对图1的延迟时间调整装置,进一步增设第4LSI40,将该第4LSI40与信号输入一侧的LSI3并联,连接第1至第5的传输线路1a~1e。所述第4LSI40与所述第2的LSI3同样,具有数据输入装置41和数据保持装置42。对应第4LSI40,附加同步检测装置18,同时,连接第4LSI40的传输线路1a~1e的5根线路,各设置其他用途的定时调整机构10a~10e,这些定时调整机构10a~10e通过对应这些,新设置的延迟值决定装置19调整延迟值。其他的构成与所述第1实施例同样。
还有,在以上的说明中,说明了各传输线路传输作为信号的数据的情况,但是本发明作为向各传输线路传输的数据,包括使用相同的数据或是多个不同的数据时的两种情况,不言而喻更包括,作为向各传输线路传输的信号,使用相同的时钟信号的情况。
如以上说明了的那样,如按照本发明的多传输线路间的延迟时间的调整装置及调整方法,使用多传输线路对各传输线路并行传输信号时,实行规定的同步周期,在将该同步周期的持续期作为超过时钟信号的1个周期的持续期(例如时钟信号的多周期)之后,在该同步周期内向多传略多于线路传输信号,由于接收该传输到的信号,该各信号间的延迟量(相位偏移),即使超过时钟信号的1个周期的长延迟量,也能良好的检测出这些延迟量,使经这些多传输线路接收到的信号在同一循环周期内同步是可能的。

Claims (12)

1.一种多传输线路间的延迟时间的调整装置,其特征在于:
该多传输线路间的延迟时间的调整装置包括:
信号输出部分;和连接所述信号输出部分,同时传输所述信号输出部分的输出信号的多传输线路;和接收所述各传输线路的信号的信号接收部分;和在由所述信号输出部分经所述多传输线路直到所述信号接收部分的路途中配置调整各传输线路的信号传送延迟时间的定时调整装置;和设定规定的同步周期的同步周期设定装置;同步周期的持续期可以超过时钟信号的1个周期,和在用所述同步周期设定装置设定的同步周期内,检测由所述信号输出部分同时输出的并且是所述信号接收部分接收到的各传输线路的信号间延迟量的延迟量检测装置;和根据所述延迟量检测装置检测出的各传输线路的信号间的延迟量,控制所述定时调整装置的控制装置。
2.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于:
所述控制装置,包括根据所述延迟量检测装置检测出的各传输线路的信号间的延迟量决定应该插入各传输线路的延迟量,以使所述信号接收部分同时接收所述各传输线路的信号的延迟量决定装置;和为将所述延迟量决定装置决定的各延迟量插入对应的传输线路而控制所述定时调整装置的延迟值设定装置。
3.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于,所述同步周期设定装置是每隔一规定的时间间隔,设定一个同步周期。
4.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于,向各传输线路的信号的传输是在信号中加上了奇偶校验的状态下进行的,所述同步周期设定装置是根据所述奇偶校验,检测信号接收部分接收到的信号传输错误,在信号传输错误被检测出时,设定同步周期。
5.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于,信号输出部分,信号接收部分及多传输线路至少有一处设置温度传感器,所述同步周期设定装置是在所述温度传感器检测出温度变化幅度超过所规定的温度变化值时,设定同步周期。
6.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于,用所述同步周期设定装置设定同步周期是通过向另设的专用传输线路传输同步信号而进行的。
7.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于,用所述同步周期设定装置设定同步周期是通过将向所述各传输线路同时传输的信号在规定持续期内固定在规定的电位电平而进行的。
8.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于,按照规定的协议,进行信号输出部分和信号接收部分之间的信号传输;通过所述的同步周期设定装置设定同步周期是通过所述协议的输出而进行的。
9.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于,所述定时调整装置具有多个延迟元件和从这些延迟元件的组合中选出一个组合的选择电路。
10.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于,具有与多传输线路数量相同的所述定时调整装置,在对应的传输线路中设置各定时调整装置。
11.根据权利要求1所述的多传输线路间的延迟时间的调整装置,其特征在于,所述延迟量检测装置是在同步周期内,以由所述信号输出部分同时输出,并且所述信号接收部分经各传输线路接收的信号中,信号接收部分最迟接收的1条传输线路的信号作为基准,检测出该基准信号和其他的传输线路的信号之间的延迟量。
12.一种多传输线路间的延迟时间的调整方法,其特征在于:
该多传输线路间的延迟时间的调整方法包括:
作为取得多传输线路的信号间的同步的周期,设定同步周期;同步周期的持续期可以超过时钟信号的1个周期,在所述同步周期中,将信号输出部分的输出信号向多传输线路同时传输,在信号接收部分接收所述多传输线路的信号;在所述同步周期内,检测出所述信号接收部分接收的各传输线路的信号间的延迟量;根据所述检测出的延迟量调整各传输线路的延迟量,以使由所述信号输出部分同时输出的所述各传输线路的信号在所述信号接收部分同时接收。
CNB981034748A 1997-08-04 1998-08-04 多传输线路间的延迟时间的调整装置及调整方法 Expired - Fee Related CN1155196C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP209347/97 1997-08-04
JP20934797 1997-08-04
JP209347/1997 1997-08-04

Publications (2)

Publication Number Publication Date
CN1212399A CN1212399A (zh) 1999-03-31
CN1155196C true CN1155196C (zh) 2004-06-23

Family

ID=16571456

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB981034748A Expired - Fee Related CN1155196C (zh) 1997-08-04 1998-08-04 多传输线路间的延迟时间的调整装置及调整方法

Country Status (4)

Country Link
US (1) US6370200B1 (zh)
KR (1) KR100546924B1 (zh)
CN (1) CN1155196C (zh)
TW (1) TW401539B (zh)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6374371B1 (en) * 1998-03-18 2002-04-16 Micron Technology, Inc. Method and apparatus for monitoring component latency drifts
KR100335503B1 (ko) * 2000-06-26 2002-05-08 윤종용 서로 다른 지연 특성을 동일하게 하는 신호 전달 회로,신호 전달 방법 및 이를 구비하는 반도체 장치의 데이터래치 회로
US7158592B2 (en) * 2000-10-31 2007-01-02 Agere Systems, Inc. Method and apparatus for synchronizing data transfer
US6704890B1 (en) * 2000-12-22 2004-03-09 Nortel Networks Limited Skew compensating interface for operation with arbitrary data
US7050512B1 (en) * 2001-01-08 2006-05-23 Pixelworks, Inc. Receiver architecture
DE10119202B4 (de) * 2001-04-19 2007-09-06 Siemens Ag Vorrichtung und elektronisches System zum Ausgleich von Laufzeitschwankungen
US6915443B2 (en) * 2001-07-13 2005-07-05 Hewlett-Packard Development Company, L.P. System and method for adaptively adjusting clock skew in a variably loaded memory bus
US7130367B1 (en) * 2002-04-09 2006-10-31 Applied Micro Circuits Corporation Digital delay lock loop for setup and hold time enhancement
US7116740B1 (en) * 2003-01-29 2006-10-03 Cisco Technology, Inc. Method and system for providing clock signals
US9286198B2 (en) 2005-04-21 2016-03-15 Violin Memory Method and system for storage of data in non-volatile media
US8112655B2 (en) * 2005-04-21 2012-02-07 Violin Memory, Inc. Mesosynchronous data bus apparatus and method of data transmission
KR101271245B1 (ko) * 2005-04-21 2013-06-07 바이올린 메모리 인코포레이티드 상호접속 시스템
US9384818B2 (en) 2005-04-21 2016-07-05 Violin Memory Memory power management
US9582449B2 (en) 2005-04-21 2017-02-28 Violin Memory, Inc. Interconnection system
US8452929B2 (en) * 2005-04-21 2013-05-28 Violin Memory Inc. Method and system for storage of data in non-volatile media
JP4850682B2 (ja) * 2006-03-07 2012-01-11 富士通株式会社 ロックシステム、ロック解除装置、機器、ロック解除方法及び回路装置
US8028186B2 (en) * 2006-10-23 2011-09-27 Violin Memory, Inc. Skew management in an interconnection system
KR100921003B1 (ko) * 2007-12-14 2009-10-09 한국전자통신연구원 신호 전송 장치 및 신호 전송 방법
FR2939993B1 (fr) * 2008-12-12 2010-12-17 Canon Kk Procede de transmission d'un flux de donnees multi-canal sur un tunnel multi-transport, produit programme d'ordinateur, moyen de stockage et tetes de tunnel correspondantes
US8185791B2 (en) * 2009-05-22 2012-05-22 Arm Limited Providing tuning limits for operational parameters in data processing apparatus
WO2010137330A1 (ja) * 2009-05-27 2010-12-02 パナソニック株式会社 遅延調整装置、遅延調整方法
KR101156032B1 (ko) * 2009-12-29 2012-06-18 에스케이하이닉스 주식회사 반도체 집적회로의 인터페이스 장치 및 그 인터페이스 방법
KR101479883B1 (ko) * 2010-09-15 2015-01-12 미쓰비시덴키 가부시키가이샤 통신 장치 및 지연 검출 방법
CN102890663B (zh) * 2011-07-21 2016-08-10 国家电网公司 一种数据传输方法以及时间延迟模块
CN103106165A (zh) * 2011-11-15 2013-05-15 鸿富锦精密工业(深圳)有限公司 信号采集系统及方法
CN103136380A (zh) * 2011-11-22 2013-06-05 鸿富锦精密工业(深圳)有限公司 信号采集系统及方法
CN103136146A (zh) * 2011-12-01 2013-06-05 鸿富锦精密工业(深圳)有限公司 信号采集系统及方法
CN103136147A (zh) * 2011-12-03 2013-06-05 鸿富锦精密工业(深圳)有限公司 信号采集系统及方法
KR101490595B1 (ko) * 2012-12-12 2015-02-05 에릭슨 엘지 주식회사 지연시간 등화 방법 및 장치
JP6372202B2 (ja) 2014-07-07 2018-08-15 ソニー株式会社 受信装置、送信装置、および通信システム
CN105071915B (zh) * 2015-08-03 2018-07-06 艾德克斯电子(南京)有限公司 一种相位校准方法、设备及通信系统
CA3000011A1 (en) * 2015-10-23 2017-04-27 Qualcomm Incorporated Apparatus and methods for synchronizing a controller and sensors
EP3244325B1 (de) * 2016-05-10 2021-07-07 dSPACE digital signal processing and control engineering GmbH Verfahren zur zeitlich synchronisierten ausgabe und/oder zeitlich synchronisierten verarbeitung von signalen
US10552169B2 (en) 2017-03-17 2020-02-04 Sandisk Technologies Llc On-die signal calibration
CN108505461B (zh) * 2018-05-07 2020-07-31 武汉致腾科技有限公司 一种基于无线通信网络的智能道钉同步闪烁方法
CN112433482A (zh) * 2019-08-26 2021-03-02 珠海格力电器股份有限公司 一种数据采集系统及其控制方法、装置、设备和介质
CN111352019A (zh) * 2020-02-25 2020-06-30 上海泽丰半导体科技有限公司 一种测试机延迟补偿方法、系统及测试机
NL2027492B1 (en) * 2021-02-03 2022-09-05 Qblox B V Controlling a network of data processing devices for a quantum computer
CN114640327B (zh) * 2022-05-11 2022-09-27 上海燧原科技有限公司 一种时钟相位控制电路和芯片

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5760754A (en) * 1980-09-27 1982-04-12 Fujitsu Ltd Synchronizing circuit
US4714924A (en) * 1985-12-30 1987-12-22 Eta Systems, Inc. Electronic clock tuning system
US5043596A (en) * 1988-09-14 1991-08-27 Hitachi, Ltd. Clock signal supplying device having a phase compensation circuit
US5087829A (en) * 1988-12-07 1992-02-11 Hitachi, Ltd. High speed clock distribution system
JPH0458631A (ja) 1990-06-28 1992-02-25 Nec Corp フレーム位相合わせ方式
JPH04223728A (ja) 1990-12-26 1992-08-13 Nec Corp 光並列信号受信器
JP2658658B2 (ja) 1991-09-04 1997-09-30 日本電気株式会社 キャリア間遅延差調整器
JP3158213B2 (ja) * 1991-09-12 2001-04-23 富士通株式会社 並列伝送方法および装置
JPH05110550A (ja) 1991-10-16 1993-04-30 Fujitsu Ltd スキユーキヤンセル方式
US5451894A (en) * 1993-02-24 1995-09-19 Advanced Micro Devices, Inc. Digital full range rotating phase shifter
JPH07154381A (ja) * 1993-11-30 1995-06-16 Hitachi Ltd データ転送装置
US6078623A (en) * 1995-03-20 2000-06-20 Hitachi, Ltd. Data transmission apparatus and method

Also Published As

Publication number Publication date
KR19990023345A (ko) 1999-03-25
TW401539B (en) 2000-08-11
US6370200B1 (en) 2002-04-09
KR100546924B1 (ko) 2006-03-23
CN1212399A (zh) 1999-03-31

Similar Documents

Publication Publication Date Title
CN1155196C (zh) 多传输线路间的延迟时间的调整装置及调整方法
JP3758953B2 (ja) スキュー補正装置
US5507029A (en) Method for minimizing the time skew of electrical signals in very large scale integrated circuits
CA2010144C (en) Network clock synchronisation
US5123100A (en) Timing control method in a common bus system having delay and phase correcting circuits for transferring data in synchronization and time division slot among a plurality of transferring units
JP2955576B1 (ja) ディジタル通信システムとその送信装置および受信装置、ならびにフレーム同期検出回路
CN1157074C (zh) 移动无线通信系统中的基带信号解调装置与方法
US20050069041A1 (en) Coherent expandable high speed interface
JPH11112485A (ja) 複数伝送線路間の遅延時間の調整装置及び調整方法
JP3409739B2 (ja) 自動スキュー調整装置
CN111586325A (zh) 基于交替变换脉冲的cmos图像数据的改进训练方法
US5708685A (en) Frame synchronous signal detector
US5848109A (en) Apparatus and process for sampling a serial digital signal
US7375561B2 (en) Timing adjustment circuit and method thereof
CN1173517C (zh) 发送定时调整电路和方法
CN108345554B (zh) 决定出取样时脉信号的取样相位的方法及相关的电子装置
CN1099778C (zh) 基于时分多址的无源光纤网络的延时测距方法
CN1798117A (zh) 高速串行信号同步方法及同步电路
CN117997449B (zh) 一种用于dphy接收器的偏斜校准结构
JP3330545B2 (ja) 複数伝送線路間の遅延時間の調整装置
WO2024038540A1 (en) Switching system, optical packet transmission apparatus, and method of generating optical packet
SU1596475A1 (ru) Устройство цикловой синхронизации
JPH0653955A (ja) パラレルビット同期方式
JP3038809B2 (ja) 信号変換回路
JP3012554B2 (ja) シリアルデータ伝送方法および方式

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040623

Termination date: 20120804