CN103136380A - 信号采集系统及方法 - Google Patents

信号采集系统及方法 Download PDF

Info

Publication number
CN103136380A
CN103136380A CN2011103734003A CN201110373400A CN103136380A CN 103136380 A CN103136380 A CN 103136380A CN 2011103734003 A CN2011103734003 A CN 2011103734003A CN 201110373400 A CN201110373400 A CN 201110373400A CN 103136380 A CN103136380 A CN 103136380A
Authority
CN
China
Prior art keywords
signal
delay chip
delay
collecting card
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2011103734003A
Other languages
English (en)
Inventor
郭利文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CN2011103734003A priority Critical patent/CN103136380A/zh
Priority to TW100143649A priority patent/TW201322690A/zh
Priority to US13/598,761 priority patent/US20130132631A1/en
Publication of CN103136380A publication Critical patent/CN103136380A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Information Transfer Systems (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

一种信号采集系统,包括一信号发送模组及一电脑,所述电脑用于接收所述信号发送模组输出的信号,所述信号采集系统还包括一连接于所述信号发送模组及所述电脑之间的数据采集卡,所述信号发送模组包括一第一信号源及一与所述第一信号源相连的第一延时芯片,所述第一延时芯片用于接收所述第一信号源输出的信号,所述第一延时芯片将接收到的信号实时输出至所述数据采集卡并将接收到的信号进行延时处理后再次输出至所述数据采集卡,所述数据采集卡将采集到的信号输出至所述电脑。本发明还揭示了一种基于上述信号采集系统的信号采集方法。本发明信号采集系统及方法可双份采集数据,从而降低数据丢失的几率。

Description

信号采集系统及方法
技术领域
本发明涉及一种信号采集系统及方法,尤指一种高速信号采集系统及方法。
背景技术
在量子通信或者其它高速通信系统中,通常有多路高速信号同时传输,从而提高数据传输量及传输速度。然而,采集这些高速信号时,通常因为这些高速信号的传输速率过快而丢失某些数据,导致数据采集的正确率不高。
发明内容
鉴于以上内容,有必要提供一种数据采集正确率较高的信号采集系统及方法。
一种信号采集系统,包括一信号发送模组及一电脑,所述电脑用于接收所述信号发送模组输出的信号,所述信号采集系统还包括一连接于所述信号发送模组及所述电脑之间的数据采集卡,所述信号发送模组包括至少一信号源及一与所述信号源相连的延时芯片,所述延时芯片用于接收所述信号源输出的信号,所述延时芯片将接收到的信号实时输出至所述数据采集卡并将接收到的信号进行延时处理后再次输出至所述数据采集卡,所述数据采集卡将采集到的信号输出至所述电脑。
一种信号采集方法,包括以下步骤:输出至少一路高速信号至一延时芯片;所述延时芯片将接收到的信号实时输出至一数据采集卡;所述延时芯片将接收到的信号进行延时处理后再次输出至所述数据采集卡;所述数据采集卡采集所述延时芯片输出的信号;所述数据采集卡将采集到的信号输出至一电脑;及所述电脑存储并分析接收到的信号。
相较于现有技术,上述信号采集系统及方法利用延时芯片对所述信号源输出的信号进行延时处理,且输出一路实时信号及一路经过延时处理后的信号至所述数据采集卡,从而可从信号源采集到双份数据,以提高数据采集的正确率。
附图说明
图1是本发明信号采集系统一较佳实施方式的组成模块图。
图2是图1中信号采集系统的具体组成图。
图3是本发明信号采集方法一较佳实施方式的流程图。
主要元件符号说明
信号发送模组 10
第一信号源 11
第二信号源 12
第三信号源 13
第四信号源 14
第一延时芯片 110
第二延时芯片 120
第三延时芯片 130
第四延时芯片 140
数据采集卡 20
异步数据采集模块 21
同步数据采集模块 22
时钟模块 23
存储模块 24
数据接口模块 25
电脑 30
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1,在本发明一较佳实施方式中,一信号采集系统包括一信号发送模组10、一数据采集卡20及一电脑30。所述数据采集卡20连接于所述信号发送模组10及所述电脑30之间,所述电脑30可发出侦测指令至所述数据采集卡20,所述数据采集卡20接受到侦测指令后开始采集所述信号发送模组10发出的信号,并将采集到的信号发送至所述电脑30,所述电脑30可存储并分析接收到的信号。
请参阅图2,所述信号发送模组10包括一第一信号源11、一第二信号源12、一第三信号源13、一第四信号源14、一第一延时芯片110、一第二延时芯片120、一第三延时芯片130及一第四延时芯片140。在一实施方式中,所述信号发送模组10包括一个或多个信号源,这些信号源均输出高速信号至所述数据采集卡20。
所述第一延时芯片110包括一与所述第一信号源11相连的输入端及两个与所述数据采集卡20相连的输出端,所述第一延时芯片110的输入端接收所述第一信号源11输出的信号,所述第一延时芯片110将接收到的信号通过一输出端实时输出至所述数据采集卡20并对接收到的信号进行延时处理后通过另一输出端输出至所述数据采集卡20。所述第二延时芯片120包括一与所述第二信号源12相连的输入端及两个与所述数据采集卡20相连的输出端,所述第二延时芯片120的输入端接收所述第二信号源12输出的信号,所述第二延时芯片120将接收到的信号通过一输出端实时输出至所述数据采集卡20并对接收到的信号进行延时处理后通过另一输出端输出至所述数据采集卡20。所述第三延时芯片130包括一与所述第三信号源13相连的输入端及两个与所述数据采集卡20相连的输出端,所述第三延时芯片130的输入端接收所述第三信号源13输出的信号,所述第三延时芯片130将接收到的信号通过一输出端实时输出至所述数据采集卡20并对接收到的信号进行延时处理后通过另一输出端输出至所述数据采集卡20。所述第四延时芯片140包括一与所述第四信号源14相连的输入端及两个与所述数据采集卡20相连的输出端,所述第四延时芯片140的输入端接收所述第四信号源14输出的信号,所述第四延时芯片140将接收到的信号通过一输出端实时输出至所述数据采集卡20并对接收到的信号进行延时处理后通过另一输出端输出至所述数据采集卡20。
所述第一延时芯片110还包括一与所述数据采集卡20相连的延时指令接收端,用于接收所述数据采集卡20发出的延时指令,并根据延时指令决定信号延时时间。所述第二延时芯片120与所述第一延时芯片110相连,所述第三延时芯片130与所述第二延时芯片120相连,所述第四延时芯片140与所述第三延时芯片130相连,所述第一延时芯片110可将接收到的延时指令依次传送至所述第二延时芯片120、第三延时芯片130及第四延时芯片140。因而所述第一延时芯片110、第二延时芯片120、第三延时芯片130及第四延时芯片140均可按照所述数据采集卡20输出的延时指令对其接收到的信号进行延时处理。
在一实施方式中,所述数据采集卡20包括一异步数据采集模块21、一同步数据采集模块22、一时钟模块23、一存储模块24及一数据接口模块25。所述异步数据采集模块21的输入端与所述第一延时芯片110、一第二延时芯片120、第三延时芯片130及第四延时芯片140的输出端相连,用于异步接收所述信号发送模组10输出的信号,由于异步传输数据对时序的要求低,不要求数据发送方与数据接收方的时钟一致,因而所述异步数据采集模块21可接收任意频率的信号,且异步传输可减少各路信号之间的串扰。所述同步数据采集模块22的输入端与所述异步数据采集模块21的输出端相连,用于同步接收所述异步数据采集模块21采集到的数据,同步传输数据要求数据发送方和接收方的时钟一致,各路信号的传输是同步的,可提高数据传输的速度。所述时钟模块23与所述异步数据采集模块21及所述同步数据采集模块22相连,用于提供相同频率的时钟信号给所述异步数据采集模块21及所述同步数据采集模块22。所述同步数据采集模块22的输出端与所述存储模块24相连,可将采集到的信号输出至所述存储模块24存储。所述存储模块24的输出端与所述数据接口模块25相连,所述数据接口模块25的输出端与所述电脑30相连。所述存储模块25存储的信号通过所述数据接口模块25输出至所述电脑30。所述电脑30在接收到信号后,可将信号进行还原处理,并分析这些信号携带的信息。所述数据接口模块25还与所述第一延时芯片110相连,用于输出延时指令至所述第一延时芯片110、第二延时芯片120、第三延时芯片130及第四延时芯片140。
在一较佳实施方式中,所述数据采集卡20为一CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)或一FPGA(Field-Programmable Gate Array,现场可编程门阵列)器件。
请参阅图3,在一实施方式中,一种基于上述信号采集系统的信号采集方法,包括以下步骤。
S01:所述电脑30发出侦测指令至所述数据采集卡20的数据接口模块25。
S02:所述数据采集卡20的数据接口模块25输出延时指令至所述第一延时芯片110,所述第一延时芯片110将接收到的延时指令依次传送至所述第二延时芯片120、第三延时芯片130及第四延时芯片140。
S03:所述第一延时芯片110、第二延时芯片120、第三延时芯片130及第四延时芯片140分别接收所述第一信号源11、第二信号源12、第三信号源13及第四信号源14输出的信号。
S04:所述第一延时芯片110、第二延时芯片120、第三延时芯片130及第四延时芯片140将其接收到的信号实时输出至所述数据采集卡20的异步数据采集模块21。
S05:所述第一延时芯片110、第二延时芯片120、第三延时芯片130及第四延时芯片140将其接收到的信号进行延时处理后输出至所述数据采集卡20的异步数据采集模块21。
S06:所述异步数据采集模块21异步采集所述第一延时芯片110、第二延时芯片120、第三延时芯片130及第四延时芯片140输出的实时信号及经过延时处理后的信号。
S07:所述同步数据采集模块22同步采集所述异步数据采集模块21采集到的信号。
S08:所述同步数据采集模块22将采集到的信号输出至所述存储模块24。
S09:所述存储模块24将接收到的信号存储至对应的地址,例如:当采集到的四路实时信号(或四路经过延时后的信号)的电平分别为高、低、低、高(即1001)时,该信息的存储地址为9;当采集到的四路实时信号(或四路经过延时后的信号)的电平分别为低、低、低、高(即0001)时,该信息的存储地址为1。
S10:所述存储模块24将其存储的信号输出至所述数据接口模块25。
S11:所述数据接口模块25将接收到的信号输出至所述电脑30。
S12:所述电脑30存储并分析处理接收到的信号。
在本发明较佳实施方式中,所述信号发送模组10的各信号源均输出高速信号,为避免信号传输速度过快而导致数据丢失,既使每一信号源输出的信号实时输出至所述数据采集卡20,又对每一信号源输出的信号进行延迟处理后再次输出至所述数据采集卡20,如此双份采集数据,可减少数据丢失的几率。

Claims (10)

1.一种信号采集系统,包括一信号发送模组及一电脑,所述电脑用于接收所述信号发送模组输出的信号,其特征在于:所述信号采集系统还包括一连接于所述信号发送模组及所述电脑之间的数据采集卡,所述信号发送模组包括一第一信号源及一与所述第一信号源相连的第一延时芯片,所述第一延时芯片用于接收所述第一信号源输出的信号,所述第一延时芯片将接收到的信号实时输出至所述数据采集卡并将接收到的信号进行延时处理后再次输出至所述数据采集卡,所述数据采集卡将采集到的信号输出至所述电脑。
2.如权利要求1所述的信号采集系统,其特征在于:所述数据采集卡包括一数据接口模块,所述数据接口模块与所述电脑相连以接收所述电脑发出的指令并将所述数据采集卡采集到的信号输出至所述电脑,所述数据接口模块还与所述第一延时芯片相连以输出延时指令至所述第一延时芯片从而控制信号延时时间。
3.如权利要求2所述的信号采集系统,其特征在于:所述数据采集卡还包括一与所述第一延时芯片相连的异步数据采集模块及一与所述异步数据采集模块相连的同步数据采集模块,所述异步数据采集模块异步采集所述第一延时芯片输出的信号,所述同步数据采集模块同步采集所述异步数据采集模块采集到的信号。
4.如权利要求3所述的信号采集系统,其特征在于:所述数据采集卡还包括一存储模块,所述存储模块的输入端与所述同步数据采集模块相连,输出端与所述数据接口模块相连,所述存储模块将所述同步数据采集模块采集到的信号存储至相应的地址并将其存储的信号输出至所述数据接口模块。
5.如权利要求1所述的信号采集系统,其特征在于:所述信号发送模组包括还包括一第二信号源及一与所述第二信号源相连的第二延时芯片,所述第二延时芯片用于接收所述第二信号源输出的信号,所述第一延时芯片与所述第二延时芯片相连以将接收到的延时指令传送至所述第二延时芯片,所述第二延时芯片将接收到的信号实时输出至所述数据采集卡并将接收到的信号进行延时处理后再次输出至所述数据采集卡。
6.如权利要求1所述的信号采集系统,其特征在于:所述数据采集卡为一复杂可编程逻辑器件或一现场可编程门阵列器件。
7.一种信号采集方法,包括以下步骤:
输出至少一路高速信号至一延时芯片;
所述延时芯片将接收到的信号实时输出至一数据采集卡;
所述延时芯片将接收到的信号进行延时处理后再次输出至所述数据采集卡;
所述数据采集卡采集所述延时芯片输出的信号;
所述数据采集卡将采集到的信号输出至一电脑;及
所述电脑存储并分析接收到的信号。
8.如权利要求7所述的信号采集方法,其特征在于:所述数据采集卡采集所述延时芯片输出的信号的步骤包括利用一异步数据采集模块异步采集所述延时芯片输出的信号及利用一同步数据采集模块同步采集所述异步数据采集模块采集到的信号的子步骤。
9.如权利要求7所述的信号采集方法,其特征在于:所述信号采集方法还包括在所述延时芯片将接收到的信号进行延时处理之前输出一延时指令至所述延时芯片的步骤,所述延时芯片根据所述延时指令对接收到的信号进行延时处理。
10.如权利要求9所述的信号采集方法,其特征在于:所述信号采集方法还包括在输出所述延时指令至所述延时芯片的步骤之前利用所述电脑发出侦测指令至所述数据采集卡的步骤。
CN2011103734003A 2011-11-22 2011-11-22 信号采集系统及方法 Pending CN103136380A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN2011103734003A CN103136380A (zh) 2011-11-22 2011-11-22 信号采集系统及方法
TW100143649A TW201322690A (zh) 2011-11-22 2011-11-29 訊號採集系統及方法
US13/598,761 US20130132631A1 (en) 2011-11-22 2012-08-30 Signal collection system and method with signal delay

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011103734003A CN103136380A (zh) 2011-11-22 2011-11-22 信号采集系统及方法

Publications (1)

Publication Number Publication Date
CN103136380A true CN103136380A (zh) 2013-06-05

Family

ID=48428055

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011103734003A Pending CN103136380A (zh) 2011-11-22 2011-11-22 信号采集系统及方法

Country Status (3)

Country Link
US (1) US20130132631A1 (zh)
CN (1) CN103136380A (zh)
TW (1) TW201322690A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107907123B (zh) * 2017-09-30 2020-07-14 北京航天时代光电科技有限公司 一种高速信号采集处理系统

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW401539B (en) * 1997-08-04 2000-08-11 Matsushita Electric Ind Co Ltd Delay time adjuster and adjusting method between multiple transmission lines
JP4420009B2 (ja) * 2006-11-02 2010-02-24 セイコーエプソン株式会社 非同期シリアル通信方法及び非同期シリアル通信装置

Also Published As

Publication number Publication date
US20130132631A1 (en) 2013-05-23
TW201322690A (zh) 2013-06-01

Similar Documents

Publication Publication Date Title
CN103136146A (zh) 信号采集系统及方法
CN204376922U (zh) 并行多路fm调制广播信号采集和处理装置
CN113946297A (zh) 基于FPGA和PCIe的光纤数据采集存储系统及方法
CN104375484A (zh) 基于CANopen协议的分布式控制系统
CN103136147A (zh) 信号采集系统及方法
CN104038554A (zh) 基于fpga的电力系统高速数据采集通信方法及通信设备
CN202676907U (zh) 一种多通道天气雷达数据采集装置
CN204177961U (zh) —种基于fpga的s模式二次雷达解码器
CN111858415B (zh) 一种用于数据接收与存储的多通道、多协议硬件加速方法
CN103136380A (zh) 信号采集系统及方法
CN105872060A (zh) 一种通信方法及系统、数据采集端装置
CN104361373A (zh) 一种射频信号的采集与处理方法
CN116506524A (zh) 一种毫米波雷达数据采集卡及其数据采集控制方法
CN1909499B (zh) 一种多路数据采集装置及方法
CN106487421A (zh) 电力线载波通信测试系统及其测试方法
CN109632842A (zh) 一种模块串行结构的ct探测器及其使用方法
CN210627896U (zh) 一种高速信号采集回放系统
CN103106165A (zh) 信号采集系统及方法
CN107078788B (zh) 电信系统中下行链路数据的高速捕获和分析
CN113534888A (zh) 一种基于fpga的多张vpx板卡时间同步方法和装置
CN103347023A (zh) 一种工业现场环境下hdlc通信控制器
CN104618040B (zh) 一种基于载荷地面检测仪的数传模块及数传方法
CN204145474U (zh) 一种数字中频接收系统
CN207835492U (zh) 一种双缓存载波解调系统
CN220232433U (zh) 随机数采集与测试系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20130605