CN112201194B - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN112201194B
CN112201194B CN202011132287.5A CN202011132287A CN112201194B CN 112201194 B CN112201194 B CN 112201194B CN 202011132287 A CN202011132287 A CN 202011132287A CN 112201194 B CN112201194 B CN 112201194B
Authority
CN
China
Prior art keywords
signal
enable
sub
signals
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011132287.5A
Other languages
English (en)
Other versions
CN112201194A (zh
Inventor
刘金风
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202011132287.5A priority Critical patent/CN112201194B/zh
Priority to US16/973,369 priority patent/US20220351665A1/en
Priority to PCT/CN2020/129384 priority patent/WO2022082909A1/zh
Publication of CN112201194A publication Critical patent/CN112201194A/zh
Application granted granted Critical
Publication of CN112201194B publication Critical patent/CN112201194B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Abstract

本申请公开了一种显示面板及显示装置,时序控制器输出的第一使能子信号和第二使能子信号通过逻辑控制器的调制后生成多个相位依次变化的使能信号,能够控制源驱动芯片中的数据信号按照多组分时输出,减小了源驱动芯片的带载能力;源驱动芯片的分时输出能够降低其各输出通道的峰值电流,进而降低了功耗,以及削弱了EMI风险。

Description

显示面板及显示装置
技术领域
本申请涉及显示技术领域,尤其涉及数据驱动技术领域,具体涉及一种显示面板及显示装置。
背景技术
传统技术方案中,时序控制器通过一个使能信号控制源驱动器同时输出所有通道的数据信号至对应的数据线,导致源驱动器中的各数据信号的电流同时达到峰值,不仅需要更高负载能力的源驱动器,而且增加了源驱动器的功耗,还增加了严重的EMI(Electromagnetic Interference,电磁干扰)风险。
发明内容
本申请提供一种显示面板及显示装置,解决了受控于时序控制器同时输出所有数据信号的源驱动芯片需要更高的带载能力、功耗以及严重的EMI风险的问题。
第一方面,本申请提供一种显示面板,其包括时序控制器、逻辑控制器以及至少一个源驱动芯片;时序控制器用于生成第一使能子信号和第二使能子信号;逻辑控制器与时序控制器连接,用于根据第一使能子信号和第二使能子信号生成N个相位依次变化的使能信号;以及至少一个源驱动芯片与逻辑控制器连接,用于根据使能信号分时输出N组的数据信号;其中,N为大于或者等于2的整数。
基于第一方面,在第一方面的第一种实施方式中,响应于第一使能子信号的第一上升沿而生成第一个使能信号的上升沿,响应于第二使能子信号的第一下降沿而生成第一个使能信号的下降沿;响应于第一使能子信号的第二上升沿而生成第二个使能信号的上升沿,响应于第二使能子信号的第二下降沿而生成第二个使能信号的下降沿。
基于第一方面的第一种实施方式,在第一方面的第二种实施方式中,第一个使能信号的第一上升沿与第二个使能信号的第一上升沿之间的时间间隔为第一使能子信号的第一周期。
基于第一方面的第二种实施方式,在第一方面的第三种实施方式中,第一个使能信号的第一下降升沿与第二个使能信号的第一下降沿之间的时间间隔为第二使能子信号的第二周期。
基于第一方面的第三种实施方式,在第一方面的第四种实施方式中,第一使能子信号的第一上升沿与第二使能子信号的第一下降沿之间具有一个可调延时。
基于第一方面的第三种实施方式,在第一方面的第五种实施方式中,第一周期与第二周期相同或者相异。
基于第一方面,在第一方面的第六种实施方式中,响应于使能信号的上升沿,源驱动芯片存储对应的数据信号。
基于第一方面的第六种实施方式,在第一方面的第七种实施方式中,响应于使能信号的上升沿,源驱动芯片输出对应的数据信号。
基于第一方面的以上任一实施方式,在第一方面的第八种实施方式中,一使能信号对应控制一组的数据信号。
第二方面,本申请提供一种显示装置,其包括多条数据线和第一方面中任一实施方式的显示面板;多条数据线用于对应传输数据信号。
本申请提供的显示面板及显示装置,时序控制器输出的第一使能子信号和第二使能子信号通过逻辑控制器的调制后生成多个相位依次变化的使能信号,能够控制源驱动芯片中的数据信号按照多组分时输出,减小了源驱动芯片的带载能力,有利于降低源驱动芯片的成本;源驱动芯片的分时输出能够降低其各输出通道的峰值电流,进而降低了功耗,以及削弱或者消除了EMI风险。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请实施例提供的显示面板的结构示意图。
图2为图1中使能子信号与使能信号之间的对应关系示意图。
图3为本申请实施例提供的使能信号与数据信号的对应仿真示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
如图1所示,本实施例提供了一种显示面板,其包括时序控制器100、逻辑控制器200以及至少一个源驱动芯片300;时序控制器100将生成的第一使能子信号STP1和第二使能子信号STP2输出至逻辑控制器200的两个输入端,逻辑控制器200根据第一使能子信号STP1和第二使能子信号STP2生成N个相位依次变化的使能信号,例如,第一个使能信号TP1至第N个使能信号TPN,并输出至至少一个源驱动芯片300,源驱动芯片300根据对应的使能信号控制所有输出通道中的数据信号按照N组分时输出;其中,N为大于或者等于2的整数。
需要进行说明的是,源驱动芯片300可以但不限于为一个,当一个源驱动芯片300的输出通道数量无法满足显示面板的使用需要时,也可以采用多个源驱动芯片300,只需要对应调整逻辑控制器200输出的使能信号的数量即可。其中,当采用多个源驱动芯片300时,第一源驱动芯片300的其中一组的数据信号可以但不限于与第二源驱动芯片300的其中一组的数据信号同步输出,这样可以节省输出时间,提高显示面板的工作效率;也可以与一个源驱动芯片300中数据信号的输出时序相同,即依序分时输出,第一源驱动芯片300输出后,第二源驱动芯片300输出。
相位依次变化的使能信号可以理解为从第一个使能信号到第N个使能信号的相位依次滞后或者依次提前,以达到分时控制源驱动芯片300输出不同组的数据信号;其中,关于数据信号的分组,同一组中的数据信号可以但不限于为相邻的输出通道输出的,可以是离散的输出通道输出的,或者也可以是两者兼存的。每一组中的数字信号的数量可以但不限于为相同的,也可以自行配置每组中数字信号的单独数量。一使能信号对应控制一组的数据信号,例如,一个使能信号可以同时控制一组的数据信号进行存储或者输出。
可以理解的是,时序控制器100输出的第一使能子信号STP1和第二使能子信号STP2通过逻辑控制器200的调制后生成多个相位依次变化的使能信号,能够控制源驱动芯片300中的数据信号按照多组分时输出,减小了源驱动芯片300的带载能力,有利于降低源驱动芯片300的成本;源驱动芯片300的分时输出能够降低其各输出通道的峰值电流,进而降低了功耗,以及削弱或者消除了EMI风险。
如图2所示,在其中一个实施例中,响应于第一使能子信号STP1的第一上升沿而生成第一个使能信号TP1的上升沿,响应于第二使能子信号STP2的第一下降沿而生成第一个使能信号TP1的下降沿;响应于第一使能子信号STP1的第二上升沿而生成第二个使能信号TP2的上升沿,响应于第二使能子信号STP2的第二下降沿而生成第二个使能信号TP2的下降沿。同理可知,其它的使能信号也可以采用此种生成方式,集中度较高,便于逻辑控制器200集成于显示面板,或者集成于时序控制器100,从而节约显示面板的占用空间。
其中,第一个使能信号TP1的第一上升沿与第二个使能信号TP2的第一上升沿之间的时间间隔为第一使能子信号STP1的第一周期T1。即第一周期T1的时长可以限定相邻输出的两个使能信号的上升沿之间的时间间隔。
其中,第一个使能信号TP1的第一下降升沿与第二个使能信号TP2的第一下降沿之间的时间间隔为第二使能子信号STP2的第二周期T2。即第一周期T1的时长可以限定相邻输出的两个使能信号的下降沿之间的时间间隔。
在其中一个实施例中,第一周期T1与第二周期T2可以但不限于为相同;也可以是相异的,例如,第一周期T1长于第二周期T2,或者,第二周期T2长于第一周期T1。
在其中一个实施例中,第一使能子信号STP1的第一上升沿与第二使能子信号STP2的第一下降沿之间具有一个可调延时。
可以理解的是,时序控制器100可以根据需要调制第一使能子信号STP1的第一上升沿与第二使能子信号STP2的第一下降沿之间的延时,逻辑控制器200依此来生成对应的使能信号。
在其中一个实施例中,响应于使能信号的上升沿,源驱动芯片300存储对应的数据信号。
在其中一个实施例中,响应于使能信号的上升沿,源驱动芯片300输出对应的数据信号。
请参阅图2和图3,在其中一个实施例中,基于以上考虑,以N等于8为例,当第一使能子信号STP1的第一个上升沿来临,第一个使能信号TP1上拉至高电平;当第一使能子信号STP1的第二个上升沿来临,第二个使能信号TP2上拉至高电平;当第一使能子信号STP1的第三个上升沿来临,第三个使能信号TP3上拉至高电平;当第一使能子信号STP1的第四个上升沿来临,第四个使能信号TP4上拉至高电平;当第一使能子信号STP1的第五个上升沿来临,第五个使能信号TP5上拉至高电平;当第一使能子信号STP1的第六个上升沿来临,第六个使能信号TP6上拉至高电平;当第一使能子信号STP1的第七个上升沿来临,第七个使能信号TP7上拉至高电平;直到当第一使能子信号STP1的第八个上升沿来临,第八个使能信号TP 8上拉至高电平。同时,当第二使能子信号STP2的第一个下降沿来临,第一个使能信号TP1由高电平下拉至低电平;当第二使能子信号STP2的第二个下降沿来临,第二个使能信号TP2由高电平下拉至低电平;当第二使能子信号STP2的第三个下降沿来临,第三个使能信号TP3由高电平下拉至低电平;当第二使能子信号STP2的第四个下降沿来临,第四个使能信号TP4由高电平下拉至低电平;当第二使能子信号STP2的第五个下降沿来临,第五个使能信号TP5由高电平下拉至低电平;当第二使能子信号STP2的第六个下降沿来临,第六个使能信号TP6由高电平下拉至低电平;当第二使能子信号STP2的第七个下降沿来临,第七个使能信号TP7由高电平下拉至低电平;直到当第二使能子信号STP2的第八个下降沿来临,第七个使能信号TP8由高电平下拉至低电平。依上述机理,逻辑控制器200从而产生分时输出的使能信号。
如图3所示,假设一个源驱动芯片300的输出通道/数据信号的数量共计为960个,对应分成8组的话,按照平均分组,则每组有120个输出通道/数据信号;当第一个使能信号TP1的下降沿来临时,第一组输出通道Z1输出数据信号;当第二个使能信号TP2的下降沿来临时,第二组输出通道Z2输出数据信号;直至当第七个使能信号TP7的下降沿来临时,第七组输出通道Z7输出数据信号;当第八个使能信号TP8的下降沿来临时,第八组输出通道Z8输出数据信号。一个使能信号对应控制着一组输出通道/数据信号,每相邻两个使能信号之间具有一定的延时以实现源驱动芯片300不同时间的输出,达到分割峰值电流的作用,例如,原电流曲线S1的峰值尖锐且高,而经过本实例处理后的电流曲线S2的峰值比较平坦且远低于之前的高度。
由此可知,此方式原理简单,无需复杂的电路模块或算法,实施简便,普适性强。
在其中一个实施例中,本申请提供一种显示装置,其包括多条数据线和以上任一实施例中的显示面板;多条数据线用于对应传输数据信号。
可以理解的是,由于该显示装置至少包括以上任一实施例中的显示面板,因此,时序控制器100输出的第一使能子信号STP1和第二使能子信号STP2通过逻辑控制器200的调制后生成多个相位依次变化的使能信号,能够控制源驱动芯片300中的数据信号按照多组分时输出,减小了源驱动芯片300的带载能力,有利于降低源驱动芯片300的成本;源驱动芯片300的分时输出能够降低其各输出通道的峰值电流,进而降低了功耗,以及削弱或者消除了EMI风险。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的显示面板以及显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (9)

1.一种显示面板,其特征在于,包括:
时序控制器,用于生成第一使能子信号和第二使能子信号;
逻辑控制器,与所述时序控制器连接,用于根据所述第一使能子信号和所述第二使能子信号生成N个相位依次变化的使能信号;以及
至少一个源驱动芯片,与所述逻辑控制器连接,用于根据所述N个相位依次变化的使能信号分时输出N组的数据信号;
其中,N为大于或者等于2的整数;
响应于所述第一使能子信号的第一上升沿而生成第一个所述使能信号的上升沿,响应于所述第二使能子信号的第一下降沿而生成第一个所述使能信号的下降沿;
响应于所述第一使能子信号的第二上升沿而生成第二个所述使能信号的上升沿,响应于所述第二使能子信号的第二下降沿而生成第二个所述使能信号的下降沿。
2.根据权利要求1所述的显示面板,其特征在于,第一个所述使能信号的第一上升沿与第二个所述使能信号的第一上升沿之间的时间间隔为所述第一使能子信号的第一周期。
3.根据权利要求2所述的显示面板,其特征在于,第一个所述使能信号的第一下降沿与第二个所述使能信号的第一下降沿之间的时间间隔为所述第二使能子信号的第二周期。
4.根据权利要求3所述的显示面板,其特征在于,所述第一使能子信号的第一上升沿与所述第二使能子信号的第一下降沿之间具有一个可调延时。
5.根据权利要求3所述的显示面板,其特征在于,所述第一周期与所述第二周期相同或者相异。
6.根据权利要求1所述的显示面板,其特征在于,响应于所述使能信号的上升沿,所述源驱动芯片存储对应的所述数据信号。
7.根据权利要求1所述的显示面板,其特征在于,响应于所述使能信号的上升沿,所述源驱动芯片输出对应的所述数据信号。
8.根据权利要求1至7任一项所述的显示面板,其特征在于,一所述使能信号对应控制一组的所述数据信号。
9.一种显示装置,其特征在于,包括:
如权利要求1至8任一项所述的显示面板;和
多条数据线,用于对应传输所述数据信号。
CN202011132287.5A 2020-10-21 2020-10-21 显示面板及显示装置 Active CN112201194B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202011132287.5A CN112201194B (zh) 2020-10-21 2020-10-21 显示面板及显示装置
US16/973,369 US20220351665A1 (en) 2020-10-21 2020-11-17 Display panel and display device
PCT/CN2020/129384 WO2022082909A1 (zh) 2020-10-21 2020-11-17 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011132287.5A CN112201194B (zh) 2020-10-21 2020-10-21 显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN112201194A CN112201194A (zh) 2021-01-08
CN112201194B true CN112201194B (zh) 2022-08-23

Family

ID=74010416

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011132287.5A Active CN112201194B (zh) 2020-10-21 2020-10-21 显示面板及显示装置

Country Status (3)

Country Link
US (1) US20220351665A1 (zh)
CN (1) CN112201194B (zh)
WO (1) WO2022082909A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114822426A (zh) * 2021-01-28 2022-07-29 咸阳彩虹光电科技有限公司 数据处理方法、数据处理装置及显示面板
CN113421509A (zh) * 2021-06-04 2021-09-21 Tcl华星光电技术有限公司 驱动电路及显示装置
CN114038373A (zh) * 2021-11-18 2022-02-11 Tcl华星光电技术有限公司 显示装置及其驱动方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020049813A (ko) * 2000-12-20 2002-06-26 주식회사 현대 디스플레이 테크놀로지 티에프티 엘씨디용 타이밍 컨트롤러
KR100883778B1 (ko) * 2008-03-20 2009-02-20 주식회사 아나패스 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법
CN101377908A (zh) * 2007-08-29 2009-03-04 乐金显示有限公司 液晶显示器的数据驱动设备和方法
CN102456331A (zh) * 2010-10-25 2012-05-16 乐金显示有限公司 液晶显示器
CN103258511A (zh) * 2012-02-20 2013-08-21 乐金显示有限公司 时序控制器及包括该时序控制器的液晶显示装置
KR20150069591A (ko) * 2013-12-13 2015-06-24 엘지디스플레이 주식회사 표시장치를 위한 타이밍 제어장치 및 방법
CN108986755A (zh) * 2018-07-16 2018-12-11 深圳市华星光电技术有限公司 时序控制器及显示装置
CN110047416A (zh) * 2019-04-12 2019-07-23 深圳市华星光电技术有限公司 一种驱动装置及电子设备
CN111681621A (zh) * 2020-06-04 2020-09-18 Tcl华星光电技术有限公司 一种时序控制器与电源管理芯片的通讯方法及驱动结构

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3473745B2 (ja) * 1999-05-28 2003-12-08 シャープ株式会社 シフトレジスタ、および、それを用いた画像表示装置
KR100769159B1 (ko) * 2000-12-28 2007-10-23 엘지.필립스 엘시디 주식회사 액정 디스플레이 장치 및 그 구동방법
KR20020057768A (ko) * 2001-01-06 2002-07-12 윤종용 소비 전류의 감소가 가능한 박막 트랜지스터형 액정 표시장치 드라이버
JP3890948B2 (ja) * 2001-10-17 2007-03-07 ソニー株式会社 表示装置
JP3890949B2 (ja) * 2001-10-17 2007-03-07 ソニー株式会社 表示装置
CN1431644A (zh) * 2002-01-10 2003-07-23 英业达股份有限公司 液晶显示装置的驱动电路
KR100840675B1 (ko) * 2002-01-14 2008-06-24 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
JP3841072B2 (ja) * 2003-08-25 2006-11-01 セイコーエプソン株式会社 電気光学装置、および電子機器
US7123429B2 (en) * 2004-02-26 2006-10-17 Hitachi Global Storage Technologies Netherlands B.V. Method and apparatus for providing write pre-compensation using a read timing path
KR100531417B1 (ko) * 2004-03-11 2005-11-28 엘지.필립스 엘시디 주식회사 액정패널의 구동장치 및 그 구동방법
TWI336871B (en) * 2007-02-02 2011-02-01 Au Optronics Corp Source driver circuit and display panel incorporating the same
KR20080073464A (ko) * 2007-02-06 2008-08-11 삼성전자주식회사 광원 구동 장치, 이를 구비한 디스플레이 장치 및 이들의구동 방법
KR100850211B1 (ko) * 2007-02-26 2008-08-04 삼성전자주식회사 타이밍 컨트롤러 및 소스 드라이버를 구비하는 lcd 장치
KR100880222B1 (ko) * 2007-09-03 2009-01-28 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR100986041B1 (ko) * 2008-10-20 2010-10-07 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템
KR101577821B1 (ko) * 2008-12-23 2015-12-16 엘지디스플레이 주식회사 액정표시장치
TWI404033B (zh) * 2009-01-06 2013-08-01 Mstar Semiconductor Inc 液晶面板之驅動方法與裝置以及液晶面板之時間控制器
JP2012103501A (ja) * 2010-11-10 2012-05-31 Rohm Co Ltd 液晶表示パネル、液晶駆動装置、液晶表示装置
TWI433100B (zh) * 2011-03-21 2014-04-01 Au Optronics Corp 平面顯示器之時序控制器輸出訊號的控制方法
KR101542044B1 (ko) * 2012-12-04 2015-08-05 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법
TWI532323B (zh) * 2013-08-14 2016-05-01 財團法人工業技術研究院 數位脈波寬度產生器及其產生方法
CN104376809B (zh) * 2013-08-14 2017-06-06 联咏科技股份有限公司 源极驱动器与降低其中峰值电流的方法
KR102156783B1 (ko) * 2013-12-13 2020-09-17 엘지디스플레이 주식회사 표시장치와 이의 구동방법
KR102260328B1 (ko) * 2014-11-03 2021-06-04 삼성디스플레이 주식회사 구동 회로 및 그것을 포함하는 표시 장치
KR102579138B1 (ko) * 2015-11-11 2023-09-19 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102498501B1 (ko) * 2015-12-31 2023-02-10 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR102293145B1 (ko) * 2017-06-09 2021-08-26 삼성전자주식회사 소스 구동기 및 타이밍 제어기를 포함하는 표시 구동 장치 및 표시 구동 장치의 동작 방법
CN108305580B (zh) * 2018-02-12 2021-05-14 厦门天马微电子有限公司 显示面板、显示装置及显示面板的驱动方法
KR102567532B1 (ko) * 2018-10-02 2023-08-17 삼성디스플레이 주식회사 표시 장치
KR20200107021A (ko) * 2019-03-05 2020-09-16 삼성디스플레이 주식회사 데이터 구동 장치 및 이를 포함하는 표시 장치

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020049813A (ko) * 2000-12-20 2002-06-26 주식회사 현대 디스플레이 테크놀로지 티에프티 엘씨디용 타이밍 컨트롤러
CN101377908A (zh) * 2007-08-29 2009-03-04 乐金显示有限公司 液晶显示器的数据驱动设备和方法
KR100883778B1 (ko) * 2008-03-20 2009-02-20 주식회사 아나패스 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법
CN102456331A (zh) * 2010-10-25 2012-05-16 乐金显示有限公司 液晶显示器
CN103258511A (zh) * 2012-02-20 2013-08-21 乐金显示有限公司 时序控制器及包括该时序控制器的液晶显示装置
KR20150069591A (ko) * 2013-12-13 2015-06-24 엘지디스플레이 주식회사 표시장치를 위한 타이밍 제어장치 및 방법
CN108986755A (zh) * 2018-07-16 2018-12-11 深圳市华星光电技术有限公司 时序控制器及显示装置
CN110047416A (zh) * 2019-04-12 2019-07-23 深圳市华星光电技术有限公司 一种驱动装置及电子设备
CN111681621A (zh) * 2020-06-04 2020-09-18 Tcl华星光电技术有限公司 一种时序控制器与电源管理芯片的通讯方法及驱动结构

Also Published As

Publication number Publication date
CN112201194A (zh) 2021-01-08
US20220351665A1 (en) 2022-11-03
WO2022082909A1 (zh) 2022-04-28

Similar Documents

Publication Publication Date Title
CN112201194B (zh) 显示面板及显示装置
JP2636677B2 (ja) 半導体集積回路
US10621943B2 (en) Display device driver having pixel drive voltage delay selection
US7333151B2 (en) Dot clock synchronization generator circuit
US11552546B2 (en) Multi-phase power supply dynamic response control circuit and control method
JP2010158004A (ja) 遅延回路及び可変遅延回路
JPH10304652A (ja) プログラム可能パルス幅変調回路
CN101640023A (zh) 显示装置和信号驱动器
CN113948030A (zh) 一种显示信号产生装置、驱动装置、显示装置
JPH11205100A (ja) 半導体集積回路
JP2007065756A (ja) クロック制御回路、クロック制御方法、半導体集積回路装置、及び電子機器
JP2004192202A (ja) クロック信号分配回路および半導体集積回路
CN106297671B (zh) 显示面板及其扫描驱动电路
US5523984A (en) Clock distributing method and apparatus
JP2002158286A (ja) 半導体集積回路とそのクロック分配方法
CN102136239B (zh) 驱动器电路
CN108766343B (zh) 一种led显示屏行扫描控制系统及其控制方法
CN2544466Y (zh) 无突波干扰的时钟脉冲输出电路
CN106897233B (zh) 数据传输接口的源同步电路
JP2010164830A (ja) 表示ドライバのデータ線駆動装置
CN110289837B (zh) 用于消除dll使用ldu单元带来毛刺的系统及方法
CN111030660B (zh) 复位信号分发电路及电子电路系统
US11949500B2 (en) Time division multiplexing hub
JPH09331242A (ja) 異相信号間の相対スキュー制御方法
JP3137036B2 (ja) エミュレーション用マイクロコンピュータ及びインサーキットエミュレータ

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant